CN113658533A - 数模转换器以及包括其的显示装置的驱动电路 - Google Patents
数模转换器以及包括其的显示装置的驱动电路 Download PDFInfo
- Publication number
- CN113658533A CN113658533A CN202110465621.7A CN202110465621A CN113658533A CN 113658533 A CN113658533 A CN 113658533A CN 202110465621 A CN202110465621 A CN 202110465621A CN 113658533 A CN113658533 A CN 113658533A
- Authority
- CN
- China
- Prior art keywords
- input
- digital
- voltage
- output
- analog converter
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000003990 capacitor Substances 0.000 claims description 61
- 239000000872 buffer Substances 0.000 claims description 15
- 238000010586 diagram Methods 0.000 description 19
- 230000000694 effects Effects 0.000 description 3
- 230000001965 increasing effect Effects 0.000 description 3
- 238000006243 chemical reaction Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000000295 complement effect Effects 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 230000002708 enhancing effect Effects 0.000 description 1
- 230000003252 repetitive effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/66—Digital/analogue converters
- H03M1/662—Multiplexed conversion systems
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/66—Digital/analogue converters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/66—Digital/analogue converters
- H03M1/74—Simultaneous conversion
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/66—Digital/analogue converters
- H03M1/74—Simultaneous conversion
- H03M1/76—Simultaneous conversion using switching tree
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/027—Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0291—Details of output amplifiers or buffers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0297—Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
提供一种数模转换器以及包括其的显示装置的驱动电路。数模转换器将数字图像数据变换成模拟图像信号。数模转换器包括:驱动级,基于供给至第一输入端的第一输入电压、供给至第二输入端的第二输入电压以及第一输入位,向第一输出端和第二输出端输出彼此不同的电压。驱动级包括:开关电路,包括根据控制信号而被彼此交替地接通的多个开关,并且基于供给至第一输入端的第一输入电压以及供给至第二输入端的第二输入电压向第三输出端输出中间输出电压;以及选择部,输出第一输入电压和第二输入电压中的一个以及中间输出电压。
Description
技术领域
本发明涉及显示装置,更详细而言涉及适用于显示装置的驱动电路和数模转换器。
背景技术
显示装置利用数模转换器(digital-analog converter;DAC)来将从外部输入的数字图像信号变换成模拟信号并提供给显示面板。随着显示装置的分辨率增加,数字图像信号的位数正在增加。由此,存在用于实现数模转换器的元件的容量以及个数增加的问题。
发明内容
本发明的一目的在于,提供一种针对单一数字图像信号的输入输出多个模拟电压来增强通用性的同时减少尺寸和元件的个数的数模转换器。
本发明的其他目的在于,提供一种包括所述数模转换器的显示装置的驱动电路。
但是,本发明的目的并不限于上述的目的,在不脱离本发明的思想以及领域的范围内可以进行各种扩展。
为了达成本发明的一目的,本发明的各实施例涉及的数模转换器可以适用于显示装置,可以将数字图像数据变换成模拟图像信号。所述数模转换器可以包括:第一驱动级,基于供给至第一输入端的第一输入电压、供给至第二输入端的第二输入电压以及数字形式的第一输入位,向第一输出端和第二输出端输出彼此不同的电压。所述第一驱动级可以包括:开关电路,包括根据控制信号而被彼此交替地接通的多个开关,并且基于供给至所述第一输入端的所述第一输入电压以及供给至所述第二输入端的所述第二输入电压向第三输出端输出中间输出电压;以及选择部,输出所述第一输入电压和所述第二输入电压中的一个以及所述中间输出电压。
根据一实施例,可以是,所述选择部包括:第一多路复用器,响应于所述第一输入位,向所述第一输出端输出所述第一输入电压或所述中间输出电压;以及第二多路复用器,响应于所述第一输入位,向所述第二输出端输出所述中间输出电压或所述第二输入电压。
根据一实施例,可以是,所述开关电路包括:第一电容器,根据所述控制信号而与所述第一输入端或所述第二输入端电连接;第二电容器,与所述第三输出端连接;第一开关部,基于所述控制信号连接所述第一输入端、所述第一电容器和所述第二电容器;以及第二开关部,基于所述控制信号连接所述第二输入端、所述第一电容器和所述第二电容器。
根据一实施例,可以是,若所述第一开关部被接通,则所述第一电容器和所述第二电容器在所述第一输入端与地之间被串联连接。
根据一实施例,可以是,若所述第二开关部被接通,则所述第一电容器和所述第二电容器在所述第二输入端与地之间被串联连接。
根据一实施例,可以是,所述中间输出电压对应于所述第一输入电压和所述第二输入电压的平均值。
根据一实施例,可以是,所述控制信号是反复第一相位和第二相位的矩形波。
根据一实施例,可以是,所述第一开关部响应于所述控制信号的所述第一相位而被接通,并且所述第二开关部响应于所述控制信号的所述第二相位而被接通。
根据一实施例,可以是,所述数模转换器还包括:至少一个驱动级,对应于除了所述第一输入位以外的输入位,并且从所述第一驱动级开始被从属连接。可以是,所述第一输入位是最高位。
根据一实施例,可以是,所述至少一个驱动级包括:第二驱动级,将输出至所述第一输出端的电压用作所述第一输入电压,且将输出至所述第二输出端的电压用作所述第二输入电压,并且包括所述选择部和所述开关电路。
根据一实施例,可以是,所述第二驱动级的第一开关部与所述第一驱动级的所述第二开关部同时被接通,并且所述第二驱动级的第二开关部与所述第一驱动级的所述第一开关部同时被接通。
根据一实施例,可以是,向所述第二驱动级供给所述控制信号的反相信号。
根据一实施例,可以是,所述至少一个驱动级包括:第二驱动级,包括所述开关电路,并且基于前一驱动级的输出和最低位输出一个电压。
根据一实施例,可以是,所述第二驱动级包括:多路复用器,根据所述最低位控制该多路复用器,并且该多路复用器被连接至所述第二驱动级的第三输出端和所述第二驱动级的第二输入端。
根据一实施例,可以是,所述第二驱动级包括:多路复用器,根据所述最低位控制该多路复用器,并且该多路复用器被连接至所述第二驱动级的第三输出端和所述第二驱动级的第一输入端。
为了达成本发明的一目的,本发明的各实施例涉及的显示装置的驱动电路可以包括:数模转换器,将数字图像数据变换成模拟图像信号;以及多个输出缓冲器,基于所述模拟图像信号向数据线输出数据电压。所述数模转换器可以包括:开关电路,包括根据控制信号而被彼此交替地接通的多个开关,并且基于供给至第一输入端的第一输入电压以及供给至第二输入端的第二输入电压向第三输出端输出中间输出电压;以及选择部,基于输入位,输出所述第一输入电压和所述第二输入电压中的一个以及所述中间输出电压。
根据一实施例,可以是,所述选择部包括:第一多路复用器,响应于所述输入位,向第一输出端输出所述第一输入电压或所述中间输出电压;以及第二多路复用器,响应于所述输入位,向第二输出端输出所述中间输出电压或所述第二输入电压。
根据一实施例,可以是,所述开关电路包括:第一电容器,根据所述控制信号而与所述第一输入端或所述第二输入端电连接;第二电容器,与所述第三输出端连接;第一开关部,基于所述控制信号连接所述第一输入端、所述第一电容器和所述第二电容器;以及第二开关部,基于所述控制信号连接所述第二输入端、所述第一电容器和所述第二电容器。
根据一实施例,可以是,所述多个输出缓冲器之中的至少一个对所述第一输出端的电压和所述第二输出端的电压进行插值并加以输出。
(发明效果)
本发明的各实施例涉及的数模转换器通过具备输出基于递归迭代开关操作的模拟电压的多个电容器(简单的结构),可以防止输入位增加引起的数模转换器的尺寸的增加以及电容器等元件个数指数增加的情况。进一步地,可以减少数模转换器的输出错误,并且可以提高电压变换速度,从而可以适用于高频/高分辨率显示装置。
进一步地,数模转换器通过比较简单的结构输出两个最终电压,从而可以实现利用了所述最终电压的插值等进一步的电压调节。因此,从数模转换器以及包括其的驱动电路输出的模拟电压可以进一步被细分化,由此增强了它们的通用性,因此能够容易适用于各种显示装置的条件。
但是,本发明的效果并不限于上述的效果,在不脱离本发明的思想以及领域的范围内可以进行各种扩展。
附图说明
图1是表示本发明的各实施例涉及的数模转换器的框图。
图2是表示图1的数模转换器所包括的开关电路的一例的电路图。
图3是表示供给至图2的开关电路的控制信号的一例的波形图。
图4是表示图1的数模转换器的一例的图。
图5a和图5b是用于说明基于输入位的图4的数模转换器的操作的一例的图。
图6a是表示图1的数模转换器的其他一例的图。
图6b是表示图1的数模转换器的又一例的图。
图7是表示本发明的各实施例涉及的显示装置的驱动电路的框图。
图8是表示图7的驱动电路所包括的数模转换器以及缓冲器的一例的框图。
图9是表示本发明的各实施例涉及的显示装置的框图。
具体实施方式
以下,参照附图,更详细说明本发明的优选实施例。对于附图上的相同的构成要素使用相同的符号,并省略对相同的构成要素的重复说明。
图1是表示本发明的各实施例涉及的数模转换器的框图。
参照图1,数模转换器100可以包括:驱动级ST,基于供给至第一输入端IN1的电压、供给至第二输入端IN2的电压以及输入位D<k>,向第一输出端OUT1和第二输出端OUT2输出彼此不同的电压。
在一实施例中,数模转换器100可以在显示装置中包括在用于供给数据电压的数据驱动部(或驱动电路)内。另外,在图1中仅示出了包括于数模转换器100的一个驱动级ST,但是数模转换器100可以包括多个驱动级ST。例如,可以对应于与像素连接的一个数据线,多个驱动级ST输出预定的模拟电压。
驱动级ST可以包括开关电路120以及选择部140。
开关电路120可以包括根据控制信号CON或CONB彼此被交替地接通的多个开关。开关电路120可以基于供给至第一输入端IN1的第一输入电压V1以及供给至第二输入端IN2的第二输入电压V2,向第三输出端OUT3输出中间输出电压V3。例如,开关电路120可以向第三输出端OUT3输出与第一输入电压V1和第二输入电压V2的平均值对应的中间输出电压V3。或者,中间输出电压V3可以对应于第一输入电压V1与第二输入电压V2的中间值。
在此,可以从显示装置所包括的伽马电压生成部或电源供给部等提供第一输入电压V1和第二输入电压V2。
选择部140可以基于输入位D<k>输出第一输入电压V1和第二输入电压V2中的一个以及中间输出电压V3。即,选择部140可以从三个电压V1、V2、V3中输出两个输出电压VO1、VO2。
输入位D<k>可以是与应显示的图像对应的图像数据的数字位。例如,各个驱动级ST可以对应于图像数据的单位比特(1比特)。在向数模转换器100供给4比特的图像数据的情况下,数模转换器100可以具备从属地连接了四个驱动级ST的构成。四个驱动级ST的单位可以对应于一个数据线。
在一实施例中,选择部140可以包括第一多路复用器142以及第二多路复用器144(在图1中用MUX表示多路复用器,在其他图中也相同)。
第一多路复用器142可以接收第一输入电压V1和中间输出电压V3。第一多路复用器142可以响应于输入位D<k>而向第一输出端OUT1输出第一输入电压V1或中间输出电压V3。即,第一输入电压V1和中间输出电压V3中的一个可以被选择为第一输出电压VO1。
第二多路复用器144可以接收第二输入电压V2和中间输出电压V3。第二多路复用器144可以响应于输入位D<k>而向第二输出端OUT2输出第二输入电压V2或中间输出电压V3。即,第二输入电压V2和中间输出电压V3中的一个可以被选择为第二输出电压VO2。
在一实施例中,第一多路复用器142和第二多路复用器144可以输出彼此不同的电压。例如,在第一多路复用器142输出中间输出电压V3的情况下,第二多路复用器144可以输出第二输入电压V2。或者,在第二多路复用器144输出中间输出电压V3的情况下,第一多路复用器142可以输出第一输入电压V1。
输入位D<k>可以包括0或1的值。例如,在输入位D<k>为1的情况下,第一多路复用器142可以选择第一输入电压V1,并且第二多路复用器144可以选择中间输出电压V3。在输入位D<k>为0的情况下,第一多路复用器142可以选择中间输出电压V3,并且第二多路复用器144可以选择第二输入电压V2。
如上所述,本发明的各实施例涉及的数模转换器100可以利用三个输入来输出两个电压。因此,可以对数模转换器100的输出进行插值或者选择性的利用,从而可以自由控制数据电压,因此可以增强数模转换器100的通用性。
图2是表示图1的数模转换器所包括的开关电路的一例的电路图,图3是表示供给至图2的开关电路的控制信号的一例的波形图。
参照图1至图3,开关电路120可以包括第一电容器C1、第二电容器C2、第一开关部122以及第二开关部124。
第一电容器C1可以根据控制信号CON而被连接至第一输入端IN1或第二输入端IN2。第一电容器C1可以连接在第一节点N1与第二节点N2之间。
第二电容器C2可以连接在第三输出端OUT3与预定的电压源之间。例如,第二电容器C2可以连接在第三输出端OUT3与地之间。
第一电容器C1和第二电容器C2可以通过第一开关部122和第二开关部124被彼此串联连接。另外,第一电容器C1和第二电容器C2可以通过第一开关部122和第二开关部124的交替的接通,基于各自的电容量来分配第一输入电压V1或第二输入电压V2。
第一开关部122可以基于控制信号CON而连接第一输入端IN1、第一电容器C1和第二电容器C2。在一实施例中,第一开关部122可以包括第一开关SW1以及第二开关SW2。第一开关SW1可以连接在第一输入端IN1与第一节点N1之间,并且第二开关SW2可以连接在第三输出端OUT3与第二节点N2之间。若第一开关部122被接通,则第一电容器C1和第二电容器C2可以在第一输入端IN1与地之间被串联连接。
第二开关部124可以基于控制信号CON连接第二输入端IN2、第一电容器C1和第二电容器C2。在一实施例中,第二开关部124可以包括第三开关SW3以及第四开关SW4。第三开关SW3可以连接在第一节点N1与第三输出端OUT3之间,并且第四开关SW4可以连接在第二节点N2与第二输入端IN2之间。若第二开关部124被接通,则第一电容器C1和第二电容器C2可以在第二输入端IN2与地之间被串联连接。
在一实施例中,如图3所示,控制信号CON可以是反复第一相位和第二相位的矩形波。第一相位可以是逻辑高电平,第二相位可以是逻辑低电平。第一开关部122的第一开关SW1和第二开关SW2可以响应于控制信号CON的第一相位而被接通。第二开关部124的第三开关SW3和第四开关SW4可以响应于控制信号CON的第二相位而被接通。即,第一开关部122和第二开关部124可以彼此快速交替地被接通/断开。
在第一电容器C1的电容量为C的情况下,第二电容器C2的电容量可以用下述的数学式1来表示。
[数学式1]
C'=C+△C
在此,C'可以是第二电容器C2的电容量,△C可以是第一电容器C1的电容量与第二电容器C2的电容量的差异。
在第一开关部122和第二开关部124被交替地开关k+1次(其中,k是自然数)的情况下,中间输出电压V3可以用下述的数学式2来表示。
[数学式2]
在此,V3[k+1]可以是基于第k+1次开关的中间输出电压V3,C可以是第一电容器C1的电容量,△C可以是第一电容器C1的电容量与第二电容器C2的电容量的差异,V3[k]可以是基于第k次开关的中间输出电压V3,V1可以是第一输入电压,V2可以是第二输入电压。
在开关电路120被开关充分多的次数的情况下,数学式2可以用下述的数学式3来表示。
[数学式3]
即,开关电路120可以与第一电容器C1和第二电容器C2的电容量的差异无关地将第一输入电压V1与第二输入电压V2的平均值作为中间输出电压V3来输出。因此,开关电路120可以输出对因第一电容器C1与第二电容器C2的电容量的差异引起的不匹配迟钝的电压。
图4是表示图1的数模转换器的一例的图。
参照图4,数模转换器101可以包括多个驱动级ST1至ST4。
图4表示接收4比特的输入位D<3>、D<2>、D<1>、D<0>的数模转换器101。因此,第一驱动级ST1至第四驱动级ST4可以分别对应于输入位D<3>、D<2>、D<1>、D<0>。
第一驱动级ST1可以响应于第一输入位D<3>而输出第一输出电压VO1和第二输出电压VO2。第二驱动级ST2可以响应于第二输入位D<2>而输出两个输出电压。第三驱动级ST3可以响应于第三输入位D<1>而输出两个输出电压。第四驱动级ST4可以响应于第四输入位D<0>而输出第一最终电压FO1和第二最终电压FO2。
在此,第一输入位D<3>可以是输入位的最高位MSB,第四输入位D<0>可以是输入位的最低位LSB。
但是,这是例示,输入位的比特数以及驱动级的个数并不限于此。例如,在输入位为八比特的情况下,数模转换器101可以包括八个驱动级。
第一驱动级ST1至第四驱动级ST4可以被从属地连接。在一实施例中,第一驱动级ST1的第一输出端(图1的OUT1)可以与第二驱动级ST2的第一输入端IN1-2连接,第一驱动级ST1的第二输出端(图1的OUT2)可以与第二驱动级ST2的第二输入端IN2-2连接。与此相同地,第二驱动级ST2的各输出端可以分别与第三驱动级ST3的输入端IN1-3、IN2-3连接,第三驱动级ST3的各输出端可以分别与第四驱动级ST4的输入端IN1-4、IN2-4连接。即,前一驱动级的各输出电压可以被供给为当前驱动级的输入电压。
第一驱动级ST1至第四驱动级ST4可以分别包括参照图1至图3说明的开关电路120和选择部140。
在一实施例中,可以向第一驱动级ST1供给控制信号CON,并且向第二驱动级ST2供给控制信号CON的反相信号(以下,称为反相控制信号CONB)。同样地,可以向第三驱动级ST3供给控制信号CON,并且向第四驱动级ST4供给反相控制信号CONB。即,向彼此相邻的驱动级可以分别供给彼此相反波形(相反相位)的控制信号CON、CONB。
由此,第二驱动级ST2的第一开关部122可以与第一驱动级ST1的第二开关部124同时被接通,并且第二驱动级ST2的第二开关部124可以与第一驱动级ST1的第一开关部122同时被接通。即,彼此相邻的驱动级的开关部可以以彼此相反的方式被进行开关。
如上所述,彼此相邻的驱动级进行互补的开关操作,从而可以减小驱动级ST1至ST4整体的等效电容。因此,可以减少因开关电路120的开关带来的等效电容变化所引起的输出错误。
另外,第一驱动级ST1至第四驱动级ST4具备输出基于递归迭代开关操作的模拟电压的电容器C1、C2的简单结构,从而可以防止因输入位的增加引起的数模转换器101的尺寸的增加和电容器等元件个数的指数增加。
进一步地,数模转换器101通过比较简单的结构输出两个最终电压FO1、FO2,从而可以实现利用了所述最终电压FO1、FO2的插值等进一步的电压调节。因此,增强了数模转换器101的通用性,从而本发明涉及的数模转换器101可以容易被适用于各种显示装置以及数据驱动部(或驱动电路)的条件。
图5a和图5b是用于说明基于输入位的图4的数模转换器的操作的一例的图。
参照图4至图5b,数模转换器101的输入位D<3>、D<2>、D<1>、D<0>可以是0110(D<3>;0、D<2>;1、D<1>;1、D<0>;0)。
另外,开关电路120可以将第一输入端IN1-1、IN1-2、IN1-3、IN1-4的电压与第二输入端IN2-1、IN2-2、IN2-3、IN2-4的电压的平均值作为中间输出电压V3-1、V3-2、V3-3、V3-4来输出。
如图5a和图5b所示,第一输入电压V1可以是预定的基准电压VREF,第二输入电压V2可以是0V。
在输入位D<k>为1的情况下,第一多路复用器142可以选择第一输入端IN1-1、IN1-2、IN1-3、IN1-4的电压,第二多路复用器144可以选择中间输出电压V3-1、V3-2、V3-3、V3-4。在输入位D<k>为0的情况下,第一多路复用器142可以选择中间输出电压V3-1、V3-2、V3-3、V3-4,第二多路复用器144可以选择第二输入端IN2-1、IN2-2、IN2-3、IN2-4的电压。
由此,数模转换器101可以输出如图5b所示的电压。
具体而言,第一驱动级ST1可以向第一输出端(例如,图1的OUT1)输出中间输出电压V3-1,可以向第二输出端(例如,图1的OUT2)输出第二输入电压V2。换言之,若第一输入位D<3>为0(即,D<3>;0),则第一驱动级ST1的第一输出电压VO1-1可以是(8/16)V1,并且第一驱动级ST1的第二输出电压VO2-1可以是0。
若第二输入位D<2>为1(即,D<2>;1),则第二驱动级ST2的第一输出电压VO1-2可以是(8/16)V1,并且第二驱动级ST2的第二输出电压VO2-2可以是(4/16)V1。
若第三输入位D<1>为1(即,D<1>;1),则第三驱动级ST3的第一输出电压VO1-3可以是(8/16)V1,并且第三驱动级ST3的第二输出电压VO2-3可以是(6/16)V1。
若第四输入位D<0>为0(即,D<0>;0),则第四驱动级ST4的第一输出电压(即,第一最终电压FO1)可以是(7/16)V1,并且第四驱动级ST4的第二输出电压(即,第二最终电压FO2)可以是(6/16)V1。
如上所述,本发明的各实施例涉及的数模转换器101可以最终输出与最低位的比特数差异对应的两个模拟电压。因此,可以更加细分化模拟电压的输出。
另外,如从第一驱动级ST1原样输出第二输入电压V2那样,由于存在旁路(bypass)期间,因此可以增加相对于数字值的模拟电压的变换速度。因此,本发明的各实施例涉及的数模转换器101可以容易适用于要求高速度的高扫描率的数据驱动电路。
图6a是表示图1的数模转换器的其他一例的图。
参照图4至图6a,与最低位D<0>对应的第四驱动级ST4’可以包括一个多路复用器144’。
可以根据最低位D<0>控制多路复用器144’。在一实施例中,多路复用器144’可以与第四驱动级ST4的第三输出端V3-4及第四驱动级ST4的第二输入端(在图4中表示为IN2-4)连接。
因此,数模转换器102可以仅输出第二最终电压FO2。例如,在对数模转换器102仅适用图5b的输入的情况下,数模转换器102可以输出(6/16)V1的电压。
图6b是表示图1的数模转换器的又一例的图。
参照图4至图6b,与最低位D<0>对应的第四驱动级ST4”可以包括一个多路复用器142’。
可以根据最低位D<0>控制多路复用器142’。在一实施例中,多路复用器142’可以与第四驱动级ST4的第三输出端V3-4及第四驱动级ST4的第一输入端(在图4中表示为IN1-4)连接。
因此,数模转换器103可以仅输出第一最终电压FO1。例如,在对数模转换器103适用图5b的输入的情况下,数模转换器103可以输出(7/16)V1的电压。
图7是表示本发明的各实施例涉及的显示装置的驱动电路。
参照图7,显示装置的驱动电路300可以包括移位寄存器320、锁存部340、数模转换器360以及输出缓冲器380。
移位寄存器320可以与时钟信号CLK同步地依次使锁存时钟信号CK1、CK2、...、CKm有效。
锁存部340可以从移位寄存器320接收锁存时钟信号CK1、CK2、...、CKm,并与锁存时钟信号CK1、CK2、...、CKm同步地锁存数字形式的图像信号DATA。另外,锁存部340可以响应于线性锁存信号而同时向数模转换器360提供锁存的数字图像数据DA1、DA2、...、DAm。
数模转换器360可以将数字图像数据DA1、DA2、...、DAm变换成模拟图像信号Y1、Y2、...、Ym。数模转换器360可以接收从伽马电压生成部供给的伽马电压VGA的输入,并将数字图像数据DA1、DA2、...、DAm变换成模拟图像信号Y1、Y2、...、Ym来输出到输出缓冲器380。
数模转换器360可以包括具备开关电路以及选择部的驱动级。开关电路可以包括根据控制信号彼此被交替地接通的多个开关,可以基于供给至第一输入端的第一输入电压和供给至第二输入端的第二输入电压,向第三输出端输出中间输出电压。选择部可以基于输入位来输出所述第一输入电压与所述第二输入电压中的一个以及所述中间输出电压。
另一方面,数模转换器360还可以根据数字图像数据DA1、DA2、...、DAm的位数而包括图1的驱动级ST。
数模转换器360的构成及操作已参照图1至图6b进行了详细说明,因此省略重复的说明。
输出缓冲器380可以将多个模拟图像信号Y1、Y2、...、Ym输出到多个数据线D1、D2、...、Dm。在图7中示出了模拟图像信号Y1、Y2、...、Ym与数据线D1、D2、...、Dm一一对应的情况。在该情况下,数模转换器360可以包括图6a和/或图6b的结构。例如,与第一数据线D1对应的数模转换器(例如,图6a的102)可以仅输出一个最终电压。
如上所述,本发明的各实施例涉及的显示装置的驱动电路300可以包括具有输出基于递归迭代开关操作的模拟电压的电容器C1、C2的简单结构的驱动级,从而可以防止因输入位的增加引起的数模转换器360的尺寸的增加和电容器等元件个数的指数增加。
图8是表示图7的驱动电路所包括的数模转换器和缓冲器的一例的框图。
参照图1、图7和图8,数模转换器362可以输出第一最终电压FO1和第二最终电压FO2,输出缓冲器382可以利用第一最终电压FO1和第二最终电压FO2而向数据线D1供给数据电压DV。
数模转换器362可以具有参照图1至图5b说明的结构。数模转换器362可以接收第一输入电压V1和第二输入电压V2。数模转换器362可以与数字图像数据DA1的输入位对应地输出第一最终电压FO1和第二最终电压FO2。
输出缓冲器382可以基于第一最终电压FO1和第二最终电压FO2生成数据电压DV。在一实施例中,输出缓冲器382可以基于电压控制信号VCS对第一最终电压FO1和第二最终电压FO2进行插值。例如,输出缓冲器382可以包括公知的各种形态的插值电路,可以基于电压控制信号VCS输出第一最终电压FO1与第二最终电压FO2之间的电压。
在一实施例中,输出缓冲器382也可以基于电压控制信号VCS选择第一最终电压FO1和第二最终电压FO2中的一个来加以输出。
如上所述,数模转换器362通过比较简化的结构输出两个最终电压FO1、FO2,从而可以在包括插值电路等的输出缓冲器382中进行互换。因此,数模转换器362的通用性得到增强,可以更加细分化从驱动电路300输出的模拟电压。
图9是表示本发明的各实施例涉及的显示装置的框图。
参照图9,显示装置1000可以包括像素部10、扫描驱动部20、数据驱动部30以及时序控制部40。
像素部10可以包括多个像素PX。各像素PX可以与扫描线S1、S2、...、Sn及数据线D1、D2、...、Dm连接。
时序控制部40可以输出控制数据驱动部30的数据控制信号DCS以及控制扫描驱动部20的扫描控制信号SCS。数据控制信号DCS可以包括供给至数据驱动部30的移位寄存器的时钟信号以及供给至锁存部的线性锁存信号。另外,时序控制部40可以向数据驱动部30提供数字形式的图像数据DATA。
扫描驱动部20可以响应于扫描控制信号SCS而通过扫描线S1、S2、...、Sn向各像素PX供给扫描信号。
数据驱动部30可以根据数据控制信号DCS而通过数据线D1、D2、...、Dm向各像素PX供给数据信号(数据电压)。在一实施例中,数据驱动部30可以包括图7和/或图8的驱动电路300。驱动电路300以及包括于其的数模转换器和输出缓冲器等的构成已参照图1至图8进行了详细说明,因此省略与其重复内容的说明。
以上,参照本发明各实施例进行了说明,但是本领域技术人员应当能够理解在不超出权利要求书记载的本发明的思想以及领域的范围内可以对本发明进行各种修正以及变更。
Claims (10)
1.一种数模转换器,适用于显示装置,并将数字图像数据变换成模拟图像信号,所述数模转换器包括:
第一驱动级,基于供给至第一输入端的第一输入电压、供给至第二输入端的第二输入电压以及数字形式的第一输入位,向第一输出端和第二输出端输出彼此不同的电压,
所述第一驱动级包括:
开关电路,包括根据控制信号而被彼此交替地接通的多个开关,并且基于供给至所述第一输入端的所述第一输入电压以及供给至所述第二输入端的所述第二输入电压向第三输出端输出中间输出电压;以及
选择部,输出所述第一输入电压和所述第二输入电压中的一个以及所述中间输出电压。
2.根据权利要求1所述的数模转换器,其中,
所述选择部包括:
第一多路复用器,响应于所述第一输入位,向所述第一输出端输出所述第一输入电压或所述中间输出电压;以及
第二多路复用器,响应于所述第一输入位,向所述第二输出端输出所述中间输出电压或所述第二输入电压。
3.根据权利要求2所述的数模转换器,其中,
所述开关电路包括:
第一电容器,根据所述控制信号而与所述第一输入端或所述第二输入端电连接;
第二电容器,与所述第三输出端连接;
第一开关部,基于所述控制信号连接所述第一输入端、所述第一电容器和所述第二电容器;以及
第二开关部,基于所述控制信号连接所述第二输入端、所述第一电容器和所述第二电容器。
4.根据权利要求3所述的数模转换器,其中,
若所述第一开关部被接通,则所述第一电容器和所述第二电容器在所述第一输入端与地之间被串联连接,并且若所述第二开关部被接通,则所述第一电容器和所述第二电容器在所述第二输入端与地之间被串联连接。
5.根据权利要求3所述的数模转换器,其中,
所述控制信号是反复第一相位和第二相位的矩形波。
6.根据权利要求5所述的数模转换器,其中,
所述第一开关部响应于所述控制信号的所述第一相位而被接通,并且所述第二开关部响应于所述控制信号的所述第二相位而被接通。
7.根据权利要求5所述的数模转换器,还包括:
至少一个驱动级,对应于除了所述第一输入位以外的输入位,并且从所述第一驱动级开始被从属连接,
所述第一输入位是最高位。
8.根据权利要求7所述的数模转换器,其中,
所述至少一个驱动级包括:
第二驱动级,将输出至所述第一输出端的电压用作所述第一输入电压,且将输出至所述第二输出端的电压用作所述第二输入电压,并且包括所述选择部和所述开关电路。
9.根据权利要求8所述的数模转换器,其中,
所述第二驱动级的第一开关部与所述第一驱动级的所述第二开关部同时被接通,
所述第二驱动级的第二开关部与所述第一驱动级的所述第一开关部同时被接通。
10.一种显示装置的驱动电路,包括:
数模转换器,将数字图像数据变换成模拟图像信号;以及
多个输出缓冲器,基于所述模拟图像信号向数据线输出数据电压,
所述数模转换器包括:
开关电路,包括根据控制信号而被彼此交替地接通的多个开关,并且基于供给至第一输入端的第一输入电压以及供给至第二输入端的第二输入电压向第三输出端输出中间输出电压;以及
选择部,基于数字形式的输入位,输出所述第一输入电压和所述第二输入电压中的一个以及所述中间输出电压。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020200056709A KR20210138847A (ko) | 2020-05-12 | 2020-05-12 | 디지털-아날로그 변환기 및 이를 포함하는 표시 장치의 구동 회로 |
KR10-2020-0056709 | 2020-05-12 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN113658533A true CN113658533A (zh) | 2021-11-16 |
Family
ID=78476878
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110465621.7A Pending CN113658533A (zh) | 2020-05-12 | 2021-04-28 | 数模转换器以及包括其的显示装置的驱动电路 |
Country Status (3)
Country | Link |
---|---|
US (1) | US11271582B2 (zh) |
KR (1) | KR20210138847A (zh) |
CN (1) | CN113658533A (zh) |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6424320B1 (en) * | 1999-06-15 | 2002-07-23 | Ati International Srl | Method and apparatus for rendering video |
KR100845746B1 (ko) | 2006-08-02 | 2008-07-11 | 삼성전자주식회사 | 면적을 최소화하는 디지털-아날로그 변환기 및 그것을포함하는 소스 드라이버 |
KR100813097B1 (ko) | 2006-11-13 | 2008-03-17 | 한국과학기술원 | 화소회로, 데이터 구동회로 및 이를 포함한유기발광표시장치 |
US7375670B1 (en) * | 2006-11-27 | 2008-05-20 | Himax Technologies Limited | Digital-to-analog converter |
US8912940B2 (en) | 2012-11-14 | 2014-12-16 | Analog Devices Technology | String DAC charge boost system and method |
KR102378174B1 (ko) | 2017-06-07 | 2022-03-25 | 삼성디스플레이 주식회사 | 디지털-아날로그 변환기 및 이를 포함하는 표시 장치의 구동 회로 |
-
2020
- 2020-05-12 KR KR1020200056709A patent/KR20210138847A/ko not_active Application Discontinuation
-
2021
- 2021-02-05 US US17/168,448 patent/US11271582B2/en active Active
- 2021-04-28 CN CN202110465621.7A patent/CN113658533A/zh active Pending
Also Published As
Publication number | Publication date |
---|---|
US20210359699A1 (en) | 2021-11-18 |
KR20210138847A (ko) | 2021-11-22 |
US11271582B2 (en) | 2022-03-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7425941B2 (en) | Source driver of liquid crystal display | |
US7948418B2 (en) | Digital-to-analog conversion circuit and column driver including the same | |
EP0821490B1 (en) | Potential generating device | |
JP3506219B2 (ja) | Da変換器およびそれを用いた液晶駆動装置 | |
JP3594125B2 (ja) | Da変換器およびそれを用いた液晶駆動装置 | |
US8963760B2 (en) | Analog-to-digital converter and solid-state imaging device | |
US7375670B1 (en) | Digital-to-analog converter | |
KR100814255B1 (ko) | 디지털-아날로그 변환기 | |
KR100690434B1 (ko) | 디지털 아날로그 변환기, 데이터 라인 드라이버,디스플레이 장치, 및 그 방법 | |
KR20080105977A (ko) | 디지털-아날로그 변환기 및 디지털-아날로그 변환 방법 | |
CN102237877A (zh) | 二级数字模拟转换器与液晶显示器源极驱动器 | |
CN104821828B (zh) | 低压数字模拟信号转换电路、数据驱动电路和显示系统 | |
KR20080010298A (ko) | 디지털-아날로그 변환기 및 영상표시장치 | |
TWI413957B (zh) | 主動式矩陣陣列裝置 | |
EP1738466A1 (en) | Digital to analogue converters | |
JP4676183B2 (ja) | 階調電圧生成装置,液晶駆動装置,液晶表示装置 | |
CN111292671B (zh) | 数据驱动电路及其驱动方法、和显示装置 | |
KR101239613B1 (ko) | 데이터 드라이버의 디지털 아날로그 변환장치 및 그 변환방법 | |
CN113658533A (zh) | 数模转换器以及包括其的显示装置的驱动电路 | |
KR100723509B1 (ko) | 저항 스트링 컨버터와 커패시터 컨버터를 결합하는디지털-아날로그 컨버팅 드라이버 및 디지털-아날로그컨버팅 방법 | |
US7595747B2 (en) | Digital-to-analog converter, and method thereof | |
US7411536B1 (en) | Digital-to-analog converter | |
JP2868118B1 (ja) | 液晶表示装置 | |
JPH02125530A (ja) | Ad変換回路 | |
KR20080008481A (ko) | 데이터 드라이버 및 이의 구동방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |