CN113593476A - 发光控制电路和移动终端 - Google Patents

发光控制电路和移动终端 Download PDF

Info

Publication number
CN113593476A
CN113593476A CN202110879056.9A CN202110879056A CN113593476A CN 113593476 A CN113593476 A CN 113593476A CN 202110879056 A CN202110879056 A CN 202110879056A CN 113593476 A CN113593476 A CN 113593476A
Authority
CN
China
Prior art keywords
transistor
electrically connected
input
output
clock signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202110879056.9A
Other languages
English (en)
Inventor
吴剑龙
胡俊艳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd
Original Assignee
Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd filed Critical Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority to CN202110879056.9A priority Critical patent/CN113593476A/zh
Publication of CN113593476A publication Critical patent/CN113593476A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of El Displays (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明提供了发光控制电路和移动终端,包括输入模块、控制模块和输出模块,输入模块的第一输入端电性连接于输入信号线,控制模块的第二输入端与输入模块的第一输出端电性连接以接收第一中间信号,输出模块的第三控制端、第四控制端分别与控制模块的第二输出端、第三输出端电性连接以接收第二中间信号、第三中间信号,输出模块的输出端生成发光控制信号;其中,本发明的输入模块中的器件仅包括第一晶体管,且第一晶体管的栅极、源极和漏极三者分别电性连接至第三时钟信号线、输入信号线和第一输出端,使得第一晶体管可以同时控制控制模块中的多个晶体管,避免采用过多的晶体管进行如上控制,节省了晶体管的数目以及提高了显示面板的屏占比。

Description

发光控制电路和移动终端
技术领域
本发明涉及显示技术领域,尤其涉及显示面板制造技术领域,具体涉及发光控制电路和移动终端。
背景技术
OLED(Organic Light-Emitting Diode,有机电激光显示)显示面板具有自发光、响应时间短、对比度高等优点,被广泛应用于显示行业。
OLED显示面板中通过像素驱动电路驱动有机发光二极管发光,其中驱动薄膜晶体管的阈值电压偏移会随外界因素而变化,为了实现对薄膜晶体管的阈值电压的补偿,需要向像素驱动电路提供发光信号以控制。但是,目前的发光控制电路中设置的晶体管器件较多,并且会导致发光控制电路需要占用较多的非显示区,降低了显示面板的屏占比。
因此,有必要提供可以电路中晶体管器件的数目以至于可以提高屏占比的发光控制电路和移动终端。
发明内容
本发明实施例提供发光控制电路和移动终端,以解决现有的发光控制电路中晶体管器件较多,导致的显示面板的屏占比较低的问题。
本发明实施例提供发光控制电路,所述发光控制电路包括:
输入模块,所述输入模块包括第一输入端和第一输出端,所述第一输入端电性连接于输入信号线,所述输入模块用于根据所述输入信号线提供的输入信号生成第一中间信号并由所述第一输出端输出;
控制模块,所述控制模块包括第二输入端、第二输出端和第三输出端,所述第二输入端电性连接于所述第一输出端以接收所述第一中间信号,所述控制模块用于根据所述第一中间信号生成第二中间信号和第三中间信号,所述第二中间信号由所述第二输出端输出,所述第三中间信号由所述第三输出端输出;
输出模块,所述输出模块包括第三控制端、第四控制端和输出端,所述第三控制端电性连接于所述第二输出端以接收所述第二中间信号,所述第四控制端电性连接于所述第三输出端以接收所述第三中间信号,所述输出模块用于根据所述第二中间信号和所述第三中间信号生成发光控制信号并由所述输出端输出;
其中,所述输入模块由第一晶体管、所述第一输入端和所述第一输出端组成,所述第一晶体管的栅极电性连接至所述第三时钟信号线,所述第一晶体管的源极电性连接于输入信号线,所述第一晶体管的漏极电性连接至所述第一输出端,所述第三时钟信号线用于传输第三时钟信号。
在一实施例中,所述控制模块包括第七晶体管,所述第七晶体管的栅极电性连接至所述第二输入端,所述第七晶体管的源极电性连接于第一时钟信号线,所述第一晶体管的漏极电性连接至所述第二输出端,所述第一时钟信号线用于传输第一时钟信号;
其中,所述输出模块包括第八晶体管,所述第八晶体管的栅极电性连接至所述第三控制端,所述第八晶体管的漏极电性连接至所述输出端。
在一实施例中,所述输出模块还包括:
第三输入端,所述第三输入端电性连接于所述第一时钟信号线,所述第八晶体管的源极电性连接至所述第三输入端。
在一实施例中,所述控制模块还包括:
第二晶体管,所述第二晶体管的栅极电性连接于所述第二输入端,所述第二晶体管的源极电性连接于第二时钟信号线,所述第二时钟信号线用于传输第二时钟信号;
第四晶体管,所述第四晶体管的源极电性连接于高压信号线,所述第四晶体管的漏极电性连接于所述第二晶体管的漏极,所述高压信号线用于传输高电压信号,所述高电压信号为恒定值;
第一电容,所述第一电容电性连接于所述第二晶体管的栅极和所述第二晶体管的漏极之间。
在一实施例中,所述控制模块还包括:
第三晶体管,所述第三晶体管的栅极电性连接于所述第三时钟信号线,所述第三晶体管的源极电性连接于低压信号线,所述第三晶体管的漏极电性连接于所述第四晶体管的栅极,所述低压信号线用于传输低电压信号,所述低电压信号为恒定值。
在一实施例中,所述控制模块还包括:
第五晶体管,所述第五晶体管的栅极电性连接至所述第二输入端,所述第五晶体管的源极电性连接于所述第一时钟信号线,所述第五晶体管的漏极电性连接于所述第三晶体管的漏极。
在一实施例中,所述控制模块还包括:
第十一晶体管,所述第十一晶体管的栅极电性连接于所述第三晶体管的漏极,所述第十一晶体管的源极电性连接于所述第二时钟信号,所述第十一晶体管的漏极电性连接至所述第二输出端。
在一实施例中,所述控制模块还包括:
第十二晶体管,所述第十二晶体管的栅极电性连接于所述第二时钟信号,所述第十二晶体管的源极电性连接于所述第十一晶体管的漏极,所述第十二晶体管的漏极电性连接至所述第二输出端。
在一实施例中,所述输出模块还包括:
第四输入端,所述第四输入端电性连接于所述低压信号线,所述控制模块用于控制所述第四输入端和所述输出端之间的导通情况。
本发明实施例提供移动终端,所述移动终端包括终端主体部和显示面板,所述终端主体部和所述显示面板组合为一体,所述显示面板包括如上文任一项所述的发光控制电路。
本发明提供了发光控制电路和移动终端,包括:输入模块,所述输入模块包括第一输入端和第一输出端,所述第一输入端电性连接于输入信号线,所述输入模块用于根据所述输入信号线提供的输入信号生成第一中间信号并由所述第一输出端输出;控制模块,所述控制模块包括第二输入端、第二输出端和第三输出端,所述第二输入端电性连接于所述第一输出端以接收所述第一中间信号,所述控制模块用于根据所述第一中间信号生成第二中间信号和第三中间信号,所述第二中间信号由所述第二输出端输出,所述第三中间信号由所述第三输出端输出;输出模块,所述输出模块包括第三控制端、第四控制端和输出端,所述第三控制端电性连接于所述第二输出端以接收所述第二中间信号,所述第四控制端电性连接于所述第三输出端以接收所述第三中间信号,所述输出模块用于根据所述第二中间信号和所述第三中间信号生成发光控制信号并由所述输出端输出。特别的,本发明中的所述输入模块由第一晶体管、所述第一输入端和所述第一输出端组成,并且所述第一晶体管的栅极电性连接至所述第三时钟信号线,所述第一晶体管的源极电性连接于输入信号线,所述第一晶体管的漏极电性连接至所述第一输出端,所述第三时钟信号线用于传输第三时钟信号,这样,第一晶体管可以同时控制控制模块中的多个晶体管,避免采用过多的晶体管进行如上控制,节省了晶体管的数目以及提高了显示面板的屏占比。
附图说明
下面通过附图来对本发明进行进一步说明。需要说明的是,下面描述中的附图仅仅是用于解释说明本发明的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例提供的一种发光控制电路的电路图;
图2为本发明实施例提供的另一种发光控制电路的电路图;
图3为本发明实施例提供的部分输入信号或者节点信号对应的波形图;
图4为本发明实施例提供的又一种发光控制电路的电路图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整的描述。显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明中的术语“第一”、“第二”、“第三”和“第四”等是用于区别不同对象,而不是用于描述特定顺序。此外,术语“包括”和“具有”以及它们任何变形,意图在于覆盖不排他的包含。例如包含了一系列步骤或模块的过程、方法、系统、产品或设备没有限定于已列出的步骤或模块,而是可选地还包括没有列出的步骤或模块,或可选地还包括对于这些过程、方法、产品或设备固有的其它步骤或模块。
在本文中提及“实施例”意味着,结合实施例描述的特定特征、结构或特性可以包含在本发明的至少一个实施例中。在说明书中的各个位置出现该短语并不一定均是指相同的实施例,也不是与其它实施例互斥的独立的或备选的实施例。本领域技术人员显式地和隐式地理解的是,本文所描述的实施例可以与其它实施例相结合。
本发明实施例提供了发光控制电路,发光控制电路包括但不限于以下实施例以及以下实施例的组合。
在一实施例中,如图1所示,发光控制电路100包括:输入模块10,所述输入模块10包括第一输入端101和第一输出端102,所述第一输入端101电性连接于输入信号线EIN,所述输入模块10用于根据所述输入信号线EIN提供的输入信号ein生成第一中间信号并由所述第一输出端102输出;控制模块20,所述控制模块20包括第二输入端201、第二输出端202和第三输出端203,所述第二输入端201电性连接于所述第一输出端102以接收所述第一中间信号,所述控制模块20用于根据所述第一中间信号生成第二中间信号和第三中间信号,所述第二中间信号由所述第二输出端202输出,所述第三中间信号由所述第三输出端203输出;输出模块30,所述输出模块30包括第三控制端301、第四控制端302和输出端303,所述第三控制端301电性连接于所述第二输出端 202以接收所述第二中间信号,所述第四控制端302电性连接于所述第三输出端203以接收所述第三中间信号,所述输出模块30用于根据所述第二中间信号和所述第三中间信号生成发光控制信号eout并由所述输出端303输出;其中,所述输入模块由第一晶体管T1、所述第一输入端101和所述第一输出端102组成,所述第一晶体管T1的栅极电性连接至所述第三时钟信号线ECK3,所述第一晶体管T1的源极电性连接于输入信号线EIN,所述第一晶体管T1的漏极电性连接至所述第一输出端102,所述第三时钟信号线ECK3用于传输第三时钟信号eck3。
具体的,如图2所示,输入信号ein可以为脉冲信号,在一帧内,输入信号ein在方波期间呈现为第一高电压vh1,在非方波期间可以呈现为第一低电压 vl1;第三时钟信号eck3可以为周期信号,在每一周期T内,第三时钟信号eck3 可以在依次呈现为第二低电压vl2、第二高电压vh2,其中,第二低电压vl2小于第二高电压vh2。其中,所述第一晶体管T1可以为P型晶体管,第一晶体管 T1的阈值电压可以小于0,即第一晶体管T1的栅极电压不大于第一晶体管T1 的源极电压,且两者的差值的绝对值大于第一晶体管T1的阈值电压的绝对值时,第一晶体管T1可以开启。需要注意的是,此处对于第三时钟信号eck3和输入信号ein不作进一步的限制,应该至少满足:当第三时钟信号eck3呈现为第二低电压vl2时,第一晶体管T1开启;当第三时钟信号eck3呈现为第二高电压vh2时,第一晶体管T1关闭。
可以理解的,本实施例中的第一晶体管T1的源极和漏极分别匹配为输入模块10的第一输入端101和第一输出端102,即输入模块10中仅设置一第一晶体管T1即可以实现对于控制模块20的控制,进一步实现对于发光控制信号 eout的输出,避免了在输入模块10中设置过多的晶体管器件实现上述的控制,即,本发明在实现发光控制电路基本功能的同时,可以节省晶体管的数目,避免增加电路的复杂度以及占用过多的非显示区的空间,简化了发光控制电路以及提高了显示面板的屏占比。
在一实施例中,如图2所示,所述控制模块20包括第七晶体管T7,所述第七晶体管T7的栅极电性连接至所述第二输入端201,所述第七晶体管T7的源极电性连接于第一时钟信号线ECK1,所述第七晶体管T7的漏极电性连接至所述第二输出端202,所述第一时钟信号线ECK1用于传输第一时钟信号;其中,所述输出模块30包括第八晶体管T8,所述第八晶体管T8的栅极电性连接至所述第三控制端301,所述第八晶体管T8的漏极电性连接至所述输出端303。
具体的,如图3所示,第一时钟信号eck1可以为周期信号,在每一周期T 内,第一时钟信号eck1可以在依次呈现为第二低电压vl2、第二高电压vh2,其中,第二低电压vl2小于第二高电压vh2。其中,如图2所示,第七晶体管 T7的栅极可以通过第一转化模块01电性连接至第二输入端201,即输入信号线EIN可以通过输入模块10和第一转化模块01的调控后可以加载于第七晶体管T7的栅极,进一步的,第一时钟信号eck1和输入信号ein共同调控第七晶体管T7进而调控第八晶体管T8,从而控制经由输出端303输出的发光控制信号eout的大小。具体的,输入模块10和第一转化模块01可以控制输入信号ein 是否加载于第一晶体T1的栅极,进一步的,结合图4所示,第一转化模块01 可以包括第十晶体管T10,且第十晶体管T10的源极可以连接至第二输入端 201,第十晶体管T10的漏极可以连接至第三输出端203,即当第十晶体管T10 开启时,第一中间信号可以经过第一转化模块01传输至第七晶体管T7的栅极。其中,第七晶体管T7、第八晶体管T8和第十晶体管T10也可以为P型晶体管,且第七晶体管T7的阈值电压、第八晶体管T8的阈值电压和第十晶体管T10的阈值电压可以和第一晶体管T1的阈值电压相同。
在一实施例中,如图4所示,所述输出模块30还包括:第三输入端304,所述第三输入端304电性连接于所述第一时钟信号线ECK1,所述第八晶体管 T8的源极电性连接至所述第三输入端304。
其中,此处对第一时钟信号eck1不做限制,应该至少满足:当第一晶体管 T1、第十晶体管T10和第七晶体管T7开启时,第八晶体管T8关闭。还需要注意的是,当第八晶体管T8开启时,第一时钟信号eck1通过第八晶体管T8传输至输出端303,输出端303输出的发光控制信号eout可以和第一时钟信号eck1 相同。
在一实施例中,如图4所示,所述控制模块20还包括:第二晶体管T2,所述第二晶体管T2的栅极电性连接于所述第二输入端201,所述第二晶体管 T2的源极电性连接于第二时钟信号线ECK2,所述第二时钟信号线ECK2用于传输第二时钟信号eck2;第四晶体管T4,所述第四晶体管T4的源极电性连接于高压信号线VGH,所述第四晶体管T4的漏极电性连接于所述第二晶体管的漏极,所述高压信号线VGH用于传输高电压信号vgh,所述高电压信号vgh为恒定值;第一电容C1,所述第一电容C1电性连接于所述第二晶体管T2的栅极和所述第二晶体管T2的漏极之间。
具体的,如图2所示,所述第二时钟信号eck2可以为周期信号,在每一周期T内,第二时钟信号eck2可以在依次呈现为第二高电压vh2、第二低电压vl2。具体的,高电压信号的电压值可以为高电压vgh,第一高电压vh1和高电压vgh 可以相等或者不相等。其中,第二晶体管T2和第四晶体管T4也可以为P型晶体管,且第二晶体管T2的阈值电压和第四晶体管T4的阈值电压可以和第一晶体管T1的阈值电压相同。同理,此处对第二时钟信号eck2、第三时钟信号eck3 和输入信号ein不做限制,应该至少满足:在第七晶体管T7、第十晶体管T10 和第一晶体管T1开启的情况下,当输入信号ein呈现为第一高电压vh1时,第二晶体管T2关闭,当输入信号ein呈现为第一低电压vl1时,第二晶体管T2 开启。
可以理解的,当第二晶体管T2或者第四晶体管T4开启时,第二晶体管 T2的漏极可以呈现为第二时钟信号eck2对应的电压或者所述高电压vgh,当第二晶体管T2和第四晶体管T4开启时,第二晶体管T2的漏极可以呈现为介于所述高电压vgh或者第二时钟信号eck2对应的电压之间;由于第一电容C1的存在,当第四晶体管T4或者第七晶体管T7关闭时,第二输入端201和第二晶体管T2的漏极之间的电压差可以维持不变。
在一实施例中,如图4所示,所述控制模块20还包括:第三晶体管T3,所述第三晶体管T3的栅极电性连接于所述第三时钟信号线ECK3,所述第三晶体管T3的源极电性连接于低压信号线VGL,所述第三晶体管T3的漏极电性连接于所述第四晶体管T4的栅极,所述低压信号线VGL用于传输低电压信号vgl,所述低电压信号vgl为恒定值。
具体的,低电压信号的电压值可以为低电压vgl,第一高电压vh1小于低电压vgl,此处对第三时钟信号eck3和低电压vgl不做限制,应该至少满足:当第三时钟信号eck3呈现为第二高电压vh2时,第三晶体管T3关闭,当第三时钟信号eck3呈现为第二低电压vl2时,第三晶体管T3开启。其中,第三晶体管T3可以为P型晶体管,且第三晶体管T3的阈值电压可以和第一晶体管T1 的阈值电压相同。可以理解的,当第三晶体管T3开启时,低电压vgl可以通过第三晶体管T3传输至第四晶体管T4的栅极,使得第四晶体管T4开启,进一步的,高电压vgh通过第四晶体管T4传输至第四晶体管T4的漏极。
在一实施例中,如图4所示,所述控制模块20还包括:第五晶体管T5,所述第五晶体管T5的栅极电性连接至所述第二输入端201,所述第五晶体管 T5的源极电性连接于所述第一时钟信号线ECK1,所述第五晶体管T5的漏极电性连接于所述第三晶体管T3的漏极。
具体的,此处对第一时钟信号eck1和输入信号ein不做限制,应该至少满足:在第一晶体管T1开启时,当输入信号ein呈现为第一高电压vh1时,第五晶体管T5关闭,当输入信号ein呈现为第一低电压vl1时,第五晶体管T5开启。可以理解的,当第五晶体管T5开启时,第一时钟信号eck1可以通过第五晶体管T5传输至第四晶体管T4的栅极,以控制第四晶体管T4开启情况。
在一实施例中,如图4所示,所述控制模块20还包括:第十一晶体管T11,所述第十一晶体管T11的栅极电性连接于所述第三晶体管T3的漏极,所述第十一晶体管T11的源极电性连接于所述第二时钟信号ECK2,所述第十一晶体管T11的漏极电性连接至所述第二输出端202。
进一步的,如图4所示,所述控制模块20还包括:第六晶体管T6,所述第六晶体管T6的栅极电性连接于所述低压信号线VGL,所述第六晶体管T6 的源极电性连接于所述第三晶体管T3的漏极,所述第六晶体管T6的漏极电性连接至所述第二输出端202。具体的,此处对低电压信号vgl、第三时钟信号eck3 和第二时钟信号eck2不做限制,应该至少满足:当第三晶体管T3和第六晶体管T6开启时,第十一晶体管T11开启。可以理解的,当第十一晶体管T11开启时,第二时钟信号eck2可以传输至第十一晶体管T11的漏极。
进一步的,如图4所示,所述控制模块20还包括:第三电容C3,所述第三电容C3电性连接于所述第十一晶体管T11的栅极和所述第十一晶体管T11 的漏极之间。可以理解的,当第三晶体管T3和第五晶体管T5同时关闭时,第三电容C3可以维持所述第十一晶体管T11的栅极的电压为前一时刻的电压;同理,当第十一晶体管T11关闭时,第三电容C3可以维持第十一晶体管T11 的漏极的电压为前一时刻的电压。
在一实施例中,如图4所示,所述控制模块20还包括:第十二晶体管T12,所述第十二晶体管T12的栅极电性连接于所述第二时钟信号ECK2,所述第十二晶体管T12的源极电性连接于所述第十一晶体管T11的漏极,所述第十二晶体管T12的漏极电性连接至所述第二输出端202。
具体的,此处对第二时钟信号eck2不做限制,应该至少满足:第十一晶体管T11开启,且当第二时钟信号eck2呈现为第二低电压vl2时,呈现为第二低电压vl2的第二时钟信号eck2也可以通过第十一晶体管T11和第十二晶体管 T12传输至第二输出端202以开启第八晶体管T8,进一步实现第一时钟信号 eck1通过第八晶体管T8传输至输出端303。
进一步的,如图3所示,所述发光控制电路100还包括:第二电容C2,第二电容C2可以连接于第三控制端301和第三输入端304之间。可以理解的,当第十二晶体管T12和第十一晶体管T11同时关闭时,或者当第一晶体管T1 关闭时,第二电容C2可以维持第三控制端301和第三输入端304之间的电压不变。
在一实施例中,如图4所示,所述输出模块30还包括:第四输入端305,所述第四输入端305电性连接于所述低压信号线VGL,所述控制模块20用于控制所述第四输入端305和所述输出端303之间的导通情况。
可以理解的,当第八晶体管T8开启时,若第四输入端305和输出端303 之间的导通,则输出端303的电压可以介于低电压vgl和第一时钟信号eck对应的电压之间,若第四输入端305和输出端303之间未导通,则输出端303的电压可以为第一时钟信号eck1对应的电压;当第八晶体管T8关闭时,若第四输入端305和输出端303之间的导通,则输出端303的电压可以为低电压vgl,若第四输入端305和输出端303之间未导通,则输出端303的电压可以为上一时刻对应的电压。可以理解的,本实施例中通过将第四输入端305电性连接于低压信号线VGL,可以在特定的时刻使得输出端303输出的发光控制信号eout 为低电压vgl。
具体的,如图4所示,输出模块30可以包括:第九晶体管T9,第九晶体管T9的栅极电性连接至第四控制端302,第九晶体管T9的源极电性连接至所述第四输入端305,第九晶体管T9的漏极电性连接至所述输出端303。结合上文论述可知,当第七晶体管T7和第十晶体管T10开启时,第一中间信号和第三中间信号可以等同于输入信号ein,即此时输入信号ein可以控制第九晶体管 T9的开启情况,以控制低压信号线VGL是否可以依次经由第四输入端305、第九晶体管T9传输至输出端303。
下面,结合如图2所示的时序图和如图4所示的电路图,说明所述发光控制电路工作的原理,具体如下:
在第一阶段t1,输入信号ein为第一高电压vh1,第一时钟信号eck1为第二低电压vl2,第二时钟信号eck2为第二高电压vh2,第三时钟信号eck3为第二低电压vl2。结合电路图可知,第一晶体管T1开启,呈现为第一高电压vh1 的输入信号ein通过第一晶体管T1传输至第三节点N3(第二输入端201),故第五晶体管T5关闭;第十晶体管T10开启,呈现为第一高电压vh1的输入信号ein通过第一晶体管T1、第十晶体管T10传输至第一节点N1(第三输出端203),故第二晶体管T2、第七晶体管T7和第九晶体管T9关闭;第三晶体管 T3开启,低电压vgl通过第三晶体管T3传输至第四节点N4,故第四晶体管 T4开启,进而高电压vgh通过第四晶体管T4传输至第五节点N5;第六晶体管 T6开启,低电压vgl通过第三晶体管T3和第六晶体管T6传输至第六节点N6,故第十一晶体管T11开启,进而呈现为第二高电压vh2的第二时钟信号eck2 通过第十一晶体管T11传输至第七节点N7;第十二晶体管T12关闭,第二节点N2(第二输出端202)的信号n2可以认为维持为第一阶段t1之前的电压,由于第二节点N2(第二输出端202)的信号n2对应的电压值大于呈现为第二低电压vl2的第一时钟信号eck1,第八晶体管T8关闭,故输出端303的信号 eout可以认为维持为第一阶段t1之前的电压。
综上所述,结合图2和图4所示,此时,第一节点N1(第三输出端203) 的信号n1可以呈现为第一高电压vh1,第二节点N2(第二输出端202)的信号 n2可以认为维持为第一阶段t1之前的电压,输出端303的信号eout可以认为维持为第一阶段t1之前的电压。
在第二阶段t2,输入信号ein为第一低电压vl1,第一时钟信号eck1为第二高电压vh2,第二时钟信号eck2为第二低电压vl2,第三时钟信号eck3为第二高电压vh2。结合电路图可知,由于第三电容C3的作用,第六节点N6维持为在第一阶段t1的低电压vgl,故第十一晶体管T11开启,且第十二晶体管T12 开启,进而呈现为第二低电压vl2的第二时钟信号eck2通过第十一晶体管T11 和第十二晶体管T12传输至第二节点N2(第二输出端202),由于加载于第三输入端304的第一时钟信号eck1有所上升,第二节点N2(第二输出端202) 的信号n2需要考虑呈现为第二低电压vl2的第二时钟信号eck2以及电容C2的作用,因此信号n2对应的电压值可以为介于第二低电压vl2和第二高电压vh2 之间的第三电压v3,此时仍然可以认为第八晶体管T8开启,进而呈现为第二高电压vh2的第一时钟信号eck1通过第八晶体管T8传输至输出端303;第三晶体管T3关闭,不考虑漏电的情况下,第四节点N4原本维持为在第一阶段t1 的低电压vgl,第六晶体管T6开启,进而第六节点N6的低电压vgl通过第六晶体管T6传输至第四节点N4,故第四晶体管T4开启,进而高电压vgh通过第四晶体管T4传输至第五节点N5;第一晶体管T1关闭,第五节点N5的电压没有变化,结合第一电容C1的作用,第三节点N3(第二输入端201)和第一节点N1(第三输出端203)维持为在第一阶段t1的第一高电压vh1,第五晶体管T5、第七晶体管T7、第二晶体管T2和第九晶体管T9关闭。
综上所述,结合图2和图4所示,此时,第一节点N1(第三输出端203) 的信号n1对应的电压可以认为第一高电压vh1,第二节点N2(第二输出端202) 的信号n2对应的电压值可以为介于第二低电压vl2和第二高电压vh2之间的第三电压v3。
在第三阶段t3,输入信号ein为第一低电压vl1,第一时钟信号eck1为第二低电压vl2,第二时钟信号eck2为第二高电压vh2,第三时钟信号eck3为第二高电压vh2。结合电路图可知,第十二晶体管T12关闭,加载于第三输入端 304的第一时钟信号eck1有所下降,结合第二电容C2的作用,第二节点N2(第二输出端202)可以有所下降,第八晶体管T8开启,进而呈现为第二低电压 vl2的第一时钟信号eck1通过第八晶体管T8传输至输出端303;第三晶体管 T3和第一晶体管T1关闭,第六晶体管T6和第十晶体管T10开启;由于第三电容C3的作用,第六节点N6和第四节点N4维持为在第二阶段t2的低电压 vgl,故第十一晶体管T11和第四晶体管T4开启,进而呈现为第二高电压vh2 的第二时钟信号eck2通过第十一晶体管T11传输至第七节点N7,同时高电压 vgh通过第四晶体管T4传输至第五节点N5,即第五节点N5的电压可以认为不变,结合第一电容C1的作用,第一节点N1(第三输出端203)和第三节点N3 (第二输入端201)维持为在第二阶段t2的第一高电压vh1,故第二晶体管T2、第七晶体管T7、第九晶体管T9和第五晶体管T5关闭。
综上所述,结合图2和图4所示,此时,第一节点N1(第三输出端203) 的信号n1可以呈现为第一高电压vh1;第二节点N2(第二输出端202)的信号 n2对应的电压值有所下降。
在第四阶段t4,输入信号ein为第一低电压vl1,第一时钟信号eck1为第二低电压vl2,第二时钟信号eck2为第二高电压vh2,第三时钟信号eck3为第二低电压vl2。结合电路图可知,第一晶体管T1开启,呈现为第一低电压vl1 的输入信号ein通过第一晶体管T1传输至第三节点N3(第二输入端201),故第五晶体管T5开启,进而呈现为第二低电压vl2的第一时钟信号eck1通过第五晶体管T5传输至第四节点N4,同时,第三晶体管T3开启,低电压vgl通过第三晶体管T3传输至第四节点N4,故第四晶体管T4开启;第十晶体管T10 开启,呈现为第一低电压vl1的输入信号ein通过第一晶体管T1、第十晶体管 T10传输至第一节点N1(第三输出端203),第二晶体管T2开启,即第五节点N5处的信号可以认为流经第四晶体管T4的高电压vgh和流经第二晶体管 T2的第二高电压vh2的在第五节点N5分压的信号,即第五节点N5的电压有所变化,结合第一电容C1的作用,第一节点N1(第三输出端203)的电压也会有所变化,呈现为不同于应有的第一低电压vl1的第四电压v4;第九晶体管 T9开启;第六晶体管T6开启,低电压vgl通过第三晶体管T3和第六晶体管 T6传输至第六节点N6,故第十一晶体管T11开启,进而呈现为第二高电压vh2 的第二时钟信号eck2通过第十一晶体管T11传输至第七节点N7;第十二晶体管T12关闭;并且,由于第八晶体管T8的源极的电压没有变化,结合第二电容C2的作用,第二节点N2(第二输出端202)应该也没有变化,但第七晶体管T7开启,进而呈现为第二低电压vl2的第一时钟信号eck1通过第七晶体管 T7传输至第二节点N2(第二输出端202),故第八晶体管T8也开启。结合上文可知,第八晶体管T8和第九晶体管T9均开启,且加载于第三输入端304的第一时钟信号eck1呈现为第二低电压vl2,加载于第四输入端305的低电压信号对应的电压值为低电压vgl,此时若第二低电压vl2等于低电压vgl,则可以认为输出端303输出的eout可以呈现为低电压vgl。
综上所述,结合图2和图4所示,此时,第一节点N1(第三输出端203) 的信号n1对应的电压可以为第一低电压vl1,第二节点N2(第二输出端202) 的信号n2可以呈现为高电压vgh,输出端303的信号eout可以呈现为低电压 vgl。
根据上文分析可知,当第一晶体管T1开启时,输入信号ein可以通过第一晶体管T1传输至第三节点(第二输入端201)以控制第五晶体管T5的开启情况,进而结合第十晶体管T10的开启情况控制第七晶体管T7、第二晶体管T2 和第九晶体管T9的开启情况。可以理解的,本发明中将第一晶体管T1的栅极电性连接于第三时钟信号线ECK3、将第一晶体管T1的源极电性连接于输入信号线EIN,使得第一晶体管T1可以直接或者间接控制多个节点的电压,以直接或者直接控制多个晶体管的开启情况,避免增加过多的晶体管进行如上控制,进一步的,第十晶体管T10的栅极电性连接于低压信号线VGL,并且低压信号线VGL传输的第电压信号对应的电压值恒小于输入信号线EIN中传输的输入信号ein对应的电压值,即第十晶体管T10可以理解为恒开启,那么第一晶体管T1可以直接控制第五晶体管T5、第七晶体管T7、第二晶体管T2和第九晶体管T9的开启情况。综上所述,本发明在实现发光控制电路基本功能的同时,可以节省晶体管的数目,避免增加电路的复杂度以及占用过多的非显示区的空间,简化了发光控制电路以及提高了显示面板的屏占比。
本发明实施例提供了移动终端,所述移动终端包括终端主体部和显示面板,所述终端主体部和所述显示面板组合为一体,所述显示面板包括如上文任一项所述的发光控制电路。
本发明提供了发光控制电路和移动终端,包括:输入模块,所述输入模块包括第一输入端和第一输出端,所述第一输入端电性连接于输入信号线,所述输入模块用于根据所述输入信号线提供的输入信号生成第一中间信号并由所述第一输出端输出;控制模块,所述控制模块包括第二输入端、第二输出端和第三输出端,所述第二输入端电性连接于所述第一输出端以接收所述第一中间信号,所述控制模块用于根据所述第一中间信号生成第二中间信号和第三中间信号,所述第二中间信号由所述第二输出端输出,所述第三中间信号由所述第三输出端输出;输出模块,所述输出模块包括第三控制端、第四控制端和输出端,所述第三控制端电性连接于所述第二输出端以接收所述第二中间信号,所述第四控制端电性连接于所述第三输出端以接收所述第三中间信号,所述输出模块用于根据所述第二中间信号和所述第三中间信号生成发光控制信号并由所述输出端输出。特别的,本发明中的所述输入模块由第一晶体管、所述第一输入端和所述第一输出端组成,并且所述第一晶体管的栅极电性连接至所述第三时钟信号线,所述第一晶体管的源极电性连接于输入信号线,所述第一晶体管的漏极电性连接至所述第一输出端,所述第三时钟信号线用于传输第三时钟信号,这样,第一晶体管可以同时控制控制模块中的多个晶体管,避免采用过多的晶体管进行如上控制,节省了晶体管的数目以及提高了显示面板的屏占比。
以上对本发明实施例所提供的发光控制电路和移动终端进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的技术方案及其核心思想;本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例的技术方案的范围。

Claims (10)

1.一种发光控制电路,其特征在于,所述发光控制电路包括:
输入模块,所述输入模块包括第一输入端和第一输出端,所述第一输入端电性连接于输入信号线,所述输入模块用于根据所述输入信号线提供的输入信号生成第一中间信号并由所述第一输出端输出;
控制模块,所述控制模块包括第二输入端、第二输出端和第三输出端,所述第二输入端电性连接于所述第一输出端以接收所述第一中间信号,所述控制模块用于根据所述第一中间信号生成第二中间信号和第三中间信号,所述第二中间信号由所述第二输出端输出,所述第三中间信号由所述第三输出端输出;
输出模块,所述输出模块包括第三控制端、第四控制端和输出端,所述第三控制端电性连接于所述第二输出端以接收所述第二中间信号,所述第四控制端电性连接于所述第三输出端以接收所述第三中间信号,所述输出模块用于根据所述第二中间信号和所述第三中间信号生成发光控制信号并由所述输出端输出;
其中,所述输入模块由第一晶体管、所述第一输入端和所述第一输出端组成,所述第一晶体管的栅极电性连接至所述第三时钟信号线,所述第一晶体管的源极电性连接于输入信号线,所述第一晶体管的漏极电性连接至所述第一输出端,所述第三时钟信号线用于传输第三时钟信号。
2.根据权利要求1所述的发光控制电路,其特征在于,所述控制模块包括第七晶体管,所述第七晶体管的栅极电性连接至所述第二输入端,所述第七晶体管的源极电性连接于第一时钟信号线,所述第一晶体管的漏极电性连接至所述第二输出端,所述第一时钟信号线用于传输第一时钟信号;
其中,所述输出模块包括第八晶体管,所述第八晶体管的栅极电性连接至所述第三控制端,所述第八晶体管的漏极电性连接至所述输出端。
3.根据权利要求2所述的发光控制电路,其特征在于,所述输出模块还包括:
第三输入端,所述第三输入端电性连接于所述第一时钟信号线,所述第八晶体管的源极电性连接至所述第三输入端。
4.根据权利要求2所述的发光控制电路,其特征在于,所述控制模块还包括:
第二晶体管,所述第二晶体管的栅极电性连接于所述第二输入端,所述第二晶体管的源极电性连接于第二时钟信号线,所述第二时钟信号线用于传输第二时钟信号;
第四晶体管,所述第四晶体管的源极电性连接于高压信号线,所述第四晶体管的漏极电性连接于所述第二晶体管的漏极,所述高压信号线用于传输高电压信号,所述高电压信号为恒定值;
第一电容,所述第一电容电性连接于所述第二晶体管的栅极和所述第二晶体管的漏极之间。
5.根据权利要求4所述的发光控制电路,其特征在于,所述控制模块还包括:
第三晶体管,所述第三晶体管的栅极电性连接于所述第三时钟信号线,所述第三晶体管的源极电性连接于低压信号线,所述第三晶体管的漏极电性连接于所述第四晶体管的栅极,所述低压信号线用于传输低电压信号,所述低电压信号为恒定值。
6.根据权利要求5所述的发光控制电路,其特征在于,所述控制模块还包括:
第五晶体管,所述第五晶体管的栅极电性连接至所述第二输入端,所述第五晶体管的源极电性连接于所述第一时钟信号线,所述第五晶体管的漏极电性连接于所述第三晶体管的漏极。
7.根据权利要求5所述的发光控制电路,其特征在于,所述控制模块还包括:
第十一晶体管,所述第十一晶体管的栅极电性连接于所述第三晶体管的漏极,所述第十一晶体管的源极电性连接于所述第二时钟信号,所述第十一晶体管的漏极电性连接至所述第二输出端。
8.根据权利要求7所述的发光控制电路,其特征在于,所述控制模块还包括:
第十二晶体管,所述第十二晶体管的栅极电性连接于所述第二时钟信号,所述第十二晶体管的源极电性连接于所述第十一晶体管的漏极,所述第十二晶体管的漏极电性连接至所述第二输出端。
9.根据权利要求5所述的发光控制电路,其特征在于,所述输出模块还包括:
第四输入端,所述第四输入端电性连接于所述低压信号线,所述控制模块用于控制所述第四输入端和所述输出端之间的导通情况。
10.一种移动终端,其特征在于,所述移动终端包括终端主体部和显示面板,所述终端主体部和所述显示面板组合为一体,所述显示面板包括如权利要求1至9任一项所述的发光控制电路。
CN202110879056.9A 2021-08-02 2021-08-02 发光控制电路和移动终端 Pending CN113593476A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110879056.9A CN113593476A (zh) 2021-08-02 2021-08-02 发光控制电路和移动终端

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110879056.9A CN113593476A (zh) 2021-08-02 2021-08-02 发光控制电路和移动终端

Publications (1)

Publication Number Publication Date
CN113593476A true CN113593476A (zh) 2021-11-02

Family

ID=78253629

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110879056.9A Pending CN113593476A (zh) 2021-08-02 2021-08-02 发光控制电路和移动终端

Country Status (1)

Country Link
CN (1) CN113593476A (zh)

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104157252A (zh) * 2014-07-29 2014-11-19 京东方科技集团股份有限公司 一种移位寄存器、栅极驱动电路及显示装置
CN107993615A (zh) * 2017-12-06 2018-05-04 武汉华星光电半导体显示技术有限公司 Goa电路单元、goa电路及显示面板
CN108735151A (zh) * 2018-05-07 2018-11-02 上海天马微电子有限公司 发光控制信号生成电路、显示面板和显示装置
CN109859687A (zh) * 2019-04-02 2019-06-07 京东方科技集团股份有限公司 像素电路、显示电路及显示装置
US20190385687A1 (en) * 2017-11-16 2019-12-19 Wuhan China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Shift register circuit and shift register unit
CN111554230A (zh) * 2020-05-19 2020-08-18 昆山国显光电有限公司 发光控制电路、发光控制驱动器和显示面板
CN111754915A (zh) * 2020-06-29 2020-10-09 昆山国显光电有限公司 移位寄存器、发光控制电路和显示面板
CN112652271A (zh) * 2020-12-11 2021-04-13 合肥维信诺科技有限公司 移位寄存器、显示面板及显示装置
US20210118373A1 (en) * 2019-10-21 2021-04-22 HEFEI BOE DISPLAY TECHNOLOGY CO. Ltd. Shift register, driving method thereof, driving circuit, and display device

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104157252A (zh) * 2014-07-29 2014-11-19 京东方科技集团股份有限公司 一种移位寄存器、栅极驱动电路及显示装置
US20190385687A1 (en) * 2017-11-16 2019-12-19 Wuhan China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Shift register circuit and shift register unit
CN107993615A (zh) * 2017-12-06 2018-05-04 武汉华星光电半导体显示技术有限公司 Goa电路单元、goa电路及显示面板
CN108735151A (zh) * 2018-05-07 2018-11-02 上海天马微电子有限公司 发光控制信号生成电路、显示面板和显示装置
CN109859687A (zh) * 2019-04-02 2019-06-07 京东方科技集团股份有限公司 像素电路、显示电路及显示装置
US20210118373A1 (en) * 2019-10-21 2021-04-22 HEFEI BOE DISPLAY TECHNOLOGY CO. Ltd. Shift register, driving method thereof, driving circuit, and display device
CN111554230A (zh) * 2020-05-19 2020-08-18 昆山国显光电有限公司 发光控制电路、发光控制驱动器和显示面板
CN111754915A (zh) * 2020-06-29 2020-10-09 昆山国显光电有限公司 移位寄存器、发光控制电路和显示面板
CN112652271A (zh) * 2020-12-11 2021-04-13 合肥维信诺科技有限公司 移位寄存器、显示面板及显示装置

Similar Documents

Publication Publication Date Title
JP6893909B2 (ja) シフトレジスタ及びその駆動方法、ゲート駆動回路と表示装置
CN111477162B (zh) 像素电路及其驱动方法、显示装置
CN111243498B (zh) 像素电路及其驱动方法、显示装置
CN112447131B (zh) 像素电路
US10140930B2 (en) Signal generating unit, shift register, display device and signal generating method
CN111583857B (zh) 像素驱动电路及其驱动方法、显示面板
CN110322851B (zh) 一种扫描驱动电路和显示面板
US11308860B2 (en) Pixel circuit and driving method, pixel unit, display panel
CN110349534A (zh) 像素电路及其驱动方法
TW202046278A (zh) 畫素電路、畫素電路驅動方法、以及相關的顯示裝置
CN112509513A (zh) 移位寄存器、显示面板及显示装置
CN113570999A (zh) 一种显示面板和显示装置
CN103971643B (zh) 一种有机发光二极管像素电路及显示装置
CN114446251A (zh) 驱动电路、背光模组以及显示面板
CN108877646B (zh) 一种显示电路及显示器
US9978333B2 (en) Timing sequences generation circuits and liquid crystal devices
US11804843B2 (en) Selection circuit and method for controlling the same, and multiplexing circuit
CN112530341B (zh) 像素电路
TWI680448B (zh) 畫素電路
WO2017104280A1 (ja) サンプルホールド回路、および表示装置
CN111833820A (zh) 栅极扫描驱动电路、驱动方法及显示面板
CN107945742B (zh) 扫描驱动单元、扫描驱动电路以及显示面板
CN113593476A (zh) 发光控制电路和移动终端
WO2022133800A1 (zh) 移位寄存器及其驱动方法、栅极驱动器、显示装置
CN110264959B (zh) 显示面板

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20211102

WD01 Invention patent application deemed withdrawn after publication