CN113590527B - 通信总线的挂死修复方法、装置、电子设备及存储介质 - Google Patents
通信总线的挂死修复方法、装置、电子设备及存储介质 Download PDFInfo
- Publication number
- CN113590527B CN113590527B CN202111168144.4A CN202111168144A CN113590527B CN 113590527 B CN113590527 B CN 113590527B CN 202111168144 A CN202111168144 A CN 202111168144A CN 113590527 B CN113590527 B CN 113590527B
- Authority
- CN
- China
- Prior art keywords
- processing unit
- target
- hang
- event
- communication bus
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000004891 communication Methods 0.000 title claims abstract description 128
- 238000000034 method Methods 0.000 title claims abstract description 45
- 230000008439 repair process Effects 0.000 claims description 19
- 238000004590 computer program Methods 0.000 claims description 8
- 238000011084 recovery Methods 0.000 claims description 6
- 238000001514 detection method Methods 0.000 claims description 5
- 230000008569 process Effects 0.000 abstract description 7
- 230000005540 biological transmission Effects 0.000 description 6
- 238000010586 diagram Methods 0.000 description 4
- 230000009471 action Effects 0.000 description 3
- 230000009286 beneficial effect Effects 0.000 description 2
- 230000006870 function Effects 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000003139 buffering effect Effects 0.000 description 1
- 230000002860 competitive effect Effects 0.000 description 1
- 238000013500 data storage Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 239000000835 fiber Substances 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 239000007787 solid Substances 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
- G06F13/4282—Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/14—Error detection or correction of the data by redundancy in operation
- G06F11/1402—Saving, restoring, recovering or retrying
- G06F11/1405—Saving, restoring, recovering or retrying at machine instruction level
- G06F11/141—Saving, restoring, recovering or retrying at machine instruction level for bus or memory accesses
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
- G06F13/4282—Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
- G06F13/4291—Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus using a clocked protocol
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2213/00—Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F2213/0016—Inter-integrated circuit (I2C)
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Quality & Reliability (AREA)
- Debugging And Monitoring (AREA)
- Information Transfer Systems (AREA)
- Hardware Redundancy (AREA)
Abstract
本申请公开了一种通信总线的挂死修复方法、装置、电子设备及存储介质。其中,该方法包括:检测所述中央处理器与基带处理单元之间的通信情况;在所述通信情况用于指示所述中央处理器与所述基带处理单元之间通信故障的情况下,确定部署在所述中央处理器与所述基带处理单元之间的通信总线产生的目标挂死事件;获取所述目标挂死事件对应的目标修复操作;按照所述目标修复操作对所述通信总线进行修复。本申请实施例在中央处理器与所述基带处理单元之间通信故障的情况下,能够自动确定通信总线产生的目标挂死事件,并执行目标挂死事件对应的修复操作,实现了在通信总线出现挂死的情况自动修复,提升了中央处理器在运行过程中的稳定性。
Description
技术领域
本申请涉及计算机技术领域,尤其涉及一种通信总线的挂死修复方法、装置、电子设备及存储介质。
背景技术
I2C(Inter-Integrated Circuit BUS) 集成电路总线,该总线由NXP(原PHILIPS)公司设计,多用于主控制器和从器件间的主从通信,在小数据量场合使用,传输距离短,任意时刻只能有一个主机等特性。
IIC总线物理层只要求两条总线,一条是串行数据线SDA,一条是串行时钟线SCL,IIC是半双工,而不是全双工。每个连接到总线的器件都可以通过唯一的地址和其它器件通信,主机/从机角色和地址可配置,主机可以作为主机发送器和主机接收器。同时IIC是真正的多主机总线,如果两个或更多的主机同时请求总线,可以通过冲突检测和仲裁防止总线数据被破坏。传输速率在标准模式下可以达到100kb/s,快速模式下可以达到400kb/s。
目前,海光CPU支持5个IIC总线,其中CPU最大支持16个DIMM的接入。BBU的 IIC总线挂在CPU的IIC1通道上,在BBU(基带处理单元)板上有一颗单独的ST MCU单片机,此单片机实现BBU备电解耦功能,在开机或reboot时,ST单片机会存在IIC为主的场景,判断BBU电池是第一货源还是第二货源。因在IIC1这条总线上,海光CPU的IIC1为控制者,但是在这条总线上,海光CPU和ST的MCU存在IIC为双主的场景,导致IIC总线存在竞争关系,以至于出现IIC总线挂死的问题。
发明内容
为了解决上述技术问题或者至少部分地解决上述技术问题,本申请提供了一种通信总线的挂死修复方法、装置、电子设备及存储介质。
根据本申请实施例的一个方面,提供了一种通信总线的挂死修复方法,应用于中央处理器,所述方法包括:
检测所述中央处理器与基带处理单元之间的通信情况;
在所述通信情况用于指示所述中央处理器与所述基带处理单元之间通信故障的情况下,确定部署在所述中央处理器与所述基带处理单元之间的通信总线产生的目标挂死事件;
获取所述目标挂死事件对应的目标修复操作;
按照所述目标修复操作对所述通信总线进行修复。
进一步的,所述确定部署在所述中央处理器与所述基带处理单元之间的通信总线产生的目标挂死事件,包括:
检测所述中央处理器与所述基带处理单元在当前时刻的目标连接方式;
根据所述目标连接方式确定所述通信总线产生的目标挂死事件,其中,所述目标挂死事件包括:串行数据线挂死事件以及串行时钟线挂死事件。
进一步的,所述目标连接方式,包括:
所述中央处理器通过通信总线与所述基带处理单元连接;
或,
所述中央处理器通过通信总线与热插拔芯片以及所述基带处理单元串行连接。
进一步的,所述根据所述目标连接方式确定所述通信总线产生的目标挂死事件,包括:
在所述目标连接方式为所述中央处理器通过通信总线与所述基带处理单元连接的情况下,所述目标挂死事件为串行时钟线挂死事件;
在所述目标连接方式为所述中央处理器通过通信总线与热插拔芯片以及所述基带处理单元串行连接的情况下,所述目标挂死事件为串行数据线挂死事件。
进一步的,在所述目标挂死事件为串行时钟线挂死事件的情况下,所述按照所述目标修复操作对所述通信总线进行修复,包括:
将所述中央处理器切换至GPIO输入模式;
当所述中央处理器在所述GPIO输入模式下由高电平变为低电平时,将所述中央处理器由所述GPIO输入模式切换为GPIO输出模式;
当所述中央处理器在所述GPIO输出模式下由低电平变为高电平时,将所述中央处理器由所述GPIO输出模式切换为IIC模式。
进一步的,在所述目标挂死事件为串行数据线挂死事件的情况下,所述按照所述目标修复操作对所述通信总线进行修复,包括:
在检测到所述基带处理单元处于拔出状态的情况下,向所述热插拔芯片对应的编程逻辑器发送第一控制指令,其中,所述第一控制指令用于控制所述编程逻辑器对所述热插拔芯片停止供电;
在所述热插拔芯片停止工作后,检测所述基带处理单元的插拔状态;
在所述插拔状态用于指示所述基带处理单元处于插入状态的情况下,向所述编程逻辑器发送第二控制指令,其中,所述第二控制指令用于控制所述编程逻辑器对所述热插拔芯片开始供电。
进一步的,所述向所述编程逻辑器发送第二控制指令,包括:
延迟预设时间后向所述编程逻辑器发送第二控制指令;
或,
检测所述基带处理单元插入后的初始化进度,在所述初始化进度达到预设进度的情况下,向所述编程逻辑器发送第二控制指令。
根据本申请实施例的另一个方面,还提供了一种通信总线的挂死修复装置,包括:
检测模块,用于检测中央处理器与基带处理单元之间的通信情况;
确定模块,用于在所述通信情况用于指示所述中央处理器与所述基带处理单元之间通信故障的情况下,确定部署在所述中央处理器与所述基带处理单元之间的通信总线产生的目标挂死事件;
获取模块,用于获取所述目标挂死事件对应的目标修复操作;
执行模块,用于按照所述目标修复操作对所述通信总线进行修复。
根据本申请实施例的另一方面,还提供了一种存储介质,该存储介质包括存储的程序,程序运行时执行上述的步骤。
根据本申请实施例的另一方面,还提供了一种电子装置,包括处理器、通信接口、存储器和通信总线,其中,处理器,通信接口,存储器通过通信总线完成相互间的通信;其中:存储器,用于存放计算机程序;处理器,用于通过运行存储器上所存放的程序来执行上述方法中的步骤。
本申请实施例还提供了一种包含指令的计算机程序产品,当其在计算机上运行时,使得计算机执行上述方法中的步骤。
本申请实施例提供的上述技术方案与现有技术相比具有如下优点:本申请实施例在中央处理器与所述基带处理单元之间通信故障的情况下,能够自动确定通信总线产生的目标挂死事件,并执行目标挂死事件对应的修复操作,实现了在通信总线出现挂死的情况自动修复,提升了中央处理器在运行过程中的稳定性。
附图说明
此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本申请的实施例,并与说明书一起用于解释本申请的原理。
为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,对于本领域普通技术人员而言,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为本申请实施例提供的一种通信总线的挂死修复方法的流程图;
图2为本申请另一实施例提供的一种通信总线的挂死修复方法的流程图;
图3为本申请实施例提供的中央处理器与基带处理单元的连接示意图;
图4为本申请另一实施例提供的一种通信总线的挂死修复方法的流程图;
图5为本申请另一实施例提供的一种通信总线的挂死修复方法的流程图;
图6为本申请实施例提供的一种通信总线的挂死修复装置的框图;
图7为本申请实施例提供的一种电子设备的结构示意图。
具体实施方式
为使本申请实施例的目的、技术方案和优点更加清楚,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本申请的一部分实施例,而不是全部的实施例,本申请的示意性实施例及其说明用于解释本申请,并不构成对本申请的不当限定。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本申请保护的范围。
需要说明的是,在本文中,诸如“第一”和“第二”等之类的关系术语仅仅用来将一个实体或者操作与另一个类似的实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
本申请实施例提供了一种通信总线的挂死修复方法、装置、电子设备及存储介质。本发明实施例所提供的方法可以应用于任意需要的电子设备,例如,可以为服务器、终端等电子设备,在此不做具体限定,为描述方便,后续简称为电子设备。
根据本申请实施例的一方面,提供了一种通信总线的挂死修复的方法实施例,该方法应用于中央处理器。图1为本申请实施例提供的一种通信总线的挂死修复方法的流程图,如图1所示,该方法包括:
步骤S11,检测中央处理器与基带处理单元之间的通信情况。
本申请实施例提供的方法是针对于中央处理器与基带处理单元之间通信总线挂死无法进行自动修复的问题进行设计的,其中,中央处理器可以是海光CPU,基带处理单元为BBU(Building Base band Unite)。
在本申请实施例中,中央处理器会随机或者周期性检测与基带处理单元之间的通信情况,例如:通过获取部署在中央处理器与基带处理单元之间通信总线上的数据传输参数,例如传输速率、传输量等等。然后根据传输参数确定中央处理器与基带处理单元之间的通信情况。
步骤S12,在通信情况用于指示中央处理器与基带处理单元之间通信故障的情况下,确定部署在中央处理器与基带处理单元之间的通信总线产生的目标挂死事件。
在本申请实施例中,挂死事件包括:串行数据线挂死事件以及串行时钟线挂死事件。
需要说明的是,串行数据线挂死事件可以是由以下操作导致,中央处理器向基带处理单元写数据或地址时,基带处理单元如果发出ACK应答,则会在时钟信号期间拉低SDA。或者中央处理器从基带处理单元中读数据的时候,基带处理单元会在bit为0时对应的时钟信号期间拉低SDA。串行时钟线挂死事件可以是由以下操作导致,I2C中断服务程序被意外屏蔽,中断服务程序中陷入了一些标志位查询的while死循环,I2C功能系统被意外禁止等等。
在本申请实施例中,确定部署在中央处理器与基带处理单元之间的通信总线产生的目标挂死事件,如图2所示,包括以下步骤A1-A2:
步骤A1,检测中央处理器与基带处理单元在当前时刻的目标连接方式。
在本申请实施例中,中央处理器与基带处理单元的连接方式,包括:中央处理器通过通信总线与基带处理单元连接。在此种方式下,热插拔芯片处于拔出状态,此时中央处理器直接通过通信总线与基带处理单元连接。
在本申请实施例中,中央处理器与基带处理单元的连接方式还可以是中央处理器通过通信总线与热插拔芯片以及基带处理单元串行连接。参考图3,中央处理器通过通信总线与热插拔芯片双向连接,热插拔芯片通过通信总线与基带处理单元双向连接。
步骤A2,根据目标连接方式确定通信总线产生的目标挂死事件。
在本申请实施例中,根据目标连接方式确定通信总线产生的目标挂死事件,包括:在目标连接方式为中央处理器通过通信总线与基带处理单元连接的情况下,目标挂死事件为串行时钟线挂死事件;在目标连接方式为中央处理器通过通信总线与热插拔芯片以及基带处理单元串行连接的情况下,目标挂死事件为串行数据线挂死事件。
步骤S13,获取目标挂死事件对应的目标修复操作。
在本申请实施例中,不同的挂死事件的事件类型不同,其对应的修复操作也不同,例如:挂死事件为串行时钟线挂死事件的情况下,对应的修复操作可以是切换中央处理器的GPIO模式。挂死事件为串行数据线挂死事件可以是控制热插拔芯片。
步骤S14,按照目标修复操作对通信总线进行修复。
在本申请实施例中,在目标挂死事件为串行时钟线挂死事件的情况下,步骤S14,按照目标修复操作对通信总线进行修复,如图4所示,包括以下步骤B1-B3:
步骤B1,将中央处理器切换至GPIO输入模式。
步骤B2,当中央处理器在GPIO输入模式下由高电平变为低电平时,将中央处理器由GPIO输入模式切换为GPIO输出模式。
步骤B3,当中央处理器在GPIO输出模式下由低电平变为高电平时,将中央处理器由GPIO输出模式切换为IIC模式。
在本申请实施例中,在串行时钟线挂死的情况时,如果海光CPU在IIC模式直接设置高电平则会导致海光COU受损,因此为了解决海光CPU直接在IIC模式上设置高电平受损的问题,本申请实施例在出现串行时钟线挂死事件的情况下,将中央处理器由IIC模式切换至GPIO输入模式(即GPIO的input模式),并在GPIO的input模式下,按照预设顺序设置高电平以及低电平,在设置完成后,将中央处理器由GPIO输入模式切换至GPIO输出模式(即GPIO的output模式),并在GPIO输出模式下,按照预设顺序设置低电平和高电平,在中央处理器恢复到高电平之后,将中央处理器由GPIO输出模式切换至IID模式,此时中央处理器在IIC模式下能够正常使用。
本申请实施例采用切换GPIO输入模式以及GPIO输出模式的方式设置高电平,起到了缓冲的效果,能够有效解决海光CPU在IIC模式直接设置高电平直接受损的问题。
在本申请实施例中,在目标挂死事件为串行数据线挂死事件的情况下,步骤S14,按照目标修复操作对通信总线进行修复,如图5所示,包括以下步骤C1-C3:
步骤C1,在检测到基带处理单元处于拔出状态的情况下,向热插拔芯片对应的编程逻辑器发送第一控制指令,其中,第一控制指令用于控制编程逻辑器对热插拔芯片停止供电。
步骤C2,在热插拔芯片停止工作后,检测基带处理单元的插拔状态。
步骤C3,在插拔状态用于指示基带处理单元处于插入状态的情况下,向编程逻辑器发送第二控制指令,其中,第二控制指令用于控制编程逻辑器对热插拔芯片开始供电。
在本申请实施例中,在目标挂死事件为串行数据线挂死事件的情况下,中央处理器会向热插拔芯片对应的编程逻辑器发送检测指令,以使编程逻辑器检测基带处理单元的插拔状态,在检测到基带处理单元处于拔出状态的情况下,向热插拔芯片对应的编程逻辑器发送第一控制指令,以使编程逻辑器停止向热插拔芯片供电,保证基带处理单元在拔出后,对热插拔芯片产生冲击。
另外,后续热插拔芯片停止工作后,中央处理器还会控制编程逻辑器还会继续检测基带处理单元的插拔状态,如果检测到基带处理单元处于拔出状态的情况下,向热插拔芯片对应的编程逻辑器发送第二控制指令,以使编程逻辑器向热插拔芯片开始供电,恢复正常通信。其中,本申请实施例中,编程逻辑器为CPLD,CPLD主要由逻辑块、可编程互连通道和I/O块三部分构成。
在本申请实施例中,向编程逻辑器发送第二控制指令,方法还包括:延迟预设时间后向编程逻辑器发送第二控制指令;或,检测基带处理单元插入后的初始化进度,在初始化进度达到预设进度的情况下,向编程逻辑器发送第二控制指令。
需要说明的是,本申请实施例中央处理器在延迟预设时间后向编程逻辑器发送第二控制指令,有利于保证基带处理单元能够足够的时间完成初始化,以使基带处理单元中的单片机完成对电池是第一货源还是第二货源的获取。另外,本申请实施例还可以通过检测基带处理单元插入后的初始化进度,确定基带处理单元是否完成初始化,有利于编程逻辑器及时向热插拔芯片供电。
本申请实施例在中央处理器与所述基带处理单元之间通信故障的情况下,能够自动确定通信总线产生的目标挂死事件,并执行目标挂死事件对应的修复操作,实现了在通信总线出现挂死的情况自动修复,提升了中央处理器在运行过程中的稳定性。
图6为本申请实施例提供的一种通信总线的挂死修复装置的框图,该装置可以通过软件、硬件或者两者的结合实现成为电子设备的部分或者全部。如图6所示,该装置包括:
检测模块61,用于检测中央处理器与基带处理单元之间的通信情况;
确定模块62,用于在通信情况用于指示中央处理器与基带处理单元之间通信故障的情况下,确定部署在中央处理器与基带处理单元之间的通信总线产生的目标挂死事件;
获取模块63,用于获取目标挂死事件对应的目标修复操作;
执行模块64,用于按照目标修复操作对通信总线进行修复。
在本申请实施例中,确定模块62,包括:
处理子模块,用于检测中央处理器与基带处理单元在当前时刻的目标连接方式;
确定子模块,用于根据目标连接方式确定通信总线产生的目标挂死事件,其中,目标挂死事件包括:串行数据线挂死事件以及串行时钟线挂死事件。
在本申请实施例中,目标连接方式,包括:中央处理器通过通信总线与基带处理单元连接;或,中央处理器通过通信总线与热插拔芯片以及基带处理单元串行连接。
在本申请实施例中,确定子模块,用于在目标连接方式为中央处理器通过通信总线与基带处理单元连接的情况下,目标挂死事件为串行时钟线挂死事件;在目标连接方式为中央处理器通过通信总线与热插拔芯片以及基带处理单元串行连接的情况下,目标挂死事件为串行数据线挂死事件。
在本申请实施例中,在目标挂死事件为串行时钟线挂死事件的情况下,执行模块64,用于将中央处理器切换至GPIO输入模式;当中央处理器在GPIO输入模式下由高电平变为低电平时,将中央处理器由GPIO输入模式切换为GPIO输出模式;当中央处理器在GPIO输出模式下由低电平变为高电平时,将中央处理器由GPIO输出模式切换为IIC模式。
在本申请实施例中,在目标挂死事件为串行数据线挂死事件的情况下,执行模块64,用于在检测到基带处理单元处于拔出状态的情况下,向热插拔芯片对应的编程逻辑器发送第一控制指令,其中,第一控制指令用于控制编程逻辑器对热插拔芯片停止供电;在热插拔芯片停止工作后,检测基带处理单元的插拔状态;在插拔状态用于指示基带处理单元处于插入状态的情况下,向编程逻辑器发送第二控制指令,其中,第二控制指令用于控制编程逻辑器对热插拔芯片开始供电。
在本申请实施例中,在目标挂死事件为串行数据线挂死事件的情况下,执行模块64,还用于延迟预设时间后向编程逻辑器发送第二控制指令;或,检测基带处理单元插入后的初始化进度,在初始化进度达到预设进度的情况下,向编程逻辑器发送第二控制指令。
本申请实施例还提供一种电子设备,如图7所示,电子设备可以包括:处理器1501、通信接口1502、存储器1503和通信总线1504,其中,处理器1501,通信接口1502,存储器1503通过通信总线1504完成相互间的通信。
存储器1503,用于存放计算机程序;
处理器1501,用于执行存储器1503上所存放的计算机程序时,实现上述实施例的步骤。
上述终端提到的通信总线可以是外设部件互连标准(Peripheral ComponentInterconnect,简称PCI)总线或扩展工业标准结构(Extended Industry StandardArchitecture,简称EISA)总线等。该通信总线可以分为地址总线、数据总线、控制总线等。为便于表示,图中仅用一条粗线表示,但并不表示仅有一根总线或一种类型的总线。
通信接口用于上述终端与其他设备之间的通信。
存储器可以包括随机存取存储器(Random Access Memory,简称RAM),也可以包括非易失性存储器(non-volatile memory),例如至少一个磁盘存储器。可选的,存储器还可以是至少一个位于远离前述处理器的存储装置。
上述的处理器可以是通用处理器,包括中央处理器(Central Processing Unit,简称CPU)、网络处理器(Network Processor,简称NP)等;还可以是数字信号处理器(Digital Signal Processing,简称DSP)、专用集成电路(Application SpecificIntegrated Circuit,简称ASIC)、现场可编程门阵列(Field-Programmable Gate Array,简称FPGA)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件。
在本申请提供的又一实施例中,还提供了一种计算机可读存储介质,该计算机可读存储介质中存储有指令,当其在计算机上运行时,使得计算机执行上述实施例中任一所述的通信总线的挂死修复方法。
在本申请提供的又一实施例中,还提供了一种包含指令的计算机程序产品,当其在计算机上运行时,使得计算机执行上述实施例中任一所述的通信总线的挂死修复方法。
在上述实施例中,可以全部或部分地通过软件、硬件、固件或者其任意组合来实现。当使用软件实现时,可以全部或部分地以计算机程序产品的形式实现。所述计算机程序产品包括一个或多个计算机指令。在计算机上加载和执行所述计算机程序指令时,全部或部分地产生按照本申请实施例所述的流程或功能。所述计算机可以是通用计算机、专用计算机、计算机网络、或者其他可编程装置。所述计算机指令可以存储在计算机可读存储介质中,或者从一个计算机可读存储介质向另一个计算机可读存储介质传输,例如,所述计算机指令可以从一个网站站点、计算机、服务器或数据中心通过有线(例如同轴电缆、光纤、数字用户线)或无线(例如红外、无线、微波等)方式向另一个网站站点、计算机、服务器或数据中心进行传输。所述计算机可读存储介质可以是计算机能够存取的任何可用介质或者是包含一个或多个可用介质集成的服务器、数据中心等数据存储设备。所述可用介质可以是磁性介质,(例如,软盘、硬盘、磁带)、光介质(例如,DVD)、或者半导体介质(例如固态硬盘SolidState Disk)等。
以上所述仅为本申请的较佳实施例而已,并非用于限定本申请的保护范围。凡在本申请的精神和原则之内所作的任何修改、等同替换、改进等,均包含在本申请的保护范围内。
以上所述仅是本申请的具体实施方式,使本领域技术人员能够理解或实现本申请。对这些实施例的多种修改对本领域的技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本申请的精神或范围的情况下,在其它实施例中实现。因此,本申请将不会被限制于本文所示的这些实施例,而是要符合与本文所申请的原理和新颖特点相一致的最宽的范围。
Claims (8)
1.一种通信总线的挂死修复方法,其特征在于,应用于中央处理器,所述方法包括:
检测所述中央处理器与基带处理单元之间的通信情况;
在所述通信情况用于指示所述中央处理器与所述基带处理单元之间通信故障的情况下,确定部署在所述中央处理器与所述基带处理单元之间的通信总线产生的目标挂死事件;
获取所述目标挂死事件对应的目标修复操作;
按照所述目标修复操作对所述通信总线进行修复;
其中,所述目标挂死事件包括:串行数据线挂死事件以及串行时钟线挂死事件;
所述确定部署在所述中央处理器与所述基带处理单元之间的通信总线产生的目标挂死事件,包括:
检测所述中央处理器与所述基带处理单元在当前时刻的目标连接方式;
根据所述目标连接方式确定所述通信总线产生的目标挂死事件,所述目标连接方式包括:所述中央处理器通过通信总线与热插拔芯片以及所述基带处理单元串行连接;
在所述目标挂死事件为串行时钟线挂死事件的情况下,所述按照所述目标修复操作对所述通信总线进行修复,包括:
将所述中央处理器切换至GPIO输入模式;
当所述中央处理器在所述GPIO输入模式下由高电平变为低电平时,将所述中央处理器由所述GPIO输入模式切换为GPIO输出模式;
当所述中央处理器在所述GPIO输出模式下由低电平变为高电平时,将所述中央处理器由所述GPIO输出模式切换为IIC模式;
所述按照所述目标修复操作对所述通信总线进行修复,包括:
在检测到所述基带处理单元处于拔出状态的情况下,向所述热插拔芯片对应的编程逻辑器发送第一控制指令,其中,所述第一控制指令用于控制所述编程逻辑器对所述热插拔芯片停止供电;
在所述热插拔芯片停止工作后,检测所述基带处理单元的插拔状态;
在所述插拔状态用于指示所述基带处理单元处于插入状态的情况下,向所述编程逻辑器发送第二控制指令,其中,所述第二控制指令用于控制所述编程逻辑器对所述热插拔芯片开始供电。
2.根据权利要求1所述的方法,其特征在于,所述确定部署在所述中央处理器与所述基带处理单元之间的通信总线产生的目标挂死事件,包括:
检测所述中央处理器与所述基带处理单元在当前时刻的目标连接方式;
根据所述目标连接方式确定所述通信总线产生的目标挂死事件。
3.根据权利要求2所述的方法,其特征在于,所述目标连接方式包括:所述中央处理器通过通信总线与所述基带处理单元连接。
4.根据权利要求3所述的方法,其特征在于,所述根据所述目标连接方式确定所述通信总线产生的目标挂死事件,包括:
在所述目标连接方式为所述中央处理器通过通信总线与所述基带处理单元连接的情况下,所述目标挂死事件为串行时钟线挂死事件;
在所述目标连接方式为所述中央处理器通过通信总线与热插拔芯片以及所述基带处理单元串行连接的情况下,所述目标挂死事件为串行数据线挂死事件。
5.根据权利要求1所述的方法,其特征在于,所述向所述编程逻辑器发送第二控制指令,包括:
延迟预设时间后向所述编程逻辑器发送第二控制指令;
或,
检测所述基带处理单元插入后的初始化进度,在所述初始化进度达到预设进度的情况下,向所述编程逻辑器发送第二控制指令。
6.一种通信总线的挂死修复装置,其特征在于,包括:
检测模块,用于检测中央处理器与基带处理单元之间的通信情况;
确定模块,用于在所述通信情况用于指示所述中央处理器与所述基带处理单元之间通信故障的情况下,确定部署在所述中央处理器与所述基带处理单元之间的通信总线产生的目标挂死事件;
获取模块,用于获取所述目标挂死事件对应的目标修复操作;
执行模块,用于按照所述目标修复操作对所述通信总线进行修复;
其中,所述目标挂死事件包括:串行数据线挂死事件以及串行时钟线挂死事件;
所述确定模块,用于检测所述中央处理器与所述基带处理单元在当前时刻的目标连接方式;
根据所述目标连接方式确定所述通信总线产生的目标挂死事件,所述目标连接方式包括:所述中央处理器通过通信总线与热插拔芯片以及所述基带处理单元串行连接;
所述执行模块,用于在所述目标挂死事件为串行时钟线挂死事件的情况下,将所述中央处理器切换至GPIO输入模式;当所述中央处理器在所述GPIO输入模式下由高电平变为低电平时,将所述中央处理器由所述GPIO输入模式切换为GPIO输出模式;当所述中央处理器在所述GPIO输出模式下由低电平变为高电平时,将所述中央处理器由所述GPIO输出模式切换为IIC模式;
所述执行模块,用于按在检测到所述基带处理单元处于拔出状态的情况下,向所述热插拔芯片对应的编程逻辑器发送第一控制指令,其中,所述第一控制指令用于控制所述编程逻辑器对所述热插拔芯片停止供电;在所述热插拔芯片停止工作后,检测所述基带处理单元的插拔状态;在所述插拔状态用于指示所述基带处理单元处于插入状态的情况下,向所述编程逻辑器发送第二控制指令,其中,所述第二控制指令用于控制所述编程逻辑器对所述热插拔芯片开始供电。
7.一种存储介质,其特征在于,所述存储介质包括存储的程序,其中,所述程序运行时执行上述权利要求1至5中任一项所述的方法步骤。
8.一种电子设备,其特征在于,包括处理器、通信接口、存储器和通信总线,其中,处理器,通信接口,存储器通过通信总线完成相互间的通信;其中:
存储器,用于存放计算机程序;
处理器,用于通过运行存储器上所存放的程序来执行权利要求1-5中任一项所述的方法步骤。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111168144.4A CN113590527B (zh) | 2021-10-08 | 2021-10-08 | 通信总线的挂死修复方法、装置、电子设备及存储介质 |
PCT/CN2022/095361 WO2023056752A1 (zh) | 2021-10-08 | 2022-05-26 | 通信总线的挂死修复方法、装置、电子设备及存储介质 |
US18/281,290 US20240143443A1 (en) | 2021-10-08 | 2022-05-26 | Method and apparatus for repairing hanging in communication bus, electronic device, and storage medium |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111168144.4A CN113590527B (zh) | 2021-10-08 | 2021-10-08 | 通信总线的挂死修复方法、装置、电子设备及存储介质 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN113590527A CN113590527A (zh) | 2021-11-02 |
CN113590527B true CN113590527B (zh) | 2022-02-22 |
Family
ID=78242919
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202111168144.4A Active CN113590527B (zh) | 2021-10-08 | 2021-10-08 | 通信总线的挂死修复方法、装置、电子设备及存储介质 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20240143443A1 (zh) |
CN (1) | CN113590527B (zh) |
WO (1) | WO2023056752A1 (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113590527B (zh) * | 2021-10-08 | 2022-02-22 | 苏州浪潮智能科技有限公司 | 通信总线的挂死修复方法、装置、电子设备及存储介质 |
CN117331872B (zh) * | 2023-11-30 | 2024-02-09 | 珠海市芯动力科技有限公司 | 防止总线死锁的方法及相关装置 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103019871B (zh) * | 2012-12-31 | 2015-08-19 | 四川迪佳通电子有限公司 | 一种i2c总线的防死锁系统及其防死锁方法 |
US9218247B2 (en) * | 2013-08-21 | 2015-12-22 | Globalfoundries Inc. | Multimaster serial single-ended system fault recovery |
WO2019136595A1 (zh) * | 2018-01-09 | 2019-07-18 | 深圳市汇顶科技股份有限公司 | 处理i2c总线死锁的方法、电子设备和通信系统 |
CN110908841B (zh) * | 2019-12-03 | 2022-09-20 | 锐捷网络股份有限公司 | 一种i2c通信异常恢复方法及装置 |
CN111881076B (zh) * | 2020-06-29 | 2023-05-26 | 苏州浪潮智能科技有限公司 | 一种国产cpu和bbu通信的i2c总线挂死修复方法及装置 |
CN111737183A (zh) * | 2020-08-05 | 2020-10-02 | 苏州浪潮智能科技有限公司 | 一种服务器及一种i2c总线的通信故障处理方法和系统 |
CN112214343B (zh) * | 2020-09-18 | 2023-01-10 | 苏州浪潮智能科技有限公司 | 一种基于pca9511芯片的iic挂死的链路恢复电路及方法 |
CN112269678A (zh) * | 2020-10-14 | 2021-01-26 | 苏州浪潮智能科技有限公司 | 一种bbu iic总线恢复方法及装置 |
CN113590527B (zh) * | 2021-10-08 | 2022-02-22 | 苏州浪潮智能科技有限公司 | 通信总线的挂死修复方法、装置、电子设备及存储介质 |
-
2021
- 2021-10-08 CN CN202111168144.4A patent/CN113590527B/zh active Active
-
2022
- 2022-05-26 WO PCT/CN2022/095361 patent/WO2023056752A1/zh active Application Filing
- 2022-05-26 US US18/281,290 patent/US20240143443A1/en active Pending
Also Published As
Publication number | Publication date |
---|---|
US20240143443A1 (en) | 2024-05-02 |
CN113590527A (zh) | 2021-11-02 |
WO2023056752A1 (zh) | 2023-04-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN113590527B (zh) | 通信总线的挂死修复方法、装置、电子设备及存储介质 | |
US9366712B2 (en) | Determination of physical connectivity status of devices based on electrical measurement | |
US9747237B2 (en) | Methods and apparatus for reliable detection and enumeration of devices | |
US20120311215A1 (en) | Peripheral component interconnect express expansion system and method | |
CN111061587A (zh) | 一种i2c总线的通信控制方法、装置、设备及存储介质 | |
CN103645975B (zh) | 一种异常恢复的方法及串行总线传输装置 | |
US8260977B2 (en) | CEC communications device, audio and visual device using thereof, and CEC communications method | |
CN111581144B (zh) | 一种车载摄像头热插入自恢复方法、装置及存储介质 | |
CN110896372B (zh) | 一种i2c链路切换方法、终端及存储介质 | |
CN110659238A (zh) | 数据通信系统 | |
RU2015109465A (ru) | Стойка с функцией автоматического восстановления и способ автоматического восстановления для этой стойки | |
CN106776054A (zh) | 一种死锁检测方法、装置和电路 | |
CN102339236B (zh) | 侦测可插拔储存装置的方法及电子装置 | |
CN103530215B (zh) | 一种内部集成电路主机的自检方法、装置及主机 | |
CN115714941A (zh) | 网络通信设备的光口速率自适应方法、装置、介质及设备 | |
CN114006783A (zh) | 一种协同控制方法、装置、系统及存储介质 | |
CN113946530A (zh) | 扩展卡的控制方法及装置、非易失性存储介质 | |
TWI741417B (zh) | 積體電路匯流排即時偵測連接狀態的裝置及方法 | |
CN112269678A (zh) | 一种bbu iic总线恢复方法及装置 | |
CN112445744B (zh) | I2c通信 | |
CN114661379A (zh) | 车载摄像头系统的解串器驱动程序改造方法及相关装置 | |
CN104714909A (zh) | 处理总线挂死的装置、方法、总线结构及系统 | |
KR20180131095A (ko) | 이종망 데이터 전송이 가능한 i2c 통신 고속화 시스템 | |
CN116820840A (zh) | 一种i2c总线挂死自动恢复方法、装置、设备和介质 | |
KR20090024419A (ko) | Usb를 이용한 통신방법 및 통신장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |