CN113571106A - 带电可擦可编程只读存储器的数据读取方法及装置 - Google Patents

带电可擦可编程只读存储器的数据读取方法及装置 Download PDF

Info

Publication number
CN113571106A
CN113571106A CN202110822821.3A CN202110822821A CN113571106A CN 113571106 A CN113571106 A CN 113571106A CN 202110822821 A CN202110822821 A CN 202110822821A CN 113571106 A CN113571106 A CN 113571106A
Authority
CN
China
Prior art keywords
read
memory
address
write operation
bits
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202110822821.3A
Other languages
English (en)
Other versions
CN113571106B (zh
Inventor
操四胜
刘启武
赵寰
王映娟
李珣
张明勇
张东
周广飞
赵勇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sichuan Hongmei Intelligent Technology Co Ltd
Original Assignee
Sichuan Hongmei Intelligent Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sichuan Hongmei Intelligent Technology Co Ltd filed Critical Sichuan Hongmei Intelligent Technology Co Ltd
Priority to CN202110822821.3A priority Critical patent/CN113571106B/zh
Publication of CN113571106A publication Critical patent/CN113571106A/zh
Application granted granted Critical
Publication of CN113571106B publication Critical patent/CN113571106B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Abstract

本说明书实施例提供一种带电可擦可编程只读存储器的数据读取方法,包括:在接收到数据获取请求时,确定待读取存储器的型号、第一起始地址、读取数量和第二起始地址;根据所述待读取存储器的型号进行写操作,所述写操作用于将包含所述第一起始地址的写操作信息发送至所述待读取存储器;采用顺序读的方式从所述待读取存储器的所述第一起始地址开始读取,连续读取所述读取数量的数据,并根据所述第二起始地址将所读取的数据存储至所述主芯片单元的存储数组中。本发明采用顺序读的方式,可以提高读Eeprom的效率和读取速度,且适用于各种型号的Eeprom,具有通用性。

Description

带电可擦可编程只读存储器的数据读取方法及装置
技术领域
本说明书一个或多个实施例涉及数据读取技术领域,尤其涉及一种带电可擦可编程只读存储器的数据读取方法及装置、家用电器电控系统。
背景技术
Eeprom(英文为Electrically Erasable Programmable Read-Only Memory,中文为带电可擦可编程只读存储器)可以应用在很多家用电器中,通过使用Eeprom 来存储一些重要参数和状态数据。大部分家电产品通常会使用的外部Eeprom的型号为24c02、24c04、24c08、24c16、24c32或24c64。对外部Eeprom进行数据读取的操作方式通常有三种:“当前地址读”、“随机读”与“顺序读”,其中“当前地址读”与“随机读”这两种方式一次只能读取Eeprom中某一个地址中存储的一个字节数据,每次读完后需停止本次写操作,若要读取多个数据,需要进行多次“当前地址读”或“随机读”操作,控制比较繁琐,且读取速度慢,如果读取的数据比较多,将致使读操作占用主芯片较多的时间资源,导致其他程序的执行受到影响,甚至使主芯片软件系统的执行出现“卡顿”等现象,所以潜在风险很大。而“顺序读”的方式通过一次读操作可以读取多个数据,因此相对而言读取速度快、占用主控芯片较少的时间资源。
现在,虽然很多家电产品使用具有256个字节存储空间的24c02型号Eeprom 就可以满足需求,但有些产品需要用到更大存储空间的Eeprom,例如,24c04、 24c08、24c16、24c32、24c64型号的Eeprom,而针对不同型号的Eeprom,进行读操作的控制方式也不尽相同,所以导致主控芯片用于读取的软件的形式各异,不能通用。
发明内容
本说明书一个或多个实施例描述了一种带电可擦可编程只读存储器的数据读取方法及装置、家用电器电控系统。
根据第一方面,提供了一种带电可擦可编程只读存储器的数据读取方法,包括:
在接收到数据获取请求时,确定待读取存储器的型号、第一起始地址、读取数量和第二起始地址;其中,所述第一起始地址为读取所述待读取存储器的起始地址,所述读取数量为从所述第一起始地址开始需要连续读取的数据的数量,所述第二起始地址为主芯片单元的存储数组中用于存储从所述待读取存储器所读取的数据的起始地址;
根据所述待读取存储器的型号进行写操作,所述写操作用于将包含所述第一起始地址的写操作信息发送至所述待读取存储器;
采用顺序读的方式从所述待读取存储器的所述第一起始地址开始读取,连续读取所述读取数量的数据,并根据所述第二起始地址将所读取的数据存储至所述主芯片单元的存储数组中
根据第二方面,提供了一种带电可擦可编程只读存储器的数据读取装置,包括:
参数确定模块,用于在接收到数据获取请求时,确定待读取存储器的型号、第一起始地址、读取数量和第二起始地址;其中,所述第一起始地址为读取所述待读取存储器的起始地址,所述读取数量为从所述第一起始地址开始需要连续读取的数据的数量,所述第二起始地址为主芯片单元的存储数组中用于存储从所述待读取存储器所读取的数据的起始地址;
写操作模块,用于根据所述待读取存储器的型号进行写操作,所述写操作用于将包含所述第一起始地址的写操作信息发送至所述待读取存储器;
读操作模块,用于采用顺序读的方式从所述待读取存储器的所述第一起始地址开始读取,连续读取所述读取数量的数据,并根据所述第二起始地址将所读取的数据存储至所述主芯片单元的存储数组中。
根据第三方面,提供了一种家用电器电控系统,包括:
一个主芯片单元;以及
至少一个带电可擦可编程只读存储器,与所述主芯片单元连接,且用于存储家用电器的运行状态和设备参数;
其中,所述主芯片单元用于执行第一方面提供的方法以读取所述带电可擦可编程只读存储器中的数据。
本说明书实施例提供的带电可擦可编程只读存储器的数据读取方法及装置、家用电器电控系统,根据所述待读取存储器的型号进行写操作以将包含所述第一起始地址的写操作信息发送至所述待读取存储器,进而采用顺序读的方式从所述待读取存储器的所述第一起始地址开始读取,连续读取所述读取数量的数据,并根据所述第二起始地址将所读取的数据存储至所述主芯片单元的存储数组中,这种方法适用于各种型号的Eeprom,因此上述方法具有普适性、通用性,而且采用顺序读的方式对各种型号的Eeprom进行数据读取,可以提高读Eeprom的效率和读取速度,减少了读取时长。开发人员只需要利用主芯片单元的普通I/O端口就可以对所选用的任何型号的Eeprom进行高效快速的读数据操作,节约了主控芯片的资源,提高了执行效率,增强了主芯片单元中软件系统的可靠性,形成了软件的模块化与通用化。
附图说明
为了更清楚地说明本说明书实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本说明书的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本说明书一个实施例中的带电可擦可编程只读存储器的数据读取方法流程示意图;
图2是本说明书一个实施例中各种型号的Eeprom的器件地址的示意图;
图3是本说明书一个实施例中主芯片单元采用顺序读的方式从Eeprom 中读数据的流程示意图;
图4是本说明书一个实施例中家用电器电控系统的结构示意图。
具体实施方式
下面结合附图,对本说明书提供的方案进行描述。
如图1所示,本申请实施例提供一种带电可擦可编程只读存储器的数据读取方法,该方法可以由主芯片单元执行,该方法可以包括步骤S100~S300:
S100、在接收到数据获取请求时,确定待读取存储器的型号、第一起始地址、读取数量和第二起始地址;
其中,所述第一起始地址为读取所述待读取存储器的起始地址,所述读取数量为从所述第一起始地址开始需要连续读取的数据的数量,所述第二起始地址为主芯片单元的存储数组中用于存储从所述待读取存储器所读取的数据的起始地址。
其中,待读取存储器的型号可以为24c02、24c04、24c08、24c16、24c32、或24c64。可以通过预先定义的方式为每一种型号的待读取存储器设置一个型号参数,以表征对应的型号。例如,型号24c02对应的型号参数为0,型号24c04对应的型号参数为1,型号24c08对应的型号参数为2,型号24c16 对应的型号参数为3,型号24c32对应的型号参数为4,型号24c64对应的型号参数为5。这样可以直接用型号参数来表征对应的型号,更加简洁方便。
例如,空调系统在运行过程中,根据运行情况需要对保存在一个Eeprom 中的一些运行状态、设备参数等数据进行读操作,Eeprom芯片型号为24c08,在读取函数中代表型号24c08的参数值为2,即当主芯片单元调用读取函数时,其中Eeprom型号对应的参数值为2,这样主芯片单元就会对参数值2 代表的24c08型号的Eeprom进行读操作。
可理解的是,主芯片单元连接一个或者多个Eeprom,连接的各个Eeprom 是已知的。在接收到数据获取请求时,主芯片单元根据数据获取请求可以得知所需要获取的数据是何种数据,进而确定存储该数据的Eeprom,进而得知该Eeprom的型号,根据该Eeprom的数据存储规则或存储顺序,便可以得知所需读取的数据在该Eeprom的具体存储位置,进而确定第一起始地址以及所需获取的数据的数量。
例如,需要从一个Eeprom的第18个存储地址开始读数据,而且需要连续读取50个字节的数据,这样第一起始地址为18,读取数量为50。其中,在该Eeprom中,以第0个为首个存储地址。
可理解的是,在将数据从Eeprom中读取出来之后,需要存储在主芯片单元,进而需要在主芯片单元的存储数组中选择一些存储位置用来存储从 Eeprom中读取出来的数据,所以存储数组中用来存储从Eeprom中读取出来的数据的起始地址为上述第二起始地址。
例如,从Eeprom中读取出来的50个数据存储在主芯片单元的存储数组Array的Array[6]~Array[55]的50个连续的地址中,则将Array[6]的地址作为第二起始地址。
可见,第一起始位置是Eeprom中的地址,第二起始地址为主芯片单元的存储数组中的地址。
S200、根据所述待读取存储器的型号进行写操作,所述写操作用于将包含所述第一起始地址的写操作信息发送至所述待读取存储器;
可理解的是,在进行读操作之前,需要先进行写操作,以将第一起始地址告知对应的Eeprom。
通常而言,如图3所示,在写操作信息中可以包括起始信号、器件地址、写信号、字地址这些信息。其中,起始信号用来告知Eeprom一条信息的开始。起始信号可以采用某种特定的波形,这样当Eeprom接收到这样的波形就知道要开始接收一条信息。其中,器件地址中可以包括Eeprom的硬件地址,所谓的硬件地址是Eeprom的各个输入引脚对应的信号值组合,不同的 Eeprom的各个输入引脚对应的信号值组合不同,用来区分主芯片单元连接的各个Eeprom。其中,写指令用来告知Eeprom这条信息是写操作信息,字地址中可以用来存储第一起始地址。
但是,由于不同型号的Eeprom的存储容量不同、写操作信息中对应的字地址的位数不同,当字地址的位数较少,而不能表示Eeprom的任意地址时,例如,针对型号为24c04的Eeprom,存储容量为4K位,即4*1024位,相当于512个字节,而对应的写操作信息中的字地址仅为一个字节,即8位,字地址仅能表示256种第一起始地址。当第一起始地址为Eeprom的第257~512个字节中的任意一个时,字地址就不能进行表示了。为了能够对512 个字节的位置都能进行表示,一共需要9位,而字地址中仅包括8位,因此需要额外的一位,从哪里借这一位呢,下文会进行详细介绍。
在具体实施时,S200可以具体包括如下步骤S210~S230:
S210、根据所述待读取存储器的型号,确定所述待读取存储器的存储容量和待发送至所述待读取存储器的写操作信息中字地址的位数,并根据所述存储容量和所述字地址的位数确定所述字地址是否能够表征所述待读取存储器中的任意地址;
其中,针对型号为24c02的Eeprom,其存储容量为2K位,即2*1024,即256个字节,对应的写操作信息中的字地址为1个字节,即8位,因此字地址完全可以表示出24c02的Eeprom中的所有存储地址,即字地址能够表征待读取存储器中的任意地址。
其中,针对型号为24c04的Eeprom,其存储容量为4K位,即4*1024,即512个字节,对应的写操作信息中的字地址为1个字节,即8位,因此字地址不能完全表示出24c04的Eeprom中的所有存储地址,即字地址不能表征待读取存储器中的任意地址。
其中,针对型号为24c08的Eeprom,其存储容量为8K位,即8*1024,即1024个字节,对应的写操作信息中的字地址为1个字节,即8位,因此字地址不能完全表示出24c08的Eeprom中的所有存储地址,即字地址不能表征待读取存储器中的任意地址。
其中,针对型号为24c16的Eeprom,其存储容量为16K位,即16*1024,即2048个字节,对应的写操作信息中的字地址为1个字节,即8位,因此字地址不能完全表示出24c16的Eeprom中的所有存储地址,即字地址不能表征待读取存储器中的任意地址。
其中,针对型号为24c32的Eeprom,其存储容量为32K位,即32*1024,即4096个字节,对应的写操作信息中的字地址为2个字节,即16位,因此字地址可以完全表示出24c32的Eeprom中的所有存储地址,即字地址能够表征待读取存储器中的任意地址。
其中,针对型号为24c64的Eeprom,其存储容量为64K位,即64*1024,即8192个字节,对应的写操作信息中的字地址为2个字节,即16位,因此字地址可以完全表示出24c64的Eeprom中的所有存储地址,即字地址能够表征待读取存储器中的任意地址。
也就是说,若所述待读取存储器的型号为24c02,则所述待读取存储器的存储容量为2K位,待发送至所述待读取存储器的写操作信息中字地址为一个字节,所述字地址能够表征所述待读取存储器中的任意地址;或者,若所述待读取存储器的型号为24c32,则所述待读取存储器的存储容量为32K 位,待发送至所述待读取存储器的写操作信息中字地址为两个字节,所述字地址能够表征所述待读取存储器中的任意地址;或者,若所述待读取存储器的型号为24c64,则所述待读取存储器的存储容量为64K位,待发送至所述待读取存储器的写操作信息中字地址为两个字节,所述字地址能够表征所述待读取存储器中的任意地址。
可见,针对型号为24c02、24c32、24c64的Eeprom,字地址能够表征所述待读取存储器中的任意地址,而针对24c04、24c08、24c16的Eeprom,字地址不能表征所述待读取存储器中的任意地址。
S220、若是,则与所述主芯片单元连接的所述待读取存储器最多为8个,将采用所述写操作信息中的字地址表征所述第一起始地址,采用所述写操作信息中的器件地址中预设的三位表征所述待读取存储器的硬件地址,得到包含所述第一起始地址和所述硬件地址的写操作信息,并将所述写操作信息发送至所述待读取存储器。
也就是说,针对型号为24c02、24c32、24c64的Eeprom,字地址能够表征待读取存储器中的任意地址,因此用字地址来表示第一起始地址。而由于主芯片单元最多可以连接8个型号为24c02、24c32或24c64的Eeprom,为了对这8个Eeprom进行区分,需要在器件地址中对所要读取的Eeprom的硬件地址进行标识,具体用器件地址中预设的3位来表示所要读取的Eeprom 的硬件地址,这样就得到了包含第一起始地址和硬件地址的写操作信息,之后便可以将所述写操作信息发送至所述待读取存储器。
在具体实施时,针对型号为24c02、24c32、24c64的Eeprom,可以采用所述待读取存储器的第一引脚A0、第二引脚A1和第三引脚A2作为输入引脚,并在所述器件地址中所述第一引脚A0、第二引脚A1和第三引脚A2对应的3位表征所述硬件地址。
参见图2,器件地址均为8位,其中三位为A0、A1和A2对应的信号值,例如,A0、A1和A2均为0,则对应的是第1个Eeprom,A0、A1和A2均为1,则对应的是第8个Eeprom。
S230、若所述写操作信息中的字地址不能表征所述待读取存储器中的任意地址,则确定与所述主芯片单元连接的所述待读取存储器的最大数量,根据所述存储容量确定能够表征所述待读取存储器中的任意地址所需的总位数,确定所述总位数与所述字地址的位数之间的差值,根据所述差值在所述器件地址中选取预设位;采用所述预设位表征所述第一起始地址中所述差值对应的高位,采用所述写操作信息中的字地址表征所述第一起始地址中所述高位之外的其余位;根据所述最大数量确定是否需要采用所述写操作信息中的器件地址表征所述待读取存储器的硬件地址,若是则确定所述器件地址中用于表征所述硬件地址的位数,并采用所述器件地址中的所述位数表征硬件地址,得到所述写操作信息,并将所述写操作信息发送至所述待读取存储器。
针对24c04、24c08、24c16的Eeprom,字地址不能表征所述待读取存储器中的任意地址。针对型号为24c04的待读取存储器,主芯片单元最多可以连接4个;针对型号为24c08的待读取存储器,主芯片单元最多可以连接2 个;针对型号为24c16的待读取存储器,主芯片单元最多可以连接1个。
其中,型号为24c04的Eeprom,存储容量为4*1024即512个字节,需要9位才能表征所述待读取存储器中的任意地址,即总位数为9,而字地址的位数为8,则总位数和字地址的位数之间的差值为1,此时则在器件地址中选择1位,具体参见图2,可以选择器件地址中的第七位P0用来表示第一起始地址中的高1位,用字地址来表示第一起始地址中的其余8位。进一步的,针对型号为24c04的Eeprom,与所述主芯片单元连接的所述待读取存储器最多为4个,因此需要两位来对这4个Eeprom进行区分,参见图2,可以采用第五位和第六位的A2和A1来表示所需读取的Eeprom的硬件地址。
也就是说,S230具体可以包括:若所述待读取存储器的型号为24c04,则与所述主芯片单元连接的所述待读取存储器最多为4个,所述待读取存储器的存储容量为4K位,待发送至所述待读取存储器的写操作信息中字地址为一个字节,能够表征所述待读取存储器中的任意地址所需的总位数为9,所述总位数与所述字地址的位数之间的差值为1,采用所述写操作信息中的器件地址中的预设的1位表征所述第一起始地址的高1位,采用所述写操作信息中的字地址表征所述第一起始地址中的其余8位,并采用所述写操作信息中的器件地址中预设的2位表征所述待读取存储器的硬件地址,得到包含所述第一起始地址和所述硬件地址的所述写操作信息,并将所述写操作信息发送至所述待读取存储器。
此时,所述待读取存储器的型号为24c04,采用所述待读取存储器的第二引脚A1和第三引脚A2作为输入引脚,所述待读取存储器的第一引脚A0 为空脚,在所述器件地址中所述第二引脚和所述第三引脚对应的2位表征所述硬件地址。
同理的,S230具体还可以包括:若所述待读取存储器的型号为24c08,则与所述主芯片单元连接的所述待读取存储器最多为2个,所述待读取存储器的存储容量为8K位,待发送至所述待读取存储器的写操作信息中字地址为一个字节,能够表征所述待读取存储器中的任意地址所需的总位数为10,所述总位数与所述字地址的位数之间的差值为2,采用所述写操作信息中的器件地址中预设的2位表征所述第一起始地址的高2位,采用所述写操作信息中的字地址表征所述第一起始地址中的其余8位,并采用所述写操作信息中的器件地址中预设的1位表征所述待读取存储器的硬件地址,得到包含所述第一起始地址和所述硬件地址的所述写操作信息,并将所述写操作信息发送至所述待读取存储器。
此时,所述待读取存储器的型号为24c08,采用所述待读取存储器的第三引脚A2作为输入引脚,所述待读取存储器的第一引脚A0和第二引脚A1 为空脚,在所述器件地址中所述第三引脚对应的1位表征所述硬件地址。
例如,参见图2中,采用器件地址中的第六位和第七位P1和P0表示第一起始地址的高2位,采用字地址来表示第一起始地址的其余8位,采用器件地址中的第五位A2来表示所述待读取存储器的硬件地址。
同理的,S230具体还可以包括:若所述待读取存储器的型号为24c16,则与所述主芯片单元连接的所述待读取存储器最多为1个,所述待读取存储器的存储容量为16K位,待发送至所述待读取存储器的写操作信息中字地址为一个字节,能够表征所述待读取存储器中的任意地址所需的总位数为11,所述总位数与所述字地址的位数之间的差值为3,采用所述写操作信息中的器件地址中的预设的3位表征所述第一起始地址的高3位,采用所述写操作信息中的字地址表征所述第一起始地址中的其余8位,得到包含所述第一起始地址的所述写操作信息,并将所述写操作信息发送至所述待读取存储器。
此时,所述待读取存储器的型号为24c16,所述待读取存储器的第一引脚A0、第二引脚A1和第三引脚A2均为空脚。
例如,参见图2,采用器件地址中的第五位、第六位和第七位来表示第一起始地址的高3位,采用字地址来表示第一起始地址中的其余8位。由于与所述主芯片单元连接的所述待读取存储器最多为1个,可以不在器件地址中表示这一个Eeprom。
S300、采用顺序读的方式从所述待读取存储器的所述第一起始地址开始读取,连续读取所述读取数量的数据,并根据所述第二起始地址将所读取的数据存储至所述主芯片单元的存储数组中。
在具体实施时,主芯片单元中的读取函数可以采用顺序读的方式从所述待读取存储器的所述第一起始地址开始读取,连续读取所述读取数量的数据,并根据所述第二起始地址将所读取的数据存储至所述主芯片单元的存储数组中。也就是说,本发明可以通过主芯片单元中的读取函数实现。
具体的,主芯片单元在接收到数据获取请求时,调用读取函数,这样读取函数首先确定Eeprom的型号、第一起始地址和第二起始地址,然后根据型号发送写操作信息,在接收到Eeprom的应答消息后发送读操作信息,在接收到Eeprom的应答消息后进而进行数据读取,并根据第二起始地址存储读取的数据。也就是说,本发明实际上是设计一个通用的读取函数,通过调用该读取函数实现主芯片单元对Eeprom的高效、快速的、通用的数据读取操作。
在具体实施时,在采用顺序读的方式从所述待读取存储器的所述第一起始地址开始读取之前,S300还可以包括:将包含所述待读取存储器的硬件地址的读操作信息发送至所述待读取存储器,并在接收到待读取存储器反馈的应答消息后,执行采用顺序读的方式从所述待读取存储器的所述第一起始地址开始读取的步骤。
参见图3,在向Eeprom发送写操作信息之后,在接收到Eeprom反馈的应答消息ACK之后,再向Eeprom发送读操作消息,读操作消息一般包括起始信号、器件地址、读指令。通过起始信号告知Eeprom一条消息的开始,这里的器件地址与写操作消息中的器件地址相同,以使Eeprom再次确认,通过读指令告知用于Eeprom本条消息为读操作消息。当接收到Eeprom的应答消息ACK之后,便可以开始从第一起始地址进行读取,并连续读取上述读取数量的数据后,读取完成。
可理解的是,在图3中的MSB表示最高有效位,LSB表示最低有效位, R/W表示写/读,ACK为应答消息。图4中的SCL表示控制线,SDA表示数据线。
本发明提供的方法,根据所述待读取存储器的型号进行写操作以将包含所述第一起始地址的写操作信息发送至所述待读取存储器,进而采用顺序读的方式从所述待读取存储器的所述第一起始地址开始读取,连续读取所述读取数量的数据,并根据所述第二起始地址将所读取的数据存储至所述主芯片单元的存储数组中,这种方法适用于各种型号的Eeprom,因此上述方法具有普适性、通用性,而且采用顺序读的方式对各种型号的Eeprom进行数据读取,可以提高读Eeprom的效率和读取速度,减少了读取时长。开发人员只需要利用主芯片单元的普通I/O端口就可以对所选用的任何型号的Eeprom进行高效快速的读数据操作,节约了主控芯片的资源,提高了执行效率,增强了主芯片单元中软件系统的可靠性,形成了软件的模块化与通用化。
第二方面,本发明提供一种带电可擦可编程只读存储器的数据读取装置,该装置包括:
参数确定模块,用于在接收到数据获取请求时,确定待读取存储器的型号、第一起始地址、读取数量和第二起始地址;其中,所述第一起始地址为读取所述待读取存储器的起始地址,所述读取数量为从所述第一起始地址开始需要连续读取的数据的数量,所述第二起始地址为主芯片单元的存储数组中用于存储从所述待读取存储器所读取的数据的起始地址;
写操作模块,用于根据所述待读取存储器的型号进行写操作,所述写操作用于将包含所述第一起始地址的写操作信息发送至所述待读取存储器;
读操作模块,用于采用顺序读的方式从所述待读取存储器的所述第一起始地址开始读取,连续读取所述读取数量的数据,并根据所述第二起始地址将所读取的数据存储至所述主芯片单元的存储数组中。
第三方面,本发明提供一种家用电器电控系统,该系统包括
一个主芯片单元;以及
至少一个带电可擦可编程只读存储器,与所述主芯片单元连接,且用于存储家用电器的运行状态和设备参数;
其中,所述主芯片单元用于执行第一方面提供的方法以读取所述带电可擦可编程只读存储器中的数据。
可理解的是,带电可擦可编程只读存储器为外部存储器,并非内部存储器。如图4所示,所述主芯片单元通过其I/O端口连接Eeprom,并通过主芯片单元中的读取函数对Eeprom进行数据读取操作。
可理解的是,主芯片单元对Eeprom采用顺序读的方式进行读取,并适用于各种信号的Eeprom。
可理解的是,本发明第二方面和第三方面提供的装置和系统,有关内容的解释、举例、有益效果等部分可以参考第一方面提供的方法中的相应部分,此处不再赘述。
本说明书中的各个实施例均采用递进的方式描述,各个实施例之间相同相似的部分互相参见即可,每个实施例重点说明的都是与其他实施例的不同之处。尤其,对于装置实施例而言,由于其基本相似于方法实施例,所以描述的比较简单,相关之处参见方法实施例的部分说明即可。
本领域技术人员应该可以意识到,在上述一个或多个示例中,本发明所描述的功能可以用硬件、软件、挂件或它们的任意组合来实现。当使用软件实现时,可以将这些功能存储在计算机可读介质中或者作为计算机可读介质上的一个或多个指令或代码进行传输。
以上所述的具体实施方式,对本发明的目的、技术方案和有益效果进行了进一步详细说明,所应理解的是,以上所述仅为本发明的具体实施方式而已,并不用于限定本发明的保护范围,凡在本发明的技术方案的基础之上,所做的任何修改、等同替换、改进等,均应包括在本发明的保护范围之内。

Claims (10)

1.一种带电可擦可编程只读存储器的数据读取方法,其特征在于,包括:
在接收到数据获取请求时,确定待读取存储器的型号、第一起始地址、读取数量和第二起始地址;其中,所述第一起始地址为读取所述待读取存储器的起始地址,所述读取数量为从所述第一起始地址开始需要连续读取的数据的数量,所述第二起始地址为主芯片单元的存储数组中用于存储从所述待读取存储器所读取的数据的起始地址;
根据所述待读取存储器的型号进行写操作,所述写操作用于将包含所述第一起始地址的写操作信息发送至所述待读取存储器;
采用顺序读的方式从所述待读取存储器的所述第一起始地址开始读取,连续读取所述读取数量的数据,并根据所述第二起始地址将所读取的数据存储至所述主芯片单元的存储数组中。
2.根据权利要求1所述的方法,其特征在于,所述根据所述待读取存储器的型号进行写操作,包括:
根据所述待读取存储器的型号,确定所述待读取存储器的存储容量和待发送至所述待读取存储器的写操作信息中字地址的位数,并根据所述存储容量和所述字地址的位数确定所述字地址是否能够表征所述待读取存储器中的任意地址;
若是,则与所述主芯片单元连接的所述待读取存储器最多为8个,将采用所述写操作信息中的字地址表征所述第一起始地址,采用所述写操作信息中的器件地址中预设的三位表征所述待读取存储器的硬件地址,得到包含所述第一起始地址和所述硬件地址的写操作信息,并将所述写操作信息发送至所述待读取存储器。
3.根据权利要求2所述的方法,其特征在于,
根据所述待读取存储器的型号,确定所述待读取存储器的存储容量和待发送至所述待读取存储器的写操作信息中字地址的位数,并根据所述存储容量和所述字地址的位数确定所述字地址是否能够表征所述待读取存储器中的任意地址,包括:
若所述待读取存储器的型号为24c02,则所述待读取存储器的存储容量为2K位,待发送至所述待读取存储器的写操作信息中字地址为一个字节,所述字地址能够表征所述待读取存储器中的任意地址;
或者,若所述待读取存储器的型号为24c32,则所述待读取存储器的存储容量为32K位,待发送至所述待读取存储器的写操作信息中字地址为两个字节,所述字地址能够表征所述待读取存储器中的任意地址;
或者,若所述待读取存储器的型号为24c64,则所述待读取存储器的存储容量为64K位,待发送至所述待读取存储器的写操作信息中字地址为两个字节,所述字地址能够表征所述待读取存储器中的任意地址。
4.根据权利要求3所述的方法,其特征在于,若所述待读取存储器的型号为24c02、24c32或24c64,则采用所述待读取存储器的第一引脚、第二引脚和第三引脚作为输入引脚,并在所述器件地址中所述第一引脚、第二引脚和第三引脚对应的3位表征所述硬件地址。
5.根据权利要求2所述的方法,其特征在于,所述根据所述待读取存储器的型号进行写操作,还包括:
若所述写操作信息中的字地址不能表征所述待读取存储器中的任意地址,则确定与所述主芯片单元连接的所述待读取存储器的最大数量,根据所述存储容量确定能够表征所述待读取存储器中的任意地址所需的总位数,确定所述总位数与所述字地址的位数之间的差值,根据所述差值在所述器件地址中选取预设位;采用所述预设位表征所述第一起始地址中所述差值对应的高位,采用所述写操作信息中的字地址表征所述第一起始地址中所述高位之外的其余位;根据所述最大数量确定是否需要采用所述写操作信息中的器件地址表征所述待读取存储器的硬件地址,若是则确定所述器件地址中用于表征所述硬件地址的位数,并采用所述器件地址中的所述位数表征硬件地址,得到所述写操作信息,并将所述写操作信息发送至所述待读取存储器。
6.根据权利要求5所述的方法,其特征在于,所述根据所述待读取存储器的型号进行写操作,具体包括:
若所述待读取存储器的型号为24c04,则与所述主芯片单元连接的所述待读取存储器最多为4个,所述待读取存储器的存储容量为4K位,待发送至所述待读取存储器的写操作信息中字地址为一个字节,能够表征所述待读取存储器中的任意地址所需的总位数为9,所述总位数与所述字地址的位数之间的差值为1,采用所述写操作信息中的器件地址中的预设的1位表征所述第一起始地址的高1位,采用所述写操作信息中的字地址表征所述第一起始地址中的其余8位,并采用所述写操作信息中的器件地址中预设的2位表征所述待读取存储器的硬件地址,得到包含所述第一起始地址和所述硬件地址的所述写操作信息,并将所述写操作信息发送至所述待读取存储器;
或者,若所述待读取存储器的型号为24c08,则与所述主芯片单元连接的所述待读取存储器最多为2个,所述待读取存储器的存储容量为8K位,待发送至所述待读取存储器的写操作信息中字地址为一个字节,能够表征所述待读取存储器中的任意地址所需的总位数为10,所述总位数与所述字地址的位数之间的差值为2,采用所述写操作信息中的器件地址中预设的2位表征所述第一起始地址的高2位,采用所述写操作信息中的字地址表征所述第一起始地址中的其余8位,并采用所述写操作信息中的器件地址中预设的1位表征所述待读取存储器的硬件地址,得到包含所述第一起始地址和所述硬件地址的所述写操作信息,并将所述写操作信息发送至所述待读取存储器;
或者,若所述待读取存储器的型号为24c16,则与所述主芯片单元连接的所述待读取存储器最多为1个,所述待读取存储器的存储容量为16K位,待发送至所述待读取存储器的写操作信息中字地址为一个字节,能够表征所述待读取存储器中的任意地址所需的总位数为11,所述总位数与所述字地址的位数之间的差值为3,采用所述写操作信息中的器件地址中的预设的3位表征所述第一起始地址的高3位,采用所述写操作信息中的字地址表征所述第一起始地址中的其余8位,得到包含所述第一起始地址的所述写操作信息,并将所述写操作信息发送至所述待读取存储器。
7.根据权利要求6所述的方法,其特征在于,
若所述待读取存储器的型号为24c04,则采用所述待读取存储器的第二引脚和第三引脚作为输入引脚,所述待读取存储器的第一引脚为空脚,在所述器件地址中所述第二引脚和所述第三引脚对应的2位表征所述硬件地址;
或者,若所述待读取存储器的型号为24c08,则采用所述待读取存储器的第三引脚作为输入引脚,所述待读取存储器的第一引脚和第二引脚为空脚,在所述器件地址中所述第三引脚对应的1位表征所述硬件地址;
或者,若所述待读取存储器的型号为24c16,则所述待读取存储器的第一引脚、第二引脚和第三引脚均为空脚。
8.根据权利要求1所述的方法,其特征在于,所述采用顺序读的方式从所述待读取存储器的所述第一起始地址开始读取,连续读取所述读取数量的数据之前,所述方法还包括:将包含所述待读取存储器的硬件地址的读操作信息发送至所述待读取存储器,并在接收到待读取存储器反馈的应答消息后,执行采用顺序读的方式从所述待读取存储器的所述第一起始地址开始读取,连续读取所述读取数量的数据的步骤。
9.一种带电可擦可编程只读存储器的数据读取装置,其特征在于,包括:
参数确定模块,用于在接收到数据获取请求时,确定待读取存储器的型号、第一起始地址、读取数量和第二起始地址;其中,所述第一起始地址为读取所述待读取存储器的起始地址,所述读取数量为从所述第一起始地址开始需要连续读取的数据的数量,所述第二起始地址为主芯片单元的存储数组中用于存储从所述待读取存储器所读取的数据的起始地址;
写操作模块,用于根据所述待读取存储器的型号进行写操作,所述写操作用于将包含所述第一起始地址的写操作信息发送至所述待读取存储器;
读操作模块,用于采用顺序读的方式从所述待读取存储器的所述第一起始地址开始读取,连续读取所述读取数量的数据,并根据所述第二起始地址将所读取的数据存储至所述主芯片单元的存储数组中。
10.一种家用电器电控系统,其特征在于,包括
一个主芯片单元;以及
至少一个带电可擦可编程只读存储器,与所述主芯片单元连接,且用于存储家用电器的运行状态和设备参数;
其中,所述主芯片单元用于执行权利要求1~7任一项所述的方法以读取所述带电可擦可编程只读存储器中的数据。
CN202110822821.3A 2021-07-21 2021-07-21 带电可擦可编程只读存储器的数据读取方法及装置 Active CN113571106B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110822821.3A CN113571106B (zh) 2021-07-21 2021-07-21 带电可擦可编程只读存储器的数据读取方法及装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110822821.3A CN113571106B (zh) 2021-07-21 2021-07-21 带电可擦可编程只读存储器的数据读取方法及装置

Publications (2)

Publication Number Publication Date
CN113571106A true CN113571106A (zh) 2021-10-29
CN113571106B CN113571106B (zh) 2023-04-25

Family

ID=78165927

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110822821.3A Active CN113571106B (zh) 2021-07-21 2021-07-21 带电可擦可编程只读存储器的数据读取方法及装置

Country Status (1)

Country Link
CN (1) CN113571106B (zh)

Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0477503A2 (en) * 1990-09-28 1992-04-01 Fuji Photo Film Co., Ltd. Method of recording data in memory card having eeprom and memory card system using the same
US20020071322A1 (en) * 2000-12-07 2002-06-13 Yoshiaki Hanyu System and apparatus for and method of downloading a program, image formation apparatus, and computer product
CN101493755A (zh) * 2009-02-27 2009-07-29 武汉中岩科技有限公司 一种同时读写存储器的方法及数据采集装置
CN102054530A (zh) * 2009-11-10 2011-05-11 索尼公司 存储器件和读取存储器件的方法
CN103309824A (zh) * 2012-03-12 2013-09-18 海尔集团公司 Eeprom数据通用读写系统
US20140160862A1 (en) * 2012-12-10 2014-06-12 Freescale Semiconductor, Inc. Reducing the power consumption of memory devices
CN103886902A (zh) * 2012-12-19 2014-06-25 比亚迪股份有限公司 一种eeprom存储装置及其数据存储方法
CN105264610A (zh) * 2013-09-17 2016-01-20 桑迪士克科技股份有限公司 在多位存储元件处存储数据时使用虚数据的装置和方法
CN206627938U (zh) * 2016-11-23 2017-11-10 深圳市博巨兴实业发展有限公司 一种微控制器及其低功耗eeprom接口电路
CN110209433A (zh) * 2019-04-15 2019-09-06 杭州丰锐智能电气研究院有限公司 一种识别不同型号集中器的方法
CN112130765A (zh) * 2020-09-17 2020-12-25 智新控制系统有限公司 Eeprom数据读写方法及装置

Patent Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0477503A2 (en) * 1990-09-28 1992-04-01 Fuji Photo Film Co., Ltd. Method of recording data in memory card having eeprom and memory card system using the same
US20020071322A1 (en) * 2000-12-07 2002-06-13 Yoshiaki Hanyu System and apparatus for and method of downloading a program, image formation apparatus, and computer product
CN101493755A (zh) * 2009-02-27 2009-07-29 武汉中岩科技有限公司 一种同时读写存储器的方法及数据采集装置
CN102054530A (zh) * 2009-11-10 2011-05-11 索尼公司 存储器件和读取存储器件的方法
CN103309824A (zh) * 2012-03-12 2013-09-18 海尔集团公司 Eeprom数据通用读写系统
US20140160862A1 (en) * 2012-12-10 2014-06-12 Freescale Semiconductor, Inc. Reducing the power consumption of memory devices
CN103886902A (zh) * 2012-12-19 2014-06-25 比亚迪股份有限公司 一种eeprom存储装置及其数据存储方法
CN105264610A (zh) * 2013-09-17 2016-01-20 桑迪士克科技股份有限公司 在多位存储元件处存储数据时使用虚数据的装置和方法
CN206627938U (zh) * 2016-11-23 2017-11-10 深圳市博巨兴实业发展有限公司 一种微控制器及其低功耗eeprom接口电路
CN110209433A (zh) * 2019-04-15 2019-09-06 杭州丰锐智能电气研究院有限公司 一种识别不同型号集中器的方法
CN112130765A (zh) * 2020-09-17 2020-12-25 智新控制系统有限公司 Eeprom数据读写方法及装置

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
ANDREW WOLFE: "Executing Compressed Programs on An Embedded RISC Architecture" *

Also Published As

Publication number Publication date
CN113571106B (zh) 2023-04-25

Similar Documents

Publication Publication Date Title
US10860258B2 (en) Control circuit, memory device including the same, and method
CN101308698B (zh) 存储装置
CN111290973B (zh) 数据写入方法、装置、计算机设备及存储介质
JP7229326B2 (ja) メモリアドレス指定方法と関連するコントローラ、メモリデバイス、及びホスト
US7607001B2 (en) Memory management method for simultaneously loading and executing program codes
CN111176695A (zh) 一种车辆ecu配置的方法、服务器及终端
US20050207232A1 (en) Access method for a NAND flash memory chip, and corresponding NAND flash memory chip
US6944649B1 (en) Electronic control unit having single non-volatile memory for multiple central processing units and data retrieval method
US8250319B2 (en) Operating an emulated electrically erasable (EEE) memory
CN116679887B (zh) 用于NAND Flash的通用控制模块及方法
CN113571106A (zh) 带电可擦可编程只读存储器的数据读取方法及装置
CN109710287A (zh) 一种热更新方法、装置及计算机存储介质
CN115576863A (zh) 一种数据读写方法、存储设备及存储介质
US20200348932A1 (en) Memory control system with a sequence processing unit
CN111949557B (zh) 一种数据读取方法、装置及存储设备
CN102609242B (zh) 电子装置及其内存控制方法以及相关计算机可读取储存媒体
CN111966285B (zh) 向eeprom存储数据的方法、主控芯片和系统
CN103226479A (zh) 电子设备系统以及电子设备
CN116775526B (zh) 一种扩展装置及电子设备
CN117742763A (zh) Ecu固件升级方法、装置、系统、汽车及存储介质
CN117270760A (zh) 序列映射生成方法、装置、存储主控芯片及存储介质
CN107688543B (zh) 一种基于eeprom的数据管理方法及装置
CN117389936A (zh) 处理器数据读取方法及处理器数据读取系统
CN117955965A (zh) 新能源汽车用dcac控制器的软件参数动态调整方法及系统
CN111078261A (zh) 闪存升级装置及车辆

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant