CN113507264A - 一种rc振荡器及计时芯片 - Google Patents
一种rc振荡器及计时芯片 Download PDFInfo
- Publication number
- CN113507264A CN113507264A CN202110845806.0A CN202110845806A CN113507264A CN 113507264 A CN113507264 A CN 113507264A CN 202110845806 A CN202110845806 A CN 202110845806A CN 113507264 A CN113507264 A CN 113507264A
- Authority
- CN
- China
- Prior art keywords
- switch
- voltage
- comparator
- circuit
- oscillator
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000010355 oscillation Effects 0.000 claims abstract description 63
- 239000003990 capacitor Substances 0.000 claims description 40
- 230000009471 action Effects 0.000 claims description 6
- 230000008859 change Effects 0.000 abstract description 4
- 230000007306 turnover Effects 0.000 abstract 1
- 238000010586 diagram Methods 0.000 description 15
- 238000004891 communication Methods 0.000 description 7
- 238000000034 method Methods 0.000 description 5
- 230000000694 effects Effects 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 238000012986 modification Methods 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 1
- 230000014509 gene expression Effects 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 230000000087 stabilizing effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03B—GENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
- H03B5/00—Generation of oscillations using amplifier with regenerative feedback from output to input
- H03B5/02—Details
- H03B5/04—Modifications of generator to compensate for variations in physical values, e.g. power supply, load, temperature
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
本申请公开了一种RC振荡器及计时芯片,包括:时序电路的第一电压端连接比较器的第一输入端,时序电路的第二电压端连接所述比较器的第二输入端;时序电路在比较器输出的时序信号和时序信号的反相信号的控制下,在RC振荡器的一个振荡周期内,控制比较器输出的时序信号翻转两次,使比较器在所述振荡周期的前半个周期产生的失调电压和后半个周期产生的失调电压相反。一个振荡周期内,第一电压和第二电压变化会导致时序信号翻转,比较器输出的时序信号在一个振荡周期翻转两次,使比较器在前半个周期产生的失调电压和后半个周期产生的失调电压相反,两个相反的失调电压互相抵消,消除失调电压对振荡频率的影响,减小摆幅,降低功耗。
Description
技术领域
本申请涉及振荡器技术领域,尤其涉及一种RC振荡器及计时芯片。
背景技术
RC振荡器经常被应用于通信系统中,RC振荡器用于对通信系统中芯片休眠进行计时。RC振荡器的高精度直接影响通信系统休眠的唤醒时间。由于通信系统休眠时,大部分电路都关闭,只有RC振荡器还在继续工作,因此RC振荡器的功耗决定了通信系统的功耗。因此,RC振荡器的功耗越低,通信系统在休眠时的功耗就越低。
例如,目前无线通信系统主要使用32K振荡器作为计时模块,32K振荡器目前主要由RC振荡器来实现。RC振荡器包括时序电路和比较器,通过时序电路控制比较器的输出进行翻转,从而使比较器输出振荡的方波信号用来计时。
目前,为了降低RC振荡器的功耗,一般需要减小振荡的摆幅和降低比较器的功耗,但是这样会增加比较器的失调电压,从而降低RC振荡器的频率精度,需要额外的数字校准技术,从而增加了计时模块的复杂度和成本。
发明内容
为了解决以上技术问题,本申请提供一种RC振荡器及计时芯片,能够在减小摆幅的情况下不增加比较器的失调电压,从而降低电路复杂度和成本。
本申请实施例提供一种RC振荡器,包括:时序电路和比较器;
所述时序电路的第一电压端连接所述比较器的第一输入端,所述时序电路的第二电压端连接所述比较器的第二输入端;
所述时序电路在所述比较器输出的时序信号和所述时序信号的反相信号的控制下,在所述RC振荡器的一个振荡周期内,控制所述比较器输出的时序信号翻转两次,使所述比较器在所述振荡周期的前半个周期产生的失调电压和后半个周期产生的失调电压相反。
优选地,所述时序电路包括:第一充电电路、第二充电电路和电压电路;
所述第一电压端连接所述第一充电电路和所述电压电路;
所述第二电压端连接所述第二充电电路和所述电压电路;
在所述前半个周期,所述第一电压端的第一电压为所述第一充电电路的电压,所述第二电压端的第二电压为所述电压电路的电压;在所述后半个周期,所述第二电压端的第二电压为所述第二充电电路的电压,所述第一电压端的第一电压为所述电压电路的电压。
优选地,所述第一充电电路包括:第一电流源、第一开关和第一电容;所述第二充电电路包括:第二电流源、第二开关和第二电容;所述电压电路包括:第三开关、第四开关和电阻;所述第一电容的电流和所述第二电容的容值相等;所述第一电流源的电流和所述第二电流源的电流相等;
所述第一电压端通过第一支路接地,所述第一支路包括串联的所述第一开关和所述第一电容;
所述第二电压端通过第二支路接地,所述第二支路包括串联的所述第二开关和所述第二电容;
所述第一电压端通过第三支路接地,所述第三支路包括串联的所述第三开关和所述电阻;
所述第二电压端通过第四支路接地,所述第四支路包括串联的所述第四开关和所述电阻;
所述第一开关和所述第四开关的驱动信号一致,所述第三开关和所述第二开关的驱动信号一致,所述第一开关和所述第二开关的驱动信号相反;所述第一开关的驱动信号为所述时序信号或所述时序信号的反相信号。
优选地,所述第一充电电路还包括与所述第一电容并联的第五开关;所述第二充电电路还包括与所述第二电容并联的第六开关;所述第五开关的动作时序与所述第三开关相同,所述第六开关的动作时序与所述第四开关相同。
优选地,所述第一开关、所述第二开关、所述第三开关和所述第四开关、第五开关和第六开关均为NMOS管,所述第一开关、所述第四开关和所述第六开关的驱动信号均为所述时序信号;所述第二开关、所述第三开关和所述第五开关的驱动信号均为所述时序信号的反相信号。
优选地,所述第一开关、所述第二开关、所述第三开关和所述第四开关、第五开关和第六开关均为PMOS管,所述第一开关、所述第四开关和所述第六开关的驱动信号均为所述时序信号的反相信号;所述第二开关、所述第三开关和所述第五开关的驱动信号均为所述时序信号。
优选地,还包括:第一反相器和第二反相器;
所述比较器的输出端连接所述第一反相器的输入端,所述第一反相器的输出端连接所述第二反相器的输入端,所述第一反相器的输出端输出所述时序信号的反相信号;所述第二反相器的输出端输出所述时序信号。
优选地,所述电压电路还包括与所述电阻并联的第三电容。
优选地,所述比较器工作于亚阈值区域,采用恒跨导偏置。
本申请实施例还提供一种计时芯片,其特征在于,包括以上介绍的RC振荡器和数字校准电路。
本申请至少具有以下优点:
比较器输出的时序信号在一个振荡周期翻转两次,因此,第一次翻转时比较器的失调电压在输出端呈现的正负与第二次翻转后比较器的失调电压在输出端呈现的正负相反。因此,一个振荡周期内,比较器的失调电压可以互相抵消,不会对振荡频率产生影响。在RC振荡器的一个振荡周期内,第一电压端的第一电压被充放电一次,第二电压端的第二电压被充放电一次,第一电压和第二电压的变化,会导致比较器输出的时序信号翻转,因此,本申请提供的技术方案中的时序电路可以控制比较器输出的时序信号在一个振荡周期翻转两次,使比较器在振荡周期的前半个周期产生的失调电压和后半个周期产生的失调电压相反,一个振荡周期内两个相反的失调电压互相抵消,进而可以消除失调电压对振荡频率的影响,可以将振荡的摆幅减小,降低功耗。
附图说明
图1为一种RC振荡器的示意图;
图2为本申请实施例提供的一种RC振荡器的原理图;
图3为本申请实施例提供的一种时序电路的架构图;
图4为本申请实施例提供的又一种RC振荡器的电路图;
图5为本申请实施例提供的一种波形时序图;
图6为本申请实施例提供的另一种RC振荡器的电路图;
图7为本申请实施例提供的一种计时芯片的示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行描述。
以下说明中的“第一”、“第二”等用词仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”等的特征可以明示或者隐含地包括一个或者更多个该特征。在本申请的描述中,除非另有说明,“多个”的含义是两个或两个以上。
在本申请中,除非另有明确的规定和限定,术语“连接”应做广义理解,例如,“连接”可以是固定连接,也可以是可拆卸连接,或成一体;可以是直接相连,也可以通过中间媒介间接相连。此外,术语“耦接”可以是实现信号传输的电性连接的方式。“耦接”可以是直接的电性连接,也可以通过中间媒介间接电性连接。
为了使本领域技术人员更好地理解本申请实施例提供的技术方案,下面先介绍RC振荡器的基本工作原理。
参见图1,该图为一种RC振荡器的示意图。
一般振荡器包括时序电路100和比较器200,其中时序电路100用于产生第一电压V1和第二电压V2,其中第一电压V1连接比较器200的第一输入端,第二电压V2连接比较器200的第二输入端,图1中仅是以V1连接比较器200的正输入端,V2连接比较器200的负输入端为例进行介绍。
当V1>V2时,比较器200输出高电平;当V1<V2时,比较器200的输出翻转,由高电平翻转为低电平。以此类推,V1和V2的大小关系发生变化时,比较器200输出的电平信号在高电平和低电平之间切换,进而形成振荡的方波信号。
但是,现有技术中比较器200输出的电平信号在一个振荡周期仅翻转一次,这样比较器200自身的失调电压Vos会影响比较器200的输出信号,降低振荡频率的精度。
为了提高RC振荡器振荡频率的精度,本申请实施例提供了一种RC振荡器,使比较器输出的电平信号在一个振荡周期翻转两次,使所述比较器在所述振荡周期的前半个周期产生的失调电压和后半个周期产生的失调电压的相反,进而在一个振荡周期内相反的两个失调电压就可以互相抵消,从而使RC振荡器的振荡频率与比较器的失调电压没有关系,因此,可以消除比较器的失调电压对于振荡频率的影响,由于振荡频率不受比较器的失调电压的影响,因此,可以减小摆幅,从而降低功耗。
下面结合附图详细介绍本申请实施例提供的RC振荡器的具体实现方式。
参见图2,该图为本申请实施例提供的一种RC振荡器的原理图。
本申请实施例提供的RC振荡器包括:时序电路100和比较器200;
时序电路100的第一电压端连接比较器200的第一输入端,时序电路100的第二电压端连接比较器200的第二输入端;
时序电路100在比较器200输出的时序信号a和时序信号的反相信号-a的控制下,在RC振荡器的一个振荡周期内,第一电压端的第一电压V1被充放电一次,第二电压端的第二电压V2被充放电一次,控制比较器200输出的时序信号翻转两次,使比较器200在振荡周期的前半个周期产生的失调电压和后半个周期产生的失调电压的相反。
其中,比较器200输出的时序信号在一个振荡周期翻转两次,例如,在一个振荡周期内比较器200输出的时序信号由高变为低,又由低变为高,实现两次翻转。另外,也可以先由低变为高,又由高变为低。因此,第一次翻转时比较器200的失调电压在输出端呈现的正负与第二次翻转后比较器200的失调电压在输出端呈现的正负相反,又由于比较器200的失调电压的绝对值大小是固定的,是比较器200自身的工艺产生的失调。因此,一个振荡周期内,比较器200的失调电压可以互相抵消,不会对振荡频率产生影响。如果比较器的失调电压对振荡频率产生影响,则为了降低失调电压对振荡频率的影响,只能通过增大摆幅来相对降低失调电压对振荡频率的影响,但是增大摆幅也会增加功耗。因此,本申请提供的RC振荡器可以消除比较器的失调电压对振荡频率的影响,进而可以减小摆幅,降低功耗。
由于本申请实施例提供的RC振荡器中的时序电路在比较器输出的时序信号和时序信号的反相信号的控制下,在RC振荡器的一个振荡周期内,第一电压端的第一电压被充放电一次,第二电压端的第二电压被充放电一次,第一电压和第二电压的变化,会导致比较器输出的时序信号翻转,因此,本申请提供的技术方案中的时序电路可以控制比较器输出的时序信号在一个振荡周期翻转两次,使比较器在振荡周期的前半个周期产生的失调电压和后半个周期产生的失调电压相反,一个振荡周期内两个相反的失调电压互相抵消,进而可以消除失调电压对振荡频率的影响,可以将振荡的摆幅减小,降低功耗。
下面结合附图详细介绍时序电路的内部结构。
参见图3,该图为本申请实施例提供的一种时序电路的架构图。
本实施例提供的时序电路包括:第一充电电路101、第二充电电路103和电压电路102;
比较器200的第一输入端,即第一电压端连接第一充电电路101和电压电路102;
比较器200的第二输入端,即第二电压端连接第二充电电路103和电压电路102;
本实施例中以比较器200的第一输入端为正输入端,比较器200的第二输入端为负输入端为例进行介绍,也可以反过来设置,本实施例中不做具体限定。
在前半个周期,第一电压端的第一电压V1为第一充电电路101的电压,第二电压端的第二电压为电压电路102的电压;在后半个周期,第二电压端的第二电压V2为第二充电电路103的电压,第一电压端的电压为电压电路102的电压。
电压电路102中至少包括电阻。
需要说明的是,第一电压端连接的第一电流源和第二电压端连接的第二电流源均为恒流源,且两个恒流源的电流相等,因此,电压电路102上产生的电压变为电流源在电压电路中的电阻上产生的压降。
在前半个周期,V1的电压为第一充电电路101的电压,V2的电压为电压电路102的电压;在后半个周期,V2的电压为第二充电电路103的电压,V1的电压为电压电路102的电压。由于电流源为恒流源,因此,电流源在电压电路产生的电压恒定,用R表示电压电路中的电阻,则电压电路102在恒流源I下产生的电压为IR。只不过前半个周期和后半个周期,电压电路101连接的电流源不同,但是两个电流源的电流相同,即第一电流源的电流与第二电流源的电流相等,因此,前半个周期和后半个周期,电压电路102上的电压相等。
下面结合一种具体的电路来介绍本申请提供的RC振荡器的工作原理。
参见图4,该图为本申请实施例提供的又一种RC振荡器的电路图。
第一充电电路包括:第一电流源I1、第一开关N1和第一电容C1;第二充电电路包括:第二电流源I2、第二开关N2和第二电容C2;电压电路包括:第三开关N3、第四开关N4和电阻R;第一电容C1和第二电容C2相等;第一电流源I1和第二电流源I2相等;
第一电压端通过第一支路接地,所述第一支路包括串联的第一开关N1和第一电容C1接地;
第二电压端通过第二支路接地,所述第二支路包括串联的第二开关N2和第二电容C2接地;
第一电压端通过第三支路接地,所述第三支路包括串联的第三开关N3和电阻R接地;
第二电压端通过第四支路接地,所述第四支路包括串联的第四开关N4和电阻R接地;
第一开关N1和第四开关N4的驱动信号一致,第三开关N3和第二开关N2的驱动信号一致,第一开关N1和第二开关N2的驱动信号相反;第一开关N1的驱动信号为时序信号或时序信号的反相信号。当本申请实施例中以各个开关均为NMOS开关为例进行介绍,即第一开关、第二开关、第三开关和第四开关均为NMOS管,则第一开关N1、第四开关N4的驱动信号均为时序信号;第二开关N2、第三开关N3的驱动信号均为时序信号的反相信号。从图4中可以看出,N1和N4的驱动信号为-a,N2和N3的驱动信号为a。其中,a为比较器输出的时序信号,-a为比较器输出的时序信号的反相信号。
为了提高时序信号的准确度,防止干扰信号对其的影响,本申请实施例提供的RC振荡器还可以包括:第一反相器和第二反相器;
如图4所示,比较器200的输出端连接第一反相器的输入端,第一反相器的输出端连接第二反相器的输入端,第一反相器的输出端输出时序信号的反相信号-a;第二反相器的输出端输出时序信号a,即本申请实施例并不是直接将比较器200输出的时序信号作为a施加到开关的栅极,而是经过两个反相器产生的a才施加给开关的栅极,将比较器200输出的时序信号经过一个反相器产生的信号作为-a施加给开关的栅极。反相器除了为了防止信号干扰以外,还可以增强信号的驱动能力,进而更好地驱动开关的动作。
为了使第一电容C1和第二电容C2上的电压在每个周期彻底放电,本申请实施例提供的RC振荡器中,第一充电电路还包括与第一电容C1并联的第五开关N5;当C1需要放电时,控制N5闭合,使C1上的电量彻底被释放到地,C1下次被充电时可以从0开始充电。第二充电电路还包括与第二电容C2并联的第六开关N6;当C2需要放电时,控制N6闭合,使C2上的电量彻底被释放到地,C2下次被充电时可以从0开始充电。第五开关N5的动作时序与第三开关N3相同,第六开关N6的动作时序与第四开关N4相同。
本申请实施例中不限定以上各个开关的实现形式,本申请实施例中以各个开关均为NMOS开关为例进行介绍,即第一开关N1、第二开关N2、第三开关N3和第四开关N4、第五开关N5和第六开关N6均为NMOS管,第一开关N1、第四开关N4和第六开关N6的驱动信号均为时序信号,如图为-a;第二开关N2、第三开关N3和第五开关N5的驱动信号均为时序信号的反相信号,如图为a。
下面结合图4中的NMOS管为例进行工作原理的介绍。
例如a为高电平,即a=1,此时第一开关N1和第四开关N4不导通,第二开关N2和第三开关N3导通,第二恒流源I2为第二电容C2充电,第二电压V2的电压会随着第二电容C2的充电逐渐增大。由于第一开关N1关断,第三开关N3导通,因此,第一电压V1的电压为电阻R在第一恒流源I1的作用下的电压,即V1=I1R。随着充电时间的推移,V2>V1时,比较器200输出的时序信号翻转,即a翻转为低电平,即a=0。
当a=0时,第一开关N1和第四开关N4导通,第二开关N2和第三开关N3关断,第一恒流源I1为第一电容C1进行充电,第一电压V1的电压会随着第一电容C1的充电逐渐增大。由于第二开关N2关断,第四开关N4导通,因此,第二电压V2的电压为电阻R在第二恒流源I2的作用下的电压,即V2=I2R。随着充电时间的推移,V1>V2时,比较器200输出的时序信号翻转,即a翻转为高电平,即a=1,以此循环。由于时序电路的工作原理受控于比较器200输出的时序信号的高低,因此,时序信号高低电平翻转时,时序电路的工作状态出现切换,第一电压V1和第二电压V2的大小会随之改变,进而比较器200输出的时序信号又出现翻转。
本申请实施例提供的时序电路既会影响第一电压V1的电压,又会影响第二电压V2的电压,因此,在一个振荡周期,比较器200输出的时序信号会出现两次翻转。而传统技术中,仅有一个电压会被时序信号影响,因此,传统中的比较器仅会在一个振荡周期出现一次翻转,无法抵消比较器自身的失调电压,因此失调电压会影响振荡频率的大小,造成RC振荡器的功耗较高。
另外,为了实现电阻R上的电压的稳定,电压电路还包括与电阻R并联的第三电容C3,即第三电容C3实现稳压的作用。
为了进一步说明本申请实施例的工作原理,可以参见图5所述的波形图,该图为本申请实施例提供的一种波形时序图。
图5中包括第一电压V1、第二电压V2和时序信号a的波形。
从图5中可以看出,当a=0时对应t1时间段,V2的初始电压为IR,第一电容开始充电,V1开始增大,直至比较器翻转。当a=1时对应t2时间段,V1的初始电压为IR,第二电容开始充电,V2开始增大,直至比较器翻转。
应该理解,V1和V2均叠加了比较器的失调电压Vos。
RC振荡器的频率公式如下,当C1=C2时,即第一电容C1的容值与第二电容C2的容值相等,本申请中用C1同时用来表示第一电容的容值,同理C2也用来表示第二电容的容值。失调电压Vos可以完全被消除,振荡器的频率不受比较器的失调电压的影响。
从以上公式可以看出,当C1=C2时,振荡周期T中不包括Vos,即可以完成消除Vos对于振荡周期的影响,由于振荡频率为振荡周期的倒数,因此,振荡频率也不受Vos的影响。
图4中是以开关为NMOS管为例进行的介绍,除了为NMOS管以外,还可以为PMOS管,下面结合附图进行详细介绍。
参见图6,该图为本申请实施例提供的另一种RC振荡器的电路图。
如图6所示,本实施例提供的RC振荡器中的第一开关P1、第二开关P2、第三开关P3和第四开关N4、第五开关N5和第六开关N6均为PMOS管,第一开关N1、第四开关N4和第六开关N6的驱动信号均为时序信号的反相信号-a;第二开关N2、第三开关N3和第五开关N5的驱动信号均为时序信号a。
由于PMOS管和NMOS管的工作时序正好相反,因此,当开关为PMOS时,与图4中对应的时序信号有所区别,工作原理相似,在此不再赘述。本申请实施例不限定开关用NMOS实现,还是用PMOS实现。
另外,本申请以上实施例提供的RC振荡器中的比较器可以工作于亚阈值区域,采用恒跨导偏置。
基于以上实施例提供的一种RC振荡器,本申请实施例还提供一种计时芯片,参见图7,包括以上各个实施例提供的RC振荡器1000,还包括数字校准电路2000。数字校准电路2000用于对RC振荡器1000的振荡频率进行校准。
本申请实施例提供的计时芯片由于包括以上实施例介绍的RC振荡器,由于RC振荡器的振荡频率不受其中比较器的失调电压的影响,因此,摆幅可以做小,从而降低功耗,进而使计时芯片的功耗也可以降低。
应当理解,在本申请中,“至少一个(项)”是指一个或者多个,“多个”是指两个或两个以上。“和/或”,用于描述关联对象的关联关系,表示可以存在三种关系,例如,“A和/或B”可以表示:只存在A,只存在B以及同时存在A和B三种情况,其中A,B可以是单数或者复数。字符“/”一般表示前后关联对象是一种“或”的关系。“以下至少一项(个)”或其类似表达,是指这些项中的任意组合,包括单项(个)或复数项(个)的任意组合。例如,a,b或c中的至少一项(个),可以表示:a,b,c,“a和b”,“a和c”,“b和c”,或“a和b和c”,其中a,b,c可以是单个,也可以是多个。
以上所述,仅是本申请的较佳实施例而已,并非对本申请作任何形式上的限制。虽然本申请已以较佳实施例揭露如上,然而并非用以限定本申请。任何熟悉本领域的技术人员,在不脱离本申请技术方案范围情况下,都可利用上述揭示的方法和技术内容对本申请技术方案做出许多可能的变动和修饰,或修改为等同变化的等效实施例。因此,凡是未脱离本申请技术方案的内容,依据本申请的技术实质对以上实施例所做的任何简单修改、等同变化及修饰,均仍属于本申请技术方案保护的范围内。
Claims (10)
1.一种RC振荡器,其特征在于,包括:时序电路和比较器;
所述时序电路的第一电压端连接所述比较器的第一输入端,所述时序电路的第二电压端连接所述比较器的第二输入端;
所述时序电路在所述比较器输出的时序信号和所述时序信号的反相信号的控制下,在所述RC振荡器的一个振荡周期内,控制所述比较器输出的时序信号翻转两次,使所述比较器在所述振荡周期的前半个周期产生的失调电压和后半个周期产生的失调电压相反。
2.根据权利要求1所述的RC振荡器,其特征在于,所述时序电路包括:第一充电电路、第二充电电路和电压电路;
所述第一电压端连接所述第一充电电路和所述电压电路;
所述第二电压端连接所述第二充电电路和所述电压电路;
在所述前半个周期,所述第一电压端的第一电压为所述第一充电电路的电压,所述第二电压端的第二电压为所述电压电路的电压;在所述后半个周期,所述第二电压端的第二电压为所述第二充电电路的电压,所述第一电压端的第一电压为所述电压电路的电压。
3.根据权利要求2所述的RC振荡器,其特征在于,所述第一充电电路包括:第一电流源、第一开关和第一电容;所述第二充电电路包括:第二电流源、第二开关和第二电容;所述电压电路包括:第三开关、第四开关和电阻;所述第一电容的电流和所述第二电容的容值相等;所述第一电流源的电流和所述第二电流源的电流相等;
所述第一电压端通过第一支路接地,所述第一支路包括串联的所述第一开关和所述第一电容;
所述第二电压端通过第二支路接地,所述第二支路包括串联的所述第二开关和所述第二电容;
所述第一电压端通过第三支路接地,所述第三支路包括串联的所述第三开关和所述电阻;
所述第二电压端通过第四支路接地,所述第四支路包括串联的所述第四开关和所述电阻;
所述第一开关和所述第四开关的驱动信号一致,所述第三开关和所述第二开关的驱动信号一致,所述第一开关和所述第二开关的驱动信号相反;所述第一开关的驱动信号为所述时序信号或所述时序信号的反相信号。
4.根据权利要求3所述的RC振荡器,其特征在于,所述第一充电电路还包括与所述第一电容并联的第五开关;所述第二充电电路还包括与所述第二电容并联的第六开关;所述第五开关的动作时序与所述第三开关相同,所述第六开关的动作时序与所述第四开关相同。
5.根据权利要求4所述的RC振荡器,其特征在于,所述第一开关、所述第二开关、所述第三开关和所述第四开关、第五开关和第六开关均为NMOS管,所述第一开关、所述第四开关和所述第六开关的驱动信号均为所述时序信号;所述第二开关、所述第三开关和所述第五开关的驱动信号均为所述时序信号的反相信号。
6.根据权利要求4所述的RC振荡器,其特征在于,所述第一开关、所述第二开关、所述第三开关和所述第四开关、第五开关和第六开关均为PMOS管,所述第一开关、所述第四开关和所述第六开关的驱动信号均为所述时序信号的反相信号;所述第二开关、所述第三开关和所述第五开关的驱动信号均为所述时序信号。
7.根据权利要求1-6任一项所述的RC振荡器,其特征在于,还包括:第一反相器和第二反相器;
所述比较器的输出端连接所述第一反相器的输入端,所述第一反相器的输出端连接所述第二反相器的输入端,所述第一反相器的输出端输出所述时序信号的反相信号;所述第二反相器的输出端输出所述时序信号。
8.根据权利要求3-6任一项所述的RC振荡器,其特征在于,所述电压电路还包括与所述电阻并联的第三电容。
9.根据权利要求1-6任一项所述的RC振荡器,其特征在于,所述比较器工作于亚阈值区域,采用恒跨导偏置。
10.一种计时芯片,其特征在于,包括权利要求1-9任一项所述的RC振荡器和数字校准电路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110845806.0A CN113507264A (zh) | 2021-07-26 | 2021-07-26 | 一种rc振荡器及计时芯片 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110845806.0A CN113507264A (zh) | 2021-07-26 | 2021-07-26 | 一种rc振荡器及计时芯片 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN113507264A true CN113507264A (zh) | 2021-10-15 |
Family
ID=78014600
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110845806.0A Pending CN113507264A (zh) | 2021-07-26 | 2021-07-26 | 一种rc振荡器及计时芯片 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN113507264A (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2024027468A1 (zh) * | 2022-08-01 | 2024-02-08 | 深圳市中兴微电子技术有限公司 | 一种rc振荡器电路 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103296968A (zh) * | 2012-02-28 | 2013-09-11 | 德克萨斯仪器股份有限公司 | 用于休眠模式无线电的低功率定时的系统和方法 |
WO2016010905A1 (en) * | 2014-07-12 | 2016-01-21 | Texas Instruments Incorporated | Relaxation oscillator with current and voltage offset cancellation |
CN105720946A (zh) * | 2016-01-21 | 2016-06-29 | 电子科技大学 | 松弛振荡器 |
CN105897168A (zh) * | 2016-04-18 | 2016-08-24 | 四川和芯微电子股份有限公司 | Rc振荡器 |
CN107332541A (zh) * | 2017-06-20 | 2017-11-07 | 西北工业大学 | 比较器失调抵消的rc张弛振荡器 |
CN109347459A (zh) * | 2018-10-30 | 2019-02-15 | 郑州大学 | 基于温度传感的松弛振荡器 |
-
2021
- 2021-07-26 CN CN202110845806.0A patent/CN113507264A/zh active Pending
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103296968A (zh) * | 2012-02-28 | 2013-09-11 | 德克萨斯仪器股份有限公司 | 用于休眠模式无线电的低功率定时的系统和方法 |
WO2016010905A1 (en) * | 2014-07-12 | 2016-01-21 | Texas Instruments Incorporated | Relaxation oscillator with current and voltage offset cancellation |
CN105720946A (zh) * | 2016-01-21 | 2016-06-29 | 电子科技大学 | 松弛振荡器 |
CN105897168A (zh) * | 2016-04-18 | 2016-08-24 | 四川和芯微电子股份有限公司 | Rc振荡器 |
CN107332541A (zh) * | 2017-06-20 | 2017-11-07 | 西北工业大学 | 比较器失调抵消的rc张弛振荡器 |
CN109347459A (zh) * | 2018-10-30 | 2019-02-15 | 郑州大学 | 基于温度传感的松弛振荡器 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2024027468A1 (zh) * | 2022-08-01 | 2024-02-08 | 深圳市中兴微电子技术有限公司 | 一种rc振荡器电路 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9356554B2 (en) | Relaxation oscillator with current and voltage offset cancellation | |
CN107681994B (zh) | 一种振荡器电路 | |
US8098057B2 (en) | Constant voltage circuit including supply unit having plural current sources | |
US11245360B2 (en) | Oscillator circuit, chip and electronic device | |
JPH0969760A (ja) | 発振電気信号を生成する方法、発振回路、および集積回路 | |
US7230465B2 (en) | Duty cycle corrector | |
CN111817667B (zh) | 一种快速起振的晶体振荡电路及起振方法 | |
WO2024120173A1 (zh) | Rc振荡电路 | |
CN113507264A (zh) | 一种rc振荡器及计时芯片 | |
US8378753B2 (en) | Oscillator with frequency determined by relative magnitudes of current sources | |
US4513258A (en) | Single input oscillator circuit | |
WO2019036177A1 (en) | VOLTAGE CONDENSER VOLTAGE DIVIDER WITH LOW POWER AND LOW COEFFICIENT OF USE | |
US20030184391A1 (en) | Oscillation detection circuit | |
CN110785931A (zh) | 具有比较器延迟消除的振荡器电路 | |
CN105703712B (zh) | 高精度的rc振荡器 | |
CN1205748C (zh) | 可调振荡频率的信号产生器及其方法 | |
KR101292665B1 (ko) | 저전력 완화 발진기 및 이를 이용한 rfid 태그 | |
CN211791469U (zh) | 振荡器电路及开关霍尔传感器 | |
KR20220138285A (ko) | 레플리카 회로 및 이를 포함하는 오실레이터 | |
US5299460A (en) | Pressure sensor | |
JPH0440112A (ja) | 電圧制御発振器 | |
WO2002015382A2 (en) | Oscillator having reduced sensitivity to supply voltage changes | |
CN218938844U (zh) | 一种芯片内时钟电路 | |
JPH0677781A (ja) | 発振回路 | |
CN108649900B (zh) | 一种振荡器链路延时校正电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
WD01 | Invention patent application deemed withdrawn after publication | ||
WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20211015 |