CN113141775B - 显示基板、显示面板和显示装置 - Google Patents

显示基板、显示面板和显示装置 Download PDF

Info

Publication number
CN113141775B
CN113141775B CN201980002507.1A CN201980002507A CN113141775B CN 113141775 B CN113141775 B CN 113141775B CN 201980002507 A CN201980002507 A CN 201980002507A CN 113141775 B CN113141775 B CN 113141775B
Authority
CN
China
Prior art keywords
sub
pixel
dummy
display
pixels
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201980002507.1A
Other languages
English (en)
Other versions
CN113141775A (zh
Inventor
石博
吴博
侯天文
代磊
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Chengdu BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Publication of CN113141775A publication Critical patent/CN113141775A/zh
Application granted granted Critical
Publication of CN113141775B publication Critical patent/CN113141775B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1335Structural association of cells with optical devices, e.g. polarisers or reflectors
    • G02F1/133509Filters, e.g. light shielding masks
    • G02F1/133514Colour filters
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1335Structural association of cells with optical devices, e.g. polarisers or reflectors
    • G02F1/133509Filters, e.g. light shielding masks
    • G02F1/133512Light shielding layers, e.g. black matrix
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1339Gaskets; Spacers; Sealing of cells
    • G02F1/13394Gaskets; Spacers; Sealing of cells spacers regularly patterned on the cell subtrate, e.g. walls, pillars
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1339Gaskets; Spacers; Sealing of cells
    • G02F1/13396Spacers having different sizes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134336Matrix

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Geometry (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Liquid Crystal (AREA)

Abstract

提供一种显示基板和显示装置。该显示基板包括:彩膜层,包括显示子像素和虚设子像素,显示子像素位于第一衬底基板的显示区,显示子像素包括出光颜色彼此不同的第一显示子像素、第二显示子像素、第三显示子像素和第四显示子像素;虚设子像素位于第一衬底基板的周边区,周边区位于显示区的至少一侧,周边区包括虚设区和边缘区,虚设子像素位于虚设区,虚设子像素包括第一虚设子像素、第二虚设子像素、第三虚设子像素和第四虚设子像素;以及间隔物,包括多个第一间隔物和多个第二间隔物,多个第一间隔物位于周边区,多个第二间隔物位于显示区,第一间隔物在第一衬底基板上的正投影与虚设子像素在第一衬底基板上的正投影不交叠。

Description

显示基板、显示面板和显示装置
技术领域
本公开至少一实施例涉及一种显示基板、显示面板和显示装置。
背景技术
通常,液晶显示装置包括阵列基板和对置基板,阵列基板和对置基板对置成盒,盒内设有液晶层,并且盒内设有间隔物(spacer)以支撑盒厚。为了利于液晶分子的取向,在阵列基板的靠近液晶层的一侧以及对置基板的靠近液晶层的一侧分别设置配向膜。彩膜层(color filter layer)可设置在阵列基板或对置基板上,设置彩膜层的基板可称为彩膜基板。
液晶显示装置包括显示区和位于显示区的至少一侧的周边区,在周边区可设置虚设子像素(dummy subpixel)形成虚设区以利于提高显示品质。
发明内容
本公开的至少一实施例涉及一种显示基板、显示面板和显示装置。
本公开的至少一实施例提供一种显示基板,包括:彩膜层以及间隔物,彩膜层包括显示子像素和虚设子像素,显示子像素位于第一衬底基板的显示区,所述显示子像素包括第一显示子像素、第二显示子像素、第三显示子像素和第四显示子像素,所述第一显示子像素、所述第二显示子像素、所述第三显示子像素和所述第四显示子像素的出光颜色彼此不同;虚设子像素位于所述第一衬底基板的周边区,所述周边区位于所述显示区的至少一侧,所述周边区包括靠近所述显示区的虚设区和远离所述显示区的边缘区,所述虚设子像素位于所述虚设区,所述虚设子像素包括第一虚设子像素、第二虚设子像素、第三虚设子像素和第四虚设子像素,所述第一虚设子像素、所述第二虚设子像素、所述第三虚设子像素和所述第四虚设子像与所述第一显示子像素、所述第二显示子像素、所述第三显示子像素和所述第四显示子像素的材料分别相同;间隔物包括多个第一间隔物和多个第二间隔物,所述多个第一间隔物位于所述周边区,所述多个第二间隔物位于所述显示区;所述第一间隔物在所述第一衬底基板上的正投影与所述虚设子像素在所述第一衬底基板上的正投影不交叠。
在本公开的一个或多个实施例中,所述虚设区包括空白子像素,所述彩膜层在所述空白子像素处镂空,所述虚设区包括分设在所述显示区相对的两侧的第一虚设子区和第二虚设子区,所述空白子像素包括位于所述第一虚设子区的第一空白子像素和位于所述第二虚设子区的第二空白子像素,所述第一空白子像素和所述第二空白子像素位于不同行。
在本公开的一个或多个实施例中,所述第一空白子像素和所述第二空白子像素之一位于偶数行,所述第一空白子像素和所述第二空白子像素之另一位于奇数行。
在本公开的一个或多个实施例中,所述多个第一间隔物仅位于所述边缘区;或者,所述多个第一间隔物位于所述虚设区和所述边缘区,位于所述虚设区的第一间隔物在所述第一衬底基板上的正投影与所述空白子像素在所述第一衬底基板上的正投影交叠。
在本公开的一个或多个实施例中,显示基板还包括黑矩阵和遮光层,所述黑矩阵和所述遮光层位于所述第一衬底基板上,所述黑矩阵位于所述显示区,所述遮光层位于所述周边区,所述第一间隔物在所述第一衬底基板上的正投影落入所述遮光层在所述第一衬底基板上的正投影内,所述第二间隔物在所述第一衬底基板上的正投影落入所述黑矩阵在所述第一衬底基板上的正投影内。
在本公开的一个或多个实施例中,所述第一虚设子区和所述第二虚设子区分别包括两列虚设子像素;在所述第一虚设子区中,奇数行和偶数行之一包括一个第一虚设子像素和一个第二虚设子像素,奇数行和偶数行之另一包括两个空白子像素;在所述第二虚设子区中,奇数行和偶数行之一包括一个第三虚设子像素和一个第四虚设子像素,奇数行和偶数行之另一包括两个空白子像素。
在本公开的一个或多个实施例中,所述第一显示子像素、所述第二显示子像素、所述第三显示子像素和所述第四显示子像素在第一方向上依次排布并构成一个像素,在第二方向上相邻的两个像素在所述第一方向上错位两个显示子像素的距离,所述第一方向与所述第二方向相交。
在本公开的一个或多个实施例中,所述边缘区包括空白区域子像素,所述彩膜层在所述空白区域子像素处镂空,位于所述显示区的第二间隔物与位于所述显示区的一侧的所述边缘区内的所述第一间隔物之间间隔三个显示子像素。
在本公开的一个或多个实施例中,所述第一虚设子区和所述第二虚设子区分别包括三列虚设子像素;在所述第一虚设子区中,奇数行和偶数行之一包括一个第一虚设子像素、一个第二虚设子像素和一个第三虚设子像素,奇数行和偶数行之另一包括一个第四虚设子像素和两个空白子像素;在所述第二虚设子区中,奇数行和偶数行之一包括一个第三虚设子像素和两个第四虚设子像素,奇数行和偶数行之另一包括一个第四虚设子像素和两个空白子像素。
在本公开的一个或多个实施例中,所述第一虚设子区和所述第二虚设子区分别包括五列虚设子像素;在所述第一虚设子区中,奇数行和偶数行之一包括两个第一虚设子像素、一个第二虚设子像素、一个第三虚设子像素和一个第四虚设子像素,奇数行和偶数行之另一包括一个第一虚设子像素、一个第二虚设子像素、一个第三虚设子像素和两个空白子像素;在所述第二虚设子区中,奇数行和偶数行之一包括一个第一虚设子像素、一个第二虚设子像素、一个第三虚设子像素和两个第四虚设子像素,奇数行和偶数行之另一包括一个第一虚设子像素、一个第二虚设子像素、一个第三虚设子像素和两个空白子像素。
在本公开的一个或多个实施例中,所述第一虚设子区和所述第二虚设子区分别包括六列虚设子像素;在所述第一虚设子区中,奇数行和偶数行之一包括一个第一虚设子像素、一个第二虚设子像素、一个第三虚设子像素和三个第四虚设子像素,奇数行和偶数行之另一包括一个第一虚设子像素、一个第二虚设子像素、两个第四虚设子像素和两个空白子像素;在所述第二虚设子区中,奇数行和偶数行之一包括一个第一虚设子像素、一个第二虚设子像素、一个第三虚设子像素和三个第四虚设子像素,奇数行和偶数行之另一包括一个第三虚设子像素、三个第四虚设子像素和两个空白子像素。
在本公开的一个或多个实施例中,所述第一间隔物和所述第二间隔物在垂直于所述第一衬底基板的方向上的尺寸相等,所述第一间隔物的远离所述第一衬底基板的表面与所述第一衬底基板的距离小于所述第二间隔物的远离所述第一衬底基板的表面与所述第一衬底基板的距离。
在本公开的一个或多个实施例中,显示基板还包括位于所述第一衬底基板上的光学胶层,所述光学胶层覆盖所述显示子像素和所述虚设子像素。
在本公开的一个或多个实施例中,显示基板还包括位于所述第一衬底基板上的第一配向膜,其中,所述第一配向膜覆盖所述显示子像素和所述虚设子像素。
在本公开的一个或多个实施例中,所述第一显示子像素包括红色子像素,所述第二显示子像素包括绿色子像素,所述第三显示子像素包括蓝色子像素,所述第四显示子像素包括白色子像素。
本公开的至少一实施例还提供一种显示面板,包括上述任一显示基板。
在本公开的一个或多个实施例中,显示面板还包括阵列基板,所述阵列基板包括多个像素电极,所述虚设子像素在所述第一衬底基板上的正投影与所述多个像素电极在所述第一衬底基板上的正投影不交叠。
在本公开的一个或多个实施例中,所述显示子像素在所述第一衬底基板上的正投影与所述多个像素电极中的一个在所述第一衬底基板上的正投影交叠。
在本公开的一个或多个实施例中,所述第一间隔物与所述阵列基板之间具有空隙。
在本公开的一个或多个实施例中,所述第二间隔物与所述阵列基板接触。
本公开的至少一实施例还提供一种显示装置,包括上述任一显示面板。
附图说明
为了更清楚地说明本公开实施例的技术方案,下面将对实施例的附图作简单地介绍,显而易见地,下面描述中的附图仅仅涉及本公开的一些实施例,而非对本公开的限制。
图1为本公开一实施例提供的一种显示基板的平面图;
图2为本公开一实施例提供的一种用于形成图1所示的子像素的掩膜版的示意图;
图3为本公开一实施例提供的一种用于形成图1所示的间隔物的掩膜版的示意图;
图4为一种RGBW显示模式的显示基板的平面图;
图5为形成图4所示的RGBW显示模式的显示基板的掩膜版的示意图;
图6为本公开一实施例提供的显示基板的平面图;
图7为本公开一实施例提供的形成图6所示的显示基板中的间隔物的掩膜版的示意图;
图8A为本公开一实施例提供的显示基板的平面图;
图8B为本公开另一实施例提供的显示基板的平面图;
图9为本公开一实施例提供的形成图8A所示的显示基板的掩膜版的示意图;
图10为本公开另一实施例提供的显示基板的平面图;
图11为本公开另一实施例提供的显示基板的平面图;
图12为本公开一实施例提供的形成图11所示的显示基板的掩膜版的示意图;
图13为本公开另一实施例提供的显示基板的平面图;
图14为本公开另一实施例提供的显示基板的平面图;
图15为本公开一实施例提供的形成图14所示的显示基板的掩膜版的示意图;
图16为本公开另一实施例提供的一种显示基板的平面图;
图17为本公开一实施例提供的一种显示面板的局部剖视图(例如可为图8A中A-B处的剖视图);
图18为本公开一实施例提供的一种显示面板的局部剖视图(例如可为图8A中C-D处的剖视图);
图19为本公开另一实施例提供的一种显示面板的局部剖视图;
图20为本公开一实施例提供的显示基板中的黑矩阵和遮光层的示意图;以及
图21为本公开一实施例提供的显示基板的示意图。
具体实施方式
为使本公开实施例的目的、技术方案和优点更加清楚,下面将结合本公开实施例的附图,对本公开实施例的技术方案进行清楚、完整地描述。显然,所描述的实施例是本公开的一部分实施例,而不是全部的实施例。基于所描述的本公开的实施例,本领域普通技术人员在无需创造性劳动的前提下所获得的所有其他实施例,都属于本公开保护的范围。
除非另外定义,本公开使用的技术术语或者科学术语应当为本公开所属领域内具有一般技能的人士所理解的通常意义。本公开中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。同样,“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。“上”、“下”、“左”、“右”等仅用于表示相对位置关系,当被描述对象的绝对位置改变后,则该相对位置关系也可能相应地改变。
在显示装置的周边区,为了避免漏光等不良,通常设置遮挡层,遮挡层可与显示区设置的黑矩阵由同一膜层采用同一工艺形成。遮挡层通常覆盖整个周边区,而显示区的黑矩阵呈矩阵形式设置。例如,显示区的黑矩阵仅设置在数据线和栅线的位置处。从而,在虚设区的膜层例如形成虚设彩膜的树脂层的厚度较大,容易造成虚设区的盒厚(cell gap)偏高而发生周边不良(side mura),周边不良包括周边发黄,影响显示品质。
液晶显示装置包括多个像素,每个像素包括多个子像素。例如,一个像素包括多个不同颜色的子像素。例如,一个像素包括红色子像素、绿色子像素和蓝色子像素,但不限于此。一个像素包括的子像素的个数以及各子像素的颜色可根据需要而定。例如,一个像素包括红色子像素、绿色子像素、蓝色子像素和白色子像素。一个像素包括的白色子像素的个数可根据需要而定。
为了降低产品的开发成本,液晶显示装置的彩膜层通常采用不同颜色的子像素共用一张掩膜版(mask)的方式来制作。
图1为本公开一实施例提供的一种显示基板的平面图。如图1所示,显示基板01包括显示区R1和周边区R2,周边区R2包括靠近显示区R1的虚设区R21和远离显示区R1的边缘区R22。显示区R1内设置显示子像素SP,显示子像素SP包括第一显示子像素SP1、第二显示子像素SP2和第三显示子像素SP3。虚设区R21内设置虚设子像素SP,虚设子像素SP包括第一虚设子像素SP01、第二虚设子像素SP02和第三虚设子像素SP03。设置虚设子像素SP可利于提高显示区R1内的显示子像素的图形的品质,并在形成配向膜时,利于配向膜从显示区R1到虚设区R21的涂覆的过渡,使液晶分子的排列更加有序,有利于提升显示区的边缘位置处的显示画质。
可采用同一掩膜版形成第一显示子像素SP1、第二显示子像素SP2和第三显示子像素SP3。第一显示子像素SP1、第二显示子像素SP2和第三显示子像素SP3位于显示区R1内。并且,在形成第一显示子像素SP1的同时形成位于虚设区R21的第一虚设子像素SP01、在形成第二显示子像素SP2的同时形成位于虚设区R21的第二虚设子像素SP02,在形成第三显示子像素SP3的同时形成位于虚设区R21的第三虚设子像素SP03。例如,第一显示子像素SP1为红色子像素、第二子像素SP1为绿色子像素,第三显示子像素SP3为蓝色子像素。
如图1所示,显示基板还包括间隔物11。间隔物11包括位于周边区R2的第一间隔物111和位于显示区R1的第二间隔物112。第一间隔物111和第二间隔物112可采用同一掩膜版形成。例如,如图1所示,第一间隔物111仅设置在边缘区R22。第一间隔物111不设置在虚设区R21。
如图1所示,设置虚设子像素SP0的区域不设置第一间隔物111,第一间隔物111分布在边缘区R22。避免虚设子像素SP0和第一间隔物111重叠造成周边区的靠近显示区的区域的盒厚(cell gap)偏高而发生周边发黄等不良。
如图1所示,为了避免虚设区R21处盒厚偏大,虚设区R21内不设置间隔物,从而可避免周边不良。例如,间隔物11和虚设子像素SP0不交叠。例如,间隔物11和第一虚设子像素SP01、第二虚设子像素SP02和第三虚设子像素SP03中每一个均不交叠。进一步的,第一间隔物111和虚设子像素SP0不交叠。例如,第一间隔物111和第一虚设子像素SP01、第二虚设子像素SP02和第三虚设子像素SP03中每一个均不交叠。
图2为本公开一实施例提供的一种用于形成图1所示的子像素的掩膜版的示意图。子像素包括显示子像素SP和虚设子像素SP0。图2所示的掩膜版M11可用于在三次不同的构图工艺中分别形成图1所示的显示基板中的第一显示子像素SP1、第二显示子像素SP2和第三显示子像素SP3,并且,在形成第一显示子像素SP1的同时形成第一虚设子像素SP01,在形成第二显示子像素SP2的同时形成第二虚设子像素SP02,在形成第三显示子像素SP3的同时形成第三虚设子像素SP03。
本公开一实施例以第一显示子像素SP1为红色子像素,第二显示子像素SP2为绿色子像素,第三显示子像素SP3为蓝色子像素为例进行说明。彩膜层的形成步骤包括:采用掩膜版在第一次构图工艺中形成第一显示子像素SP1和第一虚设子像素SP01(例如,红色显示子像素和红色虚设子像素);将该掩膜版向右移动(shift)一个子像素的距离,采用上述掩膜版在第二次构图工艺中形成第二显示子像素SP2和第二虚设子像素SP02(例如,绿色显示子像素和绿色虚设子像素);再向右移动一个子像素的距离,采用上述掩膜版在第三次构图工艺中形成第三显示子像素SP3和第三虚设子像素SP03(例如,蓝色显示子像素和蓝色虚设子像素)。如图1所示,最终在显示区的相对的两侧分别形成3列虚设子像素,3列虚设子像素包括一列第一虚设子像素SP01、一列第二虚设子像素SP02和一列第三虚设子像素SP03。
进一步的,彩膜层的形成步骤包括:形成第一薄膜,采用掩膜版对第一薄膜进行构图来形成第一显示子像素SP1和第一虚设子像素SP01(例如,红色显示子像素和红色虚设子像素);形成第二薄膜,将该掩膜版向右移动(shift)一个子像素的距离,采用上述掩膜版对第二薄膜进行构图来形成第二显示子像素SP2和第二虚设子像素SP02(例如,绿色显示子像素和绿色虚设子像素);形成第三薄膜,并将掩膜版再向右移动一个子像素的距离,采用上述掩膜版对第三薄膜进行构图来形成第三显示子像素SP3和第三虚设子像素SP03(例如,蓝色显示子像素和蓝色虚设子像素);最终在显示区的相对的两侧分别形成3列虚设子像素。第一薄膜、第二薄膜和第二薄膜可采用光刻胶制作。共用同一张掩膜版来制作第一显示子像素SP1、第二虚设子像素SP02和第三显示子像素SP3,利于降低成本。
图3为本公开一实施例提供的一种用于形成图1所示的间隔物的掩膜版的示意图。如图3所示,掩膜版M12用于形成图1所示的间隔物11。
然而,对于含有白色子像素例如红绿蓝白(RGBW)这种显示模式,因制作白色子像素的光刻胶的特征尺寸偏差(Critical Dimension bias,CD bias)与制作R、G或B的特征尺寸偏差不同,因此W子像素单独使用一张掩膜版。由于RGB为岛状图形(island pattern)设计,而非通常的条形图形(stripe pattern),因此,如将形成R子像素的掩膜版向右移动来制作G子像素和B子像素,则会出现每隔一行多出两个虚设子像素的情况,在不变更制作间隔物的掩膜版的情况下,造成第一间隔物111和虚设子像素SP0重叠,使得面板周边的盒厚(cell gap)偏高,发生周边不良(side mura)。
图4为一种RGBW显示模式的显示基板的平面图。如图4所示,显示面板02包括显示区R1和周边区R2,周边区R2包括靠近显示区R1的虚设区R21和远离显示区R1的边缘区R22。显示区R1还包括第四显示子像素SP4,虚设区R21包括第四虚设子像素SP04。例如,第四显示子像素SP4为白色子像素,第四虚设子像素SP04为白色子像素。第四显示子像素SP4和第四虚设子像素SP04可由同一膜层采用同一掩膜版制作。例如,第一显示子像素SP1为红色子像素,第二显示子像素SP2为绿色子像素,第三显示子像素SP3为蓝色子像素,第四显示子像素SP4为白色子像素,但不限于此。
如图4所示,显示区R1两侧的虚设区R21分别具有五列虚设子像素SP0,且在虚设区R21,部分虚设子像素SP0与第一间隔物111交叠。从而,图2所示的显示基板02存在周边区盒厚较大,容易产生周边不良的问题。
图5为形成图4所示的RGBW显示模式的显示基板的掩膜版的示意图。图5示出了第一掩膜版M21、第二掩膜版M22和第三掩膜版M23。通过平移掩膜版M21的方式采用第一掩膜版M21来形成第一显示子像素SP1和第一虚设子像素SP01、第二显示子像素SP2和第二虚设子像素SP02、以及第三显示子像素SP3和第三虚设子像素SP03。采用第二掩膜版M22来形成第四显示子像素SP4和第四虚设子像素SP04。采用第三掩膜版M23来形成间隔物11。
图6为本公开一实施例提供的显示基板的平面图。图6所示的显示基板03与图4所示的显示基板02相比,去掉了虚设区R21内的与虚设子像素SP0交叠的第一间隔物,从而,如图6所示,间隔物11与虚设子像素SP0不交叠。进一步的,在虚设区R21内,虚设子像素SP0与第一间隔物111不交叠。即,如图6所示,多个第一间隔物11位于虚设区R21和边缘区R22,并且多个第一间隔物11与虚设子像素SP0不交叠。即,多个第一间隔物11与第一虚设子像素SP01、第二虚设子像素SP02、第三虚设子像素SP03和第四虚设子像素SP04中的每个均不交叠。
如图6所示,显示区R1两侧的虚设区R21分别包括五列虚设子像素,在虚设区R21内,第一间隔物111包括第一类型的间隔物111a和第二类型的间隔物111b,第一类型的间隔物111a和第二类型的间隔物111b之一位于偶数行,第一类型的间隔物111a和第二类型的间隔物111b之另一位于奇数行,图6以第一类型的间隔物111a位于奇数行,并且第二类型的间隔物111b位于偶数行为例进行说明。第一类型的间隔物111a和第二类型的间隔物111b位于不同行。例如,第一类型的间隔物111a和第二类型的间隔物111b位于相邻行。
例如,如图6所示,虚设区R21还包括空白子像素BSP。虚设区R21的空白子像素BSP与位于虚设区R21的第一间隔物11交叠。如图6所示,虚设区R21包括位于奇数行的第一空白子像素BSP1和位于偶数行的第二空白子像素BSP2。
例如,如图6所示,显示区R1一侧(右侧)的虚设区R21中,位于奇数行的两个第一空白子像素BSP1比该行内的虚设子像素SP0更远离显示区R1,且在最远离显示区R1的两列虚设子像素中,第二虚设子像素SP02和第三虚设子像素SP03位于偶数行,在一列虚设子像素中,多个第二虚设子像素SP02和多个第一空白子像素BSP1交替排列,在一列虚设子像素中,多个第三虚设子像素SP03和多个第一空白子像素BSP1交替排列。
例如,如图6所示,显示区R1一侧(左侧)的虚设区R21中,位于偶数行的两个第二空白子像素BSP2比该行内的虚设子像素SP0更远离显示区R1,且在最远离显示区R1的两列虚设子像素中,第一虚设子像素SP01和第二虚设子像素SP02位于奇数行,在最远离显示区R1的两列虚设子像素中的一列虚设子像素中,多个第一虚设子像素SP01和多个第二空白子像素BSP2交替排列,在最远离显示区R1的两列虚设子像素中的另一列虚设子像素中,多个第二虚设子像素SP02和多个第二空白子像素BSP2交替排列。
图7为本公开一实施例提供的形成图6所示的显示基板中的间隔物的掩膜版的示意图。采用图7所示的掩膜版M230替换图5所示的第三掩膜版M23,即,采用第一掩膜版M21、第二掩膜版M22和掩膜版M230可形成图6所示的显示基板。形成图6所示的显示基板03需要更换形成间隔物的掩膜版,不需要更换形成显示子像素和虚设子像素的掩膜版,即,不需要更换第一掩膜版M21和第二掩膜版M22。
图8A为本公开一实施例提供的显示基板的平面图。如图8A所示,显示面板04包括显示区R1和周边区R2,周边区R2位于显示区R1的至少一侧。如图8A所示,周边区R2位于显示区R1的相对的两侧。如图8A所示,周边区R2包括靠近显示区R1的虚设区R21和远离显示区R1的边缘区R22。显示区R1包括第一显示子像素SP1、第二显示子像素SP2、第三显示子像素SP3和第四显示子像素SP4。例如,第一显示子像素SP1为红色子像素,第二显示子像素SP2为绿色子像素,第三显示子像素SP3为蓝色子像素,第四显示子像素SP4为白色子像素,但不限于此。
如图8A的左侧所示,显示区R1一侧的虚设区R21具有两列虚设子像素SP0,第一虚设子像素SP01和第二虚设子像素SP02位于虚设区R21中。如图8A的左侧所示,空白子像素BSP位于虚设区R21中,在虚设区R21中,奇数行包括第一虚设子像素SP01和第二虚设子像素SP02,偶数行包括两个相邻的空白子像素BSP。如图8A的左侧所示,一列虚设子像素中,多个空白子像素BSP和多个第一虚设子像素SP01交替排列,另一列虚设子像素中,多个空白子像素BSP和多个第二虚设子像素SP02交替排列。
如图8A的右侧所示,显示区R1另一侧的虚设区R21具有两列虚设子像素SP0。如图8A的右侧所示,第三虚设子像素SP03和第四虚设子像素SP04位于虚设区R21中。如图8A的右侧所示,奇数行包括两个相邻的空白子像素BSP,偶数行包括第三虚设子像素SP03和第四虚设子像素SP04。如图8A的右侧所示,在虚设区R21中,靠近显示区R1的一列虚设子像素中,多个空白子像素BSP和多个第三虚设子像素SP03交替排列,远离显示区R1的一列虚设子像素中,多个空白子像素BSP和多个第四虚设子像素SP04交替排列。如图8A所示,显示区R1左侧的虚设区R21中的空白子像素BSP(第二空白子像素BSP2)与显示区R1右侧的虚设区R21中的空白子像素BSP(第一空白子像素BSP1)位于不同行。如图8A所示,第二空白子像素BSP2位于偶数行,第一空白子像素BSP1位于奇数行。两列虚设子像素SP0利于减小边框,利于间隔物支撑盒厚。
如图8A所示,显示基板03包括间隔物11,间隔物11包括位于周边区R2的多个第一间隔物111和位于显示区R1的多个第二间隔物112。如图8A所示,间隔物11与虚设子像素SP0不交叠。第一间隔物111与虚设子像素SP0不交叠,第二间隔物112与虚设子像素SP0不交叠。例如,如图8A所示,第一间隔物111仅设置在边缘区R22。第一间隔物111不设置在虚设区R21。如图8A所示,边缘区R22包括多个空白区域子像素BSP0,每个空白区域子像素BSP0与一个第一间隔物111交叠,最靠近虚设区R21的一列空白子像素BSP0与第一间隔物111交叠,以提高间隔物对于盒厚的支撑作用。图8B为本公开另一实施例提供的显示基板的平面图。与图8A所示的显示基板04相比,图8B所示的显示基板04a中,最靠近虚设区R21的一列空白区域子像素BSP0与第一间隔物111不交叠,即,显示区R1的第二间隔物112与位于其一侧的边缘区R22内的第一间隔物111之间间隔三个显示子像素。例如,显示区R1的第二间隔物112与位于其一侧的边缘区R22内的第一间隔物111之间空出三列来不设置间隔物。该情况下,可不更换制作间隔物的掩膜版,降低成本。例如,可使用掩膜版M12或掩膜版M23来制作图8B所示的显示基板04a中的间隔物。
图9为本公开一实施例提供的形成图8A所示的显示基板的掩膜版的示意图。图9示出了掩膜版M41、掩膜版M42和掩膜版M43。
可采用平移的方式利用掩膜版M41形成显示子像素SP和虚设子像素SP0。图9所示的掩膜版M41可用于在三次不同的构图工艺中形成图8A所示的显示基板中的第一显示子像素SP1、第二显示子像素SP2和第三显示子像素SP3,并且,在形成第一显示子像素SP1的构图工艺中形成第一虚设子像素SP01,在形成第二显示子像素SP2的构图工艺中形成第二虚设子像素SP02,在形成第三显示子像素SP3的构图工艺中形成第三虚设子像素SP03。例如,图8A所示的显示基板的制作方法包括:采用掩膜版M41在第一次构图工艺中形成第一显示子像素SP1和第一虚设子像素SP01;将掩膜版M41向右移动(shift)一个子像素的距离;采用掩膜版M41在第二次构图工艺中形成第二显示子像素SP2和第二虚设子像素SP02;将掩膜版M41再向右移动(shift)一个子像素的距离;以及采用掩膜版M41在第三次构图工艺中形成第三显示子像素SP3和第三虚设子像素SP03。
例如,图8A所示的显示基板的制作方法还包括:采用掩膜版M42在同一构图工艺中形成第四显示子像素SP4和第四虚设子像素SP04。
例如,图8A所示的显示基板的制作方法还包括:采用掩膜版M43在构图工艺中形成间隔物11。间隔物11包括位于周边区R2的第一间隔物111和位于显示区R1的第二间隔物112。第一间隔物111和第二间隔物112可采用同一掩膜版形成。
图10为本公开另一实施例提供的显示基板的平面图。图10所示的显示基板05与图8A所示的显示基板04相比,多个第一间隔物111设置在虚设区R21和边缘区R22,多个第一间隔物111与位于虚设区R21的空白子像素BSP交叠。同样地,多个第一间隔物111与虚设子像素SP0不交叠。图10所示的显示基板05制作方法与图8A所示的显示基板04类似,只是在制作间隔物11时需要更换掩膜版M43为可形成图10所示的间隔物的掩膜版。
图6所示的显示基板03、图8A所示的显示基板04、图8B所示的显示基板04a以及图10所示的显示基板05均为每个像素包括四分之一的白色子像素的显示基板。即,一个像素包括四个不同颜色的子像素,四个不同颜色的子像素包括一个白色子像素。
图11为本公开另一实施例提供的显示基板的平面图。图11所示的显示基板06为每个像素包括二分之一的白色子像素的显示基板。即,一个像素包括的白色子像素的个数占子像素个数的一半。如图11所示,一个像素包括六个子像素,六个子像素包括三个白色子像素,其余三个子像素为与白色子像素不同的其他颜色的子像素。例如,一个像素包括一个红色子像素、一个绿色子像素、一个蓝色子像素和三个白色子像素。白色子像素可位于相邻两个其他颜色的子像素之间。
如图11所示,为了避免周边不良,多个第一间隔物111仅位于边缘区R22,在虚设区R21内不设置第一间隔物,即,多个第一间隔物111与虚设子像素SP0不交叠。
如图11所示,显示区R1两侧的虚设区R21分别包括三列虚设子像素。如图11的左侧所示,在该三列虚设子像素中,一列虚设子像素中白色虚设子像素SP04和绿色虚设子像素SP02交替设置,一列虚设子像素中白色虚设子像素SP04和空白子像素BSP交替设置,一列虚设子像素中红色虚设子像素SP01和空白子像素BSP交替设置。如图11的右侧所示,在该三列虚设子像素中,一列虚设子像素中白色虚设子像素SP04和蓝色虚设子像素SP03交替设置,另外两列虚设子像素中白色虚设子像素SP04和空白子像素BSP交替设置。
图12为本公开一实施例提供的形成图11所示的显示基板的掩膜版的示意图。图12示出了掩膜版M61、掩膜版M62和掩膜版M63。掩膜版M61的使用方法可参照图9所示的掩膜版M41的使用方法,掩膜版M62的使用方法可参照图9所示的掩膜版M42的使用方法,掩膜版M63的使用方法可参照图9所示的掩膜版M43的使用方法,在此不再赘述。图11所示的显示基板在制作时,与通常的显示基板的制作方法相比,可不变更形成间隔物的掩膜版。
图13为本公开另一实施例提供的显示基板的平面图。图13所示的显示基板07与图11所示的显示基板06相比,多个第一间隔物111位于边缘区R22和虚设区R21,位于虚设区R21的第一间隔物111与空白子像素BSP交叠。如图13所示,多个第一间隔物111与虚设子像素P0不交叠。
图14为本公开另一实施例提供的显示基板的平面图。图14所示的显示基板08与图11所示的显示基板06相比,显示区R1两侧的虚设区R21分别包括六列虚设子像素。
图15为本公开一实施例提供的形成图14所示的显示基板的掩膜版的示意图。图15示出了掩膜版M81、掩膜版M82和掩膜版M83。掩膜版M81的使用方法可参照图9所示的掩膜版M41的使用方法,掩膜版M82的使用方法可参照图9所示的掩膜版M42的使用方法,掩膜版M683的使用方法可参照图9所示的掩膜版M43的使用方法,在此不再赘述。
图16为本公开另一实施例提供的显示基板的平面图。图16所示的显示基板09与图14所示的显示基板08相比,多个第一间隔物111位于边缘区R22和虚设区R21,位于虚设区R21的第一间隔物111与空白子像素BSP交叠。如图16所示,多个第一间隔物111与虚设子像素P0不交叠。
本公开的实施例中,图11所示的显示基板06、图13所示的显示基板07、图14所示的显示基板08、图16所示的显示基板09中,虚设区R21内的虚设子像素SP0相对较多,可以实现配向膜从周边区R2向显示区R1的涂覆的过渡以利于液晶有序排列以及提高周边显示画质。
例如,如图4、图6、图8A、图8B、图10、图11、图13、图14和图16所示,虚设区R21包括分设在显示区R1的相对的两侧的第一虚设子区R01和第二虚设子区R02,例如,图中左侧的虚设区R21为第一虚设子区R01,右侧的虚设区R21为第二虚设子区R02,空白子像素BSP包括位于第一虚设子区R01和第二虚设子区R02之一中的第一空白子像素BSP1和位于第一虚设子区R01和第二虚设子区R02之另一中的第二空白子像素BSP2,第一空白子像素BSP1和第二空白子像素BSP2位于不同行。
例如,第一空白子像素BSP1和第二空白子像素BSP2之一位于偶数行,第一空白子像素BSP1和第二空白子像素BSP2之另一位于奇数行。
例如,如图8A、图8B、图11和图14所示,多个第一间隔物111仅位于边缘区。
例如,如图4、图6、图10、图13和图16所示,多个第一间隔物111位于虚设区R21和边缘区R22,位于虚设区R21的第一间隔物111在第一衬底基板BS1上的正投影与空白子像素BSP在第一衬底基板BS1上的正投影交叠。
例如,如图8A、图8B、和图10所示,第一虚设子区R01和第二虚设子区R02分别包括两列虚设子像素;在第一虚设子区R01中,奇数行和偶数行之一包括一个第一虚设子像素SP01和一个第二虚设子像素SP02,奇数行和偶数行之另一包括两个空白子像素BSP;在第二虚设子区R02中,奇数行和偶数行之一包括一个第三虚设子像素SP03和一个第四虚设子像素SP04,奇数行和偶数行之另一包括两个空白子像素BSP。
例如,如图11和图13所示,第一虚设子区R01和第二虚设子区R02分别包括三列虚设子像素;在第一虚设子区R01中,奇数行和偶数行之一包括一个第一虚设子像素SP01、一个第二虚设子像素SP02和一个第四虚设子像素SP04,奇数行和偶数行之另一包括一个第四虚设子像素SP04和两个空白子像素BSP;在第二虚设子区R02中,奇数行和偶数行之一包括一个第三虚设子像素SP03和两个第四虚设子像素SP04,奇数行和偶数行之另一包括一个第四虚设子像素SP04和两个空白子像素BSP。
例如,如图4和图6所示,第一虚设子区R01和第二虚设子区R02分别包括五列虚设子像素;在第一虚设子区R01中,奇数行和偶数行之一包括两个第一虚设子像素SP01、一个第二虚设子像素SP02、一个第三虚设子像素SP03和一个第四虚设子像素SP04,奇数行和偶数行之另一包括一个第一虚设子像素SP01、一个第二虚设子像素SP02、一个第三虚设子像素SP03和两个空白子像素BSP;在第二虚设子区R02中,奇数行和偶数行之一包括一个第一虚设子像素SP01、一个第二虚设子像素SP02、一个第三虚设子像素SP03和两个第四虚设子像素SP04,奇数行和偶数行之另一包括一个第一虚设子像素SP01、一个第二虚设子像素SP02、一个第三虚设子像素SP03和两个空白子像素BSP。
例如,如图14和图16所示,第一虚设子区R01和第二虚设子区R02分别包括六列虚设子像素;在第一虚设子区R01中,奇数行和偶数行之一包括一个第一虚设子像素SP01、一个第二虚设子像素SP02、一个第三虚设子像素SP03和三个第四虚设子像素SP04,奇数行和偶数行之另一包括一个第一虚设子像素SP01、一个第二虚设子像素SP02、两个第四虚设子像素SP04和两个空白子像素BSP;在第二虚设子区R02中,奇数行和偶数行之一包括一个第一虚设子像素SP01、一个第二虚设子像素SP02、一个第三虚设子像素SP03和三个第四虚设子像素SP04,奇数行和偶数行之另一包括一个第三虚设子像素SP03、三个第四虚设子像素SP04和两个空白子像素BSP。
本公开的至少一实施例还提供一种显示面板,包括上述任一显示基板。
图17为本公开一实施例提供的一种显示面板的局部剖视图。如图17所示,显示面板包括阵列基板S2和对置基板S1,阵列基板S2和对置基板S1相对设置。如图17所示,对置基板S1包括第一衬底基板BS1,位于第一衬底基板BS1上的黑矩阵BM和遮光层LSL,黑矩阵BM和遮光层LSL可由同一膜层采用同一构图工艺形成,黑矩阵BM和遮光层LSL可同层形成。黑矩阵BM位于显示区R1,遮光层LSL位于周边区R2。形成黑矩阵BM和遮光层LSL之后,在显示区R1形成显示子像素SP,并在虚设区R21形成虚设子像素SP0。然后涂覆一层光学胶层OCA。在光学胶层OCA上形成间隔物11。图17所示,在形成间隔物11之后,形成第一配向膜AM1。如图17所示,第一间隔物111形成在边缘区R22,第二间隔物111形成在显示区R1。如图17所示,第一间隔物111和第二间隔物112在垂直于第一衬底基板BS1的方向上的尺寸相同。例如,第一间隔物111与阵列基板S2之间具有空隙G。如图17所示,第一间隔物111与阵列基板S2不接触,从而,可避免周边区R2内的第二间隔物对显示造成影响,避免周边不良。例如,图17所示,第二间隔物112与阵列基板S2接触。如图17所示,第一间隔物111与虚设子像素SP0不交叠,从而,避免周边不良。
图17所示,阵列基板S2包括第二衬底基板BS2,位于第二衬底基板BS2上的缓冲层BL,在缓冲层BL上设置公共电极CE,在公共电极CE上设有绝缘层IS,在绝缘层IS上设置多个彼此绝缘的像素电极PXE,在多个彼此绝缘的像素电极PXE上设置第二配向膜AM2。
图17所示,显示子像素SP在第一衬底基板BS1上的正投影与像素电极PXE在第一衬底基板BS1上的正投影交叠。虚设子像素SP0在第一衬底基板BS1上的正投影与像素电极PXE在第一衬底基板BS1上的正投影不交叠。空白子像素BSP在第一衬底基板BS1上的正投影与像素电极PXE在第一衬底基板BS1上的正投影不交叠。
图17所示,第一间隔物111与遮光层LSL交叠。第二间隔物112与黑矩阵BM交叠。第二间隔物112与遮光层LSL不交叠。
图18为本公开一实施例提供的一种显示面板的局部剖视图。如图18所示的显示基板与图17所示的显示基板的区别在于:图18所示的显示基板示出了封框胶SLT,阵列基板S2和对置基板S1通过封框胶SLT密封成盒,盒内设有液晶层LCL。
如图17和图18所示,显示基板还包括虚设像素电极DPXE。虚设像素电极DPXE对应于虚设子像素SP0。虚设像素电极DPXE浮置,即,不向虚设像素电极DPXE施加信号。虚设像素电极DPXE与像素电极PXE由同一膜层采用同一构图工艺形成,设置虚设像素电极DPXE是为了获得均一图形的像素电极PXE。如图17和图18所示,虚设像素电极DPXE在第一衬底基板BS1上的正投影落入遮光层LSL在第一衬底基板BS1上的正投影内。虚设像素电极DPXE在第一衬底基板BS1上的正投影与在黑矩阵BM在第一衬底基板BS1上的正投影不交叠。
例如,如图18所示,虚设子像素SP0被遮光层LSL遮挡。显示子像素SP不被遮光层LSL遮挡。显示子像素SP在第一衬底基板BS1上的正投影与黑矩阵BM在第一衬底基板BS1上的正投影交叠。
图19为本公开另一实施例提供的一种显示面板的局部剖视图。图19示出了虚设区R21内的空白子像素BSP,以及与空白子像素BSP交叠的第一间隔物111。位于周边区R2的第一间隔物111与位于显示区R1的第二间隔物112具有相同的高度。即,位于周边区R2的第一间隔物111与位于显示区R1的第二间隔物112在垂直于第一衬底基板BS1的方向上的尺寸相同。
例如,如图19所示,位于虚设区R21的空白子像素BSP被遮光层LSL遮挡。如图19所示,位于边缘区R22的空白区域子像素BSP0被遮光层LSL遮挡。
例如,如图17至图19所示,第一间隔物111和第二间隔物112在垂直于第一衬底基板BS1的方向上的尺寸相等,第一间隔物111的远离第一衬底基板BS1的表面与第一衬底基板BS1之间的距离小于第二间隔物112的远离第一衬底基板BS1的表面与第一衬底基板BS1之间的距离。
例如,图17至图19所示,光学胶层OCA覆盖显示子像素SP和虚设子像素SP0。
例如,图17至图19所示,第一间隔物111在第一衬底基板BS1上的正投影落入遮光层LSL在第一衬底基板BS1上的正投影内,第二间隔物112在第一衬底基板BS1上的正投影落入黑矩阵BM在第一衬底基板BS1上的正投影内。
例如,图17至图19所示,第一配向膜AM1位于第一衬底基板BS1上,第一配向膜AM1覆盖显示子像素SP和虚设子像素SP0。
图20为本公开一实施例提供的显示基板中的黑矩阵和遮光层的示意图。如图20所示,黑矩阵BM和遮光层LSL同层形成,遮光层LSL围绕黑矩阵BM。如图20所示,黑矩阵BM包括多个开口PN。例如,每个开口可对应一个显示子像素SP。
图21为本公开一实施例提供的显示基板的示意图。与图18所示的显示基板相比,图21所示的显示基板示出了薄膜晶体管T,像素电极PXE与薄膜晶体管T相连以控制子像素的开启和关闭。每个像素电极PXE可被单独控制。例如,子像素包括显示子像素和像素电极PXE。像素电极PXE和薄膜晶体管T之间设置第一绝缘层IS1,薄膜晶体管T和公共电极CE之间设置第二绝缘层IS2。例如,像素电极PXE与薄膜晶体管T的漏极相连。
如图21所示,第一绝缘层IS1的位于虚设像素电极DPXE的正下方的部分不设置过孔,从而,使得虚设像素电极DPXE浮置。图21中,虚设像素电极DPXE下方没有设置薄膜晶体管,在其他的实施例中,虚设像素电极DPXE下方也可设置薄膜晶体管,只是虚设像素电极DPXE不与薄膜晶体管相连。例如,如图17至图19,以及图21所示,多个像素电极PXE之间彼此绝缘,像素电极PXE和虚设像素电极DPXE之间彼此绝缘。例如,像素电极PXE和虚设像素电极DPXE由同一膜层采用同一构图工艺形成。例如,像素电极PXE和虚设像素电极DPXE采用透明导电材料形成,透明导电材料包括氧化铟锡(ITO),但不限于此。
本公开的实施例中,公共电极CE和像素电极PXE设置在第二衬底基板BS2上,可形成超维场转换(Advanced super Dimension Switch,ADS)或高级超维场转换(HighAdvanced Super Dimension Switch,HADS)模式的液晶显示装置。公共电极CE和像素电极PXE中靠近液晶层LCL的一个可采用狭缝电极以控制液晶层LCL中的液晶分子旋转。需要说明的是,液晶显示装置的模式不限于ADS或HADS模式,公共电极CE也可设置在第二衬底基板BS2上。
本公开的实施例中,例如,如图4、图6、图8A、图8B、图10、图11、图13、图14、图16、图17、图18、图19和图21所示,在边缘区R22设置空白区域子像素BSP0,边缘区R22内的空白区域子像素BSP0与多个像素电极PXE在垂直于第一衬底基板BS1的方向上不交叠。即,边缘区R22内的空白区域子像素BSP0在第一衬底基板BS1上的正投影与多个像素电极PXE在第一衬底基板BS1上的正投影不交叠。例如,边缘区R22内的空白区域子像素BSP0与多个虚设像素电极DPXE在垂直于第一衬底基板BS1的方向上不交叠。即,边缘区R22内的空白区域子像素BSP0在第一衬底基板BS1上的正投影与多个虚设像素电极DPXE在第一衬底基板BS1上的正投影不交叠。边缘区R22的空白区域子像素BSP0与虚设区R21内的空白子像素BSP的结构可相同。
本公开的实施例中,显示子像素SP0的位置处可透过光,而因在周边区R2的虚设像素电极DPXE浮置以及在周边区R2设置遮光层LSL,周边区R2内的虚设子像素SP0以及周边区的空白子像素BSP处不透过光。
例如,本公开的实施例中,第一显示子像素透过第一颜色光,第二显示子像素透过第二颜色光,第三显示子像素透过第三颜色光,第四显示子像素透过第四颜色光。第一显示子像素、第二显示子像素、第三显示子像素和第四显示子像素的出光颜色彼此不同。例如,第一颜色光为红光,第二颜色光为绿光,第三颜色光为蓝光,第四颜色光为白光,但不限于此。
例如,如图17至图19以及图20所示,彩膜层101包括位于显示区R1的显示子像素SP和位于周边区R2的虚设子像素SP0。彩膜层101在空白子像素BSP处镂空。彩膜层101在空白区域子像素BSP0处镂空。
例如,本公开的实施例中,第一显示子像素、第二显示子像素和第三显示子像素分别包括树脂和对应的染料或荧光物质以可出射不同颜色的光。第四显示子像素可包括树脂,但不包括染料或荧光物质,以出射白光。空白子像素不包含形成彩膜层101的树脂。虚设区的空白子像素与虚设像素电极DPXE交叠,边缘区的空白子像素与虚设像素电极DPXE不交叠。
例如,本公开的实施例中,第一虚设子像素SP01、第二虚设子像素SP02、第三虚设子像素SP03和第四虚设子像SP04与第一显示子像素SP1、第二显示子像素SP2、第三显示子像素SP3和第四显示子像素SP4的材料分别相同。即,第一虚设子像素SP01和第一显示子像素SP1采用相同的材料制作,第二虚设子像素SP02和第二显示子像素SP2采用相同的材料制作,第三虚设子像素SP03和第三显示子像素SP3采用相同的材料制作,第四虚设子像SP04和第四显示子像素SP4采用相同的材料制作。
本公开的实施例中,通过共用掩膜版来降低开发成本,优化虚设子像素或第一间隔物111(虚设间隔物)的设计,避免发生因虚设子像素和第一间隔物111重叠而引起的周边不良。
例如,本公开的实施例中,在第一显示子像素SP1为红色子像素(R),第二显示子像素SP2为绿色子像素(G),第三显示子像素SP3为蓝色子像素(B),第四显示子像素SP4为白色子像素(W)的情况下,如图4、图6、图8A、图8B、图10所示的显示基板的像素为RGBW的排布方式,例如,第一显示子像素、第二显示子像素、第三显示子像素和第四显示子像素在第一方向上依次排布并构成一个像素,在第二方向上相邻的两个像素在第一方向上错位两个显示子像素的距离,第一方向与第二方向相交。例如,第一方向为行方向,第二方向为列方向,例如,第一方向垂直于第二方向,但不限于此。例如,图8A示例性地示出了像素PXL。
例如,本公开的实施例中,在第一显示子像素SP1为红色子像素(R),第二显示子像素SP2为绿色子像素(G),第三显示子像素SP3为蓝色子像素(B),第四显示子像素SP4为白色子像素(W)的情况下,图11、图13、图14、图16、图17、图18、图19和图21所示的显示基板的像素为RWGWBW的排布方式。例如,一个第一显示子像素、一个第四显示子像素、一个第二显示子像素、一个第四显示子像素、一个第三显示子像素和一个第四显示子像素在第一方向上依次排布并构成一个像素,在第二方向上相邻的两个像素在第一方向上错位三个显示子像素的距离,第一方向与第二方向相交。例如,第一方向为行方向,第二方向为列方向,例如,第一方向垂直于第二方向,但不限于此。例如,图11示例性地示出了像素PXL。
本公开的另一实施例还提供一种显示装置,包括上述任一显示基板。显示装置可包括液晶显示器以及包括液晶显示器的电视、数码相机、手机、手表、平板电脑、笔记本电脑、导航仪等任何具有显示功能的产品或者部件。
需要说明的是,为了清晰起见,在用于描述本公开的实施例的附图中,层或区域的厚度被放大。可以理解,当诸如层、膜、区域或基板之类的元件被称作位于另一元件“上”或“下”时,该元件可以“直接”位于另一元件“上”或“下”,或者可以存在中间元件。
例如,在本公开的实施例中,两个元件不交叠是指两个元件在第一衬底基板上的正投影不交叠。
在本公开的实施例中,各个元件的形状只是示意性的描述,不限于图中所示,可根据需要而定。
在本公开的实施例中,构图或构图工艺可只包括光刻工艺,或包括光刻工艺以及刻蚀步骤,或者可以包括打印、喷墨等其他用于形成预定图形的工艺。光刻工艺是指包括成膜、曝光、显影等工艺过程,利用光刻胶、掩模板、曝光机等形成图形。可根据本公开的实施例中所形成的结构选择相应的构图工艺。
在不冲突的情况下,本公开的同一实施例及不同实施例中的特征可以相互组合。
以上所述,仅为本公开的具体实施方式,但本公开的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本公开揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本公开的保护范围之内。因此,本公开的保护范围应以所述权利要求的保护范围为准。

Claims (21)

1.一种显示基板,包括:
彩膜层,包括显示子像素和虚设子像素,所述显示子像素位于第一衬底基板的显示区,所述显示子像素包括第一显示子像素、第二显示子像素、第三显示子像素和第四显示子像素,所述第一显示子像素、所述第二显示子像素、所述第三显示子像素和所述第四显示子像素的出光颜色彼此不同;所述虚设子像素位于所述第一衬底基板的周边区,所述周边区位于所述显示区的至少一侧,所述周边区包括靠近所述显示区的虚设区和远离所述显示区的边缘区,所述虚设子像素位于所述虚设区,所述虚设子像素包括第一虚设子像素、第二虚设子像素、第三虚设子像素和第四虚设子像素,所述第一虚设子像素、所述第二虚设子像素、所述第三虚设子像素和所述第四虚设子像素 与所述第一显示子像素、所述第二显示子像素、所述第三显示子像素和所述第四显示子像素的材料分别相同;以及
间隔物,包括多个第一间隔物和多个第二间隔物,所述多个第一间隔物位于所述周边区,所述多个第二间隔物位于所述显示区,
其中,所述第一间隔物在所述第一衬底基板上的正投影与所述虚设子像素在所述第一衬底基板上的正投影不交叠。
2.根据权利要求1所述的显示基板,其中,所述虚设区包括空白子像素,所述彩膜层在所述空白子像素处镂空,所述虚设区包括分设在所述显示区相对的两侧的第一虚设子区和第二虚设子区,所述空白子像素包括位于所述第一虚设子区的第一空白子像素和位于所述第二虚设子区的第二空白子像素,所述第一空白子像素和所述第二空白子像素位于不同行。
3.根据权利要求2所述的显示基板,其中,所述第一空白子像素和所述第二空白子像素之一位于偶数行,所述第一空白子像素和所述第二空白子像素之另一位于奇数行。
4.根据权利要求2所述的显示基板,其中,所述多个第一间隔物仅位于所述边缘区;或者,
所述多个第一间隔物位于所述虚设区和所述边缘区,位于所述虚设区的第一间隔物在所述第一衬底基板上的正投影与所述空白子像素在所述第一衬底基板上的正投影交叠。
5.根据权利要求2所述的显示基板,还包括黑矩阵和遮光层,其中,所述黑矩阵和所述遮光层位于所述第一衬底基板上,所述黑矩阵位于所述显示区,所述遮光层位于所述周边区,所述第一间隔物在所述第一衬底基板上的正投影落入所述遮光层在所述第一衬底基板上的正投影内,所述第二间隔物在所述第一衬底基板上的正投影落入所述黑矩阵在所述第一衬底基板上的正投影内。
6.根据权利要求2-5任一项所述的显示基板,其中,所述第一虚设子区和所述第二虚设子区分别包括两列虚设子像素;在所述第一虚设子区中,奇数行和偶数行之一包括一个第一虚设子像素和一个第二虚设子像素,奇数行和偶数行之另一包括两个空白子像素;在所述第二虚设子区中,奇数行和偶数行之一包括一个第三虚设子像素和一个第四虚设子像素,奇数行和偶数行之另一包括两个空白子像素。
7.根据权利要求6所述的显示基板,其中,所述第一显示子像素、所述第二显示子像素、所述第三显示子像素和所述第四显示子像素在第一方向上依次排布并构成一个像素,在第二方向上相邻的两个像素在所述第一方向上错位两个显示子像素的距离,所述第一方向与所述第二方向相交。
8.根据权利要求6所述的显示基板,其中,所述边缘区包括空白区域子像素,所述彩膜层在所述空白区域子像素处镂空,位于所述显示区的第二间隔物与位于所述显示区的一侧的所述边缘区内的所述第一间隔物之间间隔三个显示子像素。
9.根据权利要求2-5任一项所述的显示基板,其中,所述第一虚设子区和所述第二虚设子区分别包括三列虚设子像素;在所述第一虚设子区中,奇数行和偶数行之一包括一个第一虚设子像素、一个第二虚设子像素和一个第三虚设子像素,奇数行和偶数行之另一包括一个第四虚设子像素和两个空白子像素;在所述第二虚设子区中,奇数行和偶数行之一包括一个第三虚设子像素和两个第四虚设子像素,奇数行和偶数行之另一包括一个第四虚设子像素和两个空白子像素。
10.根据权利要求2-5任一项所述的显示基板,其中,所述第一虚设子区和所述第二虚设子区分别包括五列虚设子像素;在所述第一虚设子区中,奇数行和偶数行之一包括两个第一虚设子像素、一个第二虚设子像素、一个第三虚设子像素和一个第四虚设子像素,奇数行和偶数行之另一包括一个第一虚设子像素、一个第二虚设子像素、一个第三虚设子像素和两个空白子像素;在所述第二虚设子区中,奇数行和偶数行之一包括一个第一虚设子像素、一个第二虚设子像素、一个第三虚设子像素和两个第四虚设子像素,奇数行和偶数行之另一包括一个第一虚设子像素、一个第二虚设子像素、一个第三虚设子像素和两个空白子像素。
11.根据权利要求2-5任一项所述的显示基板,其中,所述第一虚设子区和所述第二虚设子区分别包括六列虚设子像素;在所述第一虚设子区中,奇数行和偶数行之一包括一个第一虚设子像素、一个第二虚设子像素、一个第三虚设子像素和三个第四虚设子像素,奇数行和偶数行之另一包括一个第一虚设子像素、一个第二虚设子像素、两个第四虚设子像素和两个空白子像素;在所述第二虚设子区中,奇数行和偶数行之一包括一个第一虚设子像素、一个第二虚设子像素、一个第三虚设子像素和三个第四虚设子像素,奇数行和偶数行之另一包括一个第三虚设子像素、三个第四虚设子像素和两个空白子像素。
12.根据权利要求1-5任一项所述的显示基板,其中,所述第一间隔物和所述第二间隔物在垂直于所述第一衬底基板的方向上的尺寸相等,所述第一间隔物的远离所述第一衬底基板的表面与所述第一衬底基板的距离小于所述第二间隔物的远离所述第一衬底基板的表面与所述第一衬底基板的距离。
13.根据权利要求1-5任一项所述的显示基板,还包括位于所述第一衬底基板上的光学胶层,其中,所述光学胶层覆盖所述显示子像素和所述虚设子像素。
14.根据权利要求1-5任一项所述的显示基板,还包括位于所述第一衬底基板上的第一配向膜,其中,所述第一配向膜覆盖所述显示子像素和所述虚设子像素。
15.根据权利要求1-5任一项所述的显示基板,其中,所述第一显示子像素包括红色子像素,所述第二显示子像素包括绿色子像素,所述第三显示子像素包括蓝色子像素,所述第四显示子像素包括白色子像素。
16.一种显示面板,包括权利要求1-15任一项所述的显示基板。
17.根据权利要求16所述的显示面板,还包括阵列基板,其中,所述阵列基板包括多个像素电极,所述虚设子像素在所述第一衬底基板上的正投影与所述多个像素电极在所述第一衬底基板上的正投影不交叠。
18.根据权利要求17所述的显示面板,其中,所述显示子像素在所述第一衬底基板上的正投影与所述多个像素电极中的一个在所述第一衬底基板上的正投影交叠。
19.根据权利要求17或18所述的显示面板,其中,所述第一间隔物与所述阵列基板之间具有空隙。
20.根据权利要求17或18所述的显示面板,其中,所述第二间隔物与所述阵列基板接触。
21.一种显示装置,包括权利要求16-20任一项所述的显示面板。
CN201980002507.1A 2019-11-20 2019-11-20 显示基板、显示面板和显示装置 Active CN113141775B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/CN2019/119727 WO2021097715A1 (zh) 2019-11-20 2019-11-20 显示基板、显示面板和显示装置

Publications (2)

Publication Number Publication Date
CN113141775A CN113141775A (zh) 2021-07-20
CN113141775B true CN113141775B (zh) 2022-07-12

Family

ID=75980345

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201980002507.1A Active CN113141775B (zh) 2019-11-20 2019-11-20 显示基板、显示面板和显示装置

Country Status (3)

Country Link
US (2) US11809034B2 (zh)
CN (1) CN113141775B (zh)
WO (1) WO2021097715A1 (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103809323A (zh) * 2014-01-29 2014-05-21 合肥鑫晟光电科技有限公司 显示基板和显示装置
CN203658702U (zh) * 2014-01-27 2014-06-18 北京京东方光电科技有限公司 一种玻璃基板
CN107942579A (zh) * 2018-01-12 2018-04-20 京东方科技集团股份有限公司 彩膜基板及其制作方法
CN108153042A (zh) * 2018-01-31 2018-06-12 厦门天马微电子有限公司 显示面板及其制备方法、显示装置
CN109817672A (zh) * 2019-01-29 2019-05-28 京东方科技集团股份有限公司 有机电致发光显示基板及其制造方法、显示面板、装置

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5936694A (en) * 1995-04-26 1999-08-10 Canon Kabushiki Kaisha Liquid crystal device and process for producing same
US6933993B2 (en) * 2003-05-16 2005-08-23 Toppoly Optoelectronics Corp. Method of forming a color filter layer on an array substrate and device thereof
KR100563466B1 (ko) * 2003-11-27 2006-03-23 엘지.필립스 엘시디 주식회사 컬러필터 어레이 기판 및 그 제조방법
KR100798232B1 (ko) * 2004-08-04 2008-01-24 샤프 가부시키가이샤 컬러 필터 기판 및 그것을 구비하는 액정 표시 패널
JP2008076416A (ja) * 2004-12-27 2008-04-03 Sharp Corp 表示パネルの駆動装置、表示パネル及びそれを備えた表示装置並びに表示パネルの駆動方法
JP5526085B2 (ja) * 2011-07-29 2014-06-18 株式会社ジャパンディスプレイ 液晶表示装置
CN103969883B (zh) * 2014-04-23 2016-08-24 京东方科技集团股份有限公司 一种彩膜基板及其制作方法、显示装置
CN204462601U (zh) 2015-03-30 2015-07-08 北京京东方光电科技有限公司 一种液晶显示面板及显示装置
CN104950527A (zh) * 2015-07-01 2015-09-30 合肥鑫晟光电科技有限公司 显示基板及其制造方法、显示面板和显示装置
CN106200095A (zh) * 2016-07-13 2016-12-07 武汉华星光电技术有限公司 一种液晶显示面板及液晶显示器
WO2018221361A1 (ja) * 2017-05-31 2018-12-06 シャープ株式会社 液晶表示パネル及び液晶表示装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN203658702U (zh) * 2014-01-27 2014-06-18 北京京东方光电科技有限公司 一种玻璃基板
CN103809323A (zh) * 2014-01-29 2014-05-21 合肥鑫晟光电科技有限公司 显示基板和显示装置
CN107942579A (zh) * 2018-01-12 2018-04-20 京东方科技集团股份有限公司 彩膜基板及其制作方法
CN108153042A (zh) * 2018-01-31 2018-06-12 厦门天马微电子有限公司 显示面板及其制备方法、显示装置
CN109817672A (zh) * 2019-01-29 2019-05-28 京东方科技集团股份有限公司 有机电致发光显示基板及其制造方法、显示面板、装置

Also Published As

Publication number Publication date
CN113141775A (zh) 2021-07-20
US20230418102A1 (en) 2023-12-28
WO2021097715A1 (zh) 2021-05-27
US11809034B2 (en) 2023-11-07
US20220404665A1 (en) 2022-12-22
US12117686B2 (en) 2024-10-15

Similar Documents

Publication Publication Date Title
US10288927B2 (en) Non-rectangular shape display panel comprising a sub-pixel having three different color filters and a white color filter and display apparatus
CN106526990B (zh) 显示面板及其制备方法、显示装置
US9874795B2 (en) Array substrate, manufacturing method, and display device thereof
JP4322843B2 (ja) スペーサー支持構造を具えるパネル型表示装置
TWI522704B (zh) 顯示面板
TWI556045B (zh) 顯示面板
US9057908B2 (en) Color filter substrate
US20210041730A1 (en) Display panel, manufacturing method thereof and display device
CN105652506A (zh) 彩色滤光片及其制作方法和用于制作彩色滤光片的光罩
CN103984158A (zh) 显示面板
US9116297B2 (en) Color filter substrate, manufacturing method thereof and liquid crystal panel
JP2011013618A (ja) 液晶表示装置
US20160320663A1 (en) Color filter substrate, manufacturing method thereof, method for manufacturing spacers, and display device
US20180088401A1 (en) Display apparatus
US7973904B2 (en) Liquid crystal display panel
CN108227273B (zh) 显示面板、彩色滤色基板及彩色滤色基板的制作方法
CN101363991A (zh) 彩色滤光基板及其制造方法与液晶显示面板
CN113141775B (zh) 显示基板、显示面板和显示装置
EP2806306B1 (en) Wide-viewing-angle liquid crystal display panel, manufacturing method thereof and display device
KR101068285B1 (ko) 액정표시장치 노광 마스크 패턴 및 노광 방법
KR20080082913A (ko) 표시장치 및 표시장치용 기판의 제조방법
US20220252926A1 (en) Display substrate and display panel
US20210405417A1 (en) Display Device and Method for Manufacturing Display Device
WO2016121799A1 (ja) カラーフィルター基板および表示装置
US11868014B2 (en) Array substrate, manufacturing method for array substrate and display device

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant