CN113066437B - 一种显示面板及显示方法 - Google Patents

一种显示面板及显示方法 Download PDF

Info

Publication number
CN113066437B
CN113066437B CN202110336579.9A CN202110336579A CN113066437B CN 113066437 B CN113066437 B CN 113066437B CN 202110336579 A CN202110336579 A CN 202110336579A CN 113066437 B CN113066437 B CN 113066437B
Authority
CN
China
Prior art keywords
voltage
data input
current
input end
compensation
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202110336579.9A
Other languages
English (en)
Other versions
CN113066437A (zh
Inventor
王文博
殷新社
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202110336579.9A priority Critical patent/CN113066437B/zh
Publication of CN113066437A publication Critical patent/CN113066437A/zh
Application granted granted Critical
Publication of CN113066437B publication Critical patent/CN113066437B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请公开一种显示面板及显示方法,显示面板包括:相互电连接的像素电路和驱动芯片电路;像素电路包括稳压模块和控制模块,稳压模块包括第一数据输入端,控制模块包括第二数据输入端和参考数据输入端,稳压模块用于保持第二输数据入端的电压的稳定;驱动芯片电路用于采集原始电流以触发电流采集阶段;驱动芯片电路还用于在电流采集阶段向稳压模块输入稳压数据信号,以便在电流采集阶段使第一数据输入端的电压与第二数据输入端的电压保持一致;驱动芯片电路还用于向第二数据输入端输入补偿数据信号,其中,补偿数据信号由驱动芯片电路根据原始电流经过电流补偿算法确定。能够解决现有外部补偿方式容易导致像素内部再次产生漏电使得补偿效果差的问题。

Description

一种显示面板及显示方法
技术领域
本申请涉及显示技术领域,尤其涉及一种显示面板及显示方法。
目前,显示产品对于PPI(Pixels Per Inch,每英寸所拥有的像素数量,也称像素密度,可以用于表征分辨率)的需求越来越高,常规的像素内部电流补偿的方式存在像素电流复杂和像素电路占用空间大的问题,会导致PPI无法进一步提高。为解决这一问题,可以采用外部补偿的方式对像素电流进行补偿。
然而,由于外部补偿需要时间,会延长显示的响应时间,容易导致像素内部再次产生漏电,使得外部补偿的补偿精度较差。
发明内容
本申请实施例提供了一种显示面板及显示方法,能够解决现有外部补偿方式容易导致像素内部再次产生漏电,使得外部补偿的补偿精度较差的问题。
一种显示面板,包括:相互电连接的像素电路和驱动芯片电路;
所述像素电路包括稳压模块和控制模块,所述稳压模块包括第一数据输入端,所述控制模块包括第二数据输入端和参考数据输入端,所述稳压模块用于保持所述第二数据输入端的电压的稳定,所述稳压模块的输出端与所述第二数据输入端电连接;
所述驱动芯片电路用于采集原始电流以触发电流采集阶段,其中,所述原始电流为所述电流采集阶段流经所述参考数据输入端的电流;
所述驱动芯片电路还用于在所述电流采集阶段,向所述稳压模块输入稳压数据信号,以便在所述电流采集阶段,使所述第一数据输入端的电压与所述第二数据输入端的电压保持一致;
所述驱动芯片电路还用于通过所述稳压模块向所述第二数据输入端输入补偿数据信号,其中,所述补偿数据信号由所述驱动芯片电路根据所述原始电流经过电流补偿算法确定。
在一种可行的实施方式中,所述稳压模块包括稳压MOS管和等效电容;
所述稳压MOS管的源级或漏极中的一者与所述第一数据输入端电连接,另一者与所述等效电容的第一端电连接;
所述等效电容的所述第一端与所述第二数据输入端电连接,所述等效电容的第二端用于接地;
所述稳压MOS管用于在数据写入阶段、所述电流采集阶段和显示阶段开启,其中,所述数据写入阶段为所述驱动芯片电路通过所述稳压MOS管向所述第二数据输入端输入数据信号时触发,所述显示阶段为所述驱动芯片电路通过所述稳压MOS管向所述第二数据输入端输入所述补偿数据信号时触发。
在一种可行的实施方式中,还包括选择电路,所述选择电路设置在所述像素电路和所述驱动芯片电路之间;
所述驱动芯片电路用于在所述电流采集阶段通过所述选择电路向所述参考数据输入端输入第一参考数据信号之后,采集所述原始电流。
在一种可行的实施方式中,所述控制模块包括存储MOS管,所述存储MOS管的栅极与所述第二数据输入端电连接,所述存储MOS管的源级和漏极中的一者与所述参考数据输入端电连接,另一者用于接入驱动电压。
在一种可行的实施方式中,所述控制模块包括第一扫描MOS管,所述第一扫描MOS管的源级和漏极中的一者与所述参考数据输入端电连接,另一者与所述选择电路电连接;
所述第一扫描MOS管用于在所述数据写入阶段和所述电流采集阶段开启。
在一种可行的实施方式中,所述控制模块包括第二扫描MOS管和有机发光二极管;
所述第二扫描MOS管的源级和漏极中的一者与所述参考数据输入端电连接,另一者与所述有机发光二极管的阴极电连接,所述有机发光二极管的阳极用于接入低电平电源电压;
所述第二扫描MOS管用于在所述显示阶段开启。
在一种可行的实施方式中,所述驱动芯片电路包括补偿算法模块,所述补偿算法模块通过所述选择电路与所述像素电路电连接;
所述补偿算法模块用于根据所述原始电流经过电流补偿算法确定得到所述补偿数据信号。
在一种可行的实施方式中,所述驱动芯片电路还包括信号转换模块,所述信号转换模块设置在所述补偿算法模块与所述选择电路之间;
所述补偿数据信号包括补偿电压值,所述补偿算法模块根据所述原始电流经过电流补偿算法确定得到补偿电流值,所述信号转换模块用于将所述补偿电流值转换为所述补偿电压值。
在一种可行的实施方式中,所述驱动芯片电路还包括模数转换模块、跟随放大器、参考数据信号生成模块、加法器;
所述模数转换模块用于接入所述数据信号并将所述数据信号由模拟信号模式转换为数字信号模式,所述跟随放大器与所述像素电路电连接,所述加法器设置于所述模数转换模块和所述跟随放大器之间,所述参考数据信号生成模块与所述加法器电连接;
所述参考数据信号生成模块用于生成所述第一参考数据信号和第二参考数据信号;所述加法器用于将所述数据信号与所述第二参考数据信号累加得到所述稳压数据信号。
第二方面、一种显示面板的显示方法,应用于权利要求1-9所述的显示面板,所述方法包括:
向稳压模块的数据输入端输入稳压数据信号,以使所述第一数据输入端的电压与所述第二数据输入端的电压保持一致;
采集原始电流,其中,所述原始电流为流经控制模块的参考数据输入端的电流,以触发电流采集阶段;
根据所述原始电流经过电流补偿算法确定补偿数据信号;
向所述控制模块的第二数据输入端输入所述补偿数据信号,以使显示面板显示。
在一种可行的实施方式中,还包括:
在所述电流采集阶段,通过选择电路向所述参考数据输入端输入第一参考数据信号;
所述向稳压模块的数据输入端输入稳压数据信号,以使所述第一数据输入端的电压与所述第二数据输入端的电压保持一致的步骤之前,还包括:
向所述第二数据输入端输入数据信号,以触发数据写入阶段。
本申请实施例提供的显示面板及显示方法,采用外部电流补偿的方式,驱动芯片电路可以根据采集到的原始电流进行电流补偿算法以确定出补偿数据信号,再将补偿数据信号输入到像素电路中,可以对像素电路内发生的漏电进行补偿,以保证像素电路的驱动能力,使得显示面板能够正常显示,相对于现有存在漏电的显示面板而言,本申请实施例提供的显示面板能够提升显示效果。另外,在像素电路中设置稳压模块,在驱动芯片电路采集原始电流之前以及过程中,驱动芯片电路可以持续或者间歇性的向稳压模块的第一数据输入端输入稳压数据信号。稳压数据信号的输入可以使得第一数据输入端的电压与第二数据输入端的电压保持一致,这里的保持一致需要理解为大体上的一致,可以消除第一数据输入端和第二数据输入端的压差,如此,能够较大程度的减少或者消除在驱动芯片电路采集原始电流的过程中像素电路内的漏电。能够使得驱动芯片电路采集到的原始电流更加真实,以及在驱动芯片电路进行电流补偿算法确定补偿数据信号的过程时间中,像素电路内不会再次发生漏电,流经参考数据输入端的电流依然保持在原始电流的数值。如此,获得的补偿数据信号能够有效对像素电路起到电流补偿的作用,补偿数据信号能够最大程度补偿漏电流。
附图说明
图1为本申请实施例提供的一种显示面板的电路的示意性结构框图;
图2为本申请实施例提供的另一种显示面板的电路的示意性结构框图;
图3为本申请实施例提供的一种显示面板的局部电路示意性结构框图;
图4为本申请实施例提供的另一种显示面板的局部电路示意性结构框图;
图5为本申请实施例提供的另一种显示面板的局部电路的时序示意图;
图6为本申请实施例提供的又一种显示面板的局部电路示意性结构框图;
图7为本申请实施例提供的再一种显示面板的局部电路示意性结构框图;
图8为本申请实施例提供的再一种显示面板的局部电路的时序示意图;
图9为本申请实施例提供的又一种显示面板的电路的示意性结构框图;
图10为本申请实施例提供的一种显示面板的显示方法的示意性流程图。
具体实施方式
为了更好的理解本说明书实施例提供的技术方案,下面通过附图以及具体实施例对本说明书实施例的技术方案做详细的说明,应当理解本说明书实施例以及实施例中的具体特征是对本说明书实施例技术方案的详细的说明,而不是对本说明书技术方案的限定,在不冲突的情况下,本说明书实施例以及实施例中的技术特征可以相互组合。
在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。术语“两个以上”包括两个或大于两个的情况。
目前,显示产品对于PPI(Pixels Per Inch,每英寸所拥有的像素数量,也称像素密度,可以用于表征分辨率)的需求越来越高,常规的像素内部电流补偿的方式存在像素电流复杂和像素电路占用空间大的问题,会导致PPI无法进一步提高。为解决这一问题,可以采用外部补偿的方式对像素电流进行补偿。
然而,由于外部补偿需要时间,会延长显示的响应时间,容易导致像素内部再次产生漏电,使得外部补偿的补偿精度较差。
有鉴于此,本申请实施例提供了一种显示面板及制备方法,能够解决现有外部补偿方式容易导致像素内部再次产生漏电,使得外部补偿的补偿精度较差的问题。
第一方面,图1为本申请实施例提供的一种显示面板的电路的示意性结构框图。如图1所示,本申请实施例提供的一种显示面板,包括:相互电连接的像素电路100和驱动芯片电路200。图2为本申请实施例提供的另一种显示面板的电路的示意性结构框图。如图2所示,本申请实施例提供的一种显示面板还包括多个像素单元300,像素单元300可以包括红色子像素310、绿色子像素320和蓝色子像素330。图2所示的像素单元300包含的子像素组成只是示例性的,不作为本申请的具体限定。示例性的,结合图1和图2,像素电路100通常包含在子像素内,即每个红色子像素310、绿色子像素320和蓝色子像素330内均包括有至少一个像素电路100。图1和图2所示的子像素的数量以及像素电路100的数量只是示意性的,不作为本申请的具体限定。示例性的,如果本申请实施例提供的显示面板是有机发光显示面板,像素电路100可以用于驱动子像素发光以实现显示。
图3为本申请实施例提供的一种显示面板的局部电路示意性结构框图。如图3所示,像素电路100包括稳压模块110和控制模块120,稳压模块110包括第一数据输入端111,控制模块120包括第二数据输入端121和参考数据输入端122,稳压模块110用于保持第二数据输入端121的电压的稳定,稳压模块110的输出端与第二数据输入端121电连接。驱动芯片电路200用于采集原始电流以触发电流采集阶段,其中,原始电流为电流采集阶段流经参考数据输入端122的电流。驱动芯片电路200还用于在电流采集阶段,向稳压模块110输入稳压数据信号,以便在电流采集阶段,使第一数据输入端111的电压与第二数据输入端121的电压保持一致。驱动芯片电路200还用于通过稳压模块110向第二数据输入端121输入补偿数据信号,其中,补偿数据信号由驱动芯片电路200根据原始电流经过电流补偿算法确定。驱动芯片电路200向第二数据输入端121输入补偿数据信号,补偿数据信号可以通过稳压模块110输入到第二数据输入端121内。稳压数据信号和补偿数据信号均可以包括电压信号,即稳压数据信号可以是稳压电压信号,补偿数据信号可以是补偿电压信号,本申请不作具体限定。
本申请实施例提供的显示面板,针对在显示面板的显示过程中,像素电路100内容易发生漏电,从而产生漏电流,造成子像素的驱动力不足,影响显示效果。常规的像素内部电流补偿的方式存在像素电流复杂和像素电路占用空间大的问题,因此,可以采用外部补偿的方式对像素电流进行补偿。通常外部电流补偿可以通过驱动芯片对像素电流进行补偿。然而,由于外部补偿需要时间,会延长显示的响应时间,容易导致像素内部再次产生漏电。本申请实施例提供的显示面板,采用外部电流补偿的方式,驱动芯片电路200可以根据采集到的原始电流进行电流补偿算法以确定出补偿数据信号,再将补偿数据信号输入到像素电路100中,可以对像素电路100内发生的漏电进行补偿,以保证像素电路100的驱动能力,使得显示面板能够正常显示,相对于现有存在漏电的显示面板而言,本申请实施例提供的显示面板能够提升显示效果。另外,在像素电路100中设置稳压模块110,在驱动芯片电路200采集原始电流之前以及过程中,驱动芯片电路200可以持续或者间歇性的向稳压模块110的第一数据输入端111输入稳压数据信号。稳压数据信号的输入可以使得第一数据输入端111的电压与第二数据输入端121的电压保持一致,这里的保持一致需要理解为大体上的一致,可以消除第一数据输入端111和第二数据输入端121的压差,如此,能够较大程度的减少或者消除在驱动芯片电路200采集原始电流的过程中像素电路100内的漏电。能够使得驱动芯片电路200采集到的原始电流更加真实,以及在驱动芯片电路200进行电流补偿算法确定补偿数据信号的过程时间中,像素电路100内不会再次发生漏电,流经参考数据输入端122的电流依然保持在原始电流的数值。如此,获得的补偿数据信号能够有效对像素电路100起到电流补偿的作用,补偿数据信号能够最大程度补偿漏电流。
在一种可行的实施方式中,图4为本申请实施例提供的另一种显示面板的局部电路示意性结构框图。如图4所示,稳压模块110可以包括稳压MOS管M1和等效电容C1。稳压MOS管M1的源级或漏极中的一者与第一数据输入端111电连接,另一者与等效电容C1的第一端112电连接,等效电容C1的第一端112可以作为稳压模块110的输出端。等效电容C1的第一端112与第二数据输入端121电连接,等效电容C1的第二端113用于接地。容易理解的是等效电容C1在显示面板中可以由两层导电层形成,本申请不作具体限定。稳压MOS管M1用于在数据写入阶段P1、电流采集阶段P2和显示阶段P3开启,即稳压MOS管M1的栅极CGn可以在数据写入阶段P1、电流采集阶段P2和显示阶段P3被输入启动电压以开启稳压MOS管M1。其中,数据写入阶段P1为驱动芯片电路200通过稳压MOS管M1向第二数据输入端121输入数据信号时触发,电流采集阶段P2由驱动芯片电路200采集原始电流时触发,显示阶段P3为驱动芯片电路200通过稳压MOS管M1向第二数据输入端121输入补偿数据信号时触发。数据信号可以是数据电压Vdata,补偿数据信号可以是补偿电压Vcdata,稳压数据信号可以采用稳压电压Vsdata,本申请不作具体限定。
示例性的,图5为本申请实施例提供的另一种显示面板的局部电路的时序示意图。如图5所示,在数据写入阶段P1的前段,可以向稳压MOS管M1的栅极CGn输入脉冲信号的高电平以开启稳压MOS管M1,稳压MOS管M1的源极和漏极导通,数据电压Vdata从驱动芯片电路200输入到第一数据输入端111,数据电压Vdata进一步通过稳压MOS管M1输入到第二数据输入端121,数据写入完成,所以在数据写入阶段P1的后段可以关闭掉稳压MOS管M1,输入稳压MOS管M1的栅极CGn的脉冲信号恢复为0。由于等效电容C1的第二端113接地,所以第二数据输入端121写入的数据电压Vdata可以被保存在等效电容C1的第一端112。等效电容C1也可以起到稳定第二数据输入端121电压的作用。因此,在数据写入阶段P1,第一数据输入端111和第二数据输入端121的电压均为数据电压Vdata,由于等效电容C1的存在,第二数据输入端121的实际电压也为数据电压Vdata,第一数据输入端111和第二数据输入端121之间无压差,像素电路100内则不会发生漏电。
继续参考图5,在电流采集阶段P2的前段,可以向稳压MOS管M1的栅极CGn输入脉冲信号的高电平以开启稳压MOS管M1,稳压MOS管M1的源极和漏极导通,稳压电压Vsdata从驱动芯片电路200输入到第一数据输入端111,同时,驱动芯片电路200可以直接输入参考电压给参考数据输入端122输入参考电压VREF,其中,Vsdata=Vdata+VREF,此时,第二数据输入端121的电压为Vdata+VREF,因此,第一数据输入端111和第二数据输入端121之间无压差,两者电压保持一致,在稳压电压Vsdata被输入到第一数据输入端111后,可以将稳压MOS管M1关闭。由于等效电容C1的存在,第二数据输入端121的电压可以存储在第一端112上,第二数据输入端121的电压可以保持不变,在整个电流采集阶段P2,第一数据输入端111和第二数据输入端121之间无压差,驱动芯片电路200采集到原始电流后,经过电流补偿算法可以得到补偿电压Vcdata。因此,在电流采集阶段P2,第一数据输入端111和第二数据输入端121的电压值均为Vsdata,由于等效电容C1的存在,第二数据输入端121的实际电压值也为Vsdata,像素电路100内则不会发生漏电。
继续参考图5,在显示阶段P3,可以向稳压MOS管M1的栅极CGn输入脉冲信号的高电平以开启稳压MOS管M1,稳压MOS管M1的源极和漏极导通,驱动芯片电路200将补偿电压Vcdata通过第一数据输入端111输入到第二数据输入端121,以实现驱动显示。
本申请实施例提供的显示面板,稳压模块110可以通过稳压MOS管M1和等效电容C1来实现,电路结构简单,稳压MOS管M1可以实现控制稳压模块110的通断,等效电容C1可以保持第二数据输入端121的电压保持恒定,防止发生漏电。
在一种可行的实施方式中,图6为本申请实施例提供的又一种显示面板的局部电路示意性结构框图。如图6所示,本申请实施例提供的显示面板还包括选择电路400,选择电路400设置在像素电路100和驱动芯片电路200之间;选择电路400的一端与参考数据输入端122电连接,另一端与驱动芯片电路200电连接。在电流采集阶段,驱动芯片电路200用于通过选择电路400向参考数据输入端122输入第一参考数据信号;在电流采集阶段,在驱动芯片电路200通过选择电路400向参考数据输入端122输入第一参考数据信号之后,驱动芯片电路200用于通过选择电路400采集原始电流。
在一种可行的实施方式中,图7为本申请实施例提供的再一种显示面板的局部电路示意性结构框图。如图7所示,控制模块120包括存储MOS管M2,存储MOS管M2的栅极与第二数据输入端121电连接,存储MOS管M2的源级和漏极中的一者与参考数据输入端122电连接,另一者用于接入驱动电压ELVDD。
继续参考图7,控制模块120包括第一扫描MOS管M3,第一扫描MOS管M3的源级和漏极中的一者与参考数据输入端122电连接,另一者与选择电路400电连接;第一扫描MOS管M3用于在数据写入阶段和电流采集阶段开启。
继续参考图7,控制模块120包括第二扫描MOS管M4、第三扫描MOS管M5和有机发光二极管OLED。第二扫描MOS管M4的源级和漏极中的一者与参考数据输入端122电连接,另一者与有机发光二极管OLED的阴极电连接,有机发光二极管OLED的阳极用于接入低电平电源电压ELVSS,第二扫描MOS管M4用于在显示阶段开启。
继续参考图7,显示面板中的其他像素电路100和膜层之间的电容可以等效为寄生电路500,寄生电路500产生于任一像素电路100的控制模块120与选择电路400之间。图7所示的寄生电路包括三个电阻和三个电容,本申请不作具体限定。控制模块120还包括显示面板各个电极层或金属层之间形成的寄生电容Cst,如图7所示,寄生电容Cst可以产生于存储MOS管M2的栅极与参考数据信号输入端122之间,本申请不作具体限定。选择电路400可以包括参考MOS管M7、选择MOS管M6和复位MOS管M8,复位MOS管M8的栅极用于输入复位信号Reset,图7只是示意性表示,不作为本申请的具体限定。
图8为本申请实施例提供的再一种显示面板的局部电路的时序示意图。结合图7和图8,在数据写入阶段P1的前段,第三扫描MOS管M5的栅极Gn、参考MOS管M7的栅极WR、第一扫描MOS管M3的栅极Sn和稳压MOS管M1的栅极CGn输入的脉冲信号均为高电平,此时,稳压MOS管M1和第三扫描MOS管M5开启,实现通路导通,第一数据输入端111和第二数据输入端121被写入驱动芯片电路200输出的数据电压Vdata,第二数据输入端121的实际电压值也为Vdata;同时,第一扫描MOS管M3和参考MOS管M7开启,实现通路导通,参考数据输入端被输入基准参考电压Vref。在数据写入阶段P1的后段,选择MOS管M6的栅极MUXn输入的脉冲信号为高电平,选择MOS管M6开启,选择电路导通,驱动芯片电路200输出第一参考数据信号(可以是第一参考电压VREF_TFT),但由于此时第一扫描MOS管M3的栅极Sn的脉冲信号为0,第一扫描MOS管M3处于关闭状态,所以,参考数据输入端122的电压未发生跳变。数据写入阶段P1的作用是,将用于通过控制模块120驱动有机发光二极管OLED发光的数据信号写入存储MOS管M2的栅极(第二数据输入端121),以及给参考数据输入端122一个初始电压,即基准参考电压Vref,便于后续采集流经参考数据输入端122的电流(流经存储MOS管M2的电流,上述提到的原始电流)。
继续参考图7和图8,在电流采集阶段P2,第一扫描MOS管M3的栅极Sn和选择MOS管M6的栅极MUXn输入的脉冲信号为高电平,第一扫描MOS管M3和选择MOS管M6均开启,通路导通,驱动芯片电路200输出第一参考数据信号(可以是第一参考电压VREF_TFT输入到参考数据输入端122,此时,参考数据输入端122的电位跳变为(Vref-VREF_TFT),前述实施例提到的参考电压VREF可以看作是(VREF_TFT-Vref),即VREF=VREF_TFT-Vref,同时,第二数据输入端121的电位跳变为Vdata-(Vref-VREF_TFT)=Vdata+VREF。在电流采集阶段P2的前段,稳压MOS管M1的栅极CGn输入的脉冲信号均为高电平,稳压MOS管M1开启,驱动芯片电路200将稳压电压Vsdata输入到第一数据输入端111,结合前述实施例,Vsdata= Vdata+VREF=Vdata+(VREF_TFT-Vref),所以,第一数据输入端111与第二数据输入端121上的电压一致,第二数据输入端121上的实际电压也是Vdata+(VREF_TFT-Vref),像素电路100不会发生漏电。在电流采集阶段P2,驱动芯片电路200通过选择电路400(选择MOS管M6开启时导通)将稳压电压Vsdata输入到第一数据输入端111,将第一参考电压VREF_TFT输入到参考数据输入端122,以及通过选择电路400采集流经存储MOS管M2的电流(原始电流,也是流经参考数据输入端122的电流)。能够使得,在采集原始电流的同时,第一数据输入端111与第二数据输入端121电压保持一致,避免发生漏电,影响采集到原始电流的真实性。在电流采集阶段P2,同时还发生有,驱动芯片电路200根据采集到的原始电流进行电流补偿算法确定出补偿数据信号(可以是补偿电压Vcdata)。
在显示阶段P3,稳压MOS管M1的栅极CGn、第二扫描MOS管M4的栅极EMn和第三扫描MOS管M5的栅极Gn输入的脉冲信号为高电平,稳压MOS管M1、第二扫描MOS管M4和第三扫描MOS管M5开启,稳压MOS管M1和第三扫描MOS管M5可以全程开启,也可以在前大段时间内开启,本申请不作具体限定。此时,驱动芯片电路200可以将补偿电压Vcdata通过稳压MOS管M1和第三扫描MOS管M5输入到第二数据输入端121,存储MOS管M2开启,补偿电压Vcdata能够对流经存储MOS管M的电流实现电流补偿,第二扫描MOS管M4的开启,能够使得驱动电压ELVDD与低电平电源电压ELVSS之间的电路导通,可以驱动有机发光二极管OLED发光,从而实现显示面板的显示。
在一种可行的实施方式中,图9为本申请实施例提供的又一种显示面板的电路的示意性结构框图。如图9所示,显示面板包括多个子像素340,子像素340对应有像素电路100(被子像素340覆盖住了),显示面板还包括驱动芯片电路200和扫描驱动电路600,扫描驱动电路可以主要驱动第二扫描MOS管M4的开启或关闭,也可以驱动其他的MOS管或电路,此处不作赘述。子像素340可以是上述实施例提到的任意子像素,例如,图2所示的红色子像素310、绿色子像素320或者蓝色子像素330,本申请不作具体限定。
继续参考图9,驱动芯片电路200包括补偿算法模块210,补偿算法模块210通过选择电路与像素电路电连接;由于图9空间有限,为避免线路交叠,未示出选择电路。补偿算法模块210用于根据原始电流经过电流补偿算法确定得到补偿数据信号。驱动芯片电路200还包括信号转换模块220,信号转换模块220设置在补偿算法模块210与选择电路之间;补偿数据信号包括补偿电压值(补偿电压Vcdata),补偿算法模块210根据原始电流经过电流补偿算法确定得到补偿电流值,信号转换模块220用于将所述补偿电流值转换为补偿电压值。驱动芯片电路200还包括模数转换模块DAC、跟随放大器230、参考数据信号生成模块240、加法器250和扫描信号生成模块260。跟随放大器230可以起到增大驱动能力的作用,模数转换模块DAC可以将模拟信号转换为数据信号。
模数转换模块DAC用于接入数据信号并将数据信号由模拟信号模式转换为数字信号模式的数据电压Vdata,跟随放大器230与像素电路电连接,加法器250设置于模数转换模块DAC和跟随放大器230之间,参考数据信号生成模块240与加法器250通过扫描信号生成模块260电连接。参考数据信号生成模块240用于生成第一参考数据信号(第一参考电压VREF_TFT)和第二参考数据信号(参考电压VREF =VREF_TFT-Vref);加法器250用于将数据信号(数据电压Vdata)与第二参考数据信号(参考电压VREF =VREF_TFT-Vref)累加得到稳压数据信号(稳压电压Vsdata)。加法器250的输入端有两个,分别输入数据电压Vdata和参考电压VREF,经过放大器和多个电阻的作用实现加法算法得到稳压电压Vsdata=Vdata+VREF。扫描信号生成模块260用于生成扫描信号向扫描驱动电路600发送,扫描信号生成模块260还可以生成加法使能信号en,可以控制加法使能MOS管M9的开启或关闭,加法使能MOS管M9的开启或关闭可以控制参考电压VREF输入到加法器250或者不输入到加法器250。
结合图7-图9,在电流采集阶段P2,参考数据信号生成模块240生成的第一参考电压VREF_TFT通过信号转换模块220和选择电路输入到像素电路中,通过选择电路和信号转换模块220,驱动芯片控制电路200采集到像素电路中的原始电流,补偿算法模块210将根据原始电流确定补偿电流,补偿电流经过信号转换模块220转换为补偿电压Vcdata,补偿电压Vcdata可以经过模数转换模块DAC和跟随放大器230后输入到像素电路中,驱动OLED的发光。在电流采集阶段P2,通过加法使能信号en控制加法使能MOS管M9的开启,将参考电压VREF输入到加法器250,经过加法器250的加法运算得到稳压电压Vsdata=Vdata+VREF,稳压电压Vsdata通过跟随放大器230输入到像素电路中。
第二方面,图10为本申请实施例提供的一种显示面板的显示方法的示意性流程图。如图10所示,本申请实施例提供一种显示面板的显示方法,应用于上述实施例提供的显示面板,方法包括:
S100:向稳压模块的数据输入端输入稳压数据信号,以使第一数据输入端的电压与第二数据输入端的电压保持一致。
:采集原始电流,其中,原始电流为流经控制模块的参考数据输入端的电流,以触发电流采集阶段。
:根据原始电流经过电流补偿算法确定补偿数据信号。
:向控制模块的第二数据输入端输入补偿数据信号,以使显示面板显示。
在一种可行的实施方式中,方法还包括:
在电流采集阶段,通过选择电路向参考数据输入端输入第一参考数据信号。
步骤S100之前,还包括:
向第二数据输入端输入数据信号,以触发数据写入阶段。
尽管已描述了本说明书的优选实施例,但本领域内的技术人员一旦得知了基本创造性概念,则可对这些实施例作出另外的变更和修改。所以,所附权利要求意欲解释为包括优选实施例以及落入本说明书范围的所有变更和修改。
显然,本领域的技术人员可以对本说明书进行各种改动和变型而不脱离本说明书的精神和范围。这样,倘若本说明书的这些修改和变型属于本说明书权利要求及其等同技术的范围之内,则本说明书也意图包含这些改动和变型在内。

Claims (11)

1.一种显示面板,其特征在于,包括:相互电连接的像素电路和驱动芯片电路;
所述像素电路包括稳压模块和控制模块,所述稳压模块包括第一数据输入端,所述控制模块包括第二数据输入端和参考数据输入端,所述稳压模块用于保持所述第二数据输入端的电压的稳定,所述稳压模块的输出端与所述第二数据输入端电连接;
所述驱动芯片电路用于采集原始电流以触发电流采集阶段,其中,所述原始电流为所述电流采集阶段流经所述参考数据输入端的电流;
所述驱动芯片电路还用于在所述电流采集阶段,向所述稳压模块输入稳压数据信号,以便在所述电流采集阶段,使所述第一数据输入端的电压与所述第二数据输入端的电压保持一致;
所述驱动芯片电路还用于通过所述稳压模块向所述第二数据输入端输入补偿数据信号,其中,所述补偿数据信号由所述驱动芯片电路根据所述原始电流经过电流补偿算法确定。
2.根据权利要求1所述的显示面板,其特征在于,所述稳压模块包括稳压MOS管和等效电容;
所述稳压MOS管的源级或漏极中的一者与所述第一数据输入端电连接,另一者与所述等效电容的第一端电连接;
所述等效电容的所述第一端与所述第二数据输入端电连接,所述等效电容的第二端用于接地;
所述稳压MOS管用于在数据写入阶段、所述电流采集阶段和显示阶段开启,其中,所述数据写入阶段为所述驱动芯片电路通过所述稳压MOS管向所述第二数据输入端输入数据信号时触发,所述显示阶段为所述驱动芯片电路通过所述稳压MOS管向所述第二数据输入端输入所述补偿数据信号时触发。
3.根据权利要求2所述的显示面板,其特征在于,还包括选择电路,所述选择电路设置在所述像素电路和所述驱动芯片电路之间;
所述驱动芯片电路用于在所述电流采集阶段通过所述选择电路向所述参考数据输入端输入第一参考数据信号之后,采集所述原始电流。
4.根据权利要求3所述的显示面板,其特征在于,所述控制模块包括存储MOS管,所述存储MOS管的栅极与所述第二数据输入端电连接,所述存储MOS管的源级和漏极中的一者与所述参考数据输入端电连接,另一者用于接入驱动电压。
5.根据权利要求3所述的显示面板,其特征在于,所述控制模块包括第一扫描MOS管,所述第一扫描MOS管的源级和漏极中的一者与所述参考数据输入端电连接,另一者与所述选择电路电连接;
所述第一扫描MOS管用于在所述数据写入阶段和所述电流采集阶段开启。
6.根据权利要求3所述的显示面板,其特征在于,所述控制模块包括第二扫描MOS管和有机发光二极管;
所述第二扫描MOS管的源级和漏极中的一者与所述参考数据输入端电连接,另一者与所述有机发光二极管的阴极电连接,所述有机发光二极管的阳极用于接入低电平电源电压;
所述第二扫描MOS管用于在所述显示阶段开启。
7.根据权利要求3所述的显示面板,其特征在于,所述驱动芯片电路包括补偿算法模块,所述补偿算法模块通过所述选择电路与所述像素电路电连接;
所述补偿算法模块用于根据所述原始电流经过电流补偿算法确定得到所述补偿数据信号。
8.根据权利要求7所述的显示面板,其特征在于,所述驱动芯片电路还包括信号转换模块,所述信号转换模块设置在所述补偿算法模块与所述选择电路之间;
所述补偿数据信号包括补偿电压值,所述补偿算法模块根据所述原始电流经过电流补偿算法确定得到补偿电流值,所述信号转换模块用于将所述补偿电流值转换为所述补偿电压值。
9.根据权利要求8所述的显示面板,其特征在于,所述驱动芯片电路还包括模数转换模块、跟随放大器、参考数据信号生成模块、加法器;
所述模数转换模块用于接入所述数据信号并将所述数据信号由模拟信号模式转换为数字信号模式,所述跟随放大器与所述像素电路电连接,所述加法器设置于所述模数转换模块和所述跟随放大器之间,所述参考数据信号生成模块与所述加法器电连接;
所述参考数据信号生成模块用于生成所述第一参考数据信号和第二参考数据信号;所述加法器用于将所述数据信号与所述第二参考数据信号累加得到所述稳压数据信号。
10.一种显示面板的显示方法,其特征在于,应用于权利要求1-9中任一项所述的显示面板,所述方法包括:
向稳压模块的数据输入端输入稳压数据信号,以使所述第一数据输入端的电压与所述第二数据输入端的电压保持一致;
采集原始电流,其中,所述原始电流为流经控制模块的参考数据输入端的电流,以触发电流采集阶段;
根据所述原始电流经过电流补偿算法确定补偿数据信号;
向所述控制模块的第二数据输入端输入所述补偿数据信号,以使显示面板显示。
11.根据权利要求10所述的显示面板的显示方法,其特征在于,还包括:
在所述电流采集阶段,通过选择电路向所述参考数据输入端输入第一参考数据信号;
所述向稳压模块的数据输入端输入稳压数据信号,以使所述第一数据输入端的电压与所述第二数据输入端的电压保持一致的步骤之前,还包括:
向所述第二数据输入端输入数据信号,以触发数据写入阶段。
CN202110336579.9A 2021-03-29 2021-03-29 一种显示面板及显示方法 Active CN113066437B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110336579.9A CN113066437B (zh) 2021-03-29 2021-03-29 一种显示面板及显示方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110336579.9A CN113066437B (zh) 2021-03-29 2021-03-29 一种显示面板及显示方法

Publications (2)

Publication Number Publication Date
CN113066437A CN113066437A (zh) 2021-07-02
CN113066437B true CN113066437B (zh) 2022-07-22

Family

ID=76564361

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110336579.9A Active CN113066437B (zh) 2021-03-29 2021-03-29 一种显示面板及显示方法

Country Status (1)

Country Link
CN (1) CN113066437B (zh)

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101794648B1 (ko) * 2010-12-28 2017-11-08 엘지디스플레이 주식회사 유기발광다이오드 표시장치
KR20140123219A (ko) * 2013-04-12 2014-10-22 삼성디스플레이 주식회사 유기전계발광 표시장치 및 그의 구동방법
KR102048562B1 (ko) * 2013-05-13 2019-11-26 삼성디스플레이 주식회사 유기전계발광 표시장치 및 그의 구동방법
KR101529005B1 (ko) * 2014-06-27 2015-06-16 엘지디스플레이 주식회사 구동소자의 전기적 특성을 센싱할 수 있는 유기발광 표시장치
KR102233719B1 (ko) * 2014-10-31 2021-03-30 엘지디스플레이 주식회사 유기 발광 다이오드 표시 장치 및 그 구동 방법
CN104299570B (zh) * 2014-11-03 2017-06-16 厦门天马微电子有限公司 一种像素电路及其驱动方法、阵列基板和显示面板
KR102527226B1 (ko) * 2015-11-23 2023-05-02 삼성디스플레이 주식회사 유기 발광 표시 장치
KR102637292B1 (ko) * 2016-12-30 2024-02-15 엘지디스플레이 주식회사 유기 발광 다이오드 표시 장치
CN109166517B (zh) * 2018-09-28 2020-06-09 京东方科技集团股份有限公司 像素补偿电路以补偿方法、像素电路、显示面板
CN112382237A (zh) * 2020-11-27 2021-02-19 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示基板及显示装置

Also Published As

Publication number Publication date
CN113066437A (zh) 2021-07-02

Similar Documents

Publication Publication Date Title
US10373555B2 (en) Organic light emitting display panel, organic light emitting display device, and pixel compensation method
EP3279888B1 (en) Detection circuit, detection method and driving system
KR100610549B1 (ko) 능동 매트릭스 발광다이오드 화소구조 및 그 구동방법
JP3767877B2 (ja) アクティブマトリックス発光ダイオード画素構造およびその方法
US11056065B2 (en) Light-emitting display for compensating degradation of organic light-emitting diode and method of driving the same
KR102643806B1 (ko) Oled 구동 특성 검출 회로 및 이를 포함하는 유기 발광 표시 장치
CN110062944B (zh) 像素电路及其驱动方法、显示装置
CN107871466B (zh) 显示装置
CN110062943B (zh) 像素电路及其驱动方法、显示装置
TW200416650A (en) Picture display apparatus
CN109754757B (zh) 像素驱动电路、显示装置及像素驱动方法
KR20190067956A (ko) 화소 및 이를 포함하는 표시 장치
US20090058324A1 (en) Precharge controlling method and display device using the same
JP4590831B2 (ja) 表示装置、および画素回路の駆動方法
WO2020253315A1 (en) Pixel circuit, display panel, and display apparatus
CN111899691B (zh) 外部补偿电路、阵列基板、检测方法
CN111402803B (zh) 微显示阵列电路、显示方法及其主动发光型显示器
JP5589392B2 (ja) 信号処理装置、表示装置、電子機器、信号処理方法およびプログラム
CN112470210A (zh) 时钟及电压生成电路和包括时钟及电压生成电路的显示装置
KR20040111187A (ko) 표시 장치
CN108682387B (zh) 一种像素电路、像素电路的衰退补偿方法及显示屏
KR20200042038A (ko) 유기 발광 표시 장치 및 이의 구동 방법
CN113066437B (zh) 一种显示面板及显示方法
CN112802429B (zh) 像素驱动电路及显示面板
CN114974111A (zh) 像素电路、显示面板及显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant