CN113053274B - 像素电路及其驱动电路的检测方法、显示面板、显示装置 - Google Patents
像素电路及其驱动电路的检测方法、显示面板、显示装置 Download PDFInfo
- Publication number
- CN113053274B CN113053274B CN202110264965.1A CN202110264965A CN113053274B CN 113053274 B CN113053274 B CN 113053274B CN 202110264965 A CN202110264965 A CN 202110264965A CN 113053274 B CN113053274 B CN 113053274B
- Authority
- CN
- China
- Prior art keywords
- circuit
- control
- sub
- driving
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/006—Electronic inspection or testing of displays and display drivers, e.g. of LED or LCD displays
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本公开提供了一种像素电路及其驱动电路的检测方法、显示面板、显示装置,属于显示技术领域。该像素电路包括发光控制电路和检测控制电路。该检测控制电路可以响应于第一扫描信号,控制驱动电路的控制端与数据信号端的通断,可以响应于第二扫描信号,控制驱动电路的输出端与发光元件的第二极的通断,以及可以响应于第一开关控制信号,控制驱动电路的输入端与驱动电源端和检测采样端的通断。如此,可以通过灵活设置第一扫描信号、第二扫描和第一开关控制信号,使得连接至检测采样端的检测电路能够可靠采集到流经驱动电路的电信号,进而使得检测电路基于采集到的电信号及时检测驱动电路是否异常。由此,避免了发光元件发光异常的问题。
Description
技术领域
本公开涉及显示技术领域,特别涉及一种像素电路及其驱动电路的检测方法、显示面板、显示装置。
背景技术
显示装置中的像素一般包括像素电路和发光元件,像素电路可以向发光元件输出驱动电流以驱动发光元件发光。
相关技术中,像素电路一般包括:发光控制电路和驱动电路,发光控制电路与驱动电路连接,驱动电路与发光元件连接。发光控制电路用于控制驱动电路向发光元件传输驱动电流,以驱动发光元件发光。
但是,相关技术中,驱动电路包括的驱动晶体管受自身特性的影响易发生漏电现象。若未及时检测到该漏电现象,并基于该漏电现象对制造工艺进行调整,则会导致发光元件发光异常,进而导致显示装置的显示效果较差。
发明内容
本公开实施例提供了一种像素电路及其驱动电路的检测方法、显示面板、显示装置,可以解决相关技术中无法及时检测到驱动电路中晶体管出现漏电现象的问题,所述技术方案如下:
一方面,提供了一种像素电路,所述像素电路包括:发光控制电路、检测控制电路和驱动电路;
所述发光控制电路分别与栅极信号端、数据信号端、发光控制端、所述驱动电路的控制端、所述驱动电路的输出端和发光元件的第一极连接;所述发光控制电路用于响应于所述栅极信号端提供的栅极驱动信号,控制所述数据信号端与所述驱动电路的控制端的通断,以及响应于所述发光控制端提供的发光控制信号,控制所述驱动电路的输出端与所述发光元件的第一极的通断;
所述检测控制电路分别与第一扫描端、第二扫描端、第一开关控制端、所述数据信号端、所述驱动电路的控制端、所述驱动电路的输入端、所述驱动电路的输出端、所述发光元件的第二极、驱动电源端以及检测采样端连接;所述检测控制电路用于响应于所述第一扫描端提供的第一扫描信号,控制所述驱动电路的控制端与所述数据信号端的通断,响应于所述第二扫描端提供的第二扫描信号,控制所述驱动电路的输出端与所述发光元件的第二极的通断,以及响应于所述第一开关控制端提供的第一开关控制信号,控制所述驱动电路的输入端与所述驱动电源端和所述检测采样端的通断;
所述驱动电路用于响应于所述驱动电路的控制端的电位,控制所述驱动电路的输入端和所述驱动电路的输出端的通断。
可选的,所述检测控制电路包括:控制子电路和采样子电路;
所述控制子电路分别与所述第一扫描端、所述第二扫描端、所述数据信号端、所述驱动电路的控制端、所述驱动电路的输出端和所述发光元件的第二极连接;所述控制子电路用于响应于所述第一扫描信号,控制所述驱动电路的控制端与所述数据信号端的通断,以及响应于所述第二扫描信号,控制所述驱动电路的输出端与所述发光元件的第二极的通断;
所述采样子电路分别与所述第一开关控制端、所述驱动电路的输入端、所述驱动电源端和所述检测采样端连接;所述采样子电路用于响应于所述第一开关控制信号,控制所述驱动电路的输入端与所述驱动电源端和所述检测采样端的通断。
可选的,所述控制子电路包括:第一控制晶体管、第二控制晶体管和第一存储电容;
所述第一控制晶体管的栅极与所述第一扫描端连接,所述第一控制晶体管的第一极与所述数据信号端连接,所述第一控制晶体管的第二极与所述驱动电路的控制端连接;
所述第二控制晶体管的栅极与所述第二扫描端连接,所述第二控制晶体管的第一极与所述驱动电路的输出端连接,所述第二控制晶体管的第二极与所述第一存储电容的一端连接;
所述第一存储电容的另一端与所述发光元件的第二极连接。
可选的,所述采样子电路包括:第一开关子电路、第二开关子电路、存储子电路和放大子电路;
所述第一开关子电路分别与所述第一开关控制端、所述驱动电路的输入端、所述驱动电源端和所述放大子电路的输入端连接;所述第一开关子电路用于响应于所述第一开关控制信号,控制所述驱动电路的输入端与所述驱动电源端和所述放大子电路的输入端的通断;
所述第二开关子电路分别与第二开关控制端、所述放大子电路的输入端和所述放大子电路的输出端连接;所述第二开关子电路用于响应于所述第二开关控制端提供的第二开关控制信号,控制所述放大子电路的输入端与所述放大子电路的输出端的通断;
所述存储子电路分别与所述放大子电路的输入端和所述放大子电路的输出端连接,所述存储子电路用于存储所述放大子电路的输入端和所述放大子电路的输出端之间的电位;
所述放大子电路的输出端还与所述检测采样端连接,所述放大子电路用于对所述放大子电路的输入端的电位进行放大后,传输至所述检测采样端。
可选的,所述第一开关子电路包括:第一控制开关;所述第二开关子电路包括:第二控制开关;所述存储子电路包括:第二存储电容;所述放大子电路包括:电阻和放大器;
所述第一控制开关的控制端与所述第一开关控制端连接,所述第一控制开关的输入端与所述驱动电路的输入端连接,所述第一控制开关的第一输出端与所述驱动电源端连接,所述第一控制开关的第二输出端与所述电阻的一端连接;
所述电阻的另一端、所述第二存储电容的一端和所述第二控制开关的输入端均与所述放大器的负相输入端连接;
所述第二控制开关的控制端与所述第二开关控制端连接;
所述第二存储电容的另一端和所述第二控制开关的输出端均与所述放大器的输出端连接;
所述放大器的输出端还与所述检测采样端连接,所述放大器的正相输入端与下拉电源端连接。
可选的,所述驱动电路包括:驱动晶体管;所述驱动晶体管的栅极为所述驱动电路的控制端,所述驱动晶体管的第一极为所述驱动电路的输入端,所述驱动晶体管的第二极为所述驱动电路的输出端。
另一方面,提供了一种驱动电路的检测方法,所述方法包括:
充电阶段,检测控制电路响应于第一扫描端提供的第一扫描信号,控制驱动电路的控制端与数据信号端导通,响应于第二扫描端提供的第二扫描信号,控制所述驱动电路的输出端与发光元件的第二极导通,且响应于第一开关控制端提供的第一开关控制信号,控制所述驱动电路的输入端与驱动电源端导通;
电压保持阶段,所述检测控制电路响应于所述第一扫描信号,控制所述驱动电路的控制端与所述数据信号端导通,响应于所述第二扫描信号,控制所述驱动电路的输出端与所述发光元件的第二极导通,且响应于所述第一开关控制信号,控制所述驱动电路的输入端与所述驱动电源端和检测采样端均断开连接;
检测阶段,所述检测控制电路响应于所述第一扫描信号,控制所述驱动电路的控制端与所述数据信号端导通,响应于所述第二扫描信号,控制所述驱动电路的输出端与所述发光元件的第二极导通,且响应于所述第一开关控制信号,控制所述驱动电路的输入端与所述检测采样端导通;
其中,所述充电阶段、所述电压保持阶段和所述检测阶段均在消隐阶段执行,所述数据信号端提供的数据信号的电位在所述电压保持阶段为第一电位,且在所述充电阶段和所述检测阶段均为第二电位。
又一方面,提供了一种显示面板,所述显示面板包括:衬底基板,以及设置在所述衬底基板上且阵列排布的多个像素;
其中,至少一个所述像素包括如上述方面所述的像素电路。
再一方面,提供了一种显示装置,所述显示装置包括:栅极驱动电路,源极驱动电路,开关控制信号提供电路,以及如上述方面所述的显示面板;
所述栅极驱动电路分别与所述显示面板中像素电路的栅极信号端和第一扫描端连接,所述栅极驱动电路用于向所述栅极信号端提供栅极驱动信号,以及向所述第一扫描端提供第一扫描信号;
所述源极驱动电路与所述显示面板中像素电路的第二扫描端和数据信号端连接,所述源极驱动电路用于向所述第二扫描端提供第二扫描信号,以及向所述数据信号端提供数据信号;
所述开关控制信号提供电路与所述显示面板中像素电路的第一开关控制端连接,所述开关控制信号提供电路用于向所述第一开关控制端提供第一开关控制信号。
可选的,所述栅极驱动电路包括:第一栅极驱动子电路和第二栅极驱动子电路;
所述第一栅极驱动子电路与所述栅极信号端连接,所述第一栅极驱动子电路用于向所述栅极信号端提供栅极驱动信号;
所述第二栅极驱动子电路与所述第一扫描端连接,所述第二栅极驱动子电路用于向所述第一扫描端提供第一扫描信号。
可选的,所述栅极驱动电路包括:第一开关子电路、第二开关子电路和栅极驱动子电路;
所述第一开关子电路分别与所述栅极驱动子电路,第一控制端和所述栅极信号端连接,所述第一开关子电路用于响应于所述第一控制端提供的第一控制信号,控制所述栅极驱动子电路与所述栅极信号端的通断;
所述第二开关子电路分别与所述栅极驱动子电路,第二控制端和所述第一扫描端连接,所述第二开关子电路用于响应于所述第二控制端提供的第二控制信号,控制所述栅极驱动子电路与所述第一扫描端的通断;
其中,所述源极驱动电路还分别与所述第一控制端和所述第二控制端连接,所述源极驱动电路还用于向所述第一控制端提供所述第一控制信号,以及向所述第二控制端提供所述第二控制信号。
可选的,所述第一开关子电路包括:多个第一开关晶体管;所述第二开关子电路包括:多个第二开关晶体管;
所述第一开关晶体管的栅极与所述第一控制端连接,所述第一开关晶体管的第一极与所述栅极驱动子电路连接,所述第一开关晶体管的第二极与位于同一行的像素电路的栅极信号端连接;
所述第二开关晶体管的栅极与所述第二控制端连接,所述第二开关晶体管的第一极与所述栅极驱动子电路连接,所述第二开关晶体管的第二极与位于同一行的像素电路的第一扫描端连接。
可选的,位于同一列的多个所述像素电路共用一个采样子电路,且所述采样子电路与所述源极驱动电路集成设置。
本公开实施例提供的技术方案带来的有益效果至少可以包括:
本公开实施例提供了一种像素电路及其驱动电路的检测方法、显示面板、显示装置。该像素电路包括发光控制电路和检测控制电路。该检测控制电路可以响应于第一扫描信号,控制驱动电路的控制端与数据信号端的通断,可以响应于第二扫描信号,控制驱动电路的输出端与发光元件的第二极的通断,以及可以响应于第一开关控制信号,控制驱动电路的输入端与驱动电源端和检测采样端的通断。如此,可以通过灵活设置第一扫描信号、第二扫描和第一开关控制信号,使得连接至检测采样端的检测电路能够可靠采集到流经驱动电路的电信号,进而使得检测电路基于采集到的电信号及时检测驱动电路是否异常。由此,避免了发光元件发光异常的问题。
附图说明
为了更清楚地说明本公开实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本公开的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本公开实施例提供的一种像素电路的结构示意图;
图2是本公开实施例提供的另一种像素电路的结构示意图;
图3是本公开实施例提供的又一种像素电路的结构示意图;
图4是本公开实施例提供的再一种像素电路的结构示意图;
图5是本公开实施例提供的再一种像素电路的结构示意图;
图6是本公开实施例提供的再一种像素电路的结构示意图;
图7是本公开实施例提供的再一种像素电路的结构示意图;
图8是本公开实施例提供的再一种像素电路的结构示意图;
图9是本公开实施例提供的一种像素电路中驱动电路的检测方法流程图;
图10是本公开实施例提供的一种检测方法时序图;
图11是本公开实施例提供的一种像素电路在充电阶段的等效电路图;
图12是本公开实施例提供的一种像素电路在电压保持阶段的等效电路图;
图13是本公开实施例提供的一种像素电路在检测阶段的等效电路图;
图14是本公开实施例提供的一种像素电路的驱动方法时序图;
图15是本公开实施例提供的一种像素电路在初始化阶段的等效电路图;
图16是本公开实施例提供的一种像素电路在数据写入及补偿阶段的等效电路图;
图17是本公开实施例提供的一种像素电路在电压保持阶段的等效电路图;
图18是本公开实施例提供的一种像素电路在发光阶段的等效电路图;
图19是本公开实施例提供的一种显示阶段和消隐阶段的时序图;
图20是本公开实施例提供的一种显示面板的结构示意图;
图21是本公开实施例提供的一种显示装置的结构示意图;
图22是本公开实施例提供的另一种显示装置的结构示意图;
图23是本公开实施例提供的又一种显示装置的结构示意图;
图24是本公开实施例提供的再一种显示装置的结构示意图。
具体实施方式
为了使本公开的目的、技术方案和优点更加清楚,下面将结合附图对本公开实施方式作进一步地详细描述。
本公开所有实施例中采用的晶体管均可以为场效应管或其他特性相同的器件,根据在电路中的作用本公开的实施例所采用的晶体管主要为开关晶体管。由于这里采用的开关晶体管的源极、漏极是对称的,所以其源极、漏极是可以互换的。在本公开实施例中,将其中源极称为第一极,漏极称为第二极,或者,将其中漏极称为第一极,源极称为第二极。按附图中的形态规定晶体管的中间端为栅极、信号输入端为源极、信号输出端为漏极。此外,本公开实施例所采用的开关晶体管可以包括P型开关晶体管和N型开关晶体管中的任一种,其中, P型开关晶体管在栅极为低电平时导通,在栅极为高电平时截止,N型开关晶体管在栅极为高电平时导通,在栅极为低电平时截止。此外,本公开各个实施例中的多个信号都对应有有效电位和无效电位,有效电位和无效电位仅代表该信号的电位有2个状态量,不代表全文中有效电位或无效电位具有特定的数值。
图1是本公开实施例提供的一种像素电路的结构示意图。如图1所示,该像素电路包括:发光控制电路01、检测控制电路02和驱动电路03。
该发光控制电路01分别与栅极信号端G1、数据信号端D1、发光控制端EM、驱动电路03的控制端ON1、驱动电路03的输出端OUT1和发光元件L1的第一极连接。该发光控制电路01可以用于响应于栅极信号端G1提供的栅极驱动信号,控制数据信号端D1与驱动电路03的控制端ON1的通断,以及响应于发光控制端EM提供的发光控制信号,控制驱动电路03的输出端OUT1与发光元件L1的第一极的通断。
例如,该发光控制电路01可以在栅极驱动信号的电位为第一电位时,控制数据信号端D1与驱动电路03的控制端ON1导通。此时,数据信号端D1提供的数据信号可以写入驱动电路03的控制端ON1。该发光控制电路01可以在栅极驱动信号的电位为第二电位时,控制数据信号端D1与驱动电路03的控制端 ON1断开连接。
该发光控制电路01可以在发光控制信号的电位为第一电位时,控制驱动电路03的输出端OUT1与发光元件L1的第一极导通。此时,驱动电路03的输出端OUT1的电位可以被传输至发光元件L1,从而发光元件L1发光。该发光控制电路01可以在发光控制信号的电位为第二电位时,控制驱动电路03的输出端OUT1与发光元件L1的第一极断开连接。
检测控制电路02分别与第一扫描端S1、第二扫描端S2、第一开关控制端 CN1、数据信号端D1、驱动电路03的控制端ON1、驱动电路03的输入端IN1、驱动电路03的输出端OUT1、发光元件L1的第二极、驱动电源端VDD以及检测采样端UT1连接。该检测控制电路02可以用于响应于第一扫描端S1提供的第一扫描信号,控制驱动电路03的控制端ON1与数据信号端D1的通断,响应于第二扫描端S2提供的第二扫描信号,控制驱动电路03的输出端OUT1与发光元件L1的第二极的通断,以及响应于第一开关控制端CN1提供的第一开关控制信号,控制驱动电路03的输入端IN1与驱动电源端VDD和检测采样端UT1 的通断。该发光元件L1的第二极还可以与下拉电源端VSS连接。可选的,参考图1,发光元件L1的第一极可以为阳极,发光元件L1的第二极可以为阴极。
例如,该检测控制电路02可以在第一扫描信号的电位为第一电位时,控制驱动电路03的控制端ON1与数据信号端D1导通。此时,数据信号端D1提供的数据信号可以写入驱动电路03的控制端ON1。该检测控制电路02可以在第一扫描信号的电位为第二电位时,控制驱动电路03的控制端ON1与数据信号端D1断开连接。
该检测控制电路02可以在第二扫描信号的电位为第一电位时,控制驱动电路03的输出端OUT1与发光元件L1的第二极导通。此时,该检测控制电路02 可以存储被导通的两端之间的电位。该检测控制电路02可以在第二扫描信号的电位为第二电位时,控制驱动电路03的输出端OUT1与发光元件L1的第二极断开连接。
该检测控制电路02可以在第一开关控制信号的电位为第一电位时,控制驱动电路03的输入端IN1与驱动电源端VDD导通。此时,驱动电源端VDD提供的驱动电源信号可以写入驱动电路03的输入端IN1。该检测控制电路02可以在第一开关控制信号的电位为第二电位时,控制驱动电路03的输入端IN1与驱动电源端VDD和检测采样端UT1均断开连接。该检测控制电路02可以在第一开关控制信号的电位为第三电位时,控制驱动电路03的输入端IN1与检测采样端 UT1导通。
需要说明的是,检测采样端UT1还可以用于连接检测电路,检测采样端UT1 可以采集驱动电路03的输入端IN1处的电位,并将采集到的电位传输至检测电路,以供检测电路基于该电位确定驱动电路03是否出现异常(如,是否漏电)。
该驱动电路03可以用于响应于驱动电路03的控制端ON1的电位,控制驱动电路03的输入端IN1和驱动电路03的输出端OUT1的通断。
例如,该驱动电路03可以在其控制端ON1的电位为有效电位时,控制其输入端IN1和输出端OUT1导通。若此时,驱动电路03的输入端IN1是与驱动电源端VDD导通,则驱动电路03即可以基于其控制端ON1的电位和驱动电源端VDD提供的驱动电源信号,向其输出端OUT1传输驱动电流。然后,该驱动电流可以在驱动电路03的输出端OUT1与发光元件L1的第一极导通时,被传输至发光元件L1,发光元件L1发光。
可选的,在本公开实施例中,第一电位和第三电位可以均为有效电位,第二电位可以为无效电位。有效电位相对于无效电位可以为高电位,或者,有效电位相对于无效电位可以为低电位。
综上所述,本公开实施例提供了一种像素电路,该像素电路包括发光控制电路和检测控制电路。该检测控制电路可以响应于第一扫描信号,控制驱动电路的控制端与数据信号端的通断,可以响应于第二扫描信号,控制驱动电路的输出端与发光元件的第二极的通断,以及可以响应于第一开关控制信号,控制驱动电路的输入端与驱动电源端和检测采样端的通断。如此,可以通过灵活设置第一扫描信号、第二扫描和第一开关控制信号,使得连接至检测采样端的检测电路能够可靠采集到流经驱动电路的电信号,进而使得检测电路基于采集到的电信号及时检测驱动电路是否异常。由此,避免了发光元件发光异常的问题。
图2是本公开实施例提供的另一种像素电路的结构示意图。如图2所示,该驱动电路03可以为驱动晶体管T0。
其中,结合图1和图2可知,驱动晶体管T0的栅极可以为驱动电路03的控制端ON1,驱动晶体管T0的第一极可以为驱动电路03的输入端IN1,驱动晶体管T0的第二极可以为驱动电路03的输出端OUT1。
图3是本公开实施例提供的又一种像素电路的结构示意图。如图3所示,该检测控制电路02可以包括:控制子电路021和采样子电路022。
该控制子电路021可以分别与第一扫描端S1、第二扫描端S2、数据信号端 D1、驱动电路03的控制端ON1(即,驱动晶体管T0的栅极)、驱动电路03 的输出端OUT1(即,驱动晶体管T0的第二极)以及发光元件L1的第二极连接。该控制子电路021可以用于响应于第一扫描信号,控制驱动电路03的控制端ON1与数据信号端D1的通断,以及响应于第二扫描信号,控制驱动电路03 的输出端OUT1与发光元件L1的第二极的通断。
例如,结合图3,该控制子电路021可以在第一扫描信号的电位为第一电位时,控制驱动晶体管T0的栅极与数据信号端D1导通,在第一扫描信号的电位为第二电位时,控制驱动晶体管T0的栅极与数据信号端D1断开连接,在第二扫描信号的电位为第一电位时,控制驱动晶体管T0的第二极与发光元件L1的第二极导通,以及在第二扫描信号的电位为第二电位时,控制驱动晶体管T0的第二极与发光元件L1的第二极断开连接。
该采样子电路022可以分别与第一开关控制端CN1、驱动电路03的输入端 IN1(即,驱动晶体管T0的第一极)、驱动电源端VDD和检测采样端UT1连接。该采样子电路022可以用于响应于第一开关控制信号,控制驱动电路03的输入端IN1与驱动电源端VDD和检测采样端UT1的通断。
例如,结合图3,该采样子电路022可以在第一开关控制信号的电位为第一电位时,控制驱动晶体管T0的第一极与驱动电源端VDD导通,可以在第一开关控制信号的电位为第二电位时,控制驱动晶体管T0的第一极与驱动电源端 VDD和检测采样端UT1均断开连接,以及可以在第一开关控制信号的电位为第三电位时,控制驱动晶体管T0的第一极与检测采样端UT1导通。
图4是本公开实施例提供的再一种像素电路的结构示意图。如图4所示,该采样子电路022可以包括:第一开关子电路0221、第二开关子电路0222、存储子电路0223和放大子电路0224。
该第一开关子电路0221可以分别与第一开关控制端CN1、驱动电路03的输入端IN1(即,驱动晶体管T0的第一极)、驱动电源端VDD和放大子电路 0224的输入端IN2连接。该第一开关子电路0221可以用于响应于第一开关控制信号,控制驱动电路03的输入端IN1与驱动电源端VDD和放大子电路0224的输入端IN2的通断。
例如,结合图4,该第一开关子电路0221可以在第一开关控制信号的电位为第一电位时,控制驱动晶体管T0的第一极与驱动电源端VDD导通,可以在第一开关控制信号的电位为第二电位时,控制驱动晶体管T0的第一极与驱动电源端VDD和放大子电路0224的输入端IN2均断开连接,以及可以在第一开关控制信号的电位为第三电位时,控制驱动晶体管T0的第一极与放大子电路0224 的输入端IN2导通。
该第二开关子电路0222可以分别与第二开关控制端CN2、放大子电路0224 的输入端IN2和放大子电路0224的输出端OUT2连接。该第二开关子电路0222 可以用于响应于第二开关控制端CN2提供的第二开关控制信号,控制放大子电路0224的输入端IN2与放大子电路0224的输出端OUT2的通断。
例如,该第二开关子电路0222可以在第二开关控制信号的电位为第一电位时,控制放大子电路0224的输入端IN2与放大子电路0224的输出端OUT2导通,以及在第二开关控制信号的电位为第二电位时,控制放大子电路0224的输入端IN2与放大子电路0224的输出端OUT2断开连接。
该存储子电路0223可以分别与放大子电路0224的输入端IN2和放大子电路0224的输出端OUT2连接。该存储子电路0223可以用于存储放大子电路0224 的输入端IN2和放大子电路0224的输出端OUT2之间的电位。
该放大子电路0224的输出端OUT2还可以与检测采样端UT1连接,该放大子电路0224可以用于对放大子电路0224的输入端IN2的电位进行放大后,传输至检测采样端UT1。
需要说明的是,参考图4,第二开关子电路0222、存储子电路0223以及放大子电路0224的连接方式可以相互并联。如此,在第二开关子电路0222控制放大子电路0224的输入端IN2和放大子电路0224的输出端OUT2导通时,第二开关子电路0222可以实现对存储子电路0223的充电。以及,在第二开关子电路0222控制放大子电路0224的输入端IN2和放大子电路0224的输出端OUT2 断开连接时,第二开关子电路0222可以实现对存储子电路0223的放电。
图5是本公开实施例提供的再一种像素电路的结构示意图。如图5所示,该控制子电路021可以包括:第一控制晶体管T1、第二控制晶体管T2和第一存储电容C1。该第一开关子电路0221可以包括:第一控制开关K1。该第二开关子电路0222可以包括:第二控制开关K2。该存储子电路0223可以包括:第二存储电容C2。放大子电路0224可以包括:电阻R0和放大器A1。放大子电路0224具有的输入IN2可以包括:图5所示的正相输入端+和负相输入端-。
其中,该第一控制晶体管T1的栅极可以与第一扫描端S1连接,该第一控制晶体管T1的第一极可以与数据信号端D1连接,该第一控制晶体管T1的第二极可以与驱动电路03的控制端ON1(即,驱动晶体管T0的栅极)连接。
该第二控制晶体管T2的栅极可以与第二扫描端S2连接,该第二控制晶体管T2的第一极可以与驱动电路03的输出端OUT1(即,驱动晶体管T0的第二极)连接,该第二控制晶体管T2的第二极可以与第一存储电容C1的一端连接。
该第一存储电容C1的另一端可以与发光元件L1的第二极连接。
该第一控制开关K1的控制端可以与第一开关控制端CN1连接(图中未示出),该第一控制开关K1的输入端可以与驱动电路03的输入端IN1(即,驱动晶体管T0的第一极)连接,该第一控制开关K1的第一输出端可以与驱动电源端VDD连接,该第一控制开关K1的第二输出端可以与电阻R0的一端连接。
该电阻R0的另一端、第二存储电容C2的一端和第二控制开关K2的输入端可以均与放大器A1的负相输入端-连接。
该第二控制开关K2的控制端可以与第二开关控制端CN2连接(图中未示出)。
该第二存储电容C2的另一端和第二控制开关K2的输出端可以均与放大器 A1的输出端连接。
该放大器A1的输出端还可以与检测采样端UT1连接,该放大器A1的正相输入端可以与下拉电源端(如,图5所示的地端GND)连接。
可选的,图6是本公开实施例提供的再一种像素电路的结构示意图。如图6 所示,该像素电路还可以包括存储电路04。发光控制电路01与驱动晶体管T0 的栅极连接可以包括:发光控制电路01通过存储电路04与驱动晶体管T0的栅极间接连接,以及发光控制电路01与驱动晶体管T0的栅极直接连接。即如图6 所示,发光控制电路01可以与第一节点m和第二节点g连接,存储电路04可以与第一节点m和第二节点g连接,第二节点g可以与驱动晶体管T0的栅极连接。该存储电路04可以基于第一节点m的电位调节第二节点g的电位。
在图6所示结构的基础上,发光控制电路01还可以与第一复位信号端R1、第二复位信号端R2和降噪电源端Vinit连接。该发光控制电路01还可以用于响应于第一复位信号端R1提供的第一复位信号和第二复位信号端R2提供的第二复位信号,向第一节点m传输降噪电源端Vinit提供的降噪电源信号,以为第一节点m进行降噪。此外,该发光控制电路01还可以用于响应于栅极驱动信号,控制驱动晶体管T0的栅极(即,第二节点g)和第二极之间的通断。如此,可以通过灵活设置发光控制电路01所连接的各信号端的电位,以使得发光控制电路01最终传输至发光元件L1的驱动电流与驱动晶体管T0的阈值电压Vth无关,确保显示效果较好。
图7是本公开实施例提供的再一种像素电路的结构示意图。如图7所示,该发光控制电路01可以包括:数据写入子电路011、补偿子电路012、发光控制子电路013和下拉子电路014。
该数据写入子电路011可以分别与栅极信号端G1、数据信号端D1和第一节点m连接。该数据写入子电路011可以用于响应于栅极驱动信号,控制数据信号端D1与第一节点m的通断。
例如,该数据写入子电路011可以在栅极驱动信号的电位为第一电位时,控制数据信号端D1与第一节点m导通,此时,数据信号可以写入至第一节点m。以及,该数据写入子电路011可以在栅极驱动信号的电位为第二电位时,控制数据信号端D1与第一节点m断开连接。
该补偿子电路012以分别与栅极信号端G1、第二节点g(即,驱动晶体管 T0的栅极)和驱动晶体管T0的第二极连接。该补偿子电路012可以用于响应于栅极驱动信号,控制第二节点g和驱动晶体管T0的第二极的通断。
例如,该补偿子电路012以在栅极驱动信号的电位为第一电位时,控制驱动晶体管T0的栅极与第二极导通。此时,驱动晶体管T0的栅极的电位即会随驱动晶体管T0的第二极的电位而变化。以及,该补偿子电路012以在栅极驱动信号的电位为第二电位时,控制驱动晶体管T0的栅极与第二极断开连接。
该发光控制子电路013以分别与发光控制端EM、驱动晶体管T0的第二极和发光元件L1的第一极连接。该发光控制子电路013以用于响应于发光控制信号,控制驱动晶体管T0的第二极和发光元件L1的第一极的通断。
例如,该发光控制子电路013以在发光控制信号的电位为第一电位时,控制驱动晶体管T0的第二极和发光元件L1的第一极导通。此时,驱动晶体管T0 的第二极的电位可以传输至发光元件L1的第一极,以驱动发光元件L1发光。以及,该发光控制子电路013以在发光控制信号的电位为第二电位时,控制驱动晶体管T0的第二极和发光元件L1的第一极断开连接。
该下拉子电路014以分别与第一复位信号端R1、第二复位信号端R2、降噪电源端Vinit和第一节点m连接。该下拉子电路014可以用于响应于第一复位信号和第二复位信号,向第一节点m传输降噪电源信号。
例如,该下拉子电路014可以在第一复位信号的电位为第一电位时,向第一节点m传输降噪电源信号,以及可以在第二复位信号的电位为第一电位时,向第一节点m传输降噪电源信号,以为第一节点m降噪。
图8本公开实施例提供的再一种像素电路的结构示意图。如图8所示,数据写入子电路011可以包括:数据写入晶体管T3。补偿子电路012可以包括:补偿晶体管T4。发光控制子电路013可以包括:发光控制晶体管T5。该下拉子电路014可以包括:下拉晶体管T6。存储电路04可以包括:第三存储电容C3。
其中,该数据写入晶体管T3的栅极可以与栅极信号端G1连接,该数据写入晶体管T3的第一极可以与数据信号端D1连接,该数据写入晶体管T3的第二极可以与第一节点m连接。
该补偿晶体管T4的栅极可以与栅极信号端G1连接,该补偿晶体管T4的第一极可以与驱动晶体管T0的第二极连接,该补偿晶体管T4的第二极可以与第二节点g连接。
该发光控制晶体管T5的栅极可以与发光控制端EM连接,该发光控制晶体管T5的第一极可以与驱动晶体管T0的第二极连接,该发光控制晶体管T5的第二极可以与发光元件L1的第一极连接。
该下拉晶体管T6可以具有两个栅极,即该下拉晶体管T6可以为双栅晶体管。其中一个栅极可以与第一复位信号端R1连接,另一个栅极可以与第二复位信号端R2连接。该下拉晶体管T6的第一极可以与降噪电源端Vinit连接,该下拉晶体管T6的第二极可以与第一节点m连接。通过设置下拉晶体管T6为双栅晶体管,可以简化像素电路的结构。
该第三存储电容C3的一端可以第一节点m连接,该第三存储电容C3的另一端可以与第二节点g连接。
可选的,本公开实施例记载的像素电路中,发光控制电路01、存储电路02 以及控制子电路021可以集成设置于阵列基板上。其余的电路可以与设置于阵列基板外围的驱动电路(如,源极驱动电路)集成设置。如此,结合图8所示结构可知,发光控制电路01、存储电路02以及控制子电路021组成的结构可以为7T2C结构(即,7个二极管和2个电容)。当然,也可以为其他结构,如4T2C。
需要说明的是,在上述各实施例中,均是以各个晶体管为P型晶体管,且第一电位相对于第二电位为低电位为例进行的说明。当然,各个晶体管还可以采用N型晶体管,当该各个晶体管采用N型晶体管时,该第一电位相对于第二电位为高电位。
综上所述,本公开实施例提供了一种像素电路,该像素电路包括发光控制电路和检测控制电路。该检测控制电路可以响应于第一扫描信号,控制驱动电路的控制端与数据信号端的通断,可以响应于第二扫描信号,控制驱动电路的输出端与发光元件的第二极的通断,以及可以响应于第一开关控制信号,控制驱动电路的输入端与驱动电源端和检测采样端的通断。如此,可以通过灵活设置第一扫描信号、第二扫描和第一开关控制信号,使得连接至检测采样端的检测电路能够可靠采集到流经驱动电路的电信号,进而使得检测电路基于采集到的电信号及时检测驱动电路是否异常。由此,避免了发光元件发光异常的问题。
图9是本公开实施例提供的一种驱动电路的检测方法的流程图,该方法可以用于检测如图1至图8任一所述的像素电路中的驱动电路。如图9所示,该方法可以包括:
步骤901、充电阶段,检测控制电路响应于第一扫描端提供的第一扫描信号,控制驱动电路的控制端与数据信号端导通,响应于第二扫描端提供的第二扫描信号,控制驱动电路的输出端与发光元件的第二极导通,且响应于第一开关控制端提供的第一开关控制信号,控制驱动电路的输入端与驱动电源端导通。
步骤902、电压保持阶段,检测控制电路响应于第一扫描信号,控制驱动电路的控制端与数据信号端导通,响应于第二扫描信号,控制驱动电路的输出端与发光元件的第二极导通,且响应于第一开关控制信号,控制驱动电路的输入端与驱动电源端和检测采样端均断开连接。
步骤903、检测阶段,检测控制电路响应于第一扫描信号,控制驱动电路的控制端与数据信号端导通,响应于第二扫描信号,控制驱动电路的输出端与发光元件的第二极导通,且响应于第一开关控制信号,控制驱动电路的输入端与检测采样端导通。
其中,像素电路的驱动一般分为显示阶段和消隐阶段,在显示阶段,像素电路用于驱动所连接的发光元件发光,显示面板显示。在消隐阶段,像素电路不会驱动发光元件发光。如此,为避免对显示造成影响,上述步骤901至步骤 903所示的充电阶段、电压保持阶段和检测阶段可以均在消隐阶段执行。并且,为可靠实现对驱动电路03的检测,在本公开实施例中,数据信号端提供的数据信号的电位在电压保持阶段可以为第一电位,且在充电阶段和检测阶段可以均为第二电位。
需要说明的是,消隐阶段一般包括帧消隐阶段和行消隐阶段。帧消隐阶段是指每相邻两帧画面扫描之间,像素电路停止驱动发光元件发光的阶段。行消隐阶段是指每相邻两行扫描之间,像素电路停止驱动发光元件发光的阶段。本公开上述实施例记载的检测方法可以在行消隐阶段执行,或者,也可以在帧消隐阶段执行。在帧消隐阶段执行时,可以在连续扫描多帧画面后,执行一次检测操作,即可以插帧进行检测。行消隐阶段执行时同理,在此不再赘述。
综上所述,本公开实施例提供了一种驱动电路的检测方法。其中,检测控制电路可以在响应于第一扫描信号,控制驱动电路的控制端与数据信号端的通断,可以响应于第二扫描信号,控制驱动电路的输出端与发光元件的第二极的通断,以及可以响应于第一开关控制信号,控制驱动电路的输入端与驱动电源端和检测采样端的通断。如此,可以通过灵活设置第一扫描信号、第二扫描和第一开关控制信号,使得连接至检测采样端的检测电路能够可靠采集到流经驱动电路的电信号,进而使得检测电路基于采集到的电信号及时检测驱动电路是否异常。由此,避免了发光元件发光异常的问题。
示例的,以图8所示像素电路,像素电路中各晶体管为P型晶体管,第一电位相对于第二电位为低电位,即以VGL代表第一电位,以VGH代表第二电位为例,详细介绍本公开实施例记载的驱动电路的检测驱动原理。
图10是本公开实施例提供的一种像素电路中各信号端的时序图。如图10 所示,在充电阶段ts1,第一开关控制端提供的第一开关控制信号的电位,第二开关控制信号端提供的第二开关控制信号的电位,第一扫描端S1提供的第一扫描信号的电位,第二扫描端S2提供的第二扫描信号的电位以及数据信号端D1 提供的数据信号的电位均为第一电位。如此,第一控制开关K1控制驱动晶体管 T0的第一极与驱动电源端VDD导通。第二控制开关K2闭合。第一控制晶体管 T1和第二控制晶体管T2均开启,数据信号端D1提供的第一电位的数据信号经第一控制晶体管T1写入至驱动晶体管T0的栅极,驱动晶体管T0开启。驱动电源端VDD经驱动晶体管T0和第二控制晶体管T2给第一存储电容C1充电,直至第一存储电容C1的两端压差为驱动电源端VDD提供的驱动电源信号的电压时,停止充电。此时第一存储电容C1两端存储电荷为vdd*c1。其中,vdd为驱动电源信号的电压,c1为第一存储电容C1的容值。
此外,在充电阶段t1,栅极信号端G1提供的栅极驱动信号的电位,第一复位信号端R1提供的第一复位信号的电位,第二复位信号端R2提供的第二复位信号的电位,以及发光控制端EM提供的发光控制信号的电位均为第二电位。如此,数据写入晶体管T3、补偿晶体管T4、发光控制晶体管T5和下拉晶体管 T6均关断。像素电路在充电阶段ts1的等效电路图可以参考图11。
在电压保持阶段ts2,第一开关控制信号的电位和数据信号的电位均跳变为第二电位。第二开关控制信号的电位,第一扫描信号的电位以及第二扫描信号的电位均保持为第一电位。如此,第一控制开关K1控制驱动晶体管T0的第一极与驱动电源端VDD和电阻R0均断开连接。第二控制开关K2依然闭合。第一控制晶体管T1和第二控制晶体管T2依然均开启,数据信号端D1提供的第二电位的数据信号经第一控制晶体管T1写入至驱动晶体管T0的栅极,驱动晶体管T0关断。进而,驱动晶体管T0的漏极处于悬空(floating)状态,为下一步检测阶段ts3检测驱动晶体管T0是否漏电奠定了基础。
此外,在电压保持阶段ts2,栅极驱动信号的电位,第一复位信号的电位,第二复位信号的电位,以及发光控制信号的电位依然均为第二电位。如此,数据写入晶体管T3、补偿晶体管T4、发光控制晶体管T5和下拉晶体管T6依然均关断。像素电路在电压保持阶段ts2的等效电路图可以参考图12。
在检测阶段ts3,第一开关控制信号的电位跳变为第三电位,数据信号的电位均跳变为第一电位,第二开关控制信号的电位跳变为第二电位。第一扫描信号的电位以及第二扫描信号的电位均保持为第一电位。如此,第一控制开关K1 控制驱动晶体管T0的第一极与电阻R0导通。第二控制开关K2被关断。根据虚短虚断原则,此时,放大器A1的负相输入端-与正相输入端+同时接地,第二存储电容C2两端的电位为地端GND提供的电位。第一控制晶体管T1和第二控制晶体管T2均开启,数据信号端D1提供的第一电位的数据信号经第一控制晶体管T1写入至驱动晶体管T0的栅极,驱动晶体管T0开启。第一存储电容 C1在充电阶段ts1存储的电位vdd*c1会经第二控制晶体管T2和驱动晶体管T0,被写入至第二存储电容C2。若驱动晶体管T0正常,则检测采样端UT1采集到的电位Uout应该满足:Uout=vdd*c1/c2,c2为第二存储电容C2的容值。进而,若检测采样端UT1采集到的电位不满足上述公式或检测采样端UT1未采集到任何电位,则可以指示驱动晶体管T0(即,驱动晶体管T0所属像素点)异常。
此外,在检测阶段ts3,栅极驱动信号的电位,第一复位信号的电位,第二复位信号的电位,以及发光控制信号的电位依然均为第二电位。如此,数据写入晶体管T3、补偿晶体管T4、发光控制晶体管T5和下拉晶体管T6依然均关断。像素电路在检测阶段ts3的等效电路图可以参考图13。另,参考图10,在检测阶段ts3之后的阶段ts4,第一扫描信号的电位可以跳变为第二电位,第一控制晶体管T1关断。随之,可以进入下一次检测,如对下一行进行检测。
综上所述,本公开实施例提供了一种驱动电路的检测方法。其中,检测控制电路可以在响应于第一扫描信号,控制驱动电路的控制端与数据信号端的通断,可以响应于第二扫描信号,控制驱动电路的输出端与发光元件的第二极的通断,以及可以响应于第一开关控制信号,控制驱动电路的输入端与驱动电源端和检测采样端的通断。如此,可以通过灵活设置第一扫描信号、第二扫描和第一开关控制信号,使得连接至检测采样端的检测电路能够可靠采集到流经驱动电路的电信号,进而使得检测电路基于采集到的电信号及时检测驱动电路是否异常。由此,避免了发光元件发光异常的问题。
可选的,以图8所示像素电路,像素电路中各晶体管为P型晶体管,第一电位相对于第二电位为低电位,即以VGL代表第一电位,以VGH代表第二电位为例,详细介绍本公开实施例记载的像素电路在显示阶段的驱动原理。
首先,在显示阶段,第一扫描信号端提供的第一扫描信号的电位,第二扫描端提供的第二扫描信号的电位,第一开关控制端提供的第一开关控制的电位,以及第二控制端提供的第二控制信号的电位均为第二电位。第一控制晶体管T1 和第二控制晶体管T2均关断。第一控制开关K1控制驱动晶体管T0的第一极与驱动电源端VDD连接。第二控制开关K2闭合,为第二存储电容C2放电。其次,参考图14示出的时序图可知,显示阶段共包括:初始化阶段td1、数据写入及补偿阶段td2、电压保持阶段td3以及发光阶段td4。
其中,在初始化阶段td1,数据信号端D1提供的数据信号的电位和第一复位信号端R1提供的第一复位信号的电位均为第一电位,下拉晶体管T6开启。此时,降噪电源端Vinit提供的降噪电源信号经下拉晶体管T6传输至第一节点 m,为第一节点m降噪,进而第三存储电容C3可以被复位。
此外,在初始化阶段td1,栅极信号端G1提供的栅极驱动信号的电位,第二复位信号端R2提供的第二复位信号的电位,以及发光控制端EM提供的发光控制信号的电位均为第二电位。数据写入晶体管T3、补偿晶体管T4和发光控制晶体管T5均关断。像素电路在初始化阶段td1的等效电路图可以参考图15。
在数据写入及补偿阶段td2,数据信号的电位和第一复位信号的电位跳变为第二电位,下拉晶体管T6关断。栅极驱动信号的电位跳变为第一电位,数据写入晶体管T3和补偿晶体管T4均开启。第二电位的数据信号经数据写入晶体管 T3传输至第一节点m。在第三存储电容C3的自举作用下,第二节点g的电位随第一节点m的电位发生变化,驱动晶体管T0开启。补偿晶体管T4基于补偿晶体管T4的第二极的电位调节第二节点g的电位。如此,第一节点m的电位 Vm可以为Vdata,第二节点g的电位Vg可以为vdd+Vth。其中,Vdata为数据信号的电位,Vth为驱动晶体管T0的阈值电压。
此外,在数据写入及补偿阶段td2,第二复位信号的电位和发光控制信号的电位均保持为第二电位。发光控制晶体管T5保持关断。像素电路在数据写入及补偿阶段td2的等效电路图可以参考图16。
在电压保持阶段td3,数据信号的电位和第二复位信号的电位跳变为第一电位,栅极驱动信号的电位跳变为第二电位。数据写入晶体管T3关断,下拉晶体管T6开启。降噪电源信号经下拉晶体管T6传输至第一节点m,为第一节点m 降噪,第一节点m的电位由Vdata变为Vgl,Vgl为降噪电源信号的电位。在第三存储电容C3的自举作用下,第二节点g的电位Vg由vdd+vth跳变为vdd+vth- (Vdata-Vgl)。
此外,在电压保持阶段td3,第一复位信号的电位和发光控制信号的电位均保持为第二电位。发光控制晶体管T5保持关断。像素电路在电压保持阶段td3 的等效电路图可以参考图17。
在发光阶段td4,数据信号的电位保持为第一电位,第二复位信号的电位跳变为第二电位,发光控制信号的电位跳变为第一电位。下拉晶体管T6关断,发光控制晶体管T5开启。驱动晶体管T0的第二极的电位可以经发光控制晶体管 T5传输至发光元件L1的第一极,以驱动发光元件L1发光。
此外,基于上述各阶段记载可知,在发光阶段td4,驱动晶体管T0的栅源电压差Vsg可以满足:
Vsg=Vs-Vg=vdd-[vdd+vth-(Vdata-Vgl)]=Vdata-Vgl-Vth,Vs为驱动晶体管T0的栅极电位。
如此,传输至发光元件L1的驱动电流Ioled可以满足:
IOLED=K(Vgs-Vth)2=K(Vsg+Vth)2=K[Vdata-Vgl-Vth+Vth]2=K(Vdata-Vgl)2。
其中,K为驱动晶体管T0的工艺设计相关常数,满足:
μ为驱动晶体管T0的载流子迁移率,COX为驱动晶体管T0的栅极绝缘层的电容,W/L为驱动晶体管T0的宽长比。如此可以确定,在发光元件L1正常工作时,用于驱动发光元件L1的驱动电流的大小与驱动晶体管T0的阈值电压 Vth无关。因此,消除了驱动晶体管T0的阈值电压Vth对驱动电流的影响,即实现了对驱动晶体管T0的阈值电压Vth的有效补偿,使得画面显示更加稳定,提高了显示均一性,改善了显示效果。
此外,在发光阶段td4,第一复位信号的电位和栅极驱动信号的电位均保持为第二电位。数据写入晶体管T3和发光控制晶体管T5均保持关断。像素电路在发光阶段td4的等效电路图可以参考图18。另,结合图10和图14,图19示出了一种像素电路在显示阶段TS和消隐阶段TD的时序图。
图20是本公开实施例提供的一种显示面板的结构示意图。如图20所示,该显示面板可以包括:衬底基板001,以及设置在衬底基板001上且阵列排布的多个像素000。至少一个像素000可以包括如图1至图8任一所示的像素电路 00,像素电路00可以与发光元件L1连接。
图21是本公开实施例提供的一种显示装置的结构示意图。如图21所示,该显示装置可以包括:栅极驱动电路100,源极驱动电路200,开关控制信号提供电路(也可以称为显示屏模组电路)300,以及如图20所示的显示面板B1。
其中,栅极驱动电路100可以分别与显示面板B1中像素电路00的栅极信号端G1和第一扫描端S1连接。该栅极驱动电路100可以用于向栅极信号端G1 提供栅极驱动信号,以及向第一扫描端S1提供第一扫描信号。
该源极驱动电路200可以与显示面板B1中像素电路00的第二扫描端S2和数据线信号端D1连接。该源极驱动电路200可以用于向第二扫描端S2提供第二扫描信号,以及向数据信号端D1提供数据信号。
该开关控制信号提供电路300可以与显示面板B1中像素电路00的第一开关控制端CN1连接。该开关控制信号提供电路300可以用于向第一开关控制端 CN1提供第一开关控制信号。
可选的,该开关控制信号提供电路300还可以与显示面板B1中像素电路00 的第二开关控制端CN2连接。该开关控制信号提供电路300还可以用于向第二开关控制端CN2提供第二开关控制信号。
需要说明的是,图21未示出显示面板B1中像素电路包括的各信号端。
此外,结合上述驱动原理的介绍可知,在本公开实施例中,栅极驱动电路 100不能同时向栅极信号端G1和第一扫描端S1提供第一电位的信号。故基于此,本公开下述实施例记载了多种栅极驱动电路100的可选结构。
作为一种可选的实现方式:参考图22,该显示装置中的栅极驱动电路100 可以包括:第一栅极驱动子电路1001A和第二栅极驱动子电路1002A。
该第一栅极驱动子电路1001A可以与栅极信号端G1连接。该第一栅极驱动子电路1001A可以用于向栅极信号端G1提供栅极驱动信号。
该第二栅极驱动子电路1002A可以与第一扫描端S1连接。该第二栅极驱动子电路1002A可以用于向第一扫描端S1提供第一扫描信号。
作为另一种可选的实现方式:参考图23,该栅极驱动电路100可以包括:第一开关子电路1001B、第二开关子电路1002B和栅极驱动子电路1003B。
该第一开关子电路1001B可以分别与栅极驱动子电路1003B,第一控制端 C11和栅极信号端G1连接。该第一开关子电路1001B可以响应于第一控制端 C11提供的第一控制信号,控制栅极驱动子电路1003B与栅极信号端G1的通断。
例如,第一开关子电路1001B可以在第一控制信号的电位为第一电位时,控制栅极驱动子电路1003B与栅极信号端G1导通。此时,栅极驱动子电路1003B 即可以向栅极信号端G1可靠提供栅极驱动信号。以及,该第一开关子电路1001B 可以在第一控制信号的电位为第二电位时,控制栅极驱动子电路1003B与栅极信号端G1断开连接。
该第二开关子电路1002B可以分别与栅极驱动子电路1003B,第二控制端 C12和第一扫描端S1连接。该第二开关子电路1002B可以响应于第二控制端 C12提供的第二控制信号,控制栅极驱动子电路1003B与第一扫描端S1的通断。
例如,第二开关子电路1002B可以在第二控制信号的电位为第一电位时,控制栅极驱动子电路1003B与第一扫描端S1导通。此时,栅极驱动子电路1003B 即可以向第一扫描端S1可靠提供第一扫描信号。以及,该第二开关子电路1002B 可以在第二控制信号的电位为第二电位时,控制栅极驱动子电路1003B与第一扫描端S1断开连接。
如此,可以通过灵活设置第一控制端C11和第二控制端C12提供的控制信号的电位,使得栅极信号端G1和第一扫描端S1不会同时传输第一电位的信号。
图24是本公开实施例提供的再一种显示装置的结构示意图。如图24所示,该第一开关子电路1001B可以包括:多个第一开关晶体管M1。第二开关子电路 1002B可以包括:多个第二开关晶体管M2。
其中,第一开关晶体管M1的栅极可以与第一控制端C11连接,该第一开关晶体管M1的第一极可以与栅极驱动子电路1003B连接,该第一开关晶体管 M1的第二极可以与位于同一行的像素电路00的栅极信号端G1连接。且,不同的第一开关晶体管M1的第一极连接的栅极信号端G1位于不同行。
该第二开关晶体管M2的栅极可以与第二控制端C12连接,该第二开关晶体管M2的第一极可以与栅极驱动子电路1003B连接,该第二开关晶体管M2 的第二极可以与位于同一行的像素电路00的第一扫描端S1连接。且,不同的第二开关晶体管M2的第一极连接的第一扫描端S1位于不同行。
可选的,参考图24,各个第一开关晶体管M1可以连接至一个第一控制端 C11,且各个第二开关晶体管M2可以连接至一个第二控制端C12。如此,可以简化布线,有利于窄边框设计。
此外,参考图24,源极驱动电路200还可以分别与第一控制端C11和第二控制端C12连接。该源极驱动电路200还可以用于向第一控制端C11提供第一控制信号,以及向第二控制端C12提供第二控制信号。
另,图22和图24还示出了源极驱动电路200与数据信号端D1和第二扫描端S2的连接示意图。
可选的,在本公开实施例中,位于同一列的多个像素电路00可以共用一个采样子电路022,且采样子电路022可以与源极驱动电路200集成设置,连接至检测采样端UT1的检测电路也可以与源极驱动电路200集成设置。如此,可以进一步简化显示装置的结构。
可选的,本公开实施例记载的栅极驱动电路100可以为设置于阵列基板001 上的电路,栅极驱动电路可以包括多个级联的移位寄存器单元。对于第n行像素电路而言,其栅极信号端G1可以连接至第n级移位寄存器单元,其第一复位信号端R1可以连接至第n-1级移位寄存器单元,其第二复位信号端R2可以连接至第n+1级移位寄存器单元。
可选的,本公开实施例记载的显示装置可以为:有机发光二极管(organic lightemitting diode,OLED)显示装置、手机、平板电脑、电视机、显示器、笔记本电脑、数码相框等任何具有显示功能的产品或部件。
应当理解的是,在本发明 实施例中,术语“第一”、“第二”、第三”和“第四”仅用于描述目的,而不能理解为指示或暗示相对重要性。“至少一个”的含义是指一个或一个以上。“多个”的含义是指两个或两个以上。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的像素电路、各子电路和各晶体管的具体工作过程,可以参考方法实施例中的对应过程,在此不再赘述。
以上所述仅为本公开的可选实施例,并不用以限制本公开,凡在本公开的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本公开的保护范围之内。
Claims (13)
1.一种像素电路,其特征在于,所述像素电路包括:发光控制电路、检测控制电路和驱动电路;
所述发光控制电路分别与栅极信号端、数据信号端、发光控制端、所述驱动电路的控制端、所述驱动电路的输出端和发光元件的第一极连接;所述发光控制电路用于响应于所述栅极信号端提供的栅极驱动信号,控制所述数据信号端与所述驱动电路的控制端的通断,以及响应于所述发光控制端提供的发光控制信号,控制所述驱动电路的输出端与所述发光元件的第一极的通断;
所述检测控制电路分别与第一扫描端、第二扫描端、第一开关控制端、所述数据信号端、所述驱动电路的控制端、所述驱动电路的输入端、所述驱动电路的输出端、所述发光元件的第二极、驱动电源端以及检测采样端连接;所述检测控制电路用于响应于所述第一扫描端提供的第一扫描信号,控制所述驱动电路的控制端与所述数据信号端的通断,响应于所述第二扫描端提供的第二扫描信号,控制所述驱动电路的输出端与所述发光元件的第二极的通断,以及响应于所述第一开关控制端提供的第一开关控制信号,控制所述驱动电路的输入端与所述驱动电源端和所述检测采样端的通断;
所述驱动电路用于响应于所述驱动电路的控制端的电位,控制所述驱动电路的输入端和所述驱动电路的输出端的通断。
2.根据权利要求1所述的像素电路,其特征在于,所述检测控制电路包括:控制子电路和采样子电路;
所述控制子电路分别与所述第一扫描端、所述第二扫描端、所述数据信号端、所述驱动电路的控制端、所述驱动电路的输出端和所述发光元件的第二极连接;所述控制子电路用于响应于所述第一扫描信号,控制所述驱动电路的控制端与所述数据信号端的通断,以及响应于所述第二扫描信号,控制所述驱动电路的输出端与所述发光元件的第二极的通断;
所述采样子电路分别与所述第一开关控制端、所述驱动电路的输入端、所述驱动电源端和所述检测采样端连接;所述采样子电路用于响应于所述第一开关控制信号,控制所述驱动电路的输入端与所述驱动电源端和所述检测采样端的通断。
3.根据权利要求2所述的像素电路,其特征在于,所述控制子电路包括:第一控制晶体管、第二控制晶体管和第一存储电容;
所述第一控制晶体管的栅极与所述第一扫描端连接,所述第一控制晶体管的第一极与所述数据信号端连接,所述第一控制晶体管的第二极与所述驱动电路的控制端连接;
所述第二控制晶体管的栅极与所述第二扫描端连接,所述第二控制晶体管的第一极与所述驱动电路的输出端连接,所述第二控制晶体管的第二极与所述第一存储电容的一端连接;
所述第一存储电容的另一端与所述发光元件的第二极连接。
4.根据权利要求2或3所述的像素电路,其特征在于,所述采样子电路包括:第一开关子电路、第二开关子电路、存储子电路和放大子电路;
所述第一开关子电路分别与所述第一开关控制端、所述驱动电路的输入端、所述驱动电源端和所述放大子电路的输入端连接;所述第一开关子电路用于响应于所述第一开关控制信号,控制所述驱动电路的输入端与所述驱动电源端和所述放大子电路的输入端的通断;
所述第二开关子电路分别与第二开关控制端、所述放大子电路的输入端和所述放大子电路的输出端连接;所述第二开关子电路用于响应于所述第二开关控制端提供的第二开关控制信号,控制所述放大子电路的输入端与所述放大子电路的输出端的通断;
所述存储子电路分别与所述放大子电路的输入端和所述放大子电路的输出端连接,所述存储子电路用于存储所述放大子电路的输入端和所述放大子电路的输出端之间的电位;
所述放大子电路的输出端还与所述检测采样端连接,所述放大子电路用于对所述放大子电路的输入端的电位进行放大后,传输至所述检测采样端。
5.根据权利要求4所述的像素电路,其特征在于,所述第一开关子电路包括:第一控制开关;所述第二开关子电路包括:第二控制开关;所述存储子电路包括:第二存储电容;所述放大子电路包括:电阻和放大器;
所述第一控制开关的控制端与所述第一开关控制端连接,所述第一控制开关的输入端与所述驱动电路的输入端连接,所述第一控制开关的第一输出端与所述驱动电源端连接,所述第一控制开关的第二输出端与所述电阻的一端连接;
所述电阻的另一端、所述第二存储电容的一端和所述第二控制开关的输入端均与所述放大器的负相输入端连接;
所述第二控制开关的控制端与所述第二开关控制端连接;
所述第二存储电容的另一端和所述第二控制开关的输出端均与所述放大器的输出端连接;
所述放大器的输出端还与所述检测采样端连接,所述放大器的正相输入端与下拉电源端连接。
6.根据权利要求1至3任一所述的像素电路,其特征在于,所述驱动电路包括:驱动晶体管;所述驱动晶体管的栅极为所述驱动电路的控制端,所述驱动晶体管的第一极为所述驱动电路的输入端,所述驱动晶体管的第二极为所述驱动电路的输出端。
7.一种驱动电路的检测方法,其特征在于,所述方法包括:
充电阶段,检测控制电路响应于第一扫描端提供的第一扫描信号,控制驱动电路的控制端与数据信号端导通,响应于第二扫描端提供的第二扫描信号,控制所述驱动电路的输出端与发光元件的第二极导通,且响应于第一开关控制端提供的第一开关控制信号,控制所述驱动电路的输入端与驱动电源端导通;
电压保持阶段,所述检测控制电路响应于所述第一扫描信号,控制所述驱动电路的控制端与所述数据信号端导通,响应于所述第二扫描信号,控制所述驱动电路的输出端与所述发光元件的第二极导通,且响应于所述第一开关控制信号,控制所述驱动电路的输入端与所述驱动电源端和检测采样端均断开连接;
检测阶段,所述检测控制电路响应于所述第一扫描信号,控制所述驱动电路的控制端与所述数据信号端导通,响应于所述第二扫描信号,控制所述驱动电路的输出端与所述发光元件的第二极导通,且响应于所述第一开关控制信号,控制所述驱动电路的输入端与所述检测采样端导通;
其中,所述充电阶段、所述电压保持阶段和所述检测阶段均在消隐阶段执行,所述数据信号端提供的数据信号的电位在所述电压保持阶段为第一电位,且在所述充电阶段和所述检测阶段均为第二电位。
8.一种显示面板,其特征在于,所述显示面板包括:衬底基板,以及设置在所述衬底基板上且阵列排布的多个像素;
其中,至少一个所述像素包括如权利要求1至6任一所述的像素电路。
9.一种显示装置,其特征在于,所述显示装置包括:栅极驱动电路,源极驱动电路,开关控制信号提供电路,以及如权利要求8所述的显示面板;
所述栅极驱动电路分别与所述显示面板中像素电路的栅极信号端和第一扫描端连接,所述栅极驱动电路用于向所述栅极信号端提供栅极驱动信号,以及向所述第一扫描端提供第一扫描信号;
所述源极驱动电路与所述显示面板中像素电路的第二扫描端和数据信号端连接,所述源极驱动电路用于向所述第二扫描端提供第二扫描信号,以及向所述数据信号端提供数据信号;
所述开关控制信号提供电路与所述显示面板中像素电路的第一开关控制端连接,所述开关控制信号提供电路用于向所述第一开关控制端提供第一开关控制信号。
10.根据权利要求9所述的显示装置,其特征在于,所述栅极驱动电路包括:第一栅极驱动子电路和第二栅极驱动子电路;
所述第一栅极驱动子电路与所述栅极信号端连接,所述第一栅极驱动子电路用于向所述栅极信号端提供栅极驱动信号;
所述第二栅极驱动子电路与所述第一扫描端连接,所述第二栅极驱动子电路用于向所述第一扫描端提供第一扫描信号。
11.根据权利要求9所述的显示装置,其特征在于,所述栅极驱动电路包括:第一开关子电路、第二开关子电路和栅极驱动子电路;
所述第一开关子电路分别与所述栅极驱动子电路,第一控制端和所述栅极信号端连接,所述第一开关子电路用于响应于所述第一控制端提供的第一控制信号,控制所述栅极驱动子电路与所述栅极信号端的通断;
所述第二开关子电路分别与所述栅极驱动子电路,第二控制端和所述第一扫描端连接,所述第二开关子电路用于响应于所述第二控制端提供的第二控制信号,控制所述栅极驱动子电路与所述第一扫描端的通断;
其中,所述源极驱动电路还分别与所述第一控制端和所述第二控制端连接,所述源极驱动电路还用于向所述第一控制端提供所述第一控制信号,以及向所述第二控制端提供所述第二控制信号。
12.根据权利要求11所述的显示装置,其特征在于,所述第一开关子电路包括:多个第一开关晶体管;所述第二开关子电路包括:多个第二开关晶体管;
所述第一开关晶体管的栅极与所述第一控制端连接,所述第一开关晶体管的第一极与所述栅极驱动子电路连接,所述第一开关晶体管的第二极与位于同一行的像素电路的栅极信号端连接;
所述第二开关晶体管的栅极与所述第二控制端连接,所述第二开关晶体管的第一极与所述栅极驱动子电路连接,所述第二开关晶体管的第二极与位于同一行的像素电路的第一扫描端连接。
13.根据权利要求9至12任一所述的显示装置,其特征在于,位于同一列的多个所述像素电路共用一个采样子电路,且所述采样子电路与所述源极驱动电路集成设置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110264965.1A CN113053274B (zh) | 2021-03-08 | 2021-03-08 | 像素电路及其驱动电路的检测方法、显示面板、显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110264965.1A CN113053274B (zh) | 2021-03-08 | 2021-03-08 | 像素电路及其驱动电路的检测方法、显示面板、显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN113053274A CN113053274A (zh) | 2021-06-29 |
CN113053274B true CN113053274B (zh) | 2023-04-11 |
Family
ID=76511386
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110264965.1A Active CN113053274B (zh) | 2021-03-08 | 2021-03-08 | 像素电路及其驱动电路的检测方法、显示面板、显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN113053274B (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2023044909A1 (zh) * | 2021-09-27 | 2023-03-30 | 京东方科技集团股份有限公司 | 光电检测电路及其控制方法和像素单元 |
CN114299861B (zh) * | 2021-12-30 | 2023-06-16 | 上海中航光电子有限公司 | 一种线路面板及其相关方法和装置 |
CN116092425A (zh) * | 2022-12-29 | 2023-05-09 | 厦门天马微电子有限公司 | 一种像素电路、显示面板及显示装置 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1711479A (zh) * | 2002-11-06 | 2005-12-21 | 皇家飞利浦电子股份有限公司 | Led矩阵显示器的检查方法和设备 |
CN106652912A (zh) * | 2016-12-13 | 2017-05-10 | 上海天马有机发光显示技术有限公司 | 有机发光像素驱动电路、驱动方法以及有机发光显示面板 |
CN108880542A (zh) * | 2017-05-08 | 2018-11-23 | 京东方科技集团股份有限公司 | 模数转换电路、模数转换方法和像素驱动补偿电路 |
CN111727470A (zh) * | 2018-02-20 | 2020-09-29 | 索尼半导体解决方案公司 | 像素电路、显示装置、驱动像素电路的方法以及电子设备 |
CN111899691A (zh) * | 2020-06-29 | 2020-11-06 | 京东方科技集团股份有限公司 | 外部补偿电路、阵列基板、检测方法 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102233719B1 (ko) * | 2014-10-31 | 2021-03-30 | 엘지디스플레이 주식회사 | 유기 발광 다이오드 표시 장치 및 그 구동 방법 |
US10424247B2 (en) * | 2017-04-28 | 2019-09-24 | Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd | AMOLED driving circuit and AMOLED display device |
-
2021
- 2021-03-08 CN CN202110264965.1A patent/CN113053274B/zh active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1711479A (zh) * | 2002-11-06 | 2005-12-21 | 皇家飞利浦电子股份有限公司 | Led矩阵显示器的检查方法和设备 |
CN106652912A (zh) * | 2016-12-13 | 2017-05-10 | 上海天马有机发光显示技术有限公司 | 有机发光像素驱动电路、驱动方法以及有机发光显示面板 |
CN108880542A (zh) * | 2017-05-08 | 2018-11-23 | 京东方科技集团股份有限公司 | 模数转换电路、模数转换方法和像素驱动补偿电路 |
CN111727470A (zh) * | 2018-02-20 | 2020-09-29 | 索尼半导体解决方案公司 | 像素电路、显示装置、驱动像素电路的方法以及电子设备 |
CN111899691A (zh) * | 2020-06-29 | 2020-11-06 | 京东方科技集团股份有限公司 | 外部补偿电路、阵列基板、检测方法 |
Also Published As
Publication number | Publication date |
---|---|
CN113053274A (zh) | 2021-06-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11270630B2 (en) | Driving circuit, driving method thereof and display apparatus | |
US11282462B2 (en) | Electronic display with hybrid in-pixel and external compensation | |
CN113053274B (zh) | 像素电路及其驱动电路的检测方法、显示面板、显示装置 | |
CN109545145B (zh) | 像素电路及其驱动方法、显示装置 | |
US10964264B1 (en) | Electroluminescent display panel having pixel driving circuit | |
US11393373B2 (en) | Gate drive circuit and drive method thereof, display device and control method thereof | |
KR101528147B1 (ko) | 발광표시장치 | |
US9653021B2 (en) | Display apparatus, driving method for display apparatus and electronic apparatus | |
US11410600B2 (en) | Pixel driving circuit and method, display apparatus | |
US11289004B2 (en) | Pixel driving circuit, organic light emitting display panel and pixel driving method | |
CN109509430B (zh) | 像素驱动电路及方法、显示装置 | |
CN111599308B (zh) | 显示装置及其控制方法、电子设备 | |
US10679548B2 (en) | Array substrate and driving method, display panel and display device | |
US11263973B2 (en) | Shift register unit, gate drive circuit, display device and driving method | |
US12027114B2 (en) | Pixel driving circuit, method for driving the same and display device | |
US20240212604A1 (en) | Pixel circuit, pixel driving method and display apparatus | |
CN111613178A (zh) | 像素电路及其驱动方法、显示基板和显示装置 | |
WO2019227989A1 (zh) | 像素驱动电路及方法、显示装置 | |
JP2009086253A (ja) | 画像表示装置および画像表示装置の駆動方法 | |
CN115410529A (zh) | 像素补偿电路及显示面板 | |
CN112435624B (zh) | 像素驱动电路、像素驱动电路的驱动方法和显示面板 | |
CN111462700B (zh) | 主动发光型显示像素电路、显示方法及主动型发光显示器 | |
CN113674695A (zh) | 像素电路、显示面板及显示装置 | |
US20120223925A1 (en) | Photodetection circuit, photodetection method, display panel, and display | |
CN109859688B (zh) | 像素驱动电路及显示面板 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |