CN113037257A - 复位装置、电路装置以及复位方法 - Google Patents

复位装置、电路装置以及复位方法 Download PDF

Info

Publication number
CN113037257A
CN113037257A CN202011266783.XA CN202011266783A CN113037257A CN 113037257 A CN113037257 A CN 113037257A CN 202011266783 A CN202011266783 A CN 202011266783A CN 113037257 A CN113037257 A CN 113037257A
Authority
CN
China
Prior art keywords
circuit
reset
power supply
power
line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202011266783.XA
Other languages
English (en)
Inventor
佐藤博喜
泽田石智之
庄司章
菅健彦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Alps Alpine Co Ltd
Original Assignee
Alps Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Alps Electric Co Ltd filed Critical Alps Electric Co Ltd
Publication of CN113037257A publication Critical patent/CN113037257A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/22Modifications for ensuring a predetermined initial state when the supply voltage has been applied
    • H03K17/223Modifications for ensuring a predetermined initial state when the supply voltage has been applied in field-effect transistor switches

Landscapes

  • Electronic Switches (AREA)
  • Testing Of Individual Semiconductor Devices (AREA)
  • Tests Of Electronic Circuits (AREA)

Abstract

本发明的课题是提供一种无需设置专用的端子就能够使上电复位电路的电源电流不流经电路部的电源线的复位装置、电路装置以及复位方法。控制电路(7)在接入电源后从上电复位电路(4)输出复位信号Sr的情况下,接通第一开关(5)并且断开第二开关(6)。此外,控制电路(7)在从第一电源线Lp1向上电复位电路(4)供给电源电压的通常模式下,接通第一开关(5)并且断开第二开关(6),在从信号线Ls向上电复位电路(4)供给电源电压的检查模式下,断开第一开关(5)并且接通第二开关(6)。在检查模式中,对信号线Ls施加电源电压。

Description

复位装置、电路装置以及复位方法
技术领域
本发明涉及使电路部复位至规定的初始状态的复位装置、其复位方法以及包含复位装置的电路装置。
背景技术
对于包含触发器的一般的半导体IC的电路部,其刚接入电源后的状态不确定,因此需要通过某些复位信号将该电路部复位至规定的初始状态。作为电路部的不确定状态不被允许的情况,例如有电路部具有快闪ROM等可写入的存储器的情况、电路部具有被禁止的信号值的组合的情况、接口的初始状态被规定的情况等。
有时也约定有来自外部的复位信号的供给,但一般而言,假定没有来自外部的复位信号的供给,在半导体IC的内部设有上电复位(Power On Reset:POR)电路。
图6A表示具备上电复位电路110的一般的半导体IC的构成。在电源电压Vdd从零起上升的电源接入时,上电复位电路110对电路部100输出低电平的复位信号Sr。通常,在电源电压Vdd上升至能够进行电路部100的正常动作的电压之后,上电复位电路110也在一段期间内继续对电路部100输出低电平的复位信号Sr。由此,电路部100可靠地成为规定的初始状态,能够防止成为不确定状态。
现有技术文献
专利文献
专利文献1:CN 103457348 A
发明内容
发明所要解决的问题
作为诊断CMOS等半导体IC的故障的方法之一,已知对流经内部的理论状态不发生变化的静止状态的半导体IC的电源的静止电流(IDDQ)进行测定的方法。但是,在想要从半导体IC的外部对流经半导体IC的电路部的静止电流(IDDQ)进行测定的情况下,从外部测定出的电源电流中也包含流向上电复位电路的电流,因此,难以准确地仅对电路部的静止电流(IDDQ)进行测定。
参照图6A,能够从半导体IC的外部进行测定的电源电流为流经电路部100的电源电流Idd1与流经上电复位电路110的电源电流Idd2之和(Idd1+Idd2)。即使为了对静止电流(IDDQ)进行测定而使电路部100成为静止状态,从半导体IC的外部测定出的电源电流中也加上了上电复位电路110的电源电流Idd2,因此,无法根据该测定结果正确地评价电路部100的静止电流(IDDQ)。
如图6B所示,可以想到从电路部100输出对上电复位电路110的动作状态进行控制的使能信号Sen,在测定静止电流(IDDQ)时,通过使能信号Sen来使上电复位电路110的动作停止。但是,在该方法中,电路部100的状态被上电复位电路110复位至初始状态以前的使能信号Sen不确定。因此,在接入电源时不确定的使能信号Sen会妨碍上电复位电路110的正常动作而产生电路部100不被复位至初始状态的不良情况。
作为回避上电复位电路110的电源电流Idd2的影响的方法之一,如图7A所示,可以想到独立地设置向电路部100的线路供给电源电压Vdd1和向上电复位电路110供给电源电压Vdd2的线路。
此外,作为与此不同的方法,如图7B所示,也可以想到从半导体IC的外部向上电复位电路110输入使能信号Sen。图7B中的开关120用于防止在通过使能信号Sen使上电复位电路110的动作停止时,电路部100被复位信号Sr复位,该开关120根据使能信号Sen来断开向电路部100输入复位信号Sr的线路。
但是,在图7A、图7B所示的方法中,存在的不利是:为了测定电路部100的静止电流(IDDQ),不得不准备在通常动作中不使用的专用的端子。如果是图7A所示的构成,则需要始终对上电复位电路110的电源电压Vdd2用的专用端子施加与电路部100相同的电源电压。此外,如果是图7B所示的构成,则需要始终对上电复位电路110的使能信号Sen用的专用端子施加恒定的电压(使上电复位电路110的动作有效的电压)。
在半导体IC的功能、成本上存在制约的情况等需要尽量减少端子数的情况下,难以如上述那样地设置在通常动作中不会使用的专用端子,故而无法采用图7A、图7B所示的方法。
本发明是鉴于上述情况而完成的,其目的在于提供一种无需设置专用的端子就能够使上电复位电路的电源电流不流经电路部的电源线的复位装置及其复位方法,以及具备该复位装置的电路装置。
用于解决问题的方案
本发明的第一观点是在接入电源时使电路部复位至初始状态的复位装置,该复位装置具有:上电复位电路,在电源电压低于阈值电平的情况下,输出使上述电路部复位至上述初始状态的复位信号,在上述电源电压上升而超过了上述阈值电平的情况下,使上述复位信号的输出停止;第一开关,设于将向上述电路部供给上述电源电压的第一电源线与向上述上电复位电路供给上述电源电压的第二电源线连接的线路;第二开关,设于将传输上述电路部的信号的信号线与上述第二电源线连接的线路;以及控制电路,在从上述第一电源线向上述上电复位电路供给上述电源电压的通常模式下,接通上述第一开关并且断开上述第二开关,在从上述信号线向上述上电复位电路供给上述电源电压的检查模式下,断开上述第一开关并且接通上述第二开关。上述控制电路在从上述上电复位电路输出上述复位信号的情况下,接通上述第一开关并且断开上述第二开关。
优选的是,在上述检查模式下,高于上述阈值电平的电压被施加至上述信号线。
根据该构成,在接入电源时上述电源电压低于上述阈值电平的情况下,从上述上电复位电路输出使上述电路部复位至初始状态的上述复位信号。此外,在输出上述复位信号的情况下,通过上述控制电路的控制,上述第一开关接通并且上述第二开关断开。因此,在上述电源电压自低于上述阈值电平的电压上升的情况下,上述第一开关接通,经由上述第一开关向上述上电复位电路供给上述第一电源线的上述电源电压。在上述电源电压上升而超过了上述阈值电平的情况下,通过被供给了上述电源电压的上述上电复位电路,上述复位信号的输出停止。在上述复位信号的输出停止时,上述电路部能够转变为上述初始状态以外的状态。
在上述复位信号的输出停止后,在上述通常模式的情况下,通过上述控制电路的控制,上述第一开关接通并且上述第二开关断开。该情况下,从上述第一电源线经由上述第一开关向上述上电复位电路供给上述电源电压。由此,在上述上电复位电路中,上述复位信号的输出停止了的状态被维持,所以,在上述电路部中能够进行上述通常模式的动作。此外,该情况下,上述信号线与上述第二电源线分开,因此,在上述信号线中传输的上述电路部的信号不会影响上述上电复位回路的动作。由此,能够在上述信号线中传输任意的信号。
另一方面,在上述复位信号的输出停止后,在上述检查模式的情况下,在向上述信号线施加了高于上述阈值电平的电压的状态下,通过上述控制电路的控制,上述第一开关断开并且上述第二开关接通。该情况下,通过上述第二开关接通,施加于上述信号线的高于上述阈值电平的电压作为电源电压被供给至上述上电复位电路。由此,在上述上电复位电路中使上述复位信号的输出停止了的状态被维持,所以,在上述电路部能够进行上述检查模式的动作。
优选的是,上述复位装置具有:第一二极管,阳极连接于上述第一电源线,阴极连接于上述第二电源线;以及第二二极管,阳极连接于上述信号线,阴极连接于上述第二电源线。
根据该构成,在上述第一开关以及上述第二开关的通断状态被上述控制电路切换时,电源电压经由上述第一二极管或上述第二二极管被持续供给至上述上电复位电路,因此,电源电压向上述上电复位电路的供给不会被瞬间地切断。
优选的是,上述第一开关包含接通或断开上述第一电源线与上述第二电源线的连接的第一晶体管,上述第二开关包含接通或断开上述信号线与上述第二电源线的连接的第二晶体管,上述第一二极管是上述第一晶体管中的寄生二极管,上述第二二极管是上述第二晶体管中的寄生二极管。
优选的是,上述第一晶体管是源极连接于上述第一电源线,漏极连接于上述第二电源线,基板电位连接于上述第二电源线的p沟道MOS晶体管,上述第二晶体管是源极连接于上述信号线,漏极连接于上述第二电源线,基板电位连接于上述第二电源线的p沟道MOS晶体管。
根据该构成,上述第一二极管以及上述第二二极管分别为晶体管的寄生二极管,因此,与使用独立的二极管元件的情况相比,构成变得简易。
优选的是,上述控制电路是上述电路部所包含的电路。
根据该构成,能够将上述电路部的一部分兼用作上述控制电路。
优选的是,上述控制电路是根据通过上述第二电源线而供给的上述电源电压而进行动作的电路。
根据该构成,即使在上述电路部不包含上述控制电路的情况下,也能够进行上述第一开关以及上述第二开关的控制。
优选的是,在来自上述上电复位电路的上述复位信号的输出被停止的状态下从上述信号线输入检查模式起动信号时,上述控制电路断开上述第一开关并且接通上述第二开关。
根据该构成,即使在上述第一开关断开的情况下,也会从上述第一电源线经由上述第一二极管以及上述第二电源线被向上述控制电路供给电源电压,因此,能够在上述控制电路中进行上述第一开关以及上述第二开关的控制。在来自上述上电复位电路的上述复位信号的输出被停止的状态下从上述信号线向上述控制电路输入上述检查模式起动信号时,通过上述控制电路的控制断开上述第一开关并且接通上述第二开关。
本发明的第二观点是具有电路部和在接入电源时使上述电路部复位至初始状态的复位装置的电路装置。
优选的是,上述电路部和上述复位装置形成于一个半导体基板上。
本发明的第三观点是在接入电源时使电路装置所包含的电路部复位至初始状态的复位方法。上述电路装置具有:上电复位电路;第一开关,设于将向上述电路部供给电源电压的第一电源线与向上述上电复位电路供给上述电源电压的第二电源线连接的线路;第二开关,设于将传输上述电路部的信号的信号线与上述第二电源线连接的线路;以及控制电路。上述复位方法包含:在上述电源电压低于阈值电平的情况下,上述上电复位电路输出使上述电路部复位至上述初始状态的复位信号;在从上述上电复位电路输出上述复位信号的情况下,上述控制电路接通上述第一开关并且断开上述第二开关;在上述电源电压上升而超过了上述阈值电平的情况下,上述上电复位回路使上述复位信号的输出停止;在从上述第一电源线向上述上电复位电路供给上述电源电压的通常模式下,上述控制电路接通上述第一开关并且断开上述第二开关;在从上述信号线向上述上电复位电路供给上述电源电压的检查模式下,将高于上述阈值电平的电压施加于上述信号线;以及在上述检查模式下,上述控制电路断开上述第一开关并且接通上述第二开关。
发明效果
根据本发明,无需设置专用的端子就能够使上电复位电路的电源电流不流经电路部的电源线。
附图说明
图1为表示第一实施方式的电路装置的构成的一个例子的图。
图2为用于说明接入电源时的动作的流程图。
图3为表示第二实施方式的电路装置的构成的一个例子的图。
图4为表示第三实施方式的电路装置的构成的一个例子的图。
图5为表示第四实施方式的电路装置的构成的一个例子的图。
图6A以及图6B为表示具备上电复位电路的一般的电路装置的图。
图7A以及图7B为表示为了静止电流的测定而使上电复位电路的电源电流不流经电路部的电源线的构成的例子的图。
具体实施方式
<第一实施方式>
图1为表示第一实施方式的电路装置1的构成的一个例子的图。
图1所示的电路装置1具有包含规定的电路的电路部3和在接入电源时使电路部3复位至初始状态的复位装置2。复位装置2包含上电复位电路4、第一开关5、第二开关6以及控制电路7。不过,控制电路7是电路部3所包含的电路。在一个例子中,复位装置2和电路部3形成于一个半导体基板上。
电路部3通过经由第一电源线Lp1以及电源线Ln被供给电源电压来进行动作。第一电源线Lp1连接于供电源电压的正侧的电位施加的端子T1。电源线Ln连接于供电源电压的负侧的电位(接地电位)施加的端子T2。
电路部3根据从后述的上电复位电路4输出的复位信号Sr,使内部的电路的状态(各触发器所保持的信号的值等)复位至规定的初始状态。
上电复位电路4通过经由第二电源线Lp2以及电源线Ln被供给电源电压来进行动作。经由后述的第一开关5或第二开关6,对第二电源线Lp2施加电源电压的正侧的电位。
上电复位电路4在电源电压低于规定的阈值电平Vth的情况下,输出使回路部3复位至初始状态的复位信号Sr,在电源电压上升而超过了阈值电压Vth的情况下,停止复位信号Sr的输出。例如,上电复位电路4在从电源电压上升而超过阈值电平Vth经过了一定的时间之后,使复位信号Sr的输出停止。
上电复位电路4例如输出低电平(零伏特附近)的信号来作为使电路部3复位至初始状态的复位信号Sr。即,上电复位电路4在电源电压低于规定的阈值电平Vth的情况下使复位信号Sr保持低电平。在电源电压上升而超过了阈值电平Vth的情况下,上电复位电路4使复位信号Sr为高电平。该情况下,在复位信号Sr为低电平的期间,电路部3成为初始状态,在复位信号Sr从低电平变为高电平时,电路部3能够转变为初始状态以外的任意的状态。
第一开关5设于将第一电源线Lp1与第二电源线Lp2连接的线路,并根据控制电路7的开关控制信号Sc接通或断开。在第一开关5接通时,第二电源线Lp2与第一电源线Lp1连接,从第一电源线Lp1对上电复位电路4供给电源电压。
第二开关6设于将传输电路部3的信号Sig的信号线Ls与第二电源线Lp2连接的线路,并根据控制电路7的开关控制信号Sc接通或断开。信号线Ls是将与外部的装置相连的端子T3与电路部3的信号输入端子或信号输出端子(三态型的输出端子等)连接的信号线路,在这些端子间对信号Sig进行传输。在第二开关6接通时,第二电源线Lp2与信号线Ls连接,从信号线Ls对上电复位电路4供给电源电压。
在图1的例子中,复位装置2包含使开关控制信号Sc反转的变换器电路21。第二开关6根据通过变换器电路21使开关控制信号Sc反转后的信号接通或断开。
第一开关5以及第二开关6可以是通过晶体管等半导体元件实现的开关,也可以是继电器等机械式的开关。
控制电路7是电路部3所包含的电路,因此,在从上电复位电路4输出复位信号Sr的情况下控制电路7成为初始状态。控制电路7在该初始状态中,输出使第一开关5接通并且使第二开关6断开的开关控制信号Sc。
在来自上电复位电路4的复位信号Sr的输出被停止时,控制电路7转变为从第一电源线Lp1供给电源电压至上电复位电路4的通常模式,或者转变为从信号线Ls供给电源电压至上电复位电路4的检查模式。例如控制电路7根据从外部的装置对端子T3或其他未图示的端子输入的信号(设定动作模式的信号),转变为通常模式或检查模式。控制电路7在通常模式下输出使第一开关5接通并且使第二开关6断开的开关控制信号Sc,在检查模式下输出使第一开关5断开并且使第二开关6接通的开关控制信号Sc。
接着,参照图2的流程图,对具有上述构成的电路装置1的接入电源时的动作进行说明。
在接入了电路装置1的电源时(ST100),第一电源线Lp1的电压低于阈值电平Vth,因此,在上电复位电路4中输出复位信号Sr(ST105)。在第一电源线Lp1的电压达到电路部3的动作所需的电压时,控制电路7的动作开始,控制电路7被复位至初始状态(ST110)。在控制电路7成为初始状态时,通过控制电路7的开关控制信号Sc,第一开关5接通并且第二开关6断开(ST115)。由此,从第一电源线Lp1对上电复位电路4供给电源电压,上电复位电路4的动作开始。在从第一电源线Lp1供给至上电复位电路4的电源电压超过了阈值电平Vth情况下(例如,电源电压超过阈值电平Vth之后经过了规定时间的情况下),在上电复位电路4中复位信号Sr的输出停止(ST120)。在复位信号Sr的输出停止时,电路部3(控制电路7)能够转变为初始状态以外的状态。
在复位信号Sr的输出停止时,在控制电路7进行与动作模式对应的第一开关5以及第二开关6的控制。
在动作模式为通常模式的情况下(ST125的否),通过控制电路7的开关控制信号Sc,第一开关5接通并且第二开关6断开(ST150)。即,在步骤ST115中设定的第一开关5以及第二开关6的接通断开状态被维持,从第一电源线Lp1对上电复位电路4供给电源电压。在电路部3中,以该状态执行通常的动作(ST155)。此时,信号线Ls被第二开关6从第二电源线Lp2分开,因此,能够传输任意的信号Sig。
另一方面,在动作模式为检查模式的情况下(ST125的是),对与端子T3相连的信号线Ls施加与第一电源线Lp1相同的电源电压(ST130)。在该状态下,通过控制电路7的开关控制信号Sc,第一开关5断开并且第二开关6接通(ST135)。由此,从信号线Ls对上电复位电路4供给电源电压。上电复位电路4的电源电流流经信号线Ls,而不流经第一电源线Lp1。在检查模式中,例如进行静止电流(IDDQ)的测定,从而测定流经第一电源线Lp1的电路部3的电源电流(ST140)。由于上电复位电路4的电源电流不流经第一电源线Lp1,因此能够准确地测定仅电路部3的静止电流(IDDQ)。
如以上说明地,根据本实施方式,在接入电源时电源电压低于阈值电平Vth的情况下,从上电复位电路4输出复位信号Sr,因此,在电源电压上升至电路部3的动作所需的电压时,电路部3被复位至初始状态。在电路部3被复位至初始状态时,通过控制电路7的控制,第一开关5接通并且第二开关6断开,从第一电源线Lp1对上电复位电路4供给电源电压。在对上电复位电路4供给电源电压时,在电源电压超过了阈值电平Vth的情况下,在上电复位电路4的复位信号Sr的输出被停止,电路部3能够转变为初始状态以外的状态。
在通常模式的情况下,通过控制电路7的控制,第一开关5接通并且第二开关6断开,从第一电源线Lp1对上电复位电路4供给电源电压。由此,在上电复位电路4维持通常的动作状态(复位信号Sr的输出停止了的状态),在电路部3能够进行通常模式的动作。此外,信号线Ls从第二电源线Lp2被分开,因此,在信号线Ls中传输的电路部3的信号Sig不会对上电复位电路4的动作造成影响。由此,能够对信号线Ls传输任意的信号Sig。
另一方面,在检查模式的情况下,在向信号线Ls施加了高于阈值电平Vth的电压(例如与第一电源线Lp1相同的电源电压)的状态下,通过控制电路7的控制,第一开关5断开并且第二开关6接通。由此,高于阈值电平Vth的电压作为电源电压被供给至上电复位电路4,因此,在上电复位电路4维持通常的动作状态(复位信号Sr的输出停止了的状态),在电路部3能够进行检查模式的动作。
因此,在检查模式中用于向上电复位电路4的电源电压的供给的端子T3也能够在通常模式中用于电路部3的信号Sig的输入、输出。即,即使不设置仅在检查模式中使用的专用的端子,也能够在检查模式中使上电复位电路4的电源电流不流经电路部3的第一电源线Lp1。
此外,根据本实施方式,控制电路7是电路部3所包含的电路,因此,能够将电路部3的一部分兼用作控制电路7,能够使电路装置1的整体的构成简化。
<第二实施方式>
接着,对本发明的第二实施方式进行说明。图3为表示第二实施方式的电路装置1A的构成的一个例子的图。对于图3所示的电路装置1A,是将图1所示的电路装置1的复位装置2置换为复位装置2A。复位装置2A具有与图1的复位装置2相同的构成,并且具有第一二极管D1以及第二二极管D2。
第一二极管D1的阳极与第一电源线Lp1连接,阴极与第二电源线Lp2连接。
第二二极管D2的阳极与信号线Ls连接,阴极与第二电源线Lp2连接。
在复位装置2A,在第一二极管D1以及第二二极管D2的阳极电压的差变得大于二极管元件的顺方向电压Vf(0.6V左右)时,第一晶体管D1以及第二二极管D2中的任一方接通,另一方断开。即,在第一电源线Lp1与信号线Ls的电压差成为大概0.6V以上时,与电压高的一方的线(Lp1、Ls)连接的二极管(D1、D2)接通,与电压低的一方的线(Lp1、Ls)连接的二极管(D1,D2)断开。由此,从电压高的一方的线(Lp1、Ls)向上电复位电路4供给电源电压。
例如,在第一电源线Lp1的电压与信号线Ls的电压相比高大概0.6V以上时,第一二极管D1接通,并且第二二极管D2断开。因此,从第一电源线Lp1向上电复位电路4供给电源电压。
另一方面,在第一电源线Lp1与信号线Ls的电压差为大概0.6V以下的情况下,通过使第一开关5以及第二开关6中的任一方接通,从第一电源线Lp1以及第二电源线Lp2中的任一方向上电复位电路4供给电源电压。该情况下,与断开状态的开关(5、6)并联连接的晶体管(D1、D2)成为断开状态。
例如,在第一电源线Lp1与信号线Ls的电压差为大概0.6V以下的情况下使第一开关5接通并且使第二开关6断开时,从第一电源线Lp1向上电复位电路4供给电源电压。该情况下,与断开状态的第二开关6并联连接的第二二极管D2被施加小于顺方向电压Vf的电压或逆方向的电压,因此成为断开状态。
根据第二实施方式,在第一开关5以及第二开关6的接通断开状态根据控制回路7的开关控制信号Sc而被切换时,经由第一二极管D1或第二二极管D2持续地向上电复位电路4供给电源电压。由此,能够防止电源电压向上电复位电路4的供给被瞬间地切断。
此外,根据第二实施方式,在检查模式下对信号线Ls施加了与第一电源线Lp1大致相同的电压的情况下,使第一开关5断开并且使第二开关6接通,由此,与第一开关5并联连接的第一二极管D1断开。因此,能够防止在检查模式下上电复位电路4的电源电流流经第一电源线Lp1。
<第三实施方式>
接着,对本发明的第三实施方式加以说明。图4为表示第三实施方式的电路装置1B的构成的一个例子的图。对于图4所示的电路装置1B,是将图3所示的电路装置1A的复位装置2A置换为复位装置2B。复位装置2B将复位装置2A的第一开关5作为第一晶体管M1,将第二开关6作为第二晶体管M2。
第一晶体管M1设于将第一电源线Lp1与第二电源线Lp2连接的线路,并根据开关控制信号Sc接通或断开。第一晶体管D1是第一晶体管M1的寄生晶体管。
第二晶体管M2设于将信号线Ls与第二电源线Lp2连接的线路,并根据开关控制信号Sc(根据将开关控制信号Sc从通过变换器电路21反转后的信号)接通或断开。第二二极管D2是第二晶体管M2的寄生晶体管。
第一晶体管M1以及第二晶体管M2例如如图4所示是p沟道MOS晶体管。第一晶体管M1的源极与第一电源线Lp1连接,漏极和基板电位与第二电源线Lp2连接,开关控制信号Sc被输入至栅极。第二晶体管M2的源极与信号线Ls连接,漏极和基板电位与第二电源线Lp2连接,栅极输入有变换器电路21的输出信号。
根据第三实施方式,第一二极管D1以及第二二极管D2分别是第一晶体管M1以及第二晶体管M2的寄生二极管,因此,与使用独立的晶体管元件的情况相比能够使构成简化。
<第四实施方式>
接着,对本发明的第四实施方式加以说明。图5为表示第四实施方式的电路装置1C的构成的一个例子的图。对于图5所示的电路装置1C,是将图3所示的电路装置1A的电路部3置换为电路部3C,并且将复位装置2A置换为复位装置2C。电路部3C是从电路部3删除控制电路7而得到的。复位装置2C是将复位装置2A的控制电路7置换为控制电路7C而得到的。
控制电路7C是根据通过第二电源线Lp2而供给的电源电压而动作的电路,如图5所示,该控制电路7C与第二电源线Lp2和电源线Ln连接。在从上电复位电路4输出复位信号Sr的情况下,控制电路7C与已经说明过的控制电路7同样地输出使第一开关5接通并且使第二开关6断开的开关控制信号Sc。此外,在来自上电复位回路4的复位信号Sr的输出被停止的状态下从信号线Ls输入规定的检查模式起动信号时,上述控制电路7C输出使第一开关5断开并且使第二开关6接通的开关控制信号Sc。检查模式起动信号例如是规定的比特串,从端子T3按每一个比特串行地输入。
在上述地复位装置2C中,即使在接入电源后控制电路7C的开关控制信号Sc成为不确定的情况(第一开关5以及第二开关6的接通断开状态不定的情况)下,从第一二极管D1经由第二电源线Lp2向上电复位电路4以及控制电路7C供给电源电压。因此,第二电源线Lp2的电压与第一电源线Lp1的电源电压一起上升,从而达到上电复位电路4以及控制电路7C的动作所需的电压。在接入电源时电源电压低于阈值电平Vth的情况下,从上电复位电路4输出复位信号Sr,因此,在第二电源线Lp2的电压达到控制电路7C的动作所需的电压时,通过控制电路7C的控制,第一开关5接通并且第二开关6断开。由此,从第一电源线Lp1向上电复位电路4以及控制电路7C供给电源电压。
在对上电复位电路4供给电源电压时,在电源电压超过阈值电平Vth的情况下,在上电复位电路4停止复位信号Sr的输出。
在复位信号Sr从上电复位电路4的输出被停止的状态下从信号线Ls输入检查模式起动信号时,通过控制电路7C的控制,第一开关5断开并且第二开关6接通,转变为检查模式。此时,在与第一电源线Lp1的电源电压大致相同的电压被施加于信号线Ls时,第一晶体管D1成为断开状态。因此,上电复位电路4的电源电流基本上流经信号线Ls,而不会流经第一电源线Lp1。
根据本实施方式,在检查模式下控制电路7C的电源电流不流经电路部3C的第一电源线Lp1,因此,能够准确地仅测定不包含控制电路7C的电路部3C的电源电流。
另外,本发明并不仅限于上述的实施方式,而是包含各种变形。
上述各实施方式的上电复位电路的电路构成是任意的,可以采用以往已知的各种电路构成。
电路部以及复位装置可以形成于一个半导体基板上,也可以形成于两个以上的半导体基板上。
图1、图3~图5的例子中,变换器电路21包含于复位装置(2、2A、2B、2C),但变换器电路21也可以包含于电路部(3、3C)。
附图标记说明
1、1A、1B、1C…电路装置,2、2A、2B、2C…复位装置,21…变换器电路,3、3C…电路部,4…上电复位电路,5…第一开关,6…第二开关,7、7C…控制电路,D1…第一二极管,D2…第二二极管,M1…第一晶体管,M2…第二晶体管,Lp1…第一电源线,Lp2…第二电源线,Ln…电源线,Ls…信号线,T1~T3…端子,Sr…复位信号,Sc…开关控制信号,Sig…信号。

Claims (11)

1.一种复位装置,在接入电源时使电路部复位至初始状态,具有:
上电复位电路,在电源电压低于阈值电平的情况下,输出使上述电路部复位至上述初始状态的复位信号,在上述电源电压上升而超过了上述阈值电平的情况下,停止上述复位信号的输出;
第一开关,设于将向上述电路部供给上述电源电压的第一电源线与向上述上电复位电路供给上述电源电压的第二电源线连接的线路;
第二开关,设于将传输上述电路部的信号的信号线与上述第二电源线连接的线路;以及
控制电路,在从上述第一电源线向上述上电复位电路供给上述电源电压的通常模式下,接通上述第一开关并且断开上述第二开关,在从上述信号线向上述上电复位电路供给上述电源电压的检查模式下,断开上述第一开关并且接通上述第二开关,
上述控制电路在从上述上电复位电路输出上述复位信号的情况下,接通上述第一开关并且断开上述第二开关。
2.根据权利要求1所述的复位装置,其中,
在上述检查模式下,将高于上述阈值电平的电压施加于上述信号线。
3.根据权利要求1或2所述的复位装置,具有:
第一二极管,阳极连接于上述第一电源线,阴极连接于上述第二电源线;以及
第二二极管,阳极连接于上述信号线,阴极连接于上述第二电源线。
4.根据权利要求3所述的复位装置,其中,
上述第一开关包含接通或断开上述第一电源线与上述第二电源线的连接的第一晶体管,
上述第二开关包含接通或断开上述信号线与上述第二电源线的连接的第二晶体管,
上述第一二极管是上述第一晶体管中的寄生二极管,
上述第二二极管是上述第二晶体管中的寄生二极管。
5.根据权利要求4所述的复位装置,其中,
上述第一晶体管是源极连接于上述第一电源线、漏极连接于上述第二电源线、基板电位连接于上述第二电源线的p沟道MOS晶体管,
上述第二晶体管是源极连接于上述信号线、漏极连接于上述第二电源线、基板电位连接于上述第二电源线的p沟道MOS晶体管。
6.根据权利要求1~5中的任一项所述的复位装置,其中,
上述控制电路是上述电路部所包含的电路。
7.根据权利要求3~5中的任一项所述的复位装置,其中,
上述控制电路是根据通过上述第二电源线而供给的上述电源电压而进行动作的电路。
8.根据权利要求7所述的复位装置,其中,
在来自上述上电复位电路的上述复位信号的输出停止了的状态下从上述信号线输入检查模式起动信号时,上述控制电路断开上述第一开关并且接通上述第二开关。
9.一种电路装置,具有电路部和在接入电源时使上述电路部复位至初始状态的复位装置,
上述复位装置是权利要求1~8中的任一项所述的复位装置。
10.根据权利要求9所述的电路装置,其中,
上述电路部和上述复位装置形成于一个半导体基板上。
11.一种复位方法,在接入电源时使电路装置所包含的电路部复位至初始状态,
上述电路装置具有:
上电复位电路;
第一开关,设于将向上述电路部供给电源电压的第一电源线与向上述上电复位电路供给上述电源电压的第二电源线连接的线路;
第二开关,设于将传输上述电路部的信号的信号线与上述第二电源线连接的线路;以及
控制电路,
所述复位方法包含:
在上述电源电压低于阈值电平的情况下,上述上电复位电路输出使上述电路部复位至上述初始状态的复位信号;
在从上述上电复位电路输出上述复位信号的情况下,上述控制电路接通上述第一开关并且断开上述第二开关;
在上述电源电压上升而超过了上述阈值电平的情况下,上述上电复位回路停止上述复位信号的输出;
在从上述第一电源线向上述上电复位电路供给上述电源电压的通常模式下,上述控制电路接通上述第一开关并且断开上述第二开关;
在从上述信号线向上述上电复位电路供给上述电源电压的检查模式下,将高于上述阈值电平的电压施加于上述信号线;以及
在上述检查模式下,上述控制电路断开上述第一开关并且接通上述第二开关。
CN202011266783.XA 2019-12-25 2020-11-13 复位装置、电路装置以及复位方法 Pending CN113037257A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2019234247A JP7297658B2 (ja) 2019-12-25 2019-12-25 リセット装置、回路装置及びリセット方法
JP2019-234247 2019-12-25

Publications (1)

Publication Number Publication Date
CN113037257A true CN113037257A (zh) 2021-06-25

Family

ID=76458998

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011266783.XA Pending CN113037257A (zh) 2019-12-25 2020-11-13 复位装置、电路装置以及复位方法

Country Status (3)

Country Link
US (1) US11063588B1 (zh)
JP (1) JP7297658B2 (zh)
CN (1) CN113037257A (zh)

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3770824B2 (ja) * 2001-11-15 2006-04-26 ローム株式会社 パワーオンリセット回路
JP4565626B2 (ja) * 2004-11-02 2010-10-20 ルネサスエレクトロニクス株式会社 バウンダリスキャン回路内蔵lsi
DE102008003819B4 (de) * 2008-01-10 2015-06-18 Austriamicrosystems Ag Schaltungsanordnung und Verfahren zum Testen einer Rücksetzschaltung
CN201479259U (zh) * 2009-04-14 2010-05-19 青岛海信电器股份有限公司 归零控制电路及液晶显示装置
JP5902998B2 (ja) 2012-05-28 2016-04-13 ルネサスエレクトロニクス株式会社 半導体集積回路およびその動作方法
JP6112287B2 (ja) * 2012-07-09 2017-04-12 セイコーエプソン株式会社 電源切替回路、リアルタイムクロック装置、電子機器、移動体、及び電源切替回路の制御方法

Also Published As

Publication number Publication date
US11063588B1 (en) 2021-07-13
JP7297658B2 (ja) 2023-06-26
US20210203318A1 (en) 2021-07-01
JP2021103116A (ja) 2021-07-15

Similar Documents

Publication Publication Date Title
US7893734B2 (en) Power-on reset circuit
US9966793B2 (en) Supply-switching system
US20090001994A1 (en) Semiconductor device including fuse and method for testing the same capable of suppressing erroneous determination
JP3635466B2 (ja) レベルシフト回路
JP2007027676A (ja) レベルシフタesdプロテクション回路
US7208978B2 (en) Semiconductor device
KR20100088086A (ko) 파워 온 리셋 회로
US10839921B2 (en) Circuits for bleeding supply voltage from a device in a power down state
JP2009219176A (ja) 電子回路のバックアップ電源回路
CN113037257A (zh) 复位装置、电路装置以及复位方法
EP1505710B1 (en) Power supply apparatus with a backup time
US7598791B2 (en) Semiconductor integrated apparatus using two or more types of power supplies
JP3262070B2 (ja) 出力バッファ
EP3239800B1 (en) Electronic device
KR20050027072A (ko) 미약 전류로 와이어 오픈을 검출할 수 있는 반도체 장치및 전자 장치
US6476651B1 (en) Power-off detection circuit
EP0978726A2 (en) Semiconductor device having a test circuit
US10164627B1 (en) Power-on control circuit
CN101416312A (zh) 用于在加电模式中感测芯片上电压的方法及电路
JP2009284463A (ja) 単一電圧源cmosのための自動検出入力回路
US20100327915A1 (en) Semiconductor device and method for resetting the same
US6720821B2 (en) Methods and systems for generating interim voltage supplies
JP2018182524A (ja) 半導体装置、電池監視システム、起動信号の検出方法及び通信方法
US11283350B2 (en) Power source switching device
JP2005039635A (ja) パワーオンリセット回路

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination