CN112988048A - 存储器控制器及操作存储器控制器的方法 - Google Patents
存储器控制器及操作存储器控制器的方法 Download PDFInfo
- Publication number
- CN112988048A CN112988048A CN202010748711.2A CN202010748711A CN112988048A CN 112988048 A CN112988048 A CN 112988048A CN 202010748711 A CN202010748711 A CN 202010748711A CN 112988048 A CN112988048 A CN 112988048A
- Authority
- CN
- China
- Prior art keywords
- block
- memory
- data
- memory block
- attribute
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0638—Organizing or formatting or addressing of data
- G06F3/064—Management of blocks
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0602—Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
- G06F3/061—Improving I/O performance
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/0223—User address space allocation, e.g. contiguous or non contiguous base addressing
- G06F12/023—Free address space management
- G06F12/0238—Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory
- G06F12/0246—Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory in block erasable memory, e.g. flash memory
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0602—Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
- G06F3/061—Improving I/O performance
- G06F3/0611—Improving I/O performance in relation to response time
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0602—Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
- G06F3/0614—Improving the reliability of storage systems
- G06F3/0617—Improving the reliability of storage systems in relation to availability
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0638—Organizing or formatting or addressing of data
- G06F3/0644—Management of space entities, e.g. partitions, extents, pools
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0646—Horizontal data movement in storage systems, i.e. moving data in between storage devices or systems
- G06F3/0647—Migration mechanisms
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0653—Monitoring storage devices or systems
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0655—Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
- G06F3/0658—Controller construction arrangements
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0655—Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
- G06F3/0659—Command handling arrangements, e.g. command buffers, queues, command scheduling
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0668—Interfaces specially adapted for storage systems adopting a particular infrastructure
- G06F3/0671—In-line storage system
- G06F3/0673—Single storage device
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0668—Interfaces specially adapted for storage systems adopting a particular infrastructure
- G06F3/0671—In-line storage system
- G06F3/0673—Single storage device
- G06F3/0679—Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/30—Arrangements for executing machine instructions, e.g. instruction decode
- G06F9/30003—Arrangements for executing specific machine instructions
- G06F9/3004—Arrangements for executing specific machine instructions to perform operations on memory
- G06F9/30047—Prefetch instructions; cache control instructions
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/04—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
- G11C16/0483—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells having several storage transistors connected in series
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/08—Address circuits; Decoders; Word-line control circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/10—Programming or data input circuits
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2212/00—Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
- G06F2212/72—Details relating to flash memory management
- G06F2212/7202—Allocation control and policies
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2212/00—Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
- G06F2212/72—Details relating to flash memory management
- G06F2212/7203—Temporary buffering, e.g. using volatile buffer or dedicated buffer blocks
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Human Computer Interaction (AREA)
- Software Systems (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Read Only Memory (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
Abstract
本技术涉及一种存储器控制器及操作存储器控制器的方法。该存储器控制器可以包括:块管理器,将第一存储块指定为开放块,第一存储块被驱动以对每单元编程m位数据,其中,m为自然数;地址管理器,每当从主机接收到包括第一存储块的逻辑地址的编程请求或读取请求时,增加与该逻辑地址相对应的访问计数值;以及数据管理器,当从主机接收到清除请求时,基于第一存储块的逻辑地址的访问计数值来确定被编程到第一存储块中的数据的代表属性。块管理器可以根据所确定的代表属性来确定是否指定新开放块。
Description
相关申请的交叉引用
本申请要求于2019年12月12日提交的申请号为10-2019-0165954的韩国专利申请的优先权,其通过引用整体并入本文。
技术领域
本公开涉及一种存储器控制器及操作存储器控制器的方法,且更特别地,涉及一种执行编程操作的存储器控制器及操作该存储器控制器的方法。
背景技术
存储器系统可以包括存储器装置和存储器控制器。
存储器控制器可以响应于主机的请求来控制存储器装置的操作。存储器装置可以在存储器控制器的控制下存储数据或输出存储的数据。例如,存储器装置可以是切断电源时丢失存储的数据的易失性存储器装置,或者是即使切断电源也能保持存储的数据的非易失性存储器装置。
发明内容
本公开的实施例提供一种能够提高编程速度的存储器控制器及其操作方法。
根据本公开的实施例的存储器控制器可以包括:块管理器,被配置为将第一存储块指定为开放块,第一存储块被驱动以对每单元编程m位数据,其中,m为自然数;地址管理器,被配置为每当从主机接收到包括第一存储块的逻辑地址的编程请求或读取请求时,增加与该逻辑地址相对应的访问计数值;以及数据管理器,被配置为当从主机接收到清除请求时,基于与第一存储块的逻辑地址相对应的访问计数值来确定编程到第一存储块中的数据的代表属性。块管理器可以根据所确定的代表属性来确定是否指定新开放块。
根据本公开的实施例的操作存储器控制器的方法可以包括:将第一存储块指定为开放块,第一存储块被驱动以对每单元编程m位数据,其中,m为自然数;每当从主机接收到包括第一存储块的逻辑地址的编程请求或读取请求时,增加与该逻辑地址相对应的访问计数值;并且当从主机接收到清除请求时,基于与第一存储块的逻辑地址相对应的访问计数值来确定编程到第一存储块中的数据的代表属性;以及根据所确定的代表属性来确定是否指定新开放块。
根据本公开的实施例的存储器系统可以包括:存储器装置,包括第一区域和第二区域,第一区域比所述第二区域具有更低层的单元;以及控制器,适于:每当访问第一区域中的第一存储单元中存储的一条数据时,增加对该条数据的访问次数;当与第一存储单元相对应的访问总次数小于阈值时,控制存储器装置将多条数据从第一存储单元迁移至第二区域;并且当与第一存储单元相对应的访问总次数大于或等于阈值时,在第一区域内开放第二存储单元并封闭第一存储单元。
根据本技术,可在编程操作期间提高编程速度。
附图说明
图1为用于描述根据本公开的实施例的存储器系统的示图。
图2为用于描述图1所示的存储块的示例性示图。
图3为用于描述根据本公开的实施例的指定开放块的示例性示图。
图4为用于描述根据本公开的实施例的数据迁移的示例性示图。
图5为用于描述根据本公开的实施例的指定新开放块的示例性示图。
图6为用于描述根据本公开的实施例的地址映射信息的示例性示图。
图7为用于描述图1所示的存储器控制器的示例性示图。
图8为用于描述操作图7所示的存储器控制器的方法的流程图。
图9为用于描述图1所示的存储器装置的示例性示图。
图10为用于描述存储块的示例性示图。
图11为用于描述包括图7所示的存储器控制器的存储器系统的另一示例的示图。
图12为用于描述包括图7所示的存储器控制器的存储器系统的另一示例的示图。
图13为用于描述包括图7所示的存储器控制器的存储器系统的另一示例的示图。
图14为用于描述包括图7所示的存储器控制器的存储器系统的另一示例的示图。
具体实施方式
根据本说明书或本申请中公开的概念的实施例的具体结构或功能描述,仅为了描述根据本公开的概念的实施例而示出。根据本公开的概念的实施例可以以各种形式实施,并且描述不限于本说明书或本申请中描述的实施例。
图1为用于描述根据本公开的实施例的存储器系统的示图。
存储器系统2000可以包括存储数据的存储器装置2200和根据主机1000的请求来控制存储器装置2200的存储器控制器2100。
主机1000可以是将数据存储在存储器系统2000中或从存储器系统2000检索数据的装置或系统。例如,主机1000可以包括计算机、便携式数字装置、平板电脑、数码相机、数字音频播放器、电视机、无线通信装置以及蜂窝电话中的至少一种,但是本公开的实施例不限于此。
存储器控制器2100可以控制存储器装置2200的操作。存储器装置2200的操作可以包括例如编程操作、读取操作和擦除操作。
存储器控制器2100可以向存储器装置2200传输命令、地址或数据中的至少一种以控制存储器装置2200的操作。
存储器控制器2100可以在存储块3000中包括的空闲块中指定至少一个存储块作为开放块,并且可以对被指定为开放块的该至少一个存储块执行编程操作。
存储器装置2200可以在存储器控制器2100的控制下执行编程操作、读取操作和擦除操作中的至少一种操作。例如,存储器装置2200可以从存储器控制器2100接收编程命令、地址和数据,并且根据编程命令和地址来存储数据。例如,存储器装置2200可以根据从存储器控制器2100接收的读取命令和地址来执行读取操作,并将读取数据提供到存储器控制器2100。例如,存储器装置2200可以根据从存储器控制器2100接收的擦除命令和地址来执行擦除操作。
存储器装置2200可以是当切断电源时丢失存储的数据的易失性存储器装置,或者是即使切断电源也能保持存储的数据的非易失性存储器装置。存储器装置2200可以包括多个存储块3000。
图2为用于描述图1所示的存储块的示例性示图。
存储块3000可以包括第一存储块组2242和第二存储块组2244。
第一存储块组2242中包括的存储块BLK中的每一个可以是被驱动以对每单元编程m位数据的存储块。此处,m可以是自然数。例如,第一存储块组2242中包括的存储块BLK中的每一个可以是被驱动以对每单元编程1位数据的单层单元(SLC)块、被驱动以对每单元编程2位数据的多层单元(MLC)块或被驱动以对每单元编程3位数据的三层单元(TLC)块。然而,实施例不限于此,并且根据设计,可以被驱动以对每单元编程任意数量的位的数据。此外,“MLC”不仅可以指被驱动以对每单元编程2位数据的块,还可以指被驱动以对每单元编程2位或更多位数据的任意块。例如,TLC块也可以称为3位MLC块。
第二存储块组2244中包括的存储块BLK中的每一个可以是被驱动以对每单元编程n位数据的存储块。此处,n可以是大于m的自然数。例如,当第一存储块组2242中包括的存储块BLK中的每一个是SLC块时,第二存储块组2244中包括的存储块BLK中的每一个可以是2位MLC块或3位MLC块。例如,当第一存储块组2242中包括的存储块BLK中的每一个是2位MLC块时,第二存储块组2244中包括的存储块BLK中的每一个可以是3位MLC块或被驱动以对每单元编程4位数据的4位MLC块(可以称为四层单元(QLC)块)。
可以将一个逻辑页面数据存储在SLC块中的每一个中包括的物理页面中的每一个中。一个逻辑页面数据可以包括具有与一个物理页面中包括的存储器单元的数量一样多的位的数据。
可以将两个逻辑页面数据存储在2位MLC块中包括的物理页面中的每一个中,可以将三个逻辑页面数据存储在3位MLC块中包括的物理页面中的每一个中,并且可以将四个逻辑页面数据存储在4位MLC块中包括的物理页面中的每一个中。
随着对每单元编程的位的数量增加,可以存储在存储块中的数据的数量增加,但是编程操作所需的时间可能增加并且数据的可靠性可能降低。
为了在确保数据可靠性的同时减少编程操作所需的时间,可以使用涡轮(turbo)写入技术(可以称为写入助力技术(write booster technique))。例如,涡轮写入技术可以是对单层单元(SLC)块执行编程操作并且在存储器装置的空闲时间将编程到SLC块中的数据迁移到多层单元(MLC)块的技术。当使用涡轮写入技术时,在SLC块中编程数据与在MLC块中编程大容量数据的速度性能相同。
图3为用于描述根据本公开的实施例的指定开放块的示例性示图。
存储器装置2200中包括的存储块BLK中的至少一个存储块可以被指定为开放块。开放块是在空闲块中被指定以执行编程操作的存储块,并且可以是并非将数据编程到所有页面中或者将数据编程到某些页面中的存储块。即,开放块可以是尚未执行编程操作但是被指定以执行编程操作的存储块,或者可以是正在执行编程操作的存储块。空闲块可以是未编程数据的存储块中未被指定为开放块的存储块。
在实施例中,可以将第一存储块组2242中包括的存储块BLK中的至少一个存储块指定为开放块。图3示出将一个存储块2242a指定为开放块的示例,但是本公开的实施例不限于此。
当从主机与编程请求一起接收到编程数据时,存储器控制器2100可以将编程数据编程到被指定为开放块的存储块2242a中。
图4为用于描述根据本公开的实施例的数据迁移的示例性示图。
存储器控制器2100可以执行数据迁移,该数据迁移将第一存储块组2242中包括的存储块BLK中被指定为开放块的存储块2242a中编程的数据迁移到第二存储块组2244中包括的存储块BLK中的任意一个存储块。
在实施例中,可以在发生设定事件时执行数据迁移。设定事件可以包括例如从主机1000接收的清除(flush)请求。
例如,主机1000可以将清除请求传输到存储器控制器2100,该清除请求用于将被指定为开放块的存储块2242a中编程的编程数据清除到第二存储块组2244中包括的存储块BLK。
在实施例中,可以通过进一步考虑编程到被指定为开放块的存储块2242a中的数据的属性来执行数据迁移。数据的属性可以包括热属性和冷属性。热数据(即,热属性的数据)可以是访问次数达到预定阈值或更大的数据,即频繁访问的数据。冷数据(即,冷属性的数据)可以是访问次数小于预定阈值的数据,即不频繁访问的数据。可以基于表示与数据相对应的被请求访问的地址的数量的历史信息来确定数据是热数据还是冷数据,该被请求访问的地址是物理地址和逻辑地址之间的任意一个。
在实施例中,当编程到被指定为开放块的存储块2242a中的数据的属性为冷属性时,可以执行数据迁移。
在实施例中,可以将与逻辑地址相对应的访问计数值等于或大于第一阈值的数据的属性确定为热属性,并且可以将与逻辑地址相对应的访问计数值小于第一阈值的数据的属性确定为冷属性。
在实施例中,当将具有彼此不同的属性的数据编程到被指定为开放块的存储块2242a中时,可以确定相应数据的代表属性,并且当所确定的代表属性是冷属性时,可以执行数据迁移。
在实施例中,当编程到被指定为开放块的存储块2242a中的数据中与冷属性相对应的数据的数量大于与热属性相对应的数据的数量时,可以将编程到被指定为开放块的存储块2242a中的数据的代表属性确定为冷属性。另一方面,当编程到被指定为开放块的存储块2242a中的数据中与热属性相对应的数据的数量大于与冷属性相对应的数据的数量时,可以将编程到被指定为开放块的存储块2242a中的数据的代表属性确定为热属性。
在实施例中,当与对应于编程到被指定为开放块的存储块2242a中的所有数据相对应的逻辑地址所对应的访问计数值的平均值等于或大于第一阈值时,可以将编程到被指定为开放块的存储块2242a中的数据的代表属性确定为热属性。另一方面,当与对应于编程到被指定为开放块的存储块2242a中的所有数据相对应的逻辑地址的访问计数值的平均值小于第一阈值时,可以将编程到被指定为开放块的存储块2242a中的数据的代表属性确定为冷属性。
图5为用于描述根据本公开的实施例的指定新开放块的示例性示图。
响应于用于将编程到被指定为开放块的存储块2242a中的编程数据清除到第二存储块组2244中包括的存储块BLK的清除请求,存储器控制器2100可以在第一存储块组2242内开放另一存储块,同时封闭存储块2242a,而不是将数据从存储块2242a迁移到第二存储块组2244中包括的存储块BLK,因为尽管有清除请求仍跳过数据迁移操作,所以这可以加快对清除请求的响应,从而提高编程速度。
例如,基于编程到被指定为开放块的存储块2242a中的数据的属性,存储器控制器2100可以不执行从存储块2242a到第二存储块组2244的数据迁移,而是可以将第一存储块组2242中包括的存储块中的任意一个存储块2242b指定为新开放块。
在实施例中,当编程到被指定为开放块的存储块2242a中的数据的属性为热属性时,存储器控制器2100可以不执行数据迁移,而是可以将第一存储块组2242中包括的存储块中的任意一个存储块2242b指定为新开放块。
在实施例中,当将属性彼此不同的数据编程到被指定为开放块的存储块2242a中时,存储器控制器2100可以确定相应数据的代表属性。当所确定的代表属性是热属性时,存储器控制器2100可以不执行数据迁移,而是可以指定新开放块。代表属性的确定如参照图4所述。
在实施例中,当指定了新开放块2242b时,可以将现有的开放块2242a指定为封闭块。封闭块可以是在执行擦除操作之前不执行编程操作的存储块。
图6为用于描述根据本公开的实施例的地址映射信息的示例性示图。
存储器控制器2100可以管理从主机1000接收的逻辑地址和与存储块中包括的存储区域相对应的物理地址之间的映射信息。存储区域中的每一个可以对应于存储块中包括的一个物理页面,但是本公开的实施例不限于此。
例如,当从主机1000接收到编程请求时,存储器控制器2100可以将所接收的编程请求中包括的逻辑地址映射到新的物理地址,并且可以对与所映射的物理地址相对应的存储区域执行编程操作。
例如,当从主机1000接收到读取请求时,存储器控制器2100可以识别与所接收的读取请求中包括的逻辑地址相对应的物理地址,并且可以对与所识别的物理地址相对应的存储区域执行读取操作。
当接收到与被指定为开放块的存储块2242a相对应的逻辑地址时,存储器控制器2100可以将与所接收的逻辑地址相对应的访问计数值增加例如一。逻辑地址可以被包括在编程请求或读取请求中并且可以被接收。
图6示出对应于与被指定为开放块的存储块2242a中包括的存储区域相对应的物理地址PADD1至PADD8,对逻辑地址LADD1至LADD8和访问计数值进行映射的示例。
图7为用于描述图1所示的存储器控制器的示例性示图。
存储器控制器2100可以包括块管理器2100a、地址管理器2100b、操作执行器(操作执行装置)2100c和数据管理器2100d。
块管理器2100a可以将被驱动以对每单元编程m位数据的存储块中的第一存储块指定为开放块。此处,m可以是自然数。块管理器2100a可以控制操作执行器2100c对被指定为开放块的第一存储块执行编程操作。
块管理器2100a可以根据编程到第一存储块中的数据的代表属性来确定新开放块的指定或数据迁移。
在实施例中,当编程到第一存储块中的数据的代表属性是热属性时,块管理器2100a可以将被驱动以对每单元编程m位数据的存储块中的第二存储块指定为新开放块。此时,块管理器2100a可以将第一存储块从开放块改变为封闭块。块管理器2100a可以控制操作执行器2100c对被指定为新开放块的第二存储块执行编程操作。
在实施例中,当编程到第一存储块中的数据的代表属性是冷属性时,块管理器2100a可以确定将编程到第一存储块中的数据迁移到每单元存储n位数据的第三存储块。此处,n可以是大于m的自然数。块管理器2100a可以控制操作执行器2100c将编程到第一存储块中的数据迁移到第三存储块。此时,可以保持第一存储块作为开放块。
当物理地址未映射到从主机1000接收的编程请求中包括的逻辑地址时,地址管理器2100b可以分配与逻辑地址相对应的物理地址。地址管理器2100b可以将所分配的物理地址提供到操作执行器2100c,从而可以在与所分配的物理地址相对应的存储区域中执行编程操作。
当物理地址映射到从主机1000接收的编程请求中包括的逻辑地址时,地址管理器2100b可以使所映射的物理地址无效并且可以分配与该逻辑地址相对应的新物理地址。地址管理器2100b可以将所分配的新物理地址提供到操作执行器2100c,从而可以在与所分配的新物理地址相对应的存储区域中执行编程操作。
地址管理器2100b可以识别与从主机1000接收的读取请求中包括的逻辑地址相对应的物理地址,并且可以将所识别的物理地址提供到操作执行器2100c,从而可以对与所识别的物理地址相对应的存储区域执行读取操作。
在实施例中,对应于与被指定为开放块的存储块相对应的物理地址中的每一个,地址管理器2100b可以管理映射信息,在该映射信息中,从主机1000接收的逻辑地址与对应于该逻辑地址的访问计数值彼此映射。
在实施例中,每当从主机1000接收到编程请求或读取请求时,地址管理器2100b可以增加与所接收的请求中包括的逻辑地址相对应的访问计数值。例如,地址管理器2100b可以将与从主机1000接收的编程请求或读取请求中包括的逻辑地址相对应的访问计数值增加一。
操作执行器2100c可以对被指定为开放块的存储块执行编程操作或读取操作中的至少一个。
数据管理器2100d可以确定编程到第一存储块中的数据的代表属性,并且将关于所确定的代表属性的信息提供到块管理器2100a。可以在发生设定事件时执行对代表属性的确定。例如,当从主机1000接收到清除请求时,数据管理器2100d可以确定编程到第一存储块中的数据的代表属性。
在实施例中,数据管理器2100d可以基于与对应于编程到第一存储块中的数据的逻辑地址中的每一个相对应的访问计数值来确定编程到第一存储块中的数据的代表属性。
在实施例中,在对应于编程到第一存储块中的数据的逻辑地址中,当与等于或大于第一阈值的访问计数值相对应的逻辑地址的数量大于与小于第一阈值的访问计数值相对应的逻辑地址的数量时,数据管理器2100d可以将编程到第一存储块中的数据的代表属性确定为热属性。相反,在对应于编程到第一存储块中的数据的逻辑地址中,当与等于或大于第一阈值的访问计数值相对应的逻辑地址的数量小于与小于第一阈值的访问计数值相对应的逻辑地址的数量时,数据管理器2100d可以将编程到第一存储块中的数据的代表属性确定为冷属性。
在实施例中,当与对应于编程到第一存储块中的数据的逻辑地址相对应的访问计数值的平均值等于或大于第一阈值时,数据管理器2100d可以将编程到第一存储块中的数据的代表属性确定为热属性。相反,当与对应于编程到第一存储块中的数据的逻辑地址相对应的访问计数值的平均值小于第一阈值时,数据管理器2100d可以将编程到第一存储块中的数据的代表属性确定为冷属性。
图8为用于描述操作图7所示的存储器控制器的方法的流程图。
在步骤801中,存储器控制器2100可以将第一存储块组中包括的存储块中的任意一个存储块指定为开放块。第一存储块组中包括的存储块中的每一个可以是被驱动以对每单元编程m位数据的存储块。此处,m可以是自然数。
在步骤803中,存储器控制器2100可以对被指定为开放块的存储块执行编程操作或读取操作。例如,存储器控制器2100可以根据从主机1000接收的编程请求或读取请求来执行编程操作或读取操作。存储器控制器2100可以将与编程请求或读取请求中包括的逻辑地址相对应的访问计数值增加例如一。
在步骤805中,存储器控制器2100可以确定是否发生设定事件。例如,设定事件可以是从主机1000接收的清除请求。当确定发生设定事件时,可以执行步骤807,否则可以执行步骤803。
在步骤807中,存储器控制器2100可以确定编程到被指定为开放块的存储块中的数据的代表属性。可以基于与对应于被指定为开放块的存储块的逻辑地址相对应的访问计数值来执行对代表属性的确定。当确定编程到被指定为开放块的存储块中的数据的代表属性为热属性时,可以执行步骤809,并且当确定编程到被指定为开放块的存储块中的数据的代表属性为冷属性时,可以执行步骤811。
在步骤809中,存储器控制器2100可以在第一存储块组中包括的存储块中指定新开放块。此时,存储器控制器2100可以将先前指定为开放块的存储块改变为封闭块。此后,可以执行步骤803。
同时,在步骤811中,存储器控制器2100可以将编程到被指定为开放块的存储块中的数据迁移到第二存储块组中包括的存储块。第二存储块组中包括的存储块可以是被驱动以对每单元编程n位数据的存储块。此处,n可以是大于m的自然数。此后,可以执行步骤803。
图9为用于描述图1所示的存储器装置的示例性示图。
存储器装置2200可以包括控制逻辑2210、外围电路2220和存储器单元阵列2240。
控制逻辑2210可以在存储器控制器2100的控制下控制外围电路2220。
控制逻辑2210可以响应于通过输入/输出电路2226从存储器控制器2100接收的命令CMD和地址ADD来控制外围电路2220。例如,响应于命令CMD和地址ADD,控制逻辑2210可以输出操作信号OP_CMD、行地址RADD、列地址CADD、页面缓冲器控制信号PBSIGNALS和允许位VRY_BIT<#>。控制逻辑2210可以响应于从电流感测电路2234接收的通过信号PASS或失败信号FAIL来确定验证操作通过还是失败。
外围电路2220可以执行将数据存储到存储器单元阵列2240中的编程操作、输出存储器单元阵列2240中存储的数据的读取操作以及擦除存储器单元阵列2240中存储的数据的擦除操作。
外围电路2220可以包括电压生成电路(电压生成器)2222、行解码器2224、输入/输出电路2226、列解码器2228、页面缓冲器组2232以及电流感测电路2234。
电压生成电路2222可以响应于从控制逻辑2210接收的操作信号OP_CMD来生成用于编程操作、读取操作和擦除操作的各种操作电压Vop。例如,电压生成电路2222可以将编程电压、验证电压、通过电压、读取电压、擦除电压、导通电压等传送到行解码器2224。
行解码器2224可以响应于从控制逻辑2210接收的行地址RADD来将操作电压Vop传送到连接到存储器单元阵列2240中包括的存储块中所选择的存储块的局部线LL。该局部线LL可以包括局部字线、局部漏极选择线和局部源极选择线。另外,局部线LL可以包括连接到存储块的各种线,例如源极线。
输入/输出电路2226可以将通过输入/输出线IO从存储器控制器接收的命令CMD和地址ADD传送到控制逻辑2210,或者与列解码器2228交换数据DATA。
列解码器2228可以响应于从控制逻辑2210接收的列地址CADD,在输入/输出电路2226和页面缓冲器组2232之间传送数据。例如,列解码器2228可以通过数据线DL与页面缓冲器PB1至PBm交换数据,或者可以通过列线CL与输入/输出电路2226交换数据。
页面缓冲器组2232可以连接到位线BL1至BLm,该位线BL1至BLm共同连接到存储块BLK1至BLKi。页面缓冲器组2232可以包括连接到位线BL1至BLm的多个页面缓冲器PB1至PBm。例如,一个页面缓冲器可以连接到每个位线。页面缓冲器PB1至PBm可以响应于从控制逻辑2210接收的页面缓冲器控制信号PBSIGNALS进行操作。例如,在编程操作期间,页面缓冲器PB1至PBm可以临时存储从存储器控制器接收的编程数据,并根据编程数据来调整施加到位线BL1至BLm的电压。另外,在读取操作期间,页面缓冲器PB1至PBm可以临时存储通过位线BL1至BLm接收的数据,或者可以感测位线BL1至BLm的电压或电流。
在读取操作或验证操作期间,电流感测电路2234可以响应于从控制逻辑2210接收的允许位VRY_BTI<#>来生成参考电流,并且将通过参考电流生成的参考电压与从页面缓冲器组2232接收的感测电压VPB进行比较,以输出通过信号PASS或失败信号FAIL。
存储器单元阵列2240可以包括存储数据的多个存储块BLK1至BLKi。存储块BLK1至BLKi可以存储用户数据和非易失性存储器装置2200的操作所需的各条信息。存储块BLK1至BLKi可以以二维结构或三维结构实施,并且可以彼此相同地配置。
存储块BLK1至BLKi可以是参照图1至图5描述的存储块3000。
图10为用于描述存储块的示例性示图。
存储器单元阵列2240可以包括多个存储块,并且为了便于描述,图10示出图9所示的多个存储块BLK1至BLKi中的任意一个存储块BLKi。
可以将在第一选择线和第二选择线之间彼此平行布置的多条字线连接到存储块BLKi。此处,第一选择线可以是源极选择线SSL,并且第二选择线可以是漏极选择线DSL。具体地,存储块BLKi可以包括连接在位线BL1至BLm与源极线SL之间的多个串ST。位线BL1至BLm可以分别连接到串ST,并且源极线SL可以共同连接到串ST。因为串ST可以彼此相同地配置,所以将作为示例来具体描述连接到第一位线BL1的串ST。
串ST可以包括在源极线SL和第一位线BL1之间串联连接的源极选择晶体管SST、多个存储器单元F1至F16以及漏极选择晶体管DST。一个串ST可以包括至少一个源极选择晶体管SST和至少一个漏极选择晶体管DST,并且可以包括数量大于附图中示出的存储器单元F1至F16的数量的存储器单元。
源极选择晶体管SST的源极可以连接到源极线SL,并且漏极选择晶体管DST的漏极可以连接到第一位线BL1。存储器单元F1至F16可以在源极选择晶体管SST和漏极选择晶体管DST之间串联连接。不同串ST中包括的源极选择晶体管SST的栅极可以连接到源极选择线SSL,漏极选择晶体管DST的栅极可以连接到漏极选择线DSL,并且存储器单元F1至F16的栅极可以连接到多条字线WL1至WL16。在不同串ST中包括的存储器单元中连接到相同字线的一组存储器单元可以称为物理页面PPG。因此,存储块BLKi可以包括与字线WL1至WL16的数量一样多的物理页面PPG。
图11是用于描述包括图7所示的存储器控制器的存储器系统的另一示例的示图。
存储器系统30000可以被实施为蜂窝电话、智能电话、平板电脑、个人计算机(PC)、个人数字助理(PDA)或无线通信装置。存储器系统30000可以包括存储器装置2200和控制该存储器装置2200的操作的存储器控制器2100。
存储器控制器2100可以在处理器3100的控制下控制存储器装置2200的数据访问操作,例如编程操作、擦除操作、读取操作等。
可以在存储器控制器2100的控制下通过显示器3200输出编程到存储器装置2200中的数据。
无线电收发器3300可以通过天线ANT发射和接收无线电信号。例如,无线电收发器3300可以将通过天线ANT接收的无线电信号转换成可以由处理器3100处理的信号。因此,处理器3100可以处理从无线电收发器3300输出的信号,并将处理的信号传输到存储器控制器2100或显示器3200。存储器控制器2100可以将由处理器3100处理的信号传输到存储器装置2200。另外,无线电收发器3300可以将从处理器3100输出的信号转换成无线电信号,并且通过天线ANT将所转换的无线电信号输出到外部装置。输入装置3400可以是能够输入用于控制处理器3100的操作的控制信号或待由处理器3100处理的数据的装置。输入装置3400可以被实施为诸如触摸板、计算机鼠标、小键盘或键盘的装置。处理器3100可以控制显示器3200的操作,以便通过显示器3200输出从存储器控制器2100输出的数据、从无线电收发器3300输出的数据或从输入装置3400输出的数据。
根据实施例,能够控制存储器装置2200的操作的存储器控制器2100可以被实施为处理器3100的一部分,并且可以被实施为与处理器3100分离的芯片。
图12是用于描述包括图7所示的存储器控制器的存储器系统的另一示例的示图。
存储器系统40000可以被实施为个人计算机(PC)、平板电脑、上网本、电子阅读器、个人数字助理(PDA)、便携式多媒体播放器(PMP)、MP3播放器或MP4播放器。
存储器系统40000可以包括存储器装置2200和控制该存储器装置2200的数据处理操作的存储器控制器2100。
处理器4100可以根据通过输入装置4200输入的数据,通过显示器4300输出存储器装置2200中存储的数据。例如,输入装置4200可以被实施为诸如触摸板、计算机鼠标、小键盘或键盘的装置。
处理器4100可以控制存储器系统40000的全部操作并控制存储器控制器2100的操作。根据实施例,能够控制存储器装置2200的操作的存储器控制器2100可以被实施为处理器4100的一部分,或者可以被实施为与处理器4100分离的芯片。
图13是用于描述包括图7所示的存储器控制器的存储器系统的另一示例的示图。
存储器系统50000可以被实施为图像处理装置,例如,数码相机、配备有数码相机的便携式电话、配备有数码相机的智能电话或配备有数码相机的平板电脑。
存储器系统50000包括存储器装置2200和存储器控制器2100,该存储器控制器2100能够控制该存储器装置2200的数据处理操作,例如编程操作、擦除操作或读取操作。
图像传感器5200可以将光学图像转换成数字信号。可以将转换后的数字信号传输到处理器5100或存储器控制器2100。在处理器5100的控制下,转换后的数字信号可以通过显示器5300输出,或者可以通过存储器控制器2100存储在存储器装置2200中。
存储器装置2200中存储的数据可以在处理器5100或存储器控制器2100的控制下通过显示器5300输出。
根据实施例,能够控制存储器装置2200的操作的存储器控制器2100可以被实施为处理器5100的一部分,或者可以被实施为与处理器5100分离的芯片。
图14是用于描述包括图7所示的存储器控制器的存储器系统的另一示例的示图。
存储器系统70000可以被实施为存储卡或智能卡。存储器系统70000可以包括存储器装置2200、存储器控制器2100和卡接口7100。
存储器控制器2100可以控制存储器装置2200和卡接口7100之间的数据交换。根据实施例,卡接口7100可以是安全数字(SD)卡接口或多媒体卡(MMC)接口,但是不限于此。
卡接口7100可以根据主机60000的协议在主机60000和存储器控制器2100之间为数据交换进行接口连接。根据实施例,卡接口7100可以支持通用串行总线(USB)协议和芯片间(IC)-USB协议。此处,卡接口7100可以指能够支持主机60000使用的协议的硬件、安装在硬件中的软件或信号传输方法。
当存储器系统70000连接到诸如PC、平板电脑、数码相机、数字音频播放器、移动电话、控制台视频游戏硬件或数字机顶盒的主机60000的主机接口6200时,该接口6200可以在微处理器6100的控制下通过卡接口7100和存储器控制器2100执行与存储器装置2200的数据通信。
尽管已经出于说明性目的描述了各个实施例,但是对于本领域技术人员将显而易见的是,在不脱离如所附权利要求书中限定的本发明的精神和范围的情况下,可以进行各种改变和修改。
Claims (14)
1.一种存储器控制器,包括:
块管理器,将第一存储块指定为开放块,所述第一存储块被驱动以对每单元编程m位数据,其中,m为自然数;
地址管理器,每当从主机接收到包括所述第一存储块的逻辑地址的编程请求或读取请求时,增加与所述逻辑地址相对应的访问计数值;以及
数据管理器,当从所述主机接收到清除请求时,基于与所述第一存储块的所述逻辑地址相对应的访问计数值来确定被编程到所述第一存储块中的数据的代表属性;
其中,所述块管理器根据所确定的代表属性确定是否指定新开放块。
2.根据权利要求1所述的存储器控制器,其中,当确定所述代表属性为热属性时,所述块管理器将第二存储块指定为所述新开放块。
3.根据权利要求2所述的存储器控制器,其中,所述块管理器将所述第一存储块从所述开放块改变为封闭块。
4.根据权利要求1所述的存储器控制器,
其中,当确定所述代表属性为冷属性时,所述块管理器不指定所述新开放块;并且
其中,当不指定所述新开放块时,所述块管理器控制将被编程到所述第一存储块中的数据迁移到被驱动以对每单元编程n位数据的第三存储块;其中,n为大于m的自然数。
5.根据权利要求4所述的存储器控制器,进一步包括操作执行器,所述操作执行器在所述块管理器的控制下,将被编程到所述第一存储块中的数据迁移到所述第三存储块。
6.根据权利要求1所述的存储器控制器,其中,在与所述第一存储块相对应的逻辑地址之中,当每个都对应于等于或大于第一阈值的访问计数值的逻辑地址的数量大于每个都对应于小于所述第一阈值的访问计数值的逻辑地址的数量时,所述数据管理器将所述代表属性确定为热属性。
7.根据权利要求1所述的存储器控制器,其中,当与对应于所述第一存储块的逻辑地址相对应的访问计数值的平均值等于或大于第一阈值时,所述数据管理器将所述代表属性确定为热属性。
8.一种操作存储器控制器的方法,所述方法包括:
将第一存储块指定为开放块,所述第一存储块被驱动以对每单元编程m位数据,其中,m为自然数;
每当从主机接收到包括所述第一存储块的逻辑地址的编程请求或读取请求时,增加与所述逻辑地址相对应的访问计数值;以及
当从所述主机接收到清除请求时,基于与所述第一存储块的所述逻辑地址相对应的访问计数值来确定被编程到所述第一存储块中的数据的代表属性;
根据所确定的代表属性确定是否指定新开放块。
9.根据权利要求8所述的方法,其中,当确定被编程到所述第一存储块中的数据的所述代表属性为热属性时,指定所述新开放块。
10.根据权利要求9所述的方法,进一步包括将所述第一存储块从所述开放块改变为封闭块。
11.根据权利要求8所述的方法,
其中,当确定被编程到所述第一存储块中的数据的所述代表属性为冷属性时,不指定所述新开放块;
所述方法进一步包括:当不指定所述新开放块时,将被编程到所述第一存储块中的数据迁移到被驱动以对每单元编程n位数据的第三存储块;其中,n为大于m的自然数。
12.根据权利要求8所述的方法,其中,确定所述代表属性包括:在与所述第一存储块相对应的逻辑地址之中,当每个都对应于等于或大于第一阈值的访问计数值的逻辑地址的数量大于每个都对应于小于所述第一阈值的访问计数值的逻辑地址的数量时,将所述代表属性确定为热属性。
13.根据权利要求8所述方法,其中,确定所述代表属性包括:当与对应于所述第一存储块的逻辑地址相对应的访问计数值的平均值等于或大于第一阈值时,将所述代表属性确定为热属性。
14.一种存储器系统,包括:
存储器装置,包括第一区域和第二区域;其中,所述第一区域比所述第二区域具有更低层的单元;以及
控制器:
每当访问所述第一区域中的第一存储单元中存储的一条数据时,增加对所述一条数据的访问次数;
当与所述第一存储单元相对应的访问总次数小于阈值时,控制所述存储器装置将多条数据从所述第一存储单元迁移至所述第二区域;并且
当与所述第一存储单元相对应的访问总次数大于或等于所述阈值时,在所述第一区域内开放第二存储单元并封闭所述第一存储单元。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020190165954A KR20210074849A (ko) | 2019-12-12 | 2019-12-12 | 메모리 컨트롤러 및 이의 동작 방법 |
KR10-2019-0165954 | 2019-12-12 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN112988048A true CN112988048A (zh) | 2021-06-18 |
CN112988048B CN112988048B (zh) | 2023-09-05 |
Family
ID=76316872
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010748711.2A Active CN112988048B (zh) | 2019-12-12 | 2020-07-30 | 存储器控制器及操作存储器控制器的方法 |
Country Status (3)
Country | Link |
---|---|
US (2) | US11422724B2 (zh) |
KR (1) | KR20210074849A (zh) |
CN (1) | CN112988048B (zh) |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106776353A (zh) * | 2015-11-19 | 2017-05-31 | 爱思开海力士有限公司 | 存储器系统及其操作方法 |
US20170371575A1 (en) * | 2016-06-27 | 2017-12-28 | SK Hynix Inc. | Memory system and method of operating the same |
US20190012081A1 (en) * | 2017-07-07 | 2019-01-10 | SK Hynix Inc. | Storage device and method of operating the same |
US20190236020A1 (en) * | 2018-01-26 | 2019-08-01 | SK Hynix Inc. | Memory system and operating method thereof |
CN110413535A (zh) * | 2018-04-26 | 2019-11-05 | 爱思开海力士有限公司 | 存储器控制器及存储器控制器的操作方法 |
US20190354311A1 (en) * | 2018-05-15 | 2019-11-21 | SK Hynix Inc. | Memory controller and operating method thereof |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100854032B1 (ko) | 2007-02-09 | 2008-08-26 | 삼성전자주식회사 | 메모리 시스템 및 그것의 데이터 저장 방법 |
US10854290B1 (en) * | 2015-06-26 | 2020-12-01 | EMC IP Holding Company LLC | Utilizing a flash memory drive which includes single-level cell flash memory and multi-level cell flash memory |
KR102550343B1 (ko) | 2016-07-27 | 2023-07-03 | 삼성전자주식회사 | 솔리드 스테이트 드라이브 장치 및 그것의 동작 방법 |
KR20180050860A (ko) | 2016-11-07 | 2018-05-16 | 에스케이하이닉스 주식회사 | 데이터 처리 시스템 및 데이터 처리 시스템의 동작방법 |
US20210149800A1 (en) * | 2019-11-20 | 2021-05-20 | Western Digital Technologies, Inc. | Ssd system using power-cycle based read scrub |
-
2019
- 2019-12-12 KR KR1020190165954A patent/KR20210074849A/ko not_active Application Discontinuation
-
2020
- 2020-06-17 US US16/904,055 patent/US11422724B2/en active Active
- 2020-07-30 CN CN202010748711.2A patent/CN112988048B/zh active Active
-
2022
- 2022-07-25 US US17/872,602 patent/US11972128B2/en active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106776353A (zh) * | 2015-11-19 | 2017-05-31 | 爱思开海力士有限公司 | 存储器系统及其操作方法 |
US20170371575A1 (en) * | 2016-06-27 | 2017-12-28 | SK Hynix Inc. | Memory system and method of operating the same |
US20190012081A1 (en) * | 2017-07-07 | 2019-01-10 | SK Hynix Inc. | Storage device and method of operating the same |
US20190236020A1 (en) * | 2018-01-26 | 2019-08-01 | SK Hynix Inc. | Memory system and operating method thereof |
CN110413535A (zh) * | 2018-04-26 | 2019-11-05 | 爱思开海力士有限公司 | 存储器控制器及存储器控制器的操作方法 |
US20190354311A1 (en) * | 2018-05-15 | 2019-11-21 | SK Hynix Inc. | Memory controller and operating method thereof |
Also Published As
Publication number | Publication date |
---|---|
CN112988048B (zh) | 2023-09-05 |
US20210181943A1 (en) | 2021-06-17 |
KR20210074849A (ko) | 2021-06-22 |
US11422724B2 (en) | 2022-08-23 |
US20220357850A1 (en) | 2022-11-10 |
US11972128B2 (en) | 2024-04-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN110879788B (zh) | 存储器控制器、存储器系统以及存储器装置的操作方法 | |
CN110032396B (zh) | 存储器系统及其操作方法 | |
US10606758B2 (en) | Memory system and method of operating the same | |
KR102578188B1 (ko) | 메모리 컨트롤러 및 이의 동작 방법 | |
CN110277126B (zh) | 存储器装置和具有存储器装置的存储器系统 | |
EP3663926B1 (en) | Open channel solid state drive, nonvolatile memory system including the same and method of power loss protection of open channel solid state drive | |
KR20190074895A (ko) | 메모리 시스템 및 그것의 동작 방법 | |
US10936421B2 (en) | Memory system having storage device and memory controller and operating method thereof | |
KR20190051564A (ko) | 메모리 시스템 및 그것의 동작 방법 | |
KR20190124591A (ko) | 메모리 컨트롤러 및 이의 동작 방법 | |
KR20190051570A (ko) | 메모리 시스템 및 그것의 동작 방법 | |
CN111258934B (zh) | 存储器控制器、包括其的存储器系统及操作其的方法 | |
US11113189B2 (en) | Memory system to perform read reclaim and garbage collection, and method of operating the same | |
US10769060B2 (en) | Storage system and method of operating the same | |
US20200125281A1 (en) | Memory system and method of operating the same | |
CN112988048B (zh) | 存储器控制器及操作存储器控制器的方法 | |
US10942675B2 (en) | Memory system and operating method thereof | |
KR20200136747A (ko) | 메모리 장치, 메모리 장치를 포함하는 메모리 시스템 및 메모리 시스템의 동작 방법 | |
US11526288B2 (en) | Memory system including a plurality of memory blocks | |
KR20190112546A (ko) | 메모리 시스템 및 그것의 동작 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |