CN112968684A - 基于跨导切换技术的宽频可编程增益放大器 - Google Patents
基于跨导切换技术的宽频可编程增益放大器 Download PDFInfo
- Publication number
- CN112968684A CN112968684A CN202110171714.9A CN202110171714A CN112968684A CN 112968684 A CN112968684 A CN 112968684A CN 202110171714 A CN202110171714 A CN 202110171714A CN 112968684 A CN112968684 A CN 112968684A
- Authority
- CN
- China
- Prior art keywords
- transistors
- network
- input
- pair
- transconductance
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000005516 engineering process Methods 0.000 title claims abstract description 17
- 239000003990 capacitor Substances 0.000 claims abstract description 25
- 230000003321 amplification Effects 0.000 claims abstract description 11
- 238000003199 nucleic acid amplification method Methods 0.000 claims abstract description 11
- 230000003071 parasitic effect Effects 0.000 claims abstract description 11
- 230000007850 degeneration Effects 0.000 claims description 17
- 230000000694 effects Effects 0.000 claims description 6
- 238000000034 method Methods 0.000 claims description 6
- 238000002955 isolation Methods 0.000 claims description 4
- 238000010586 diagram Methods 0.000 description 7
- 101100085126 Rattus norvegicus Ptgr1 gene Proteins 0.000 description 3
- 230000001965 increasing effect Effects 0.000 description 2
- 230000001939 inductive effect Effects 0.000 description 2
- ZHVOBYWXERUHMN-KVJKMEBSSA-N 3-[(3s,5r,8r,9s,10s,13s,14s,17s)-10,13-dimethyl-3-[(2r,3r,4s,5s,6r)-3,4,5-trihydroxy-6-(hydroxymethyl)oxan-2-yl]oxy-2,3,4,5,6,7,8,9,11,12,14,15,16,17-tetradecahydro-1h-cyclopenta[a]phenanthren-17-yl]-2h-furan-5-one Chemical compound O([C@@H]1C[C@H]2CC[C@@H]3[C@@H]([C@]2(CC1)C)CC[C@]1([C@H]3CC[C@@H]1C=1COC(=O)C=1)C)[C@@H]1O[C@H](CO)[C@@H](O)[C@H](O)[C@H]1O ZHVOBYWXERUHMN-KVJKMEBSSA-N 0.000 description 1
- 102100026139 DNA damage-inducible transcript 4 protein Human genes 0.000 description 1
- 101000912753 Homo sapiens DNA damage-inducible transcript 4 protein Proteins 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03G—CONTROL OF AMPLIFICATION
- H03G3/00—Gain control in amplifiers or frequency changers
- H03G3/20—Automatic control
Landscapes
- Amplifiers (AREA)
Abstract
本发明公开了基于跨导切换技术的宽频可编程增益放大器,包括输入匹配网络、高速开关选通逻辑、可变增益放大网络以及输出匹配网络。输入输出匹配网络利用寄生电容、电阻电感构成T型匹配网络进行输入阻抗与输出阻抗匹配提升电路性能;高速选通开关通过在放大管栅极加入MOS开关通过栅极正反向导通控制跨导的接入;可变增益放大网络采用电阻与电容源极简并型结构展宽带宽;采用输入晶体管分块切换技术来实现输入管有效跨导的改变,有效避免现有PGA结构在高频处出现的增益不平坦这一问题。
Description
技术领域
本发明属于模拟集成电路增益放大器技术领域,具体涉及一种基于跨导切换技术的宽频可编程增益放大器。
背景技术
如图1所示,在传统的PGA电路中,往往利用源极简并可编程电阻以达到可编程增益的效果,但是该方法在最小增益下,两个晶体管的源极端子处的杂散电容会引入有害的高频升压,导致增益平坦性变差,电路在整个增益设置上都存在明显的带宽和群延迟变化。此外,难以实现精细和线性的增益控制步骤。
如图2所示,该电路对上述电路的不足做出了改进,利用差分对形式的晶体管阵列和交叉耦合输出实现了可变增益放大器的功能,通过引入数字选通信号SEL实现一对差分对的开启,进而控制电路的有效跨导。该结构确实能避免图一所示电路中高频增益提升这一问题,但却存在以下两大主要问题:(1)由于接入的差分对组块数目较多,导致PGA的输入和输出端口的寄生电容过大,容性负载过大,难以实现输入的宽频匹配,传输带宽受限。(2)选通控制信号在电流支路上引入的开关NMOS管导致的另一个问题:在低压工艺下,开关管的阻值过大,电流在流经时会引入不期望的电压降,该非理想值会随着电路增益需求的提高(与电流值正比增加)而更加恶化。
如图3所示,该电路提出一种利用电感峰值和基于反相器的跨阻放大器(Inverter-based Transimpedance Amplifier,TIA)用于增加PGA的带宽。该电路的主要部分是一个差分放大器,该电路确实在一定程度上确实展宽了PGA的带宽,但是利用电感来进行带宽的展宽有两个很大的局限性:(1)增加了不必要的面积开销。(2)利用电感进行带宽展宽的程度有限且效果并不显著。
因此在较宽的频率范围下实现增益平坦化研究有重要意义。
发明内容
本发明的目的在于提供基于跨导切换技术的宽频可编程增益放大器,解决的问题是通过调节跨导的方式在满足系统线性度等要求下,实现接收机可变较宽的频率覆盖率。
本发明所采用的技术方案是:基于跨导切换技术的宽频可编程增益放大器,包括依次连接的输入匹配网络、高速开关选通逻辑、可变增益放大网络以及输出匹配网络,增益放大器的电路采用源极简并型结构;可变增益放大网络电路采用无电感式结构,通过调节跨导用以实现可变增益的效果;高速开关选通逻辑包括端口1、端口2、端口3和端口4。
本发明的特点还在于,
可变增益放大网络包括:负载电阻、多层输入晶体管对、源极简并网络、电流源逻辑以及另一对晶体管M3和M4;
负载电阻包括电阻R1与R2,电阻R1与R2并联,其公共端接工作电压VDD,R1与R2的另一端分别与另一对晶体管M3和M4的漏极相连接,晶体管M3与M4共栅极联接偏置电压VBIAS;晶体管M3与M4用于增加输出端口与多层输入晶体管对的隔离;
多层输入晶体管对包括多层输入晶体管对M1和M2,多层输入晶体管对M1和M2的漏极分别与另一对晶体管M3和M4的源极相连接,其源极分别与源极简并网络的一个端子相连接、而其栅极分别与高速开关选通逻辑的端口3和端口4相连接。
源极简并网络包括电阻Rs、电容C3及两个可变电容C1和C2,其中可变电容C1与C2的容值相等,两个可变电容C1和C2串联,其公共端接控制电压VC;电阻Rs、电容C3和上述串联结构进行并联,此时形成的两个公共点分别作为源极简并网络的输入输出端口。
电流源逻辑用于降低多层输入晶体管对M1、M2关态时的跨导;电流源逻辑采用的晶体管为大沟道长度的晶体管,电流源逻辑的结构也为多层结构,其层数与多层输入晶体管对的层数相同,每层包含两个电流源,电流源的接入与否受数控信号控制;电流源逻辑每层的两个电流源的正极共交流地,负极分别与源极简并网络的一个端子相连接。
输入匹配网络和输出匹配网络通过电阻、电感、寄生电容组成的T型匹配网络进行阻抗匹配。
输入匹配网络包括电阻R5和R6、可变电感L3和ESD。可变电感L3的两端分别连接R5和R6,其中R5和R6的阻值相等为50Ω;电阻R5和R6的另一端分别与差分信号Vin+与Vin-相连接,此时形成的两节点分别与两个ESD的一端相连接,并作为该网络的输出端口;
两个ESD用于补偿电感,同时可实现带宽的大幅度展宽,其另一端接交流地,此时输入匹配网络的两个端子分别与高速开关选通逻辑的端口1和端口2连接。
输出匹配网络用于实现差分输出匹配和容性寄生的抵消,包括可变电感L4、电阻R3和R4、晶体管M5和M6、ESD以及电流源。其特征在于:可变电感L4的两端分别与R3和R4相连接,用于输出匹配;电阻R3和R4的阻值相等为50Ω,R3与R4的另一端与晶体管M5、M6的漏极连接;晶体管M5与M6的栅极分别连接另一对晶体管M4、M3的漏极,作为该网络的输入信号;M5与M6的源极联接电流源,电流源的另一端接交流地。ESD包括两个ESD,用于补偿电感,两个ESD的一端分别与晶体管M5、M6的漏极相连接,并且该对节点作为输出匹配网络的输出端口,两个ESD的另一端连接交流地。
与现有技术相比,本发明具备以下优点和有益效果:
本发明结合源简并结构良好的线性度与交叉耦合宽频的增益平坦两者优点而提出一种宽频可编程增益放大器。电路采用输入级晶体管进行分块切换技术,跨导调节技术来改变电路增益。未在源极电容/电阻中MOS开关,降低了开关引入的非理想效应,提高了电路性能。同时,利用40nmCMOS晶体管高截止频率这一优势,在源极创造零点进行高频补偿和带宽展宽,使得核心电路在不引入片上电感的同时仍可以实现带宽的大幅度展宽,降低芯片面积,减少不必要的面积开销,来完成增益放大器的设计。
附图说明
图1是传统PGA的原理示意电路图;
图2是基于交叉耦合输出的PGA的原理示意电路图;
图3是基于电感峰值与TIA的PGA的原理示意电路图;
图4是本发明的电路概貌图;
图5是本发明的宽频可编程增益放大器的电路结构示意图;
图6是本发明的高速逻辑选通示意图;
图7是本发明的电流数控逻辑示意图;
图8是本发明不同增益状态下输入晶体管的接入状况;
图9是本发明不同受控状态下S21的输出结果。
具体实施方式
下面就结合附图和具体实施方式对本发明进行详细说明
本发明是基于跨导切换技术的宽频可编程增益放大器,如图4所示,包括输入匹配网络、高速开关选通逻辑、可变增益放大网络以及输出匹配网络,所述增益放大器的电路采用源极简并型结构;所述可变增益放大网络电路采用无电感式结构,通过调节跨导用以实现可变增益的效果;所述所述高速开关选通逻辑包括端口1、端口2、端口3和端口4。
整体结构包含四大模块。输入匹配网络、高速开关选通逻辑、可变增益放大网络以及输出匹配网络。
可变增益放大网络包括:负载电阻、多层输入晶体管对、源极简并网络、电流源逻辑以及另一对晶体管M3和M4;
负载电阻包括电阻R1与R2,电阻R1与R2并联,其公共端接工作电压VDD,R1与R2的另一端分别与另一对晶体管M3和M4的漏极相连接,晶体管M3与M4共栅极联接偏置电压VBIAS;晶体管M3与M4用于增加输出端口与多层输入晶体管对的隔离;
多层输入晶体管对包括多层输入晶体管对M1和M2,多层输入晶体管对M1和M2的漏极分别与另一对晶体管M3和M4的源极相连接,其源极分别与源极简并网络的一个端子相连接、而其栅极分别与高速开关选通逻辑的端口3和端口4相连接。
源极简并网络包括电阻Rs、电容C3及两个可变电容C1和C2,其中可变电容C1与C2的容值相等,两个可变电容C1和C2串联,其公共端接控制电压VC;电阻Rs、电容C3和上述串联结构进行并联,此时形成的两个公共点分别作为源极简并网络的输入输出端口。
电流源逻辑用于降低多层输入晶体管对M1、M2关态时的跨导;电流源逻辑采用的晶体管为大沟道长度的晶体管,电流源逻辑的结构也为多层结构,其层数与多层输入晶体管对的层数相同,每层包含两个电流源,电流源的接入与否受数控信号控制;电流源逻辑每层的两个电流源的正极共交流地,负极分别与源极简并网络的一个端子相连接。
输入匹配网络和输出匹配网络通过电阻、电感、寄生电容组成的T型匹配网络进行阻抗匹配。
输入匹配网络包括电阻R5和R6、可变电感L3和ESD。可变电感L3的两端分别连接R5和R6,其中R5和R6的阻值相等为50Ω;电阻R5和R6的另一端分别与差分信号Vin+与Vin-相连接,此时形成的两节点分别与两个ESD的一端相连接,并作为该网络的输出端口;
两个ESD用于补偿电感,同时可实现带宽的大幅度展宽,其另一端接交流地,此时输入匹配网络的两个端子分别与高速开关选通逻辑的端口1和端口2连接。
输出匹配网络用于实现差分输出匹配和容性寄生的抵消,包括可变电感L4、电阻R3和R4、晶体管M5和M6、ESD以及电流源。其特征在于:可变电感L4的两端分别与R3和R4相连接,用于输出匹配;电阻R3和R4的阻值相等为50Ω,R3与R4的另一端与晶体管M5、M6的漏极连接;晶体管M5与M6的栅极分别连接另一对晶体管M4、M3的漏极,作为该网络的输入信号;M5与M6的源极联接电流源,电流源的另一端接交流地。ESD包括两个ESD,用于补偿电感,两个ESD的一端分别与晶体管M5、M6的漏极相连接,并且该对节点作为输出匹配网络的输出端口,两个ESD的另一端连接交流地。
图5是本发明宽频可编程增益放大器的电路示意图。电路采用源极简并型结构,电阻Rs,电容C3和可变电容C1,C2(C1=C2)组成简并网络,用于产生1个零点:
和倍数倍零点频率的极点:
电阻R5,L3和R6(R5=R6=50Ω)组成T型输入匹配网络,R5,R6用于实现输入匹配,L3用于抵消PAD,ESD和输入晶体管的容性寄生。数控信号Dig1和Dig2控制高速开关选通逻辑和电流源逻辑,晶体管M1,M2等构成输入匹配阵列,R1,R2为阻性负载。NMOS晶体管M5,M6和R3,R4,L4构成电流模逻辑(R3=R4=50Ω),用于实现差分输出匹配和容性寄生的抵消。电感L3,L4用于输入、输出的匹配,同时最大化降低其对S21传输函数的影响。引入M3,M4是用于增加输出端口与输入晶体管M1,M2的隔离,在小尺寸MOS管中,漏极电位的改变将大幅度影响晶体管的性能。
图6是采用高速开关选通逻辑+输入晶体管阵列的模式示意图。S1,S2受数控Dig1控制,而S3,S4与S1,S2逻辑相反:若Dig1使得S1,S2导通,则端口1将与3相连,2与4相连通,该组MOS管将也处于正接,与第1组MOS管同向并联连接,gm提升;若S3,S4导通,则端口1将与4相连,2与3相连,此时该组MOS管与第1组反接,gm相减;最后一种模式受S5,S6控制(受Dig3控制),当S5,S6导通时,所连接晶体管就处于关闭状态,其对应的源极电流也将关闭,此时该组晶体管在关闭状态下就不会贡献gm。
图7是电流数控逻辑示意图。电流源逻辑受S5及其逻辑反信号控制。当S1-S4工作时,S5的反导通,此时电流源晶体管接收偏置电路的电流,实现电流拷贝;但当部分输入晶体管关闭时,S5使得其对应的电流源的栅极接地,也关闭其电流源,这就避免在关闭晶体管时,无法降低增益。
由于输入晶体管受开关管控制,在设定数控时,晶体管M1,M2代表数控位不加入时的电路基础状态,M1′、M1”,和M2’、M2”分别代表接入输入负端与正端的gm单元。再通过栅端不同接入方式可以实现如图8所有a为晶体管正向连接(最大增益模式)、b为晶体管正向连接(信号放大)+部分反向连接(gm抵消)、c为晶体管大部分反向连接(最小增益模式)以及部分正接+剩余部分关闭模式。图9所示不同受控状态下S21的输出结果。
Claims (7)
1.基于跨导切换技术的宽频可编程增益放大器,其特征在于,包括依次连接的输入匹配网络、高速开关选通逻辑、可变增益放大网络以及输出匹配网络,所述增益放大器的电路采用源极简并型结构;所述可变增益放大网络电路采用无电感式结构,通过调节跨导用以实现可变增益的效果;所述高速开关选通逻辑包括端口1、端口2、端口3和端口4。
2.根据权利要求1所述的基于跨导切换技术的宽频可编程增益放大器,其特征在于,所述可变增益放大网络包括:负载电阻、多层输入晶体管对、源极简并网络、电流源逻辑以及另一对晶体管M3和M4;
所述负载电阻包括电阻R1与R2,所述电阻R1与R2并联,其公共端接工作电压VDD,R1与R2的另一端分别与所述另一对晶体管M3和M4的漏极相连接,晶体管M3与M4共栅极联接偏置电压VBIAS;晶体管M3与M4用于增加输出端口与多层输入晶体管对的隔离;
所述多层输入晶体管对包括多层输入晶体管对M1和M2,所述多层输入晶体管对M1和M2的漏极分别与所述另一对晶体管M3和M4的源极相连接,其源极分别与所述源极简并网络的一个端子相连接、而其栅极分别与所述高速开关选通逻辑的端口3和端口4相连接。
3.根据权利要求2所述的基于跨导切换技术的宽频可编程增益放大器,其特征在于,所述源极简并网络包括电阻Rs、电容C3及两个可变电容C1和C2,其中可变电容C1与C2的容值相等,两个所述可变电容C1和C2串联,其公共端接控制电压VC;所述电阻Rs、电容C3和上述串联结构进行并联,此时形成的两个公共点分别作为所述源极简并网络的输入输出端口。
4.根据权利要求3所述的基于跨导切换技术的宽频可编程增益放大器,其特征在于,所述电流源逻辑用于降低所述多层输入晶体管对M1、M2关态时的跨导;所述电流源逻辑采用的晶体管为大沟道长度的晶体管,所述电流源逻辑的结构也为多层结构,其层数与所述多层输入晶体管对的层数相同,每层包含两个电流源,电流源的接入与否受数控信号控制;所述电流源逻辑每层的两个电流源的正极共交流地,负极分别与所述源极简并网络的一个端子相连接。
5.根据权利要求3所述的基于跨导切换技术的宽频可编程增益放大器,其特征在于,所述输入匹配网络和输出匹配网络通过电阻、电感、寄生电容组成的T型匹配网络进行阻抗匹配。
6.根据权利要求3所述的基于跨导切换技术的宽频可编程增益放大器,其特征在于,所述输入匹配网络包括电阻R5和R6、可变电感L3和ESD。所述可变电感L3的两端分别连接R5和R6,其中R5和R6的阻值相等为50Ω;电阻R5和R6的另一端分别与差分信号Vin+与Vin-相连接,此时形成的两节点分别与两个ESD的一端相连接,并作为该网络的输出端口;
两个ESD用于补偿电感,同时可实现带宽的大幅度展宽,其另一端接交流地,此时输入匹配网络的两个端子分别与所述高速开关选通逻辑的端口1和端口2连接。
7.根据权利要求3所述的基于跨导切换技术的宽频可编程增益放大器,其特征在于,所述输出匹配网络用于实现差分输出匹配和容性寄生的抵消,包括可变电感L4、电阻R3和R4、晶体管M5和M6、ESD以及电流源。其特征在于:所述可变电感L4的两端分别与R3和R4相连接,用于输出匹配;所述电阻R3和R4的阻值相等为50Ω,R3与R4的另一端与所述晶体管M5、M6的漏极连接;晶体管M5与M6的栅极分别连接所述另一对晶体管M4、M3的漏极,作为该网络的输入信号;M5与M6的源极联接电流源,所述电流源的另一端接交流地。所述ESD包括两个ESD,用于补偿电感,两个ESD的一端分别与所述晶体管M5、M6的漏极相连接,并且该对节点作为所述输出匹配网络的输出端口,两个ESD的另一端连接交流地。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110171714.9A CN112968684B (zh) | 2021-02-08 | 2021-02-08 | 基于跨导切换技术的宽频可编程增益放大器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110171714.9A CN112968684B (zh) | 2021-02-08 | 2021-02-08 | 基于跨导切换技术的宽频可编程增益放大器 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN112968684A true CN112968684A (zh) | 2021-06-15 |
CN112968684B CN112968684B (zh) | 2024-04-05 |
Family
ID=76275378
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110171714.9A Active CN112968684B (zh) | 2021-02-08 | 2021-02-08 | 基于跨导切换技术的宽频可编程增益放大器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN112968684B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113824909A (zh) * | 2021-08-10 | 2021-12-21 | 西安理工大学 | 可消除寄生效应的高级数tdi模拟域电路及其实现方法 |
Citations (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20020011897A1 (en) * | 2000-06-28 | 2002-01-31 | Neil Gibson | Method and apparatus for effecting programmable gain amplification |
US20030090400A1 (en) * | 2001-11-09 | 2003-05-15 | Texas Instruments Incorporated. | Multi-output dac and method using single dac and multiple s/h circuits |
US20080258818A1 (en) * | 2007-04-20 | 2008-10-23 | Tuan Van Ngo | Amplifier with progammable input impedance |
DE102009014551A1 (de) * | 2008-04-03 | 2009-10-08 | Infineon Technologies Ag | Verstärker mit variabler Verstärkung |
US20100117734A1 (en) * | 2008-10-13 | 2010-05-13 | Jonathan Ephraim David Hurwitz | Programmable Gain Amplifier and Transconductance Compensation System |
CN102790594A (zh) * | 2011-05-18 | 2012-11-21 | 中国科学院电子学研究所 | 一种工作于极低电源电压双模自动增益控制电路 |
CN106385239A (zh) * | 2016-09-09 | 2017-02-08 | 中国计量大学 | 一种增益可调的cmos宽带低噪声放大器 |
CN107612517A (zh) * | 2017-09-13 | 2018-01-19 | 东南大学 | 一种基于双输入运算跨导放大器的增益可编程放大器 |
US20180054168A1 (en) * | 2016-01-21 | 2018-02-22 | China Electronic Technology Corporation, 24Th Research Institute | Frequency-compensated transconductance amplifier |
US20190044489A1 (en) * | 2017-08-04 | 2019-02-07 | Analog Devices, Inc. | Variable gain-bandwidth transimpedance amplifier |
-
2021
- 2021-02-08 CN CN202110171714.9A patent/CN112968684B/zh active Active
Patent Citations (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20020011897A1 (en) * | 2000-06-28 | 2002-01-31 | Neil Gibson | Method and apparatus for effecting programmable gain amplification |
US20030090400A1 (en) * | 2001-11-09 | 2003-05-15 | Texas Instruments Incorporated. | Multi-output dac and method using single dac and multiple s/h circuits |
US20080258818A1 (en) * | 2007-04-20 | 2008-10-23 | Tuan Van Ngo | Amplifier with progammable input impedance |
DE102009014551A1 (de) * | 2008-04-03 | 2009-10-08 | Infineon Technologies Ag | Verstärker mit variabler Verstärkung |
US20100117734A1 (en) * | 2008-10-13 | 2010-05-13 | Jonathan Ephraim David Hurwitz | Programmable Gain Amplifier and Transconductance Compensation System |
CN102790594A (zh) * | 2011-05-18 | 2012-11-21 | 中国科学院电子学研究所 | 一种工作于极低电源电压双模自动增益控制电路 |
US20180054168A1 (en) * | 2016-01-21 | 2018-02-22 | China Electronic Technology Corporation, 24Th Research Institute | Frequency-compensated transconductance amplifier |
CN106385239A (zh) * | 2016-09-09 | 2017-02-08 | 中国计量大学 | 一种增益可调的cmos宽带低噪声放大器 |
US20190044489A1 (en) * | 2017-08-04 | 2019-02-07 | Analog Devices, Inc. | Variable gain-bandwidth transimpedance amplifier |
CN107612517A (zh) * | 2017-09-13 | 2018-01-19 | 东南大学 | 一种基于双输入运算跨导放大器的增益可编程放大器 |
Non-Patent Citations (2)
Title |
---|
NEHA GUPTA等: ""Programmable voltage mode multifunctional filter using modified CMOS current controlled current conveyor transconductance amplifier"", 《2016 2ND INTERNATIONAL CONFERENCE ON COMMUNICATION CONTROL AND INTELLIGENT SYSTEMS (CCIS)》, pages 185 - 190 * |
张博等: ""一种宽带可编程增益放大器设计"", 《电子设计工程》, vol. 26, no. 20, pages 119 - 123 * |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113824909A (zh) * | 2021-08-10 | 2021-12-21 | 西安理工大学 | 可消除寄生效应的高级数tdi模拟域电路及其实现方法 |
CN113824909B (zh) * | 2021-08-10 | 2024-04-16 | 西安理工大学 | 可消除寄生效应的高级数tdi模拟域电路及其实现方法 |
Also Published As
Publication number | Publication date |
---|---|
CN112968684B (zh) | 2024-04-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5216380A (en) | Performance operational amplifier and method of amplification | |
CN213461678U (zh) | 连续时间线性均衡器 | |
AU2008229976B2 (en) | Matrix balun | |
CN107248850B (zh) | 一种无电感低功耗高增益高线性度宽带低噪声放大器 | |
US20100127779A1 (en) | Method and system for variable-gain amplifier | |
CN111835299A (zh) | 一种具有可变带宽的可变增益放大器 | |
CN111478671B (zh) | 一种应用于Sub-GHz频段的新型低噪声放大器 | |
US6396352B1 (en) | CMOS power amplifier for driving low impedance loads | |
CN112968684B (zh) | 基于跨导切换技术的宽频可编程增益放大器 | |
US6034568A (en) | Broadband dc amplifier technique with very low offset voltage | |
CN114172467A (zh) | 一种可重配置超宽带高精度可变增益放大器核心电路 | |
US8866514B2 (en) | Transmit driver circuit | |
JP2002009589A (ja) | インピーダンス変換回路 | |
CN210745089U (zh) | 射频超宽带驱动放大器芯片 | |
CN110798162B (zh) | 射频超宽带驱动放大器芯片 | |
US7292099B2 (en) | Amplifier arrangement and method for operation of an amplifier arrangement | |
CN216016845U (zh) | 一种缓冲器电路和一种电子设备 | |
CN111628738B (zh) | 一种v波段cmos功率放大器 | |
CN113489465A (zh) | 一种放大器电路 | |
US11489705B1 (en) | Integrated circuit including a continuous time linear equalizer (CTLE) circuit and method of operation | |
CN113612449A (zh) | 一种运算放大器电路 | |
CN115085692A (zh) | 一种低附加相移衰减器 | |
CN110198156B (zh) | 一种复合结构有源反馈宽带低噪声放大器 | |
Rezaei | A new active resistor and its application to a CMOS transconductor | |
CN118249780B (zh) | 一种输入直流耦合且输入偏置可调的宽带阻抗变换器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |