CN112559411B - 一种基于ttl与lvttl接口的转换电路 - Google Patents

一种基于ttl与lvttl接口的转换电路 Download PDF

Info

Publication number
CN112559411B
CN112559411B CN202011542996.0A CN202011542996A CN112559411B CN 112559411 B CN112559411 B CN 112559411B CN 202011542996 A CN202011542996 A CN 202011542996A CN 112559411 B CN112559411 B CN 112559411B
Authority
CN
China
Prior art keywords
interface
ttl
lvttl
level data
data bus
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202011542996.0A
Other languages
English (en)
Other versions
CN112559411A (zh
Inventor
宋杰
陈飞茹
任欢
李凯
赵江涛
夏杰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xian Xiangteng Microelectronics Technology Co Ltd
Original Assignee
Xian Xiangteng Microelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xian Xiangteng Microelectronics Technology Co Ltd filed Critical Xian Xiangteng Microelectronics Technology Co Ltd
Priority to CN202011542996.0A priority Critical patent/CN112559411B/zh
Publication of CN112559411A publication Critical patent/CN112559411A/zh
Application granted granted Critical
Publication of CN112559411B publication Critical patent/CN112559411B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • G06F13/4072Drivers or receivers

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Bus Control (AREA)
  • Logic Circuits (AREA)

Abstract

本发明涉及一种基于TTL与LVTTL接口的转换电路。本发明包括TTL电平数据总线接口、TTL与LVTTL接口转换单元和LVTTL电平数据总线接口,TTL电平数据总线接口通过TTL与LVTTL接口转换单元与LVTTL电平数据总线接口。本发明实现了处理器TTL与LVTTL电平数据总线接口的数据交互,可以有效降低系统成本和人力。

Description

一种基于TTL与LVTTL接口的转换电路
技术领域
本发明涉及航空、航海和工业控制等领域,尤其涉及一种基于TTL与LVTTL接口的转换电路。
背景技术
TTL与LVTTL接口转换电路被广泛应用于工业控制等领域,由于系统处理不同电平接口限制影响,无法实现不同电平数据总线接口直接通信,受接口电平兼容性限制,常用的数据总线接口电平会尽量保持统一性,或常用的TTL与LVTTL电平数据接口转换,会通过CPLD及总线驱动芯片,将总线驱动芯片的相关控制引脚接入CPLD,再通过内部逻辑对总线驱动器芯片的数据传输方向进行控制方式来实现TTL与LVTTL接口的通信,这样会使成本和人力增加。
发明内容
本发明为解决背景技术中存在的上述技术问题,而提供一种基于TTL与LVTTL接口的转换电路,能有效降低系统成本和人力。
本发明的技术解决方案是:本发明的解决方案是:本发明为一种基于TTL与LVTTL接口的转换电路,其特殊之处在于:该转换电路包括TTL电平数据总线接口、TTL与LVTTL接口转换单元和LVTTL电平数据总线接口,TTL电平数据总线接口通过TTL与LVTTL接口转换单元与LVTTL电平数据总线接口。
优选的,TTL与LVTTL接口转换单元包括第一SM164245芯片,第一SM164245芯片包括D52接口,D52接口的接口信号为总线地址信号,由TTL电平数据总线接口输出,LVTTL电平数据总线接口输入。
优选的,TTL与LVTTL接口转换单元包括第二SM164245芯片,第二SM164245芯片包括D58接口,D58接口的接口信号为总线控制信号,由TTL电平数据总线接口输出,LVTTL电平数据总线接口输入。
优选的,TTL与LVTTL接口转换单元还包括第三SM164245芯片和第四SM164245芯片,第三SM164245芯片包括D50接口,第四SM164245芯片包括D61接口,D50接口的接口信号为总线数据信号,将XDIR信号通过D58接口进行电平转换、将OUT2通过第D61接口进行电平转换后与总线控制信号中的写使能信号相接,由TTL电平数据总线接口和LVTTL电平数据总线接口双向通信。
优选的,TTL与LVTTL接口转换单元接有电源。
本发明提供一种基于TTL与LVTTL接口的转换电路,在TTL电平数据总线接口和LVTTL电平数据总线接口之间接有TTL与LVTTL接口转换单元,TTL与LVTTL接口转换单元包括四个SM164245芯片,分别实现TTL电平数据总线接口和LVTTL电平数据总线接口之间的总线地址信号、总线数据信号和总线控制信号的通信,实现流入处理器TTL与LVTTL电平数据总线接口的数据交互本发明提供的基于TTL与LVTTL接口转换电路,可支持16位、32位、64位TTL电平数据总线接口处理器数据交互;及16位、32位、64位LVTTL电平数据总线接口处理器数据交互;同时通过SM164245电平驱动器配置不同电平数据总线接口的读、写、使能等控制,可以有效降低系统成本和人力。
附图说明
图1是本发明的电路框图;
图2是本发明的第一SM2050芯片电路图;
图3是本发明的第二SM2050芯片电路图;
图4是本发明的第三SM2050芯片电路图;
图5是本发明的第四SM2050芯片电路图。
具体实施方式
下面结合附图和具体实施例对本发明的技术方案做进一步详细描述。
参见图1,本发明具体实施例的结构包括TTL电平数据总线接口、TTL与LVTTL接口转换单元和LVTTL电平数据总线接口,TTL电平数据总线接口通过TTL与LVTTL接口转换单元与LVTTL电平数据总线接口,TTL与LVTTL接口转换单元用于处理器TTL与LVTTL电平数据总线接口的数据交互,TTL与LVTTL接口转换单元接有电源。
参见图2,第一SM164245芯片的D52接口的接口信号为总线地址信号,由TTL电平数据总线接口处理器输出,LVTTL电平数据总线接口处理器输入,将XOE与XDIR信号接地即可。
参见图3,第二SM164245芯片的D58接口的接口信号为总线控制信号,由TTL电平数据总线接口处理器输出,LVTTL电平数据总线接口处理器输入,将XOE与XDIR信号接地即可。
参见图4、5,第三SM164245芯片的D50接口的接口信号为总线数据信号,该信号需双向通信,需要与第二SM164245芯片和第四SM164245芯片配合实现,因此将XDIR信号通过第二SM164245芯片的D58接口进行电平转换、将OUT2通过第四SM164245芯片的D61接口进行电平转换后与总线控制信号中的写使能信号相接,写使能信号在TTL电平数据总线接口处理器进行写操作时为低电平,读操作时为高电平,从而实现总线输入输出需求与总线驱动芯片的数据传输方向保持一致,完成总线数据的双向传输。
SM164245芯片方向使能端和输出使能端可使产品作为单个16位收发器或是两个独立的8位收发器使用。方向控制引脚(DIR)用来控制数据流动方向,输出使能端引脚(OE)优先于方向控制引脚(DIR)控制芯片。具体数据传输方向配置见表1。
表1 数据传输方向配置
Figure BDA0002853417740000031
该TTL与LVTTL接口转换单元可以作为TTL与LVTTL电平数据总线接口转换的核心电路,也可作为3.3V电平数据接口与5V电平数据接口双向转换的核心电路使用。
最后应说明的是:以上实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述实施例对本发明进行了详细地说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的精神和范围。

Claims (2)

1.一种基于TTL与LVTTL接口的转换电路,其特征在于:该转换电路包括TTL电平数据总线接口、TTL与LVTTL接口转换单元和LVTTL电平数据总线接口,所述TTL电平数据总线接口通过TTL与LVTTL接口转换单元与LVTTL电平数据总线接口,所述TTL与LVTTL接口转换单元包括第一SM164245芯片,所述第一SM164245芯片包括D52接口,所述D52接口的接口信号为总线地址信号,由TTL电平数据总线接口输出,LVTTL电平数据总线接口输入,所述TTL与LVTTL接口转换单元包括第二SM164245芯片,所述第二SM164245芯片包括D58接口,所述D58接口的接口信号为总线控制信号,由TTL电平数据总线接口输出,LVTTL电平数据总线接口输入,所述TTL与LVTTL接口转换单元还包括第三SM164245芯片和第四SM164245芯片,所述第三SM164245芯片包括D50接口,所述第四SM164245芯片包括D61接口,所述D50接口的接口信号为总线数据信号,将XDIR信号通过D58接口进行电平转换、将OUT2通过第D61接口进行电平转换后与总线控制信号中的写使能信号相接,由TTL电平数据总线接口和LVTTL电平数据总线接口双向通信。
2.根据权利要求1所述的基于TTL与LVTTL接口的转换电路,其特征在于:所述TTL与LVTTL接口转换单元接有电源。
CN202011542996.0A 2020-12-24 2020-12-24 一种基于ttl与lvttl接口的转换电路 Active CN112559411B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202011542996.0A CN112559411B (zh) 2020-12-24 2020-12-24 一种基于ttl与lvttl接口的转换电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011542996.0A CN112559411B (zh) 2020-12-24 2020-12-24 一种基于ttl与lvttl接口的转换电路

Publications (2)

Publication Number Publication Date
CN112559411A CN112559411A (zh) 2021-03-26
CN112559411B true CN112559411B (zh) 2023-03-31

Family

ID=75031809

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011542996.0A Active CN112559411B (zh) 2020-12-24 2020-12-24 一种基于ttl与lvttl接口的转换电路

Country Status (1)

Country Link
CN (1) CN112559411B (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1728107A (zh) * 2005-01-13 2006-02-01 中国科学院长春光学精密机械与物理研究所 用于数字信号处理器的实时调试装置
CN105224486A (zh) * 2014-11-20 2016-01-06 天津市英贝特航天科技有限公司 基于lbe总线的1553b总线协议模块
CN106201946A (zh) * 2016-06-29 2016-12-07 北京航天自动控制研究所 一种基于fpga和dsp的星载电子系统数据接口系统
CN210804407U (zh) * 2019-08-29 2020-06-19 珠海巨晟科技股份有限公司 一种具有电平选择功能的串口转单线通信模块

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3756818B2 (ja) * 2002-01-09 2006-03-15 株式会社メガチップス メモリ制御回路および制御システム
TWM365529U (en) * 2009-04-03 2009-09-21 Genesys Logic Inc Data access apparatus and processing system using the same

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1728107A (zh) * 2005-01-13 2006-02-01 中国科学院长春光学精密机械与物理研究所 用于数字信号处理器的实时调试装置
CN105224486A (zh) * 2014-11-20 2016-01-06 天津市英贝特航天科技有限公司 基于lbe总线的1553b总线协议模块
CN106201946A (zh) * 2016-06-29 2016-12-07 北京航天自动控制研究所 一种基于fpga和dsp的星载电子系统数据接口系统
CN210804407U (zh) * 2019-08-29 2020-06-19 珠海巨晟科技股份有限公司 一种具有电平选择功能的串口转单线通信模块

Also Published As

Publication number Publication date
CN112559411A (zh) 2021-03-26

Similar Documents

Publication Publication Date Title
US5649128A (en) Multiple bus interface adapter for connection to a plurality of computer bus architectures
US8180947B2 (en) USB on-the-go controller
US20030074515A1 (en) System for supporting both serial and parallel storage devices on a connector
JP2008545319A (ja) Rs−232/i2c変換icとホスト間の通信用ソフトウェア層
CN105681145A (zh) 一种基于FPGA的FlexRay通信模块
KR20010024260A (ko) 핀-총수가 적은 버스 상에서의 직접 메모리 억세스 트랜잭션
US7836240B2 (en) Interface arrangement for a system on a chip suitable for outputting higher-frequency signals for operating peripheral devices, and use thereof
CN105549552A (zh) 基于Linux的CAN总线扩展系统及方法
CN110362058A (zh) 用于多个接口进行测试的系统
CN110781130A (zh) 一种片上系统
TW202005485A (zh) 擴充快捷外設互聯標準兼容性的電路
CN107480085A (zh) 多接口综合测试系统
CN109213717B (zh) 国产飞腾处理器的双桥片架构
CN214278932U (zh) 一种多模块间ttl电平串口总线通信电路
CN112559411B (zh) 一种基于ttl与lvttl接口的转换电路
CN110362433A (zh) 能够进行多接口测试的系统
EP1817677B1 (en) Usb on-the-go controller
CN111679995B (zh) 一种基于1553b总线的空间计算机嵌入式管理执行单元
CN114253898A (zh) 总线装置及数据读写电路
KR960001023B1 (ko) 이기종 버스시스템에서의 버스 공유방법 및 버스 스와핑장치
CN102902647B (zh) 设置在i2c从机印刷电路板的asic芯片和印刷电路板
JP2009273346A (ja) 組込みシステムに応用される信号送信装置およびその方法
US7930492B2 (en) Memory system having low power consumption
US11768795B2 (en) Thunderbolt device module and electronic device having root complex and integrating with such thunderbolt device module
CN210199625U (zh) 计算机的gpio扩展结构

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant