CN112540485A - 子像素结构和显示面板 - Google Patents

子像素结构和显示面板 Download PDF

Info

Publication number
CN112540485A
CN112540485A CN202011400597.0A CN202011400597A CN112540485A CN 112540485 A CN112540485 A CN 112540485A CN 202011400597 A CN202011400597 A CN 202011400597A CN 112540485 A CN112540485 A CN 112540485A
Authority
CN
China
Prior art keywords
pixel
sub
pixel blocks
block
blocks
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202011400597.0A
Other languages
English (en)
Other versions
CN112540485B (zh
Inventor
刘毅
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TCL China Star Optoelectronics Technology Co Ltd
TCL Huaxing Photoelectric Technology Co Ltd
Original Assignee
TCL Huaxing Photoelectric Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by TCL Huaxing Photoelectric Technology Co Ltd filed Critical TCL Huaxing Photoelectric Technology Co Ltd
Priority to CN202011400597.0A priority Critical patent/CN112540485B/zh
Priority to PCT/CN2020/139487 priority patent/WO2022116321A1/zh
Publication of CN112540485A publication Critical patent/CN112540485A/zh
Application granted granted Critical
Publication of CN112540485B publication Critical patent/CN112540485B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Geometry (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Liquid Crystal (AREA)

Abstract

本发明实施例提供的子像素结构包括两个以上的沿第一方向和/或第二方向排列的像素区块,相邻像素区块部分连接且形成有隔离区,通过隔离区使相邻像素区块互相独立设置;通过相邻像素区块相互独立设置,使像素区块的暗纹互相独立,缓解了现有子像素结构存在结构单一且暗纹异常的技术问题。

Description

子像素结构和显示面板
技术领域
本发明涉及子像素结构技术领域,尤其涉及一种子像素结构和一种显示面板。
背景技术
目前普遍采用的液晶像素的设计,其红色、蓝色、绿色三色子像素都为长方型设计。随着液晶面板的发展,在该种设计下的液晶效率,视野角等指标逐渐接近设计瓶颈,难以有较大突破。
在液晶显示屏的设计中,像素电极区域为规则的矩形,其内部的走线为呈十字形排布的主干电极、米字型关于主干电极对称的分支电极、以及区域封边组成,对于一般长方形液晶像素的设计,液晶暗纹沿着纵横主干道分布,可以获得比较好的液晶效率。但是对于复杂形状的液晶像素的设计,这种长方形液晶像素的设计构造则很不稳定,容易产生异常的暗纹。
同时通过模拟,我们发现像素区块形状越接近于正方形,其液晶效率越高,穿透率越高。而如果液晶像素趋于长方形,液晶暗区增多,液晶效率会下降。我们发现正方形的像素区块具有暗纹稳定的的优势,矩形长宽比过大时,容易产生暗纹异常,而正方形的像素区块则无暗纹异常发生。
因此,现有像素通常由三个大小相同的矩形子像素组成,其中矩形子像素的暗纹不稳定,同时由于子像素的形状固定为矩形,在像素的组合上,子像素的排布较为单一,形状也较为单一,现有子像素结构存在结构单一且暗纹异常的技术问题。
发明内容
本发明实施例提供一种子像素结构,缓解现有子像素结构存在结构单一且暗纹异常的技术问题。
本发明实施例提供一种子像素结构,包括两个以上的像素区块,所述像素区块沿着第一方向和/或第二方向排列形成一子像素,其中,相邻所述像素区块部分连接且形成有隔离区,所述隔离区用于隔开相邻所述像素区块,使相邻所述像素区块相互独立设置,相邻所述像素区块的暗纹相互独立。
在本发明实施例提供的子像素结构中,所述像素区块包括用于显示的四边形区,所述四边形区包括呈十字形排布的主干电极、所述呈十字形排布的主干电极的长宽比范围为1:1至1:2.5。
在本发明实施例提供的子像素结构中,所述四边形区的至少一边向外突出形成区块接口,相邻所述区块接口对向设置,相邻所述像素区块通过所述区块接口连接。
在本发明实施例提供的子像素结构中,所述四边形区上设置所述区块接口的一侧相对形成有凹陷,当相邻像素区块通过区块接口连接时,所述凹陷在所述相邻像素区块间形成所述隔离区。
在本发明实施例提供的子像素结构中,多个所述四边形区的形状、大小相同,多个所述区块接口的形状、大小相同。
在本发明实施例提供的子像素结构中,所述区块接口的截面形状为等腰梯形,所述梯形的任一条斜边的倾斜角度为45度。
在本发明实施例提供的子像素结构中,所述凹陷的宽度范围为至少10微米,所述像素区块高的范围为至少5微米。
在本发明实施例提供的子像素结构中,所述像素区块的像素电极包括主干电极和分支电极,相邻所述像素区块的主干电极通过区块接口电连接,所述分支电极关于相连接的所述主干电极非对称设置。
在本发明实施例提供的子像素结构中,所述像素区块沿着第一方向和第二方向排列设置,所述子像素结构的形状为L形、十字形、土字形中的任一种,所述子像素结构包括至少三个所述像素区块。
本实施例提供一种显示面板,包括多个像素单元,所述像素单元包括至少三个所述子像素结构,所述子像素结构包括两个以上的像素区块,所述像素区块沿着第一方向和/或第二方向排列形成一子像素,其中,相邻所述像素区块部分连接且形成有隔离区,所述隔离区用于隔开相邻所述像素区块,使相邻所述像素区块相互独立设置,相邻所述像素区块的暗纹相互独立。
有益效果:本发明实施例提供的子像素结构包括两个以上的沿第一方向和/或第二方向排列的像素区块,相邻所述像素区块部分连接且形成有隔离区,通过隔离区使相邻所述像素区块互相独立设置;通过使相邻像素区块独立设置,使像素区块的暗纹互相独立,缓解了现有子像素结构存在结构单一且暗纹异常的技术问题。
附图说明
下面结合附图,通过对本发明的具体实施方式详细描述,将使本发明的技术方案及其它有益效果显而易见。
图1为本发明实施例提供的子像素结构的第一种俯视示意图;
图2为本发明实施例提供的像素区块的第一种俯视示意图;
图3为本发明实施例提供的像素区块的第二种俯视示意图;
图4为本发明实施例提供的像素区块的第三种俯视示意图;
图5为本发明实施例提供的像素区块的第四种俯视示意图;
图6为本发明实施例提供的像素区块的第五种俯视示意图;
图7为本发明实施例提供的子像素结构的拼接设计和一般设计的穿透率对比图;
图8为本发明实施例提供的子像素结构的拼接设计和一般设计的暗纹仿真对比图;
图9为本发明实施例提供的像素设计的结构示意图;
图10为本发明实施例提供的子像素结构的暗纹仿真图;
图11为本发明实施例提供的子像素结构的第二种俯视示意图;
图12为本发明实施例提供的子像素结构的第三种俯视示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
在本发明的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“长度”、“宽度”、“厚度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”、“顺时针”、“逆时针”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个所述特征。在本发明的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
如图1所示,本发明实施例提供的子像素结构2两个以上的像素区块1,所述像素区块1沿着第一方向和/或第二方向排列形成一子像素,其中,相邻所述像素区块1部分连接且形成有隔离区40,所述隔离区40用于隔开相邻所述像素区块1,使相邻所述像素区块1相互独立设置,相邻所述像素区块1的暗纹相互独立。
在本实施例中,子像素结构2包括两个以上的像素区块1,所述像素区块1沿着第一方向和/或第二方向排列形成一子像素,其中,相邻所述像素区块1部分连接且形成有隔离区40,所述隔离区40用于隔开相邻所述像素区块1,使相邻所述像素区块1相互独立设置,相邻所述像素区块1的暗纹相互独立;通过多个所述像素区块1可以组合成多种形态的子像素结构,同时单个像素区块1的四边形区10的暗纹较稳定,缓解了现有像素结构存在子像素结构单一且暗纹异常的技术问题。
其中,相互独立设置的像素区块1指的是各所述像素区块1的暗纹相互独立,且多个所述像素区块1可随意组合排列形成不同形状的子像素结构2。
其中,所述像素区块1包括主干电极301和分支电极302,相邻像素区块1通过主干电极301相连接,像素信号可通过像素主枝301传输给相邻像素区块1。
其中,两个以上的相互独立设置的像素区块1包括两个相互独立设置的像素区块1。
在本实施例中,通过相邻像素区块1独立设置形成各像素区块1独立的暗纹,再通过两个以上像素区块1以一维或二维方向排列形成子像素结构2,所述子像素结构2具有多样性,所述像素区块1可以任意组合、排列形成子像素结构2。
在一种实施例中,所述像素区块1的四边形区10的长宽比为1:1。
其中,所述像素区块1的四边形区10的长宽比范围为1:1时,即四边形区10为方形区域时,暗纹最收敛。
在一种实施例中,所述像素区块1包括用于显示的四边形区10,所述四边形区10包括呈十字形排布的主干电极301、所述呈十字形排布的主干电极301的长宽比范围为1:1至1:2.5。
在一种实施例中,所述四边形区10的至少一边向外突出形成区块接口20,相邻所述区块接口20对向设置,相邻所述像素区块1通过所述区块接口20连接。
在一种实施例中,所述四边形区10上设置所述区块接口20的一侧相对形成有凹陷,当相邻像素区块1通过区块接口20连接时,所述凹陷在所述相邻像素区块间形成所述隔离区40。
在一种实施例中,多个所述四边形区10的形状、大小相同,多个所述区块接口的形状、大小相同。
在一种实施例中,所述区块接口20的截面形状为等腰梯形,所述梯形的任一条斜边的倾斜角度为45度。
在一种实施例中,所述凹陷的宽度范围为至少10微米,所述像素区块1高的范围为至少5微米。
在一种实施例中,所述像素区块1的像素电极包括主干电极301和分支电极302,相邻所述像素区块1的主干电极301通过区块接口20电连接,所述分支电极302关于相连接的所述主干电极301非对称设置。
在一种实施例中,所述像素区块1沿着第一方向和第二方向排列设置,所述子像素结构2的形状为L形、十字形、土字形中的任一种,所述子像素结构2包括至少三个所述像素区块1。
通过模拟可知像素区块1形状越接近于正方形,其液晶效率越高,穿透率越高;而如果像素区块1越接近于矩形,则液晶暗区增多,液晶效率会下降,穿透率也会降低,且所述矩形的长宽比越大时,越容易产生暗纹异常,而正方形图形单元则无暗纹异常发生,正方形的图形单元具有暗纹稳定的的优势。
在一种实施例中,所述像素电极30包括主干电极301、以及与所述主干电极301连接的分支电极302,所述主干电极301包括横向主干电极301和纵向主干电极301。
其中,所述像素区块1中的所述四边形区10长宽为1:1时,在增加单条所述像素电极30主干电极301的宽度时或同时增加横向主干电极301和纵向主干电极301的宽度时,暗纹均未发生紊乱。
在本实施例中,当所述四边形区10的宽度为1:1时,像素区块1以及子像素结构2的暗纹稳定,当改变主干电极301的宽度时,也不影响暗纹的稳定效果。
在一种实施例中,如图1所示,所述子像素结构2为L形。
其中,所述L形可以为四个像素区块1组成。
其中,所述四个像素区块1可以为两个包括一所述区块接口20的像素区块1、以及包含两个所述区块接口20的两个像素区块1。
其中,一个可以为相邻边分别设置有一个区块接口20的像素区块1,另一个可以为相对边分别设置有一个区块接口20的像素区块1。
其中,所述区块接口20距离所述四边形区10边缘两侧的间距相同,相邻区块接口20互相触接且对应设置。
在一种实施例中,所述子像素结构2中,相邻四边形区10之间的区块接口20可以为四个。
其中,一个四边形区10包括第一区块接口20和第二区块接口20,另一个四边形区10也包括第三区块接口20和第四区块接口20,
其中,所述第一区块接口20和所述第二区块接口20的形状、大小不同,其中第一区块接口20的截面面积大小大于所述第二区块接口20的截面面积大小。
其中,所述第三区块接口20和所述第四区块接口20的形状、大小不同,其中第三区块接口20的截面面积大小大于所述第四区块接口20的截面面积大小。
其中,所述第一区块接口20可以与所述第三区块接口20互相触接设置。
其中,所述第二区块接口20可以与所述第四区块接口20互相触接设置。
其中,所述第一区块接口20可以与所述第三区块接口20的形状、大小相同。
其中,所述第二区块接口20可以与所述第四区块接口20的形状、大小相同。
如图2至图6所示,本发明实施例提供的像素区块1包括四边形区10和至少一个区块接口20,所述四边形区10和所述区块接口20设置有像素电极30,所述四边形区10的四条边长度相同,所述区块接口20设置在所述四边形区10的四条边,其中,在多个所述像素区块1相邻排列时,所述区块接口20用于隔开相邻的所述四边形区10。
在本实施例中,所述像素区块1包括四边形区10和至少一个区块接口20,所述四边形区10和所述区块接口20设置有像素电极30,所述四边形区10的四条边长度相同,所述区块接口20设置在所述四边形区10的四条边,其中,在多个所述像素区块1相邻排列时,所述区块接口20用于隔开相邻的所述四边形区10;通过多个所述像素区块1可以组合成多种形态的子像素结构2,同时单个像素区块1为方形,其暗纹较稳定,缓解了现有像素结构存在子像素结构2单一且暗纹异常的技术问题。
其中,所述四边形区10和所述区块接口20的像素电极30一体设置。
其中,所述四边形区10的暗纹稳定,多个像素区块1组合在一起,所述区块接口20用于隔开相邻的四边形区10。
其中像素电极30包括主干电极301和分支电极302。
在一种实施例中,所述四边形区10的任一边最多只设置有一所述区块接口20。
在一种实施例中,所述四边形区10的任一边可以设置有多个所述区块接口20。
在一种实施例中,所述像素区块1包括至少两个所述区块接口20,多个所述区块接口20的形状、大小均相同。
在一种实施例中,如图2所示,包括一所述四边形区10和一所述区块接口20,所述区块接口20设置在所述四边形区10的任一条边。
其中,所述区块接口20距离所述四边形区10边缘两侧的间距相同。
在一种实施例中,如图3所示,包括一所述四边形区10和两个所述区块接口20,所述区块接口20分别设置在所述四边形区10相邻的两条边。
在一种实施例中,如图4所示,包括一所述四边形区10和两个所述区块接口20,所述区块接口20分别设置在所述四边形区10相对的两条边。
在一种实施例中,如图5所示,包括一所述四边形区10和三个所述区块接口20,所述区块接口20分别设置在所述四边形区10的三条边。
在一种实施例中,如图6所示,包括一所述四边形区10和四个所述区块接口20,所述区块接口20分别设置在所述四边形区10的四条边。
在一种实施例中,所述区块接口20的截面形状为梯形,所述梯形包括两条斜边、一底边、一顶边,其中,所述底边与所述四边形区10的一条边重合,所述凹陷的宽度范围为至少10微米,任一所述斜边的倾斜角度为45度,所述梯形的高度范围为至少5微米。
在一种实施例中,所述所述凹陷的宽度范围为至少10微米,使得隔离区40的空间较大,隔离相邻的方形边。
在一种实施例中,梯形的高度范围为至少5微米,使得区块接口20的高度较大,隔离相邻的方形边。
在一种实施例中,所述区块接口20的截面形状可以为梯形、平行四边形、矩形、正方形等形状中的任一种。
在一种实施例中,所述像素电极30包括主干电极301和分支电极302,所述主干电极301和所述分支电极302一体设置与所述四边形区10和所述区块接口20。
在本实施例中,所述四边形区10的长宽比接近于1:1时,即为方形时,其暗纹非常稳定,不会受到所述像素区块1中的所述像素电极30主干电极301宽度的影响。
如图7、图8所示,为所述子像素结构2的拼接设计和一般设计在不同电压下的穿透率数据,拼接设计的穿透率高于一般设计的穿透率,由于接头的存在其实际利用面积比一般设计的实际利用面积要低,同时拼接设计的穿透率明显高于一般设计,其较高的液晶效率弥补了这一面积缺损带来的穿透率损失。
其中,对比穿透率数据可以在图8中直观的看到,在电压相同的情况下,拼接设计的穿透率高于一般设计的穿透率。
其中,所述子像素结构2的拼接设计的穿透率更高。
如图9所示,本发明还提供一种像素结构,包括至少三个所述子像素结构。
其中,像素结构包括第一子像素201、第二子像素202、第三子像素203。
在一种实施例中,所述第一子像素201、所述第二子像素202、所述第三子像素203均有多个像素区块11组合而成,形状可以相同,也可以不同。
在一种实施例中,如图8所示,所述像素包括但不限于所示的三种像素形状组合方案。
在一种实施例中,所述像素电极30包括主干电极301和分支电极302,所述分支电极302包括沿第一方向设置的第一分支电极302和沿第二方向设置的第二分支电极302。
在一种实施例中,所述第一分支电极302和所述第二分支电极302交错排列。
其中,一所述第一分支电极302和一所述第二分支电极302为周期交错排列。
其中,一所述第一分支电极302和多个所述第二分支电极302为周期交错排列。
其中,多个所述第一分支电极302和一所述第二分支电极302为周期交错排列。
其中,多个所述第一分支电极302和多个所述第二分支电极302为周期交错排列。
如图10所示,为本发明图1所示实施例提供的子像素结构的暗纹仿真图,其中,所述子像素结构包括四个像素区块沿二维方向排列形成,相邻像素区块之间通过主干电极电连接,相邻像素区块之间暗纹相互独立,在不同的电压下,子像素结构的暗纹和各像素区块的暗纹均较稳定。
如图11所示,为本发明实施例提供的一种子像素结构2,所述像素区块1沿着第一方向和第二方向排列设置,所述子像素结构2的形状为十字形,所述子像素结构2包括至少三个所述像素区块1。
其中,所述子像素结构2至少包括五个像素区块1。
在本实施例中,所述子像素结构2包括一个如图6所示的像素区块1、以及至少4个如图2所示的像素区块1。
如图12所示,为本发明实施例提供的一种子像素结构2,所述像素区块1沿着第一方向和第二方向排列设置,所述子像素结构2的形状为土字形,所述子像素结构2包括至少三个所述像素区块1。
其中,所述子像素结构2至少包括四个像素区块1。
在本实施例中,所述子像素结构2包括一个如图5所示的像素区块1、以及至少3个如图2所示的像素区块1。
本发明还提供一种显示面板,所述显示面板包括多个像素单元,所述像素单元包括至少三个所述子像素结构2,所述子像素结构2包括两个以上的像素区块1,所述像素区块1沿着第一方向和/或第二方向排列形成一子像素,其中,相邻所述像素区块1部分连接且形成有隔离区40,所述隔离区40用于隔开相邻所述像素区块1,使相邻所述像素区块1相互独立设置,相邻所述像素区块1的暗纹相互独立。
其中,所述显示面板包括如图1至图12的所述子像素结构2和所述像素区块1。
本发明实施例提供了一种子像素结构、像素区块、以及像素结构,子像素结构包括两个以上的像素区块,所述像素区块沿着第一方向和/或第二方向排列形成一子像素,其中,相邻所述像素区块部分连接且形成有隔离区,所述隔离区用于隔开相邻所述像素区块,使相邻所述像素区块相互独立设置,相邻所述像素区块的暗纹相互独立;通过多个所述像素区块可以组合成多种形态的子像素结构,同时单个像素区块的四边形区的长宽比为1:1,其暗纹较稳定,缓解了现有像素结构存在子像素结构单一且暗纹异常的技术问题。
以上对本发明实施例所提供的一种进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的技术方案及其核心思想;本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例的技术方案的范围。

Claims (10)

1.一种子像素结构,其特征在于,包括两个以上的像素区块,所述像素区块沿着第一方向和/或第二方向排列形成一子像素,其中,相邻所述像素区块部分连接且形成有隔离区,所述隔离区用于隔开相邻所述像素区块,使相邻所述像素区块相互独立设置,相邻所述像素区块的暗纹相互独立。
2.如权利要求1所述的子像素结构,其特征在于,所述像素区块包括用于显示的四边形区,所述四边形区包括呈十字形排布的主干电极、所述呈十字形排布的主干电极的长宽比范围为1:1至1:2.5。
3.如权利要求2所述的子像素结构,其特征在于,所述四边形区的至少一边向外突出形成区块接口,相邻所述区块接口对向设置,相邻所述像素区块通过所述区块接口连接。
4.如权利要求3所述的子像素结构,其特征在于,所述四边形区上设置所述区块接口的一侧相对形成有凹陷,当相邻像素区块通过区块接口连接时,所述凹陷在所述相邻像素区块间形成所述隔离区。
5.如权利要求1所述的子像素结构,其特征在于,多个所述四边形区的形状、大小相同,多个所述区块接口的形状、大小相同。
6.如权利要求5所述的子像素结构,其特征在于,所述区块接口的截面形状为等腰梯形,所述梯形的任一条斜边的倾斜角度为45度。
7.如权利要求6所述的子像素结构,其特征在于,所述凹陷的宽度范围为至少10微米,所述像素区块高的范围为至少5微米。
8.如权利要求5所述的子像素结构,其特征在于,所述像素区块的像素电极包括主干电极和分支电极,相邻所述像素区块的主干电极通过区块接口电连接,所述分支电极关于相连接的所述主干电极非对称设置。
9.如权利要求3所述的子像素结构,其特征在于,所述像素区块沿着第一方向和第二方向排列设置,所述子像素结构的形状为L形、十字形、土字形中的任一种,所述子像素结构包括至少三个所述像素区块。
10.一种显示面板,其特征在于,包括多个像素单元,所述像素单元包括至少三个所述子像素结构,所述子像素结构包括两个以上的像素区块,所述像素区块沿着第一方向和/或第二方向排列形成一子像素,其中,相邻所述像素区块部分连接且形成有隔离区,所述隔离区用于隔开相邻所述像素区块,使相邻所述像素区块相互独立设置,相邻所述像素区块的暗纹相互独立。
CN202011400597.0A 2020-12-02 2020-12-02 子像素结构和显示面板 Active CN112540485B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202011400597.0A CN112540485B (zh) 2020-12-02 2020-12-02 子像素结构和显示面板
PCT/CN2020/139487 WO2022116321A1 (zh) 2020-12-02 2020-12-25 子像素结构、像素区块以及显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011400597.0A CN112540485B (zh) 2020-12-02 2020-12-02 子像素结构和显示面板

Publications (2)

Publication Number Publication Date
CN112540485A true CN112540485A (zh) 2021-03-23
CN112540485B CN112540485B (zh) 2022-04-01

Family

ID=75015627

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011400597.0A Active CN112540485B (zh) 2020-12-02 2020-12-02 子像素结构和显示面板

Country Status (2)

Country Link
CN (1) CN112540485B (zh)
WO (1) WO2022116321A1 (zh)

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101154001A (zh) * 2006-09-27 2008-04-02 奇美电子股份有限公司 薄膜晶体管基板及其应用的液晶显示面板和液晶显示装置
CN104461209A (zh) * 2015-01-09 2015-03-25 京东方科技集团股份有限公司 一种内嵌式触摸屏及显示装置
CN106353939A (zh) * 2016-10-17 2017-01-25 友达光电股份有限公司 像素单元及其显示面板
CN106483722A (zh) * 2015-08-26 2017-03-08 群创光电股份有限公司 液晶显示面板
KR20170064106A (ko) * 2015-11-30 2017-06-09 엘지디스플레이 주식회사 백라이트 유닛 및 디스플레이 장치
CN108345151A (zh) * 2018-02-26 2018-07-31 惠科股份有限公司 显示面板及曲面显示装置
CN110928070A (zh) * 2019-12-04 2020-03-27 深圳市华星光电半导体显示技术有限公司 像素电极结构及液晶显示面板
CN111208683A (zh) * 2020-02-28 2020-05-29 深圳市华星光电半导体显示技术有限公司 一种显示面板
CN111221189A (zh) * 2019-12-11 2020-06-02 Tcl华星光电技术有限公司 像素结构、阵列基板及显示面板
CN111308807A (zh) * 2020-04-01 2020-06-19 深圳市华星光电半导体显示技术有限公司 液晶显示面板

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8546808B2 (en) * 2000-08-11 2013-10-01 Sharp Kabushiki Kaisha Liquid crystal display device
TWI315010B (en) * 2003-03-31 2009-09-21 Sharp Corporatio Liquid crystal display device and method of manufacturing the same
TWI479241B (zh) * 2011-03-02 2015-04-01 Innolux Corp 液晶顯示器
TWI540369B (zh) * 2015-04-10 2016-07-01 友達光電股份有限公司 顯示面板
KR102484235B1 (ko) * 2015-11-27 2023-01-03 삼성디스플레이 주식회사 액정 표시 장치

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101154001A (zh) * 2006-09-27 2008-04-02 奇美电子股份有限公司 薄膜晶体管基板及其应用的液晶显示面板和液晶显示装置
CN104461209A (zh) * 2015-01-09 2015-03-25 京东方科技集团股份有限公司 一种内嵌式触摸屏及显示装置
CN106483722A (zh) * 2015-08-26 2017-03-08 群创光电股份有限公司 液晶显示面板
KR20170064106A (ko) * 2015-11-30 2017-06-09 엘지디스플레이 주식회사 백라이트 유닛 및 디스플레이 장치
CN106353939A (zh) * 2016-10-17 2017-01-25 友达光电股份有限公司 像素单元及其显示面板
CN108345151A (zh) * 2018-02-26 2018-07-31 惠科股份有限公司 显示面板及曲面显示装置
CN110928070A (zh) * 2019-12-04 2020-03-27 深圳市华星光电半导体显示技术有限公司 像素电极结构及液晶显示面板
CN111221189A (zh) * 2019-12-11 2020-06-02 Tcl华星光电技术有限公司 像素结构、阵列基板及显示面板
CN111208683A (zh) * 2020-02-28 2020-05-29 深圳市华星光电半导体显示技术有限公司 一种显示面板
CN111308807A (zh) * 2020-04-01 2020-06-19 深圳市华星光电半导体显示技术有限公司 液晶显示面板

Also Published As

Publication number Publication date
CN112540485B (zh) 2022-04-01
WO2022116321A1 (zh) 2022-06-09

Similar Documents

Publication Publication Date Title
US8964132B2 (en) Color filter substrate and capacitive touch screen
JP4745363B2 (ja) 液晶ディスプレイパネル
EP3683622A1 (en) Liquid crystal display panel and pixel unit thereof
CN107463044B (zh) 像素结构及主动开关阵列基板
KR101527320B1 (ko) 매트릭스 스위칭 타입 터치패널
CN111221189B (zh) 像素结构、阵列基板及显示面板
CN103869566B (zh) 一种像素结构、液晶显示面板及其立体显示装置
CN111090197B (zh) 像素结构及显示面板
US10386683B2 (en) Liquid crystal display panel and pixel unit thereof
CN112540485B (zh) 子像素结构和显示面板
CN108415615B (zh) 金属网格、触摸屏和显示装置
CN203217212U (zh) 一种液晶显示器及电子装置
CN110703517A (zh) 一种像素电极结构
JPH0384831A (ja) プラズマディスプレイパネル
CN112631027B (zh) 一种显示面板及其制作方法和显示装置
US20230367162A1 (en) Array substrate and liquid crystal display panel
CN114217481A (zh) 显示面板和显示装置
CN111443533A (zh) 像素单元及液晶显示装置
CN112147819A (zh) 一种液晶显示面板
CN111142294B (zh) 像素电极结构及阵列基板
CN110967858B (zh) 显示面板和显示装置
CN111308808B (zh) 像素电极及液晶显示面板
CN112782881B (zh) 一种像素单元、显示面板及显示装置
CN110441965B (zh) 一种阵列基板、显示面板以及显示装置
CN211207023U (zh) 显示面板和显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant