CN112511467A - 使用反馈环路进行符号时间恢复的设备和方法 - Google Patents

使用反馈环路进行符号时间恢复的设备和方法 Download PDF

Info

Publication number
CN112511467A
CN112511467A CN202010933109.6A CN202010933109A CN112511467A CN 112511467 A CN112511467 A CN 112511467A CN 202010933109 A CN202010933109 A CN 202010933109A CN 112511467 A CN112511467 A CN 112511467A
Authority
CN
China
Prior art keywords
fap
estimated
processor
str
symbol time
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202010933109.6A
Other languages
English (en)
Inventor
权赫准
丁亚聪
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of CN112511467A publication Critical patent/CN112511467A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2647Arrangements specific to the receiver only
    • H04L27/2655Synchronisation arrangements
    • H04L27/2662Symbol synchronisation
    • H04L27/2665Fine synchronisation, e.g. by positioning the FFT window
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0202Channel estimation
    • H04L25/0224Channel estimation using sounding signals
    • H04L25/0228Channel estimation using sounding signals with direct estimation from sounding signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • H04B1/7097Interference-related aspects
    • H04B1/711Interference-related aspects the interference being multi-path interference
    • H04B1/7113Determination of path profile
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0202Channel estimation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0202Channel estimation
    • H04L25/0222Estimation of channel variability, e.g. coherence bandwidth, coherence time, fading frequency
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0202Channel estimation
    • H04L25/0224Channel estimation using sounding signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2626Arrangements specific to the transmitter only
    • H04L27/2646Arrangements specific to the transmitter only using feedback from receiver for adjusting OFDM transmission parameters, e.g. transmission timing or guard interval length
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2647Arrangements specific to the receiver only
    • H04L27/2649Demodulators
    • H04L27/265Fourier transform demodulators, e.g. fast Fourier transform [FFT] or discrete Fourier transform [DFT] demodulators
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2647Arrangements specific to the receiver only
    • H04L27/2655Synchronisation arrangements
    • H04L27/2689Link with other circuits, i.e. special connections between synchronisation arrangements and other circuits for achieving synchronisation
    • H04L27/2695Link with other circuits, i.e. special connections between synchronisation arrangements and other circuits for achieving synchronisation with channel estimation, e.g. determination of delay spread, derivative or peak tracking
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2647Arrangements specific to the receiver only
    • H04L27/2655Synchronisation arrangements
    • H04L27/2668Details of algorithms
    • H04L27/2673Details of algorithms characterised by synchronisation parameters
    • H04L27/2675Pilot or known symbols

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Discrete Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)

Abstract

提供了一种使用反馈环路进行符号时间恢复的方法和设备。第一方法包括:接收估计的第一到达路径FAP;处理估计的FAP;对处理后的估计FAP提供取整运算以产生用于调整快速傅里叶变换FFT窗口的调整值;基于处理后的所述估计的FAP来确定量化误差;以及对所述量化误差与处理后的所述估计的FAP进行求和。第二方法包括:接收估计的FAP;确定所述估计的FAP的加权平均;处理所述估计的FAP的加权平均;对所述估计的FAP的处理后的加权平均提供取整运算以产生用于调整FFT窗口的调整值;基于先前时隙中的所述估计的FAP的处理后的加权平均来确定延迟的STR调整;以及第所述延迟的STR调整与当前时隙中的所述估计的FAP的处理后的加权平均求和。

Description

使用反馈环路进行符号时间恢复的设备和方法
本申请基于并要求于2019年9月13日在美国专利商标局提交并被分配的序列号为62/900,024的美国临时专利申请的优先权,该美国临时专利申请的全部内容通过引用被包含于此。
技术领域
本公开总体上涉及一种无线通信系统,并且更具体地,涉及一种用于使用反馈环路的符号时间恢复(STR)的设备和方法。
背景技术
在无线通信系统(例如,第五代(5G)通信接收器)中,接收器可以确定符号定时以对从发送器发送的符号进行解调。STR处理器可以用于根据时间偏移来调整快速傅里叶变换(FFT)定时窗口。估计时间偏移的方法(例如,STR方法)可以基于第一到达路径(FAP)估计。FAP指示第一路径的时间实例,并且如果不存在时间偏移,则FAP位于时间0。如果存在时间偏移,则可以相应地移位FAP。基于估计的FAP,FFT定时窗口可以被调整到期望的范围以补偿时间偏移。
在使用STR处理器的方法中,可以通过对信道功率延迟分布(PDP)执行移动求和运算(例如,跨PDP滑动长度为W的窗口并且对窗口的值累加地求和)来获得FAP以及其它定时相关参数(诸如最后到达路径(LAP)和质心(CoM)),可以从信道估计(CE)处理器获得所述移动求和运算。不同类型的参考信号(例如,跟踪参考信号(TRS)、信道状态信息参考信号(CSI-RS)、同步信号块(SSB)、物理广播信道解调参考信号/辅同步信号(PBCHD MRS/SSS)和物理下行链路共享信道DMRS(PDSCH DMRS))可以被用于依据特定配置产生PDP。移动求和的预定义阈值用于确定FAP。结果,使用STR处理器的方法可对瞬时估计的PDP的质量和阈值的选择敏感。对于具有少量参考信号的衰落信道,估计的FAP的方差可能非常大,导致不正确的FFT窗口放置。
此外,由于可以从CE处理器获得PDP,所以PDP的采样率可以依据特定参考信号(RS)的数字学和模式,所述PDP的采样率可以与正交频分复用(OFDM)系统的采样率不同。当PDP的采样率远小于系统的采样率时,由于分辨率不足,估计的PDP可能不能准确地反映真实的时间偏移。
发明内容
根据一个实施例,提供了一种方法。所述方法包括:接收估计的第一到达路径FAP;处理估计的FAP;对处理后的所述估计的FAP执行取整运算以产生用于调整快速傅里叶变换FFT窗口的调整值;基于处理后的所述估计的FAP来确定量化误差;以及对所述量化误差与处理后的所述估计的FAP求和。
根据一个实施例,提供了一种方法。所述方法包括:接收估计的FAP;确定所述估计的FAP的加权平均;处理所述估计的FAP的加权平均;对所述估计的FAP的处理后的加权平均执行取整运算以产生用于调整FFT窗口的调整值;基于先前时隙中的所述估计的FAP的处理后的加权平均来确定延迟的STR调整;以及对所述延迟的STR调整与当前时隙中的所述估计的FAP的处理后的加权平均求和。
根据一个实施例,提供了一种设备。所述设备包括:移动求和处理器,被配置为估计FAP;处理器,被配置为处理估计的FAP;取整处理器,被配置为对处理后的所述估计的FAP执行取整运算以产生用于调整FFT窗口的调整值;量化误差补偿处理器,被配置为基于处理后的所述估计的FAP来确定量化误差;以及加法器,被配置为对所述量化误差与处理后的所述估计的FAP求和。
附图说明
根据以下结合附图进行的详细描述,本公开的特定实施例的上述和其他方面、特征和优点将更加明显,其中:
图1是根据实施例的用于使用STR处理器来确定FFT定时窗口的设备的框图;
图2是根据实施例的图1的STR处理器的框图;
图3是根据实施例的图1的STR处理器的框图;
图4是根据实施例的图1的STR处理器的框图;
图5是根据实施例的图1的STR处理器的框图;
图6是根据实施例的反馈环路的数学原理的示图;
图7是根据实施例的图3、图5和图6的量化误差补偿处理器的框图;
图8是根据实施例的产生取整的STR调整的方法的流程图;
图9是根据实施例的产生取整的STR调整的方法的流程图;以及
图10是根据实施例的产生取整的STR调整的方法的流程图。
具体实施方式
在下文中,参照附图详细描述本公开的实施例。应当注意,尽管它们在不同的附图中被示出,但是将由相同的附图标号表示相同的元件。在以下描述中,仅提供诸如详细配置和部件的具体细节以帮助对本公开的实施例的总体理解。因此,对于本领域技术人员应当显而易见的是,在不脱离本公开的范围的情况下,可以对本文所描述的实施例进行各种改变和修改。此外,为了清楚和简洁,省略了对公知功能和构造的描述。下面描述的术语是考虑到本公开中的功能而定义的术语,并且可以根据用户、用户的意图或习惯而不同。因此,应基于贯穿本说明书的内容来确定术语的定义。
本公开可以具有各种修改和各种实施例,其中,下面参照附图详细描述所述实施例。然而,应当理解,本公开不限于所述实施例,而是包括在本公开的范围内的所有修改、等同和替代。
虽然包括诸如第一、第二等序数词的术语可以用于描述各种元件,但是结构元件不受术语限制。所述术语仅用于将一个元件与另一元件区分开。例如,在不脱离本公开的范围的情况下,第一结构元件可以被称为第二结构元件。类似地,第二结构元件也可以被称为第一结构元件。如本文所使用的,术语“和/或”包括一个或更多个关联项的任意和所有组合。
本文所使用的术语仅用于描述本公开的各种实施例,而不旨在限制本公开。除非上下文另有明确指示,否则单数形式旨在包括复数形式。在本公开中,应当理解,术语“包括”或“具有”指示特征、数量、步骤、操作、结构元件、部分或其组合的存在,并且不排除一个或更多个其他特征、数量、步骤、操作、结构元件、部分或其组合的添加的存在或概率。
除非被不同地定义,否则本文使用的所有术语具有与本公开所属领域的技术人员所理解的含义相同的含义。除非在本公开中被清楚地定义,否则诸如在通常使用的词典中定义的那些术语应被解释为具有与相关领域中的上下文含义相同的含义,并且不应被解释为具有理想的或过度正式的含义。
图1是根据实施例的用于使用STR处理器来确定FFT定时窗口的设备的框图。设备100包括:CE处理器101、STR处理器103、FFT窗口确定器处理器105和FFT处理器107。在实施例中,CE处理器101、STR处理器103、FFT窗口确定器处理器105和FFT处理器107可以被包括在一个处理器中,或者每个处理器的功能可以分布在多个处理器之间。
CE处理器101包括用于提供PDP的输出109。STR处理器103包括连接到CE处理器101的输出109的输入以及输出111。STR处理器103的输出111是STR调整。STR处理器103使用PDP来基于FAP确定STR调整。STR处理器103的输入可以包括:来自CE处理器101的PDP信息、循环移位Δcirc(例如,向右的循环移位)的参数和可以在移动求和算法中使用的滑动窗口长度W。为了估计不同的定时相关参数(诸如FAP、LAP和中值),还可以提供用于估计它们中的每个的阈值。然后执行循环移位运算,这在解决负时间偏移中是有用的,随后计算具有窗口长度W的PDP的移动求和。最后,可以以相同的方式使用提供的阈值来计算FAP/LAP/中值。
FFT窗口确定器处理器105包括:连接到STR处理器103的输出111的输入,用于接收STR调整;以及输出113,用于在确定的FFT窗口中输出接收信号。FFT窗口确定器处理器105基于STR调整在接收信号上放置FFT窗口,以提取在确定的FFT窗口中的接收信号的部分。FFT处理器107包括:连接到FFT窗口确定器处理器105的输出113的输入,用于接收在确定的FFT窗口中的接收信号的部分。FFT处理器107对从FFT窗口确定器处理器105接收的信号应用FFT处理。
图2是根据实施例的图1的STR处理器103的框图。
参照图2,STR处理器(或反馈环路处理器)103包括:移动求和处理器201、减法器203、增益级205(例如,放大器)、加法器207、延迟级209和取整处理器211。在实施例中,移动求和处理器201和取整处理器211的功能可以被包括在一个处理器中,或者每个处理器的功能可以分布在多个处理器之间。
移动求和处理器201包括:连接到CE处理器101的输出109的输入,用于接收PDP;以及输出213,用于提供FAPz′的估计。减法器203包括:连接到移动求和处理器201的输出213的第一输入,用于接收估计的FAPz′;第二输入215,用于接收非零FAP偏移γt(例如,目标FAP偏移);以及输出217,用于从估计的FAPz′减去非零FAP偏移以提供差作为中间STR调整。非零FAP偏移γt有助于防止STR调整超过正确的定时点,并且促使FFT窗口在期望区域内的移位。
非零FAP偏移γt被集成到STR处理器103中。这种非零FAP偏移γt的目标是为可能的估计误差留出空间,并且防止FFT窗口被放置在正确的定时位置之后。例如,下面的等式(1)示出反馈环路中γt的效果等于从无限脉冲响应(IIR)滤波的FAP估计Sn中减去γt,并且从反馈环路获得的STR调整τa,n实际上等于Snt。利用表示为βTO的真实时间偏移以及表示为y(n)的接收信号,在应用STR调整之后的接收信号可以如如下等式(1)中所示:
y(n-βTO+[τa,n])=y(n-βTO+[Sn]-γt)…(1)
如果存在估计误差δ>0使得[Sn]=βTO+δ,则以上等式(1)中的接收信号可以如如下等式(2)中所示:
y(n-βTO+[τa,n])=y(n+δ-γt)…(2)
如果不存在非零FAP偏移使得γt=0,则接收信号变为y(n+δ)。因此,FFT窗口可能由于估计误差而被放置在正确的定时之后,这可能引起符号间干扰(ISI)。然而,如果存在适当的非零FAP偏移使得γt>δ,则n+δ-γt<n。因此,FFT窗口被放置在正确的定时之前。由于OFDM系统中的循环前缀(CP),在这种情况下将不存在ISI。
增益级205包括:连接到减法器203的输出的输入;以及放大器输出219,其中,增益级205具有环路增益α。增益级205将环路增益α应用于中间STR调整以获得放大的中间STR调整。加法器207包括:连接到增益级205的输出219的第一输入,用于接收放大的中间STR调整;第二输入221,用于接收延迟的累加STR调整;以及输出223,其中,加法器207的输出223提供累加STR调整τa。即,通过这样得到τa:从估计的FAPz′减去γt,将差乘以α,并将延迟的累加STR调整与乘积相加。
延迟级209包括:连接到加法器207的输出223的输入,用于接收累加STR调整;以及连接到加法器207的第二输入221的输出,用于提供延迟的累加STR调整。取整处理器211包括:连接到加法器207的输出223的输入,用于接收累加STR调整;以及连接到STR处理器103的输出111的输出,用于提供取整的STR调整。取整处理器211将取整运算应用于累加STR调整以获得取整的累加STR调整。由于FFT窗口移位必须是整数个样点,所以取整处理器211对累加STR调整应用取整操作。根据取整的累加STR调整来调整FFT定时窗口。
图3是根据实施例的图1的STR处理器103的框图。
参照图3,STR处理器103包括:移动求和处理器301、减法器303、增益级305(例如,放大器)、加法器307、量化误差补偿处理器309和取整处理器311。在实施例中,移动求和处理器301、量化误差补偿处理器309和取整处理器311可以被包括在一个处理器中,或者每个处理器的功能可以分布在多个处理器之间。
移动求和处理器301包括:连接到CE处理器101的输出109的输入,用于接收PDP;以及输出313,用于提供FAPz′的估计。减法器303包括:连接到移动求和处理器301的输出313的第一输入,用于接收没有任何STR调整的瞬时估计的FAPz′;第二输入315,用于接收将被从FAPz′的估计中减去的非零FAP偏移γt;以及输出317,用于提供差作为中间STR调整τc
增益级305包括:连接到减法器303的输出317的输入;以及用于提供放大的中间STR调整的放大器输出319,其中,增益级305具有环路增益α。加法器307包括:连接到增益级305的放大器输出319的第一输入、用于接收经过量化误差补偿的累加STR调整的第二输入321、以及输出323,其中,加法器307的输出323提供累加STR调整τa
量化误差补偿处理器309包括:连接到加法器307的输出323的输入;以及连接到加法器307的第二输入321的输出。量化误差补偿处理器309将量化误差补偿与放大的中间STR调整相加以获得累加STR调整。取整处理器311包括:连接到加法器307的输出323的输入;以及连接到STR处理器103的输出111的输出。取整处理器311将取整运算应用于累加STR调整以获得取整的累加STR调整。为了补偿来自取整运算的量化误差,本公开的实施例包括具有量化误差补偿处理器309的STR处理器103。STR处理器103减小估计的FAPz′的方差,并且使估计的FAPz′在真实FAPz周围更稳定。根据取整的累加STR调整来调整FFT定时窗口。
由于FFT窗口移位必须是整数个样点,所以取整处理器311对累加STR调整应用取整运算,这可能导致量化误差。本公开的一个实施例包括量化误差补偿处理器309,量化误差补偿处理器309被集成到STR处理器103中以补偿来自取整运算的误差。
图4是根据实施例的图1的STR处理器103的框图。
参照图4,STR处理器103包括:移动求和处理器401、加权平均处理器403、减法器405、增益级407(例如,放大器)、加法器409、延迟级411和取整处理器413。在实施例中,移动求和处理器401、加权平均处理器403和取整处理器413可以被包括在一个处理器中,或者每个处理器的功能可以分布在多个处理器之间。
移动求和处理器401包括:连接到CE处理器101的输出109的输入,用于接收PDP;以及输出415,用于提供FAPz′的估计。加权平均处理器403包括:连接到移动求和处理器401的输出415的输入,用于接收估计的FAPz′;以及输出417,用于提供估计的FAPz′的加权平均。减法器405包括:连接到加权平均处理器403的输出417的第一输入、用于接收非零FAP偏移γt(例如,目标FAP偏移)的第二输入419、以及输出421,其中,减法器405的输出421提供中间STR调整τc(即,修改的FAP)。加权平均处理器403可以使用具有掩码的瞬时PDP来细化输出417。对估计的FAP在加权平均处理器403之前和之后的改变应用掩码运算以细化加权平均的输出417并且将来自加权平均的校正约束在合理的范围内。可以通过应用于瞬时估计的PDP的功率比的升余弦滤波器的输出来按比例缩放改变量。
当PDP的分辨率低(即,PDP的采样率远小于OFDM系统的采样率)时,加权平均处理器403被激活。加权平均处理器403可以接收估计的FAPz′和PDP作为输入,并且输出细化的FAP。在输入FAP被表示为τ并且PDP被表示为P(t)的情况下,通过加权平均得到的细化的FAP如如下等式(3)中所示:
Figure BDA0002670956310000081
其中,wl和wr分别表示左窗口和右窗口尺寸,其中,在窗口内部进行加权平均。
加权平均处理器403的效果是基于其周围的PDP获得平均FAP估计。然而,由于加权平均是根据瞬时PDP被计算的,所以PDP估计的质量影响结果。理想地,位于FAP的信道抽头的功率应当大于位于FAP的信道抽头周围的信道抽头的功率。然而,对于瞬时计算的PDP,FAP周围的信道抽头的功率可能大于位于FAP的信道抽头的功率,这可能导致细化的FAPτ′被不正确地大量移位。为了约束移位的量,可以应用基于功率比的掩码运算。在τ′被计算之后,移位量可以如如下的等式(4)中所示:
Δτ=τ′-τ…(4)
并且依据Δτ是大于0还是小于0,功率比可以如如下等式(5)中所示:
Figure BDA0002670956310000082
如果功率比r太大,则τ′与τ相比可能已经显著偏移,因此τ′可能不可靠。为了约束移位,可以在r上应用掩码H(r),H(r)可以是如如下等式(6)中所示的升余弦滤波器:
Figure BDA0002670956310000091
例如,升余弦滤波器可以具有
Figure BDA0002670956310000092
移位量Δτ可以通过H(r)被按比例缩放并且被加回以获得如如下等式(7)中所示的细化的FAP:
τ′=τ+Δτ·H(r)…(7)
这是加权平均处理器403的最终输出。
增益级407包括:连接到减法器405的输出421以接收中间STR调整τc的输入;以及用于提供放大的中间STR调整的放大器输出423,其中,增益级407具有环路增益α。加法器409包括:连接到增益级407的输出423的第一输入、用于接收延迟累加STR调整的第二输入425、以及输出427,其中,加法器409的输出427提供累加STR调整τa
延迟级411包括:连接到加法器409的输出427的输入;以及连接到加法器409的第二输入425的输出。取整处理器413包括:连接到加法器409的输出427的输入;以及连接到STR处理器103的输出111的用于提供调整的STR的输出。
图5是根据实施例的图1的STR处理器103的框图。
参照图5,STR处理器103包括:移动求和处理器501、加权平均处理器503、减法器505、增益级507(例如,放大器)、加法器509、量化误差补偿处理器511和取整处理器513。在实施例中,移动求和处理器501、加权平均处理器503、量化误差补偿处理器511和取整处理器513可以被包括在一个处理器中,或者每个处理器的功能可以分布在多个处理器之间。
移动求和处理器501包括:连接到CE处理器101的输出109的输入,用于接收PDP;以及输出515,用于提供FAPz′的估计。加权平均处理器503包括:连接到移动求和处理器501的输出515的输入,用于接收估计的FAPz′;以及输出517,用于提供估计的FAPz′的加权平均。减法器505包括:连接到加权平均处理器503的输出517的第一输入、用于接收非零FAP偏移γt(例如,目标FAP偏移)的第二输入519、以及输出521,其中,减法器505的输出521提供中间STR调整τc(即,修改的FAP)。加权平均处理器503可以使用具有掩码的瞬时PDP来细化输出517。对估计的FAP在加权平均处理器503之前和之后的改变应用掩码运算,以细化加权平均的输出517并且将来自加权平均的校正约束在合理范围内。可以通过应用于瞬时估计的PDP的功率比的升余弦滤波的输出来按比例缩放改变量。
增益级507包括:连接到减法器505的输出521以接收中间STR调整τc的输入;以及用于提供放大的中间STR调整的放大器输出523,其中,增益级507具有环路增益α。加法器509包括:连接到增益级507的输出523的第一输入、用于接收经过量化误差补偿的累加STR调整的第二输入525、以及输出527,其中,加法器509的输出527提供累加STR调整τa
由于FFT窗口移位必须是整数个样点,所以取整处理器513对累加STR调整应用取整运算,这可能导致量化误差。本公开的一个实施例包括被集成到STR处理器103中以补偿来自取整运算的误差的量化误差补偿处理器511。本公开的一个实施例还包括加权平均处理器503,用于确定具有掩码的自适应加权平均以在PDP的分辨率低时控制细化级别。由于自适应加权平均利用瞬时估计的PDP,所以自适应加权平均可能对PDP的估计质量敏感。本公开的一个实施例还对加权平均处理器503的输出应用掩码运算,这提供了更鲁棒的细化。当PDP的分辨率低并且资源块(RB)的数量小时,加权平均导致更好的STR调整。
图6是根据实施例的反馈环路的数学原理的示图。
参照图6,数学原理包括:第一减法器601、第二减法器603、增益级605(例如,放大器)、加法器607、量化误差补偿609和取整611。
第一减法器601包括:用于接收假设不应用STR调整的估计的FAPz的第一输入613、用于取整的τa的第二输入627、以及用于提供假设应用了取整的τa的STR调整的估计的FAPz′的输出615。第二减法器603包括:连接到第一减法器601的输出615的用于接收瞬时估计的FAPz′的第一输入、用于接收将被从估计的FAPz′中减去的非零FAP偏移γt的第二输入617、以及用于提供差作为中间STR调整τc的输出619。
增益级605包括:连接到第二减法器603的输出619的输入;以及用于提供放大的中间STR调整的放大器输出621,其中,增益级605具有环路增益α。加法器607包括:连接到增益级605的放大器输出621的第一输入、用于接收经过量化误差补偿的累加STR调整的第二输入623、以及输出625,其中,加法器607的输出625提供累加STR调整τa
量化误差补偿609包括:连接到加法器607的输出625的输入;以及连接到加法器607的第二输入623的输出。量化误差补偿609将量化误差补偿与放大的中间STR调整相加以获得累加STR调整。取整611包括:连接到加法器607的输出625的输入;以及连接到第一减法器601的第二输入627的输出。取整611将取整运算应用于累加STR调整以获得取整的累加STR调整。为了减小估计的FAPz′的方差,以及补偿FAPz′的量化误差,本公开的实施例包括量化误差补偿609。该数学原理减小了估计的FAPz′的方差,并且使得估计的FAPz′在真实FAP周围更稳定。
可以由量化误差补偿来补偿由取整引起的误差,如在与图6对应的等式(8)中表示的,如下所示:
τa,n=Snt=τa,n-1+α·τc,n+α·([τa,n-1]-τa,n-1)…(8)
其中,下标n表示时间实例,[·]表示取整运算,并且Sn是对假设不应用STR调整的估计的FAP zn的IIR滤波器,可以如如下等式(9)中所示:
Sn=IIRα(zn)=α·zn+(1-α)·Sn-1…(9)
上面的等式(8)指示累加STR调整τa,n,可以被获得为τa,n-1+α·τc,n+α·([τa,n-1]-τa,n-1)。累加STR调整τa,n实际上等同于非零FAP偏移γt减去估计的FAP zn的IIR滤波版本。因为γt是常数,所以τa,n的方差等于Sn的方差。因此,τa,n的方差可以如如下等式(10)中所示:
Figure BDA0002670956310000121
其中,
Figure BDA0002670956310000122
分别表示τa,n、Sn和zn的方差。通过选择环路增益α<1,与没有STR调整的估计FAP的方差
Figure BDA0002670956310000123
相比,累加STR调整的方差
Figure BDA0002670956310000124
减小。
图7是根据实施例的分别如图3、图5和图6的量化误差补偿处理器309、511和609的框图。
参照图7,量化误差补偿处理器309、511和609包括:延迟级701、取整处理器703、减法器705、增益级707(例如,放大器)和加法器709。在实施例中,取整处理器703的功能可以分布在多个处理器之间。
延迟级701包括:连接到STR处理器103的加法器307、509和607的输出323、527和625的输入,用于分别接收累加STR调整τa;以及输出711。取整处理器703包括:连接到延迟级701的输出711的输入;以及输出713。
减法器705包括:连接到取整处理器703的输出713的第一输入;连接到延迟级701的输出711的第二输入,用于接收将从连接到取整处理器703的输出713的第一输入减去的值;以及输出715。增益级707包括:连接到减法器705的输出715的输入;以及输出717,其中,增益级707具有环路增益α。加法器709包括:连接到增益级707的输出717的第一输入、连接到延迟级701的输出711的第二输入、以及分别连接到量化误差补偿处理器309、511和609的输出321、525和623的输出。
图8是根据实施例的产生取整的STR调整的方法的流程图。由处理器执行的步骤可以分布在多个处理器之间。
参照图8,该方法包括在801接收PDP。
在803,估计瞬时FAP z′。可以通过使用长度为W的窗口跨信道PDP执行移动求和来估计瞬时FAP z′。可以通过使用RS的信道估计来确定PDP。
在805,将非零FAP偏移γt用于瞬时估计的FAP z′以产生中间STR调整τc
在807,中间STR调整τc被环路增益α放大。
在809,量化误差补偿与放大的中间STR调整τc相加以产生STR调整τa
在811,STR调整τa被取整,被取整的STR调整τa是STR处理器103的输出。
图9是根据实施例的产生取整的STR调整的方法的流程图。由处理器执行的步骤可以分布在多个处理器之间。
参照图9,所述方法包括在901接收PDP。
在903,估计瞬时FAP z′。可以通过使用长度为W的窗口跨信道PDP执行移动求和来估计瞬时FAP z′。可以通过使用RS的信道估计来确定PDP。
在905,确定估计的瞬时FAP z′的加权平均。加权平均可以基于其周围的PDP来获得平均FAP估计。加权平均还可以包括基于功率比的掩码运算,以约束加权平均FAP的移位量。在实施例中,可以省略加权平均。
在907,将非零FAP偏移γt应用于估计的瞬时估计FAP z′的加权平均以产生中间STR调整τc
在909,中间STR调整τc被环路增益α放大。
在911,将延迟的STR调整τa(即,先前时隙中的STR调整)与放大的中间STR调整τc相加以产生STR调整τa
在913,STR调整τa被取整,被取整的STR调整τa是STR处理器103的输出。
图10是根据实施例的产生取整的STR调整的方法的流程图。由处理器执行的步骤可以分布在多个处理器之间。
参照图10,所述方法包括在1001接收PDP。
在1003,估计瞬时FAP z′。可以通过使用长度为W的窗口跨信道PDP执行移动求和来估计瞬时FAP z′。可以通过使用RS的信道估计来确定PDP。
在1005,确定估计的瞬时FAP z′的加权平均。加权平均可以基于其周围的PDP来获得平均FAP估计。加权平均还可以包括基于功率比的掩码运算,以约束加权平均FAP的移位量。在实施例中,可以省略加权平均。
在1007,将非零FAP偏移γt应用于瞬时估计的FAP z′的加权平均以产生中间STR调整τc
在1009,中间STR调整τc被环路增益α放大。
在1011,量化误差补偿与放大的中间STR调整τc相加以产生STR调整τa
在1013,STR调整τa被取整,被取整的STR调整τa是STR处理器103的输出。
根据各种实施例的电子装置可以是各种类型的电子装置之一。电子装置可包括例如便携式通信装置(例如,智能电话)、计算机装置、便携式多媒体装置、便携式医疗装置、相机、可穿戴装置或家用电器。根据本公开的实施例,电子装置不限于以上所述的那些电子装置。
应该理解的是,本公开的各种实施例以及其中使用的术语并不意图将在此阐述的技术特征限制于具体实施例,而是包括针对相应实施例的各种改变、等同形式或替换形式。对于附图的描述,相似的参考标号可用来指代相似或相关的元件。将理解的是,与项相应的单数形式的名词可包括一个或更多个事物,除非相关上下文另有明确指示。如这里所使用的,诸如“A或B”、“A和B中的至少一个”、“A或B中的至少一个”、“A、B或C”、“A、B和C中的至少一个”以及“A、B或C中的至少一个”的短语中的每一个短语可包括在与所述多个短语中的相应一个短语中一起列举出的项的所有可能组合。如这里所使用的,诸如“第1”和“第2”或者“第一”和“第二”的术语可用于将相应部件与另一部件进行简单区分,并且不在其它方面(例如,重要性或顺序)限制所述部件。将理解的是,在使用了术语“可操作地”或“通信地”的情况下或者在不使用术语“可操作地”或“通信地”的情况下,如果一元件(例如,第一元件)被称为“与另一元件(例如,第二元件)结合”、“结合到另一元件(例如,第二元件)”、“与另一元件(例如,第二元件)连接”或“连接到另一元件(例如,第二元件)”,则意味着所述一元件可与所述另一元件直接(例如,有线地)连接、与所述另一元件无线连接、或经由第三元件与所述另一元件连接。
如这里所使用的,术语“处理器”可包括以硬件、软件或固件实现的单元,并可与其他术语(例如,“逻辑”、“逻辑块”、“部分”或“电路”)可互换地使用。处理器可以是被适配为执行一个或更多个功能的单个集成部件或者是该单个集成部件的最小单元或部分。例如,可以以专用集成电路(ASIC)的形式来实现处理器。
如本文所阐述的各种实施例可以被实现为包括存储在机器可读的存储介质中的一个或更多个指令的软件。例如,机器的处理器可以调用存储在存储介质中的一个或更多个指令中的至少一个,并且在处理器的控制下使用一个或更多个其他部件或不使用一个或更多个其他部件来执行指令。这允许机器被操作以根据调用的至少一个指令执行至少一个功能。一个或更多个指令可以包括由编译器产生的代码或可由解释器执行的代码。可以以非暂时性存储介质的形式提供机器可读存储介质。其中,术语“非暂时性”简单地表示存储介质是有形装置,并且不包括信号(例如,电磁波),但是该术语不区分数据被半永久地存储在存储介质中的位置和数据被临时地存储在存储介质中的位置。
根据实施例,可在计算机程序产品中包括和提供根据本公开的各种实施例的方法。计算机程序产品可作为产品在销售者和购买者之间进行交易。可以以机器可读存储介质(例如,紧凑盘只读存储器(CD-ROM))的形式来发布计算机程序产品,或者可经由应用商店(例如,PlayStoreTM)在线发布(例如,下载或上传)计算机程序产品,或者可直接在两个用户装置(例如,智能电话)之间发布计算机程序产品。如果是在线发布的,则计算机程序产品中的至少部分可以是临时产生的,或者可将计算机程序产品中的至少部分至少临时存储在机器可读存储介质(诸如制造商的服务器、应用商店的服务器或转发服务器)中。
根据各种实施例,上述部件中的每个部件(例如,模块或程序)可包括单个实体或多个实体。可省略上述部件中的一个或更多个部件,或者可添加一个或更多个其它部件。可选择地或者另外地,可将多个部件(例如,模块或程序)集成为单个部件。在这种情况下,该集成部件可仍旧按照与所述多个部件中的相应一个部件在集成之前执行一个或更多个功能相同或相似的方式,执行所述多个部件中的每一个部件的所述一个或更多个功能。由模块、程序或另一部件所执行的操作可顺序地、并行地、重复地或以启发式方式来执行,或者所述操作中的一个或更多个操作可按照不同的顺序来运行或被省略,或者可添加一个或更多个其它操作。
尽管已经在本公开的详细描述中描述了本公开的特定实施例,但是在不脱离本公开的范围的情况下,可以以各种形式修改本公开。因此,不应仅基于所描述的实施例而是基于所附权利要求及其等同来确定本公开的范围。

Claims (20)

1.一种符号时间恢复方法,包括:
接收估计的第一到达路径FAP;
处理所述估计的FAP;
对处理后的所述估计的FAP执行取整运算以产生用于调整快速傅里叶变换FFT窗口的调整值;
基于处理后的所述估计的FAP来确定量化误差;以及
对所述量化误差与处理后的所述估计的FAP求和。
2.如权利要求1所述的符号时间恢复方法,其中,通过执行移动求和运算来确定所述估计的FAP。
3.如权利要求2所述的符号时间恢复方法,其中,所述移动求和运算包括:对信道功率延迟分布PDP的移动求和运算。
4.如权利要求3所述的符号时间恢复方法,其中,所述移动求和运算包括:跨所述PDP滑动长度为W的窗口,并且对滑动窗口的值累加求和,其中,W是整数。
5.如权利要求3所述的符号时间恢复方法,还包括:通过估计信道来获得所述PDP。
6.如权利要求1-5中的任意一个所述的符号时间恢复方法,其中,处理所述估计的FAP步骤包括:从所述估计的FAP减去非零FAP偏移以产生中间调整值。
7.如权利要求6所述的符号时间恢复方法,其中,处理所述估计的FAP的步骤还包括:放大所述中间调整值。
8.一种符号时间恢复方法,包括:
接收估计的第一到达路径FAP;
确定所述估计的FAP的加权平均;
处理所述估计的FAP的加权平均;
对所述估计的FAP的处理后的加权平均执行取整运算以产生用于调整快速傅里叶变换FFT窗口的调整值;
基于先前时隙中的所述估计的FAP的处理后的加权平均来确定延迟的STR调整;以及
对所述延迟的STR调整与当前时隙中的所述估计的FAP的处理后的加权平均求和。
9.如权利要求8所述的符号时间恢复方法,其中,通过执行移动求和运算来确定所述估计的FAP。
10.如权利要求9所述的符号时间恢复方法,其中,所述移动求和运算包括:对信道功率延迟分布PDP的移动求和运算。
11.如权利要求10所述的符号时间恢复方法,其中,所述移动求和运算包括:跨所述PDP滑动长度为W的窗口,并且对所述滑动窗口的值累加求和,其中,W是整数。
12.如权利要求10所述的符号时间恢复方法,还包括:通过估计信道来获得所述PDP。
13.如权利要求8-12中的任意一个所述的符号时间恢复方法,其中,处理所述估计的FAP的加权平均的步骤包括:从所述估计的FAP的加权平均中减去非零FAP偏移以产生中间调整值。
14.如权利要求13所述的符号时间恢复方法,其中,处理所述估计的FAP的加权平均的步骤还包括:放大所述中间调整值。
15.一种符号时间恢复设备,包括:
移动求和处理器,被配置为估计第一到达路径FAP;
处理器,被配置为处理估计的FAP;
取整处理器,被配置为对处理后的所述估计的FAP执行取整运算以产生用于调整快速傅里叶变换FFT窗口的调整值;
量化误差补偿处理器,被配置为基于处理后的所述估计的FAP来确定量化误差;以及
加法器,被配置为对所述量化误差与处理后的所述估计的FAP求和。
16.如权利要求15所述的符号时间恢复设备,其中,所述移动求和处理器被配置为:通过执行移动求和运算来估计所述FAP。
17.如权利要求16所述的符号时间恢复设备,其中,所述移动求和处理器还被配置为:对信道功率延迟分布PDP执行移动求和运算。
18.如权利要求17所述的符号时间恢复设备,其中,所述移动求和处理器还被配置为:跨所述PDP滑动长度为W的窗口,并且对滑动窗口中的值累加求和,其中,W是整数。
19.如权利要求17所述的符号时间恢复设备,还包括:信道估计处理器,被配置为通过估计信道来获得所述PDP。
20.如权利要求15-19中的任意一个所述的符号时间恢复设备,还包括:
减法器,被配置为从所述估计的FAP减去非零FAP偏移以产生中间调整值;以及
放大器,被配置为放大所述中间调整值。
CN202010933109.6A 2019-09-13 2020-09-08 使用反馈环路进行符号时间恢复的设备和方法 Pending CN112511467A (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201962900024P 2019-09-13 2019-09-13
US62/900,024 2019-09-13
US16/742,251 US11528176B2 (en) 2019-09-13 2020-01-14 Apparatus and method for symbol time recovery using feedback loop
US16/742,251 2020-01-14

Publications (1)

Publication Number Publication Date
CN112511467A true CN112511467A (zh) 2021-03-16

Family

ID=74869927

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010933109.6A Pending CN112511467A (zh) 2019-09-13 2020-09-08 使用反馈环路进行符号时间恢复的设备和方法

Country Status (4)

Country Link
US (2) US11528176B2 (zh)
KR (1) KR20210032273A (zh)
CN (1) CN112511467A (zh)
TW (1) TW202112067A (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11909560B2 (en) * 2021-04-22 2024-02-20 Qualcomm Incorporated Switching between channel estimation modes at a user equipment

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1478150A2 (en) * 2003-05-16 2004-11-17 Samsung Electronics Co., Ltd. Symbol timing recovery for multicarrier reception
KR20050049141A (ko) * 2003-11-21 2005-05-25 한국전자통신연구원 직교 주파수 분할 다중화 시스템을 위한 샘플링 오차 보상장치 및 방법
CN101361338A (zh) * 2005-11-15 2009-02-04 高通股份有限公司 多载波接收机中利用保护间隔相关的同步
CN102780673A (zh) * 2005-09-20 2012-11-14 高通股份有限公司 用于ofdm传输的定时获取及模式和保护检测
US20170288759A1 (en) * 2016-03-31 2017-10-05 Qualcomm Incorporated Channel estimation for per-tone continuous precoding in downlink mimo transmission

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB9509831D0 (en) * 1995-05-15 1995-07-05 Gerzon Michael A Lossless coding method for waveform data
US6941144B2 (en) * 2001-09-14 2005-09-06 Qualcomm Incorporated Method and apparatus for detecting excess delay in a communication signal
US7164649B2 (en) 2001-11-02 2007-01-16 Qualcomm, Incorporated Adaptive rate control for OFDM communication system
CN1173509C (zh) 2001-12-30 2004-10-27 华为技术有限公司 Cdma移动通信系统中可视与非可视信道的识别方法
US6795510B2 (en) 2002-04-12 2004-09-21 Thomson Licensing S.A. Apparatus and method for symbol timing recovery
KR100573203B1 (ko) * 2004-03-17 2006-04-24 에스케이 텔레콤주식회사 지피에스 전파 음영 지역에서 위치 탐색기를 이용하여단말기의 위치를 측위하는 방법 및 시스템
DE102004059957A1 (de) 2004-12-13 2006-06-14 Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. Synchronisationsvorrichtung und Vorrichtung zum Erzeugen eines Synchronisationssignals
KR100617091B1 (ko) 2005-03-08 2006-08-31 엘지전자 주식회사 심볼 시간 복원을 위한 타이밍 에러 탐지기
US8165167B2 (en) * 2005-03-10 2012-04-24 Qualcomm Incorporated Time tracking for a communication system
EP1917732A2 (en) * 2005-08-05 2008-05-07 Nokia Corporation Power control for gated uplink control channel
US20070072621A1 (en) * 2005-09-27 2007-03-29 Mukkavilli Krishna K Position location using transmitters with timing offset
US8428198B2 (en) * 2006-03-15 2013-04-23 Qualcomm Incorporated Frequency tracking which adapts to timing synchronization
US20110282625A1 (en) * 2010-05-13 2011-11-17 Katholieke Universiteit Leuven, K.U. Leuven R&D Time Interval Analyzing System and a Method Thereof
US9485623B2 (en) * 2011-08-18 2016-11-01 Rivada Research, Llc Method and system for providing enhanced location based trilateration
US9258039B2 (en) 2011-09-08 2016-02-09 Qualcomm Incorporated Devices for sending and receiving quantization quality feedback
US8724754B2 (en) * 2012-08-29 2014-05-13 Motorola Mobility Llc Noise power thresholding and balancing for long term evolution (LTE) symbol detection
US10158443B1 (en) * 2016-09-02 2018-12-18 Marvell International Ltd. Methods and apparatus for fine timing measurement with frequency domain processing
US11041948B2 (en) * 2019-04-08 2021-06-22 Apple Inc. Channel estimation combining for secure time of flight applications
US11307299B2 (en) * 2019-08-07 2022-04-19 Apple Inc. Radio frequency based sensing using communication signals

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1478150A2 (en) * 2003-05-16 2004-11-17 Samsung Electronics Co., Ltd. Symbol timing recovery for multicarrier reception
KR20050049141A (ko) * 2003-11-21 2005-05-25 한국전자통신연구원 직교 주파수 분할 다중화 시스템을 위한 샘플링 오차 보상장치 및 방법
CN102780673A (zh) * 2005-09-20 2012-11-14 高通股份有限公司 用于ofdm传输的定时获取及模式和保护检测
CN101361338A (zh) * 2005-11-15 2009-02-04 高通股份有限公司 多载波接收机中利用保护间隔相关的同步
US20170288759A1 (en) * 2016-03-31 2017-10-05 Qualcomm Incorporated Channel estimation for per-tone continuous precoding in downlink mimo transmission

Also Published As

Publication number Publication date
US11528176B2 (en) 2022-12-13
US20210083919A1 (en) 2021-03-18
TW202112067A (zh) 2021-03-16
KR20210032273A (ko) 2021-03-24
US20230087076A1 (en) 2023-03-23

Similar Documents

Publication Publication Date Title
US8135058B2 (en) Adaptive known signal canceller
KR101503207B1 (ko) 등화 장치, 수신 장치 및 등화 방법
JPWO2016027728A1 (ja) 受信装置、フレーム同期方法、送信装置、送信方法、およびプログラム
JP2006014334A (ja) デジタル受信機のチャンネル・プロファイルを用いたシンボル・タイミング・エラーの検出装置及びそのシンボル・タイミング・エラーの検出方法
CN109729032B (zh) 一种频偏估计值的校正方法、装置及计算机可读存储介质
US20230087076A1 (en) Apparatus and method for symbol time recovery using feedback loop
US8503594B2 (en) Phase tracking in communications systems
CN101346961A (zh) 在无线通信系统中确定定时的方法及设备
CN104601509B (zh) 多载波调制信号的定时同步装置及方法
JP4362141B2 (ja) 等化器
CN113259297A (zh) IEEE802.15.4g MR-OFDM在大频偏环境下的帧同步方法及装置
CN108353066B (zh) 用于载波频率偏移校正的设备和方法及其存储介质
CN105939301B (zh) 接收器单元和接收方法
US9800442B2 (en) Estimating method, sampling frequency offset calculating method, and phase estimating method and device
JP4795274B2 (ja) 適応等化装置
KR102574425B1 (ko) 기저대역의 ofdm 수신 장치 및 그 장치에서의 샘플 클럭 오류 추정 방법
US20190393910A1 (en) Timing estimation device and timing estimation method
JP2011188107A (ja) Mimo受信装置および受信方法
KR100698265B1 (ko) 디지털 방송 수신기의 등화 장치
JP2010118817A (ja) 適応等化器およびタップ係数制御方法
EP1516466A1 (en) Method for estimating noise auto-correlation
CN104967583B (zh) 一种提高差分系统接收性能的方法
TWI610555B (zh) 通訊裝置以及校正方法
WO2021117084A1 (ja) 受信装置及び受信方法
KR20020069823A (ko) 디지털 tv 수신기의 에러 추적 장치

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination