CN112346915B - 服务器主板关键信号批量测量方法 - Google Patents

服务器主板关键信号批量测量方法 Download PDF

Info

Publication number
CN112346915B
CN112346915B CN201910730336.6A CN201910730336A CN112346915B CN 112346915 B CN112346915 B CN 112346915B CN 201910730336 A CN201910730336 A CN 201910730336A CN 112346915 B CN112346915 B CN 112346915B
Authority
CN
China
Prior art keywords
data
server
board
main board
interface
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201910730336.6A
Other languages
English (en)
Other versions
CN112346915A (zh
Inventor
王昌盛
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitac Computer Shunde Ltd
Original Assignee
Mitac Computer Shunde Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitac Computer Shunde Ltd filed Critical Mitac Computer Shunde Ltd
Priority to CN201910730336.6A priority Critical patent/CN112346915B/zh
Publication of CN112346915A publication Critical patent/CN112346915A/zh
Application granted granted Critical
Publication of CN112346915B publication Critical patent/CN112346915B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2205Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2273Test methods
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/26Functional testing
    • G06F11/273Tester hardware, i.e. output processing circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Tests Of Electronic Circuits (AREA)

Abstract

一种服务器主板关键信号批量测量方法,其适用于一服务器主板并通过一服务器关键信号批量测量装置实现,该装置包括一诊断板以及一显示设备,包括以下步骤:a.预先通过该服务器主板上的CPLD器件定义该服务器主板上的一第一数据输出接口的三个引脚分别为SCLK、SLOAD、SDIO;b.通过该诊断板上的一FPGA器件定义该诊断板上一第一数据输入接口的三个引脚分别为SCLK、SLOAD、SDIO;c.在该第一数据输出接口与该第一数据输入接口对接后,若该诊断板上的一重置按钮被触发,该FPGA器件则通过该第一数据输入接口获取该CPLD器件的引脚寄存器的数据;d.该FPGA器件对获取的该CPLD器件的各个引脚寄存器的数据执行解码生成十进制测试数据;以及e.该显示设备储存并显示该十进制测试数据。

Description

服务器主板关键信号批量测量方法
技术领域
本发明是一服务器主板关键信号批量测量方法。
背景技术
目前,现在的服务器主板功能众多,电路复杂,在故障板分析中需要较强的专业知识和一定的经验人员才能胜任,由于人才难得,这对工厂的不良分析造成的挑战。服务器主板开机FF、开机断电、 开机无显和宕机的维修过程中,常常需要手工测量大量的电压,复位PWRGD信号, 这常常需要花费大量的时间,而且会常常测量信号遗漏,而使故障板分析不出来, 造成主板报废。
有鉴于此,本发明提供一种服务器主板关键信号批量测量方法,其可在服务器主板故障分析和测试中的关键信号批量自动测量。
发明内容
本发明所要解决的技术问题是提供一种服务器主板关键信号批量测量方法,其可在服务器主板故障分析和测试中的关键信号批量自动测量。
为解决上述技术问题,本发明一种服务器主板关键信号批量测量方法,其适用于一服务器主板并通过一服务器关键信号批量测量装置实现,该服务器关键信号批量测量装置包括一诊断板以及一显示设备,该服务器主板关键信号批量测量方法包括以下步骤:
a.预先通过该服务器主板上的一CPLD器件定义该服务器主板上的一第一数据输出接口的三个引脚分别为SCLK、SLOAD、SDIO;
b.通过该诊断板上的一FPGA器件定义该诊断板上与该服务器主板通讯的一第一数据输入接口的三个引脚分别为SCLK、SLOAD、SDIO;
c.在该第一数据输出接口与该第一数据输入接口对接后,若该诊断板上的一重置按钮被触发,该诊断板上的该FPGA器件则通过该第一数据输入接口获取该CPLD器件的引脚寄存器的数据;
d.该FPGA器件对获取的该CPLD器件的各个引脚寄存器的数据执行解码生成十进制测试数据并通过一第二数据输出接口传送至该显示设备;以及
e.该显示设备储存并显示该已解码的十进制测试数据。
优选地,该服务器关键信号批量测量装置还包括一打印机,该在步骤e之后进一步包含以下步骤:
f.利用一打印机打印该十进制测试数据。
优选地,该第一数据输出接口为JTAG接口,该第一数据输入接口为JTAG接口。
优选地,该第二数据输出接口为USB接口。
优选地,该显示设备为个人电脑。
与现有技术相比较,本发明服务器主板关键信号批量测量方法通过预先定义服务器主板的第一数据输出接口以及定义诊断板上的第一数据输入接口,使得该诊断板可通过该第二数据输入接口接收该服务器主板上的该CPLD器件的引脚寄存器的数据,在触发该诊断板上的重置按钮时,该诊断板上的该FPGA器件即可获取服务器主板上的该CPLD器件当前的引脚寄存器的数据并对获取的该CPLD器件的各个引脚寄存器的数据执行解码生成十进制测试数据并通过该显示设备显示该些数据供测试人员查看,整个测试的过程中,测试人员无需手工测量,即可在服务器主板故障分析和测试中获得服务器主板的批量的关键信号,傻瓜式操作易于上手。
【附图说明】
图1为本发明服务器关键信号批量测量装置与服务器主板的电性连接方块原理图。
图2为本发明服务器主板关键信号批量测量方法的步骤流程图。
【具体实施方式】
请参阅图1所示,本发明提供一种服务器主板关键信号批量测量方法,其适用于一服务器主板1并通过一服务器关键信号批量测量装置实现,该服务器关键信号批量测量装置包括一诊断板2以及一显示设备3,该服务器主板关键信号批量测量方法包括以下步骤:
步骤100:预先通过该服务器主板1上的一CPLD(Complex Programmable LogicDevice,复杂可编程逻辑器件)器件10定义该服务器主板1上的一第一数据输出接口11的三个引脚分别为SCLK、SLOAD、SDIO;在本实施例中,该第一数据输出接口11为JTAG接口。
步骤200:通过该诊断板2上的一FPGA(Field-Programmable Gate Array,现场可编程门阵列)器件21定义该诊断板2上与该服务器主板1通讯的一第一数据输入接口20的三个引脚分别为SCLK、SLOAD、SDIO;在本实施例中,该第一数据输入接口20为JTAG接口。
步骤300:在该第一数据输出接口11与该第一数据输入接口20对接后,若该诊断板2上的一重置按钮22被触发,该诊断板2上的该FPGA器件21 则通过该第一数据输入接口20获取该CPLD器件10的引脚寄存器的数据。
步骤400:该FPGA器件21对获取的该CPLD器件10的各个引脚寄存器的数据执行解码生成十进制测试数据并通过一第二数据输出接口23传送至该显示设备3,在本实施例中,该第二数据输出接口23为USB接口。
步骤500:该显示设备3储存该已解码的十进制测试数据并显示供测试人员查看。在本实施例中,该显示设备3为个人电脑。
为了使得测试数据可以方便传阅,本发明的服务器主板关键信号批量测量装置的显示设备3还连接一打印机4,在步骤500后可包含步骤600:利用该打印机4打印该十进制测试数据。
综上所述,本发明服务器主板关键信号批量测量方法通过预先定义服务器主板1的第一数据输出接口11以及定义诊断板2上的第一数据输入接口20,使得该诊断板2可通过该第二数据输入接口23接收该服务器主板1上的该CPLD器件10的引脚寄存器的数据,在触发该诊断板2上的重置按钮22时,该诊断板2上的该FPGA器件21即可获取服务器主板1上的该CPLD器件10当前的引脚寄存器的数据并对获取的该CPLD器件10的各个引脚寄存器的数据执行解码生成十进制测试数据并通过该显示设备显示该些数据供测试人员查看,整个测试的过程中,测试人员无需手工测量,即可在服务器主板故障分析和测试中获得服务器主板的批量的关键信号,傻瓜式操作易于上手。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以权利要求的保护范围为准。

Claims (5)

1.一种服务器主板关键信号批量测量方法,其适用于一服务器主板并通过一服务器关键信号批量测量装置实现,该服务器关键信号批量测量装置包括一诊断板以及一显示设备,其特征在于,该服务器主板关键信号批量测量方法包括以下步骤:
a.预先通过该服务器主板上的一CPLD器件定义该服务器主板上的一第一数据输出接口的三个引脚分别为SCLK、SLOAD、SDIO;
b.通过该诊断板上的一FPGA器件定义该诊断板上与该服务器主板通讯的一第一数据输入接口的三个引脚分别为SCLK、SLOAD、SDIO;
c.在该第一数据输出接口与该第一数据输入接口对接后,若该诊断板上的一重置按钮被触发,该诊断板上的该FPGA器件则通过该第一数据输入接口获取该CPLD器件的引脚寄存器的数据;
d.该FPGA器件对获取的该CPLD器件的各个引脚寄存器的数据执行解码生成十进制测试数据并通过一第二数据输出接口传送至该显示设备;以及
e.该显示设备储存并显示该已解码的十进制测试数据。
2.根据权利要求1所述的服务器主板关键信号批量测量方法,其特征在于,该服务器关键信号批量测量装置还连接一打印机,该在步骤e之后进一步包含以下步骤:
f.利用该打印机打印该十进制测试数据。
3.根据权利要求1所述的服务器主板关键信号批量测量方法,其特征在于,该第一数据输出接口为JTAG接口,该第一数据输入接口为JTAG接口。
4.根据权利要求1服务器主板关键信号批量测量方法,其特征在于,该第二数据输出接口为USB接口。
5.据权利要求1-4项中任一项所述的服务器主板关键信号批量测量方法,其特征在于,该显示设备为个人电脑。
CN201910730336.6A 2019-08-08 2019-08-08 服务器主板关键信号批量测量方法 Active CN112346915B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910730336.6A CN112346915B (zh) 2019-08-08 2019-08-08 服务器主板关键信号批量测量方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910730336.6A CN112346915B (zh) 2019-08-08 2019-08-08 服务器主板关键信号批量测量方法

Publications (2)

Publication Number Publication Date
CN112346915A CN112346915A (zh) 2021-02-09
CN112346915B true CN112346915B (zh) 2024-04-19

Family

ID=74366699

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910730336.6A Active CN112346915B (zh) 2019-08-08 2019-08-08 服务器主板关键信号批量测量方法

Country Status (1)

Country Link
CN (1) CN112346915B (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1503132A (zh) * 2002-11-21 2004-06-09 ��ʢ���ӹɷ����޹�˾ 计算机主机板输出入端口的测试装置
CN101419485A (zh) * 2008-11-24 2009-04-29 电子科技大学 一种功能可变的可穿戴计算机主板
CN104375915A (zh) * 2014-12-16 2015-02-25 浪潮电子信息产业股份有限公司 一种利用服务器主板bmc和cpld交互快速诊断主板时序的方法
CN109933182A (zh) * 2019-03-20 2019-06-25 浪潮商用机器有限公司 一种服务器掉电诊断方法、装置和系统

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7047462B2 (en) * 2002-01-04 2006-05-16 Hewlett-Packard Development Company, Lp. Method and apparatus for providing JTAG functionality in a remote server management controller

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1503132A (zh) * 2002-11-21 2004-06-09 ��ʢ���ӹɷ����޹�˾ 计算机主机板输出入端口的测试装置
CN101419485A (zh) * 2008-11-24 2009-04-29 电子科技大学 一种功能可变的可穿戴计算机主板
CN104375915A (zh) * 2014-12-16 2015-02-25 浪潮电子信息产业股份有限公司 一种利用服务器主板bmc和cpld交互快速诊断主板时序的方法
CN109933182A (zh) * 2019-03-20 2019-06-25 浪潮商用机器有限公司 一种服务器掉电诊断方法、装置和系统

Also Published As

Publication number Publication date
CN112346915A (zh) 2021-02-09

Similar Documents

Publication Publication Date Title
US20100306592A1 (en) Computer system on and off test apparatus and method
US9651613B2 (en) Circuit board testing system
CN101526585B (zh) 自动开关机测试系统及方法
CN107305234B (zh) 测量设备
CN107450013B (zh) 一种电路板功能完整性测试平台及测试方法
CN106407059A (zh) 一种服务器节点测试系统及方法
CN112305398A (zh) 自动化电路板测试系统及其方法
US9632133B2 (en) Circuit board testing system
CN104572442A (zh) 可编程逻辑芯片片内程序校验系统
CN208140901U (zh) 一种服务器电源实时监控装置
CN112067970A (zh) 一种带校验功能的板件智能测试系统
CN112346915B (zh) 服务器主板关键信号批量测量方法
CN104614607B (zh) 一种测试方法及测试系统
CN205247373U (zh) 信息获取装置与系统
US20130166956A1 (en) Diagnostic card for recording reboot times of servers
KR102135131B1 (ko) Fpga 프로그램 테스트를 위한 시험방법
TW201510716A (zh) 電腦偵錯模組和方法
US11493549B2 (en) System and method for performing loopback test on PCIe interface
KR20100076641A (ko) 플랜트 콘트롤 시스템 계통의 전자카드 검사장치
TWI384235B (zh) 測試裝置
US20180136270A1 (en) Product self-testing method
CN106226615A (zh) 一种电子设备自动化测试系统
KR102618304B1 (ko) 시스템 반도체의 테스트를 위한 소켓 및 보드의 오픈/쇼트 테스트 시스템
CN110907857A (zh) 一种基于fpga的连接器自动检测方法
CN206450749U (zh) 一种多电压测试仪

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant