CN205247373U - 信息获取装置与系统 - Google Patents

信息获取装置与系统 Download PDF

Info

Publication number
CN205247373U
CN205247373U CN201520965048.6U CN201520965048U CN205247373U CN 205247373 U CN205247373 U CN 205247373U CN 201520965048 U CN201520965048 U CN 201520965048U CN 205247373 U CN205247373 U CN 205247373U
Authority
CN
China
Prior art keywords
interface
host computer
devices
acquisition device
information acquisition
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201520965048.6U
Other languages
English (en)
Inventor
吴英剑
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Siemens Numerical Control Ltd
Original Assignee
Siemens Numerical Control Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Siemens Numerical Control Ltd filed Critical Siemens Numerical Control Ltd
Priority to CN201520965048.6U priority Critical patent/CN205247373U/zh
Application granted granted Critical
Publication of CN205247373U publication Critical patent/CN205247373U/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

本实用新型提供了一种信息获取装置,用于获取待测设备上的待测芯片的信息,其中电源控制信号输出接口、上位机通信接口以及上位机CPU通过上位机总线互连,还包括继电器开关控制模块和继电器板卡,其中,电源控制信号输出接口连接输入端,继电器开关控制模块输出端连接线圈端,继电器板卡输出端包括两个常开触点,分别连接电源和待测设备的电源输入接口,以使得继电器板卡串联电源和待测设备。这样,便可以实现对数控产品主板上芯片信息的有效获取。

Description

信息获取装置与系统
技术领域
本实用新型涉及计算机测试技术,特别是涉及用于获取待测试设备信息的信息获取装置与系统。
背景技术
通常的,数控产品的主板上贴装了具有控制器功能的芯片,如中央处理单元(CentralProcessingUnit,简称:CPU)。在数控产品的主板生产测试过程中,若集成电路(IntegratedCircuit,简称:IC)封装相同而主频不同的芯片发生“混料”现象,生产测试过程又无法检测出来,可能影响最终产品的实际性能。例如,过低的芯片主频会引起产品的性能下降,过高的主频可能会对主板造成损坏,因此需要识别和检验芯片的主频是否在产品特性的误差范围之内,以保证数控产品的质量。现有技术中,通常采用示波器来测量芯片的主频:将示波器连接到正常工作中的数控产品主板上芯片外部的有源晶振对芯片进行主频测量。
现有技术中有采用示波器的方式识别芯片主频,但示波器探头能测量出芯片外部有源晶振的频率,而无法测量出芯片内部经过倍频的时钟信号;当芯片的主频较高,达到800MHZ,或者1GHz时,则采用示波器无法对芯片的主频进行测量;另外,示波器操作比较麻烦,需要具有相关经验的人员操作,操作效率存在提高的空间。
实用新型内容
有鉴于此,本实用新型实施例提出了一种信息获取装置,实现对数控产品主板上芯片信息的有效获取。
本实用新型的一个实施例提供了一种信息获取装置,用于获取待测设备上的待测芯片的信息,包括:
一上位机设备和一电源,其中所述上位机设备包括:
一上位机通信接口、
一上位机中央处理单元CPU,和
一上位机总线,其中所述上位机设备的通信接口通过上位机总线与所述上位机CPU相连,所述上位机通信接口用于与待测设备的待测设备通信接口相连以接收所述待测设备通过所述待测设备通信接口发送的所述待测芯片的信息;
所述上位机设备还包括:
一电源控制信号输出接口,其中所述电源控制信号输出接口、所述上位机通信接口以及所述上位机CPU通过上位机总线互连,所述上位机CPU用于向电源控制信号输出接口提供电源控制信号;
以及,所述信息获取装置,还包括:
一继电器开关控制模块,其包括:
一输入端,和
一继电器开关控制模块输出端;
一继电器板卡,其包括:
一线圈端,和
一继电器板卡输出端;
其中,所述电源控制信号输出接口连接所述输入端,所述继电器开关控制模块输出端连接所述线圈端,所述继电器板卡输出端包括两个常开触点,其分别连接所述电源和所述待测设备的电源输入接口,以使得所述继电器板卡串联所述电源和所述待测设备。
如上所述的信息获取装置,在一种实施方式中,所述上位机设备还包括:
一显示模块,其通过上位机总线与所述上位机CPU相连,其中所述显示模块用于显示所述上位机通信接口接收到的所述待测芯片的信息。
如上所述的信息获取装置,在一种实施方式中,所述电源控制信号输出接口具体为外设部件互连PCI接口;
所述继电器开关控制模块具体为PCI数字量输入输出DIO板卡。
如上所述的信息获取装置,在一种实施方式中,所述电源控制信号输出接口具体为通用串行总线USB接口;
所述继电器开关控制模块具体为USBDIO板卡。
如上所述的信息获取装置,在一种实施方式中,所述电源控制信号输出接口具体为串行通讯COM接口;
所述继电器开关控制模块具体为COM接口控制器。
如上所述的信息获取装置,在一种实施方式中,所述上位机通信接口具体为下述接口中的一种:以太网接口,蓝牙接口,无线保真WiFi接口,USB接口和COM接口。
如上所述的信息获取装置,在一种实施方式中,当所述上位机通信接口具体为以太网接口时,所述信息获取装置还包括:
一交换机,其中所述交换机的一个端口连接所述上位机通信接口,所述交换机的其他端口用于连接所述待测设备通信接口,所述待测设备通信接口通信接口为以太网口。
如上所述的信息获取装置,在一种实施方式中,当所述上位机通信接口具体为USB接口时,所述信息获取装置还包括:
一USB集线器Hub,其中所述USBHub的一个端口连接所述上位机通信接口,所述USBHub的其他端口用于连接所述待测设备通信接口,所述待测设备通信接口为USB接口。
如上所述的信息获取装置,在一种实施方式中,所述继电器板卡为多路输出继电器板卡,且至少有两个待测设备,其中,所述继电器板卡包括:
至少两个继电器板卡输出端,每一个输出端的两个常开触点分别连接所述电源和一个所述待测设备的电源输入接口,以使得所述继电器板卡串联所述电源和所述每一个待测设备。
如上所述的信息获取装置,在一种实施方式中,所述继电器板卡,还包括:
至少两个线圈端,
所述继电器开关控制模块为多路输出模块,其包括:
至少两个继电器开关控制模块输出端,
其中,所述至少两个线圈端与所述至少两个继电器开关控制模块输出端一一对应连接。
通过上位机设备连接继电器开关控制模块和继电器板卡,控制待测设备与电源之间的连通,以使得待测设备在与电源接通后,待测设备上电后,待测芯片自动运行获取待测芯片信息的代码,从而获取待测芯片的信息,并将获取的待测芯片的信息,通过待测设备的通信接口发送至上位机设备,以使得上位机设备的CPU调度显示模块显示待测芯片的信息,供测试者获取并确定待测芯片是否为合格的CPU。其具备操作简单便捷的特点,提高了获取待测芯片信息的效率;尤其是,待测芯片可以自动运行获取待测芯片的主频信息,并将获取的主频信息发送给上位机设备以供测试者获取并确定待测芯片的主频是否在正常范围内,对比现有技术中通过示波器测量待测芯片主频信息,本实用新型提供的实施例可以提高获取待测芯片主频信息的准确性和效率。
附图说明
下面将通过参照附图详细描述本实用新型的优选实施例,使本领域的普通技术人员更清楚本实用新型的上述及其它特征和优点,附图中:
图1为依据本实用新型的一个实施例提供的信息获取装置的结构示意图。
图2为依据本实用新型的另一个实施例提供的信息获取装置的结构示意图。
图3为依据本实用新型的再一个实施例提供的信息获取装置的结构示意图。
图4为依据本实用新型的还一个实施例提供的信息获取装置的结构示意图。
图5为依据本实用新型的还一个实施例提供的信息获取装置的结构示意图。
图6为依据本实用新型的还一个实施例提供的信息获取装置的结构示意图。
图7为依据本实用新型的还一个实施例提供的信息获取装置的结构示意图。
其中,附图标记如下:
100-上位机设备;11-电源控制信号输出接口;111-PCI接口;
112-USB接口;113-COM接口;12-上位机通信接口;
13-上位机CPU;14-上位机总线;15-显示模块;
200-继电器开关控制模块;201-PCIDIO板卡;202-USBDIO板卡;
203-COM接口控制器;21-输入端;22-继电器开关控制模块输出端;
300-继电器板卡;31-线圈端;32-继电器板卡输出端;
400-电源;500-交换机;600-USB集线器Hub;
800-待测设备;81-电源输入接口;82-待测芯片;
83-待测设备通信接口;84-待测设备总线。
具体实施方式
为使本实用新型的目的、技术方案和优点更加清楚,以下举实施例对本实用新型进一步详细说明。
实施例一
图1为依据本实用新型的一个实施例提供的信息获取装置的结构示意图,请参照图1,本实施例提供一种信息获取装置,用于获取待测设备800上的待测芯片82的信息,其中所述待测芯片82可以是CPU,也可以是含微控制器的芯片。该待测设备800包括一个电源输入接口81、一个待测芯片82以及一个通信接口83和待测设备总线84。其中,电源输入接口81、待测设备通信接口83以及待测芯片82通过待测设备的总线84互连。依据本实施例的信息获取装置包括上位机设备100、继电器开关控制模块200,继电器板卡300和电源400。其中,上述上位机设备100包括电源控制信号输出接口11,上位机通信接口12,上位机CPU13和上位机总线14。其中所述电源控制信号输出接口11、所述上位机通信接口12以及上位机CPU13通过上位机总线14互连,上述上位机CPU13用于向电源控制信号输出接口11提供电源控制信号,上述通信接口12用于与待测设备通信接口83相连以接收所述待测设备800通过待测设备通信接口83发送的待测芯片82的信息;上述继电器开关控制模块200包括一个输入端21和一个继电器开关控制模块输出端22,其中输入端21与上述电源控制信号输出接口11相连;上述继电器板卡300包括一个线圈端31和一个继电器板卡输出端32,该继电器板卡输出端32包括两个常开触点,其中上述线圈端31连接上述继电器开关控制模块输出端22,上述继电器板卡输出端32的两个常开触点分别连接电源400和待测设备800的电源输入接口81,以使得继电器板卡300串联电源400和待测设备800。
具体地,上述上位机设备100通过电源控制信号输出接口11输出数字信号,继电器开关控制模块200的输入端21在接收到数字信号后,将数字信号转化为相应的高电平信号或低电平信号,该高电平信号或低电平信号传输到继电器板卡300的线圈端31,给继电器版卡线圈通电或断电,进而控制继电器板卡输出端32的两个常开触点闭合或者断开,以在常开触点闭合的时候,连通电源400和待测设备800,使得电源400通过待测设备800的电源输入接口81给待测设备800上电。举例来说,在输出的数字信号为“1”时,继电器开关控制模块200将数字信号“1”转化为高电平信号。该高电平信号,给继电器板卡的线圈通电,以使得继电器板卡输出端32的常开触点闭合,从而连通电源400和待测设备800,使得电源400可以给待测设备800供电;反之,在输出的数字信号为“0”时,继电器开关控制模块200将数字信号“0”转化为低电平信号,该低电平信号,给继电器板卡的线圈断电,以使得继电器板卡输出端32的常开触点断开,从而断开电源400和待测设备800,使得电源400不能给待测设备800供电。
上述电源控制信号输出接口11可以为但不限于外设部件互连(PeripheralComponentInterconnect,简称:PCI)接口、通用串行总线(UniversalSerialBus,简称:USB)接口或者串行通讯(SerialCommunication,简称:COM)接口中的一种。具体来说,当电源控制信号输出接口11为PCI接口111时,相应的继电器开关控制模块200可以为PCI数字量输入输出(DigitalInputOutput,简称DIO)板卡201,相应的信息获取装置结构示意图,如图2所示;当电源控制信号输出接口11为USB接口112时,相应的继电器开关控制模块200可以为USBDIO板卡202,相应的信息获取装置结构示意图,如图3所示;当电源控制信号输出接口11为COM接口113时,相应的继电器开关控制模块200可以为COM接口控制器203,相应的信息获取装置结构示意图,如图4所示。
上述信息获取装置,还可以包括一个显示模块15,该显示模块15通过上位机总线14与上位机CPU13相连,如图5所示,该显示模块15用于显示上位机通信接口12接收到的待测设备800通过待测设备通信接口83向上位机设备100发送的待测芯片82的信息。其中待测芯片82的信息可以为包括但不限于主频信息,时钟信息等。
上述显示模块15,可以具体包括但不限于阴极射线管显示器(CathodeRayTube,简称:CRT),等离子显示器(PlasmaDisplay,简称:PDP),液晶显示器(liquidcrystaldisplay,简称:LCD)。
上述上位机通信接口12和待测设备通信接口83相匹配,均可以为但不限于下述接口中的一种:以太网接口,蓝牙接口,无线保真WiFi接口,USB接口和COM接口。
值得注意的是,仅在上位机设备100包括至少两个USB接口时,上述电源控制信号输出接口11和上位机通信接口12可以同时为USB接口,仅在上位机设备100包括至少两个COM接口时,上述电源控制信号输出接口11和上位机通信接口12可以同时为COM接口。
上述电源400可以为但不限于直流24伏(Voltage,简称:V)电源模块,视待测设备800所需的具体电压参数而定,本实用新型对此不作限定。
下面以电源控制信号输出接口11为PCI接口111,通信接口12和通信接口83为以太网口,获取待测芯片82的主频信息为例说明本信息获取装置的具体工作过程。对于电源控制信号输出接口11,通信接口12和通信接口83为其他类型的接口,获取待测芯片82的其他信息,其具体工作过程是类似的,具体不再赘述。
具体来说,上位机设备100通过PCI接口111输出电源控制信号,电源控制信号到达PCIDIO板卡201的输入端,PCIDIO板卡201将接收到的电源控制信号转换为高电平,传送到继电器板卡300的线圈端31,在继电器板卡300的线圈通电后,使得继电器板卡输出端32的常开触点闭合,连通电源400和待测设备800。在待测设备800上电后,待测设备800上的待测芯片82开始运行,自动执行用于获取主频信息的代码,并将获取的主频信息通过待测设备通信接口83发送到上位机设备100,上位机CPU13在上位机通信接口12接收到主频信息后,调用显示模块15,将接收到的主频信息显示在显示模块15上,以供测试者可以读取主频信息并根据读取到的主频信息确定待测芯片的主频是否在正常范围内。
上述主频信息,具体可以通过待测芯片读取待测芯片内部的时间戳计数器(TimeStampCounter,简称TSC)寄存器计数值的一段时间内前后的计数值,确定该段时间前后的计数值的差值,获取该差值与该段时间的比值,来获取主频信息。
需说明的是,上述待测设备800和上位机设备100还可以包括存储器(未在图中示出),该存储器可以通过总线与待测芯片或者上位机CPU等互连,并存储用于待测芯片或者上位机CPU执行的代码。
本实施例提供的信息获取装置,通过上位机设备连接继电器开关控制模块和继电器板卡,控制待测设备与电源之间的连通,以使得待测设备在与电源接通后,待测设备上电后,待测芯片自动运行获取待测芯片信息的代码,从而获取待测芯片的信息;并将获取的待测芯片的信息,通过待测设备通信接口发送至上位机设备,以使得上位机设备的CPU调度显示模块显示待测芯片的信息,供测试者获取并确定待测芯片是否为合格的CPU。其具备操作简单便捷的特点,提高了获取待测芯片信息的效率;尤其是,待测芯片可以自动运行获取待测芯片的主频信息,并将获取的主频信息发送给上位机设备以供测试者获取并确定待测芯片的主频是否在正常范围内,克服了现有技术中通过示波器测量待测芯片主频信息的诸多局限性,提高了获取待测芯片主频信息的准确性和效率。
本领域技术人员可以理解实施例中的装置中的模块可以按照实施例描述进行分布于实施例的装置中,也可以进行相应变化位于不同于本实施例的一个或多个装置中。上述实施例的模块可以合并为一个模块,也可以进一步拆分成多个子模块。
实施例二
图6为依据本实用新型的还一个实施例提供的信息获取装置的结构示意图;本实施例提供的信息获取装置可以连接至少两个待测设备800,是对前述图1-5所示实施例的进一步优化。请参照图6,本实施例提供的信息获取装置包括:如图1-5任一项实施例所述的上位机设备100,继电器开关控制模块200,继电器板卡300,电源400,其具有相似的结构和功能,具体不再赘述。其中在上位机通信接口12为以太网接口时,该信息获取装置还包括一个交换机500,其中该交换机500的一个端口连接上位机通信接口12,并且该交换机500的其他端口用于连接至少两个待测设备800的待测设备通信接口83,此时,待测设备通信接口83亦为以太网口。
其中,上述继电器板卡300为多路输出继电器板卡,该继电器板卡300包括至少两路控制通道,每路控制通道由线圈端31(又称输入端)和继电器板卡输出端32组成,也即该继电器板卡300包括至少两个线圈端31(图中未示出多个线圈端31)和至少两个继电器板卡输出端32,其中至少两个继电器板卡输出端32中的每一个继电器板卡输出端32的两个常开触点分别连接电源400和至少两个待测设备800中的每一个待测设备800的电源输入接口81,以使得继电器板卡300串联电源400和每一个待测设备800。
相应的,上述继电器开关控制模块200为多路输出模块,包括至少两个继电器开关控制模块输出端22(图中未示出多个输出端22),其中上述继电器板卡300的至少两个线圈端31分别连接继电器开关控制模块200的至少两个继电器开关控制模块输出端22。
下面以电源控制信号输出接口11为PCI接口111,获取两个待测芯片82的主频信息为例说明本信息获取装置的具体工作过程。对于电源控制信号输出接口11为USB接口112或者COM接口113,获取多于两个待测芯片82的主频信息或其他信息,其具体工作过程是类似的,具体不再赘述。
具体来说,上位机设备100通过PCI接口111输出电源控制信号,电源控制信号到达PCIDIO板卡201的输入端,PCIDIO板卡201将接收到的电源控制信号转换为高电平,传送到继电器板卡300的线圈端31,在继电器板卡300的线圈通电后,使得继电器板卡输出端32的常开触点闭合,连通电源400和两个待测设备800。在两个待测设备800同时上电后,两个待测设备800上的待测芯片82均开始运行,自动执行用于获取主频信息的代码,并将获取的主频信息通过待测设备通信接口83,即以太网口,经由交换机500的不同端口发送到上位机设备100,上位机设备100的CPU13在通信接口12,即以太网口,通过交换机接收到主频信息后,调用显示模块15,将接收到的至少两个待测芯片的主频信息显示在显示模块15上,以供测试者可以同时获取至少两个待测芯片的主频信息并根据获取到的主频信息确定待测芯片的主频是否在正常范围内。
上述获取主频信息的具体方式,可参见实施例一的相关描述,在此不再赘述。
需说明的是,上述待测设备800和上位机设备100均还可以包括存储器(未在图中示出),该存储器可以通过总线与待测芯片或者上位机CPU等互连,并存储用于待测芯片或者上位机CPU执行的代码。
本实施例提供的信息获取装置,通过上位机设备连接继电器开关控制模块和多路输出继电器板卡,同时控制至少两个待测设备与电源之间的连通,以使得至少两个待测设备在与电源接通后,至少两个待测设备同时上电后,至少两个待测芯片自动运行获取待测芯片信息的代码,从而获取待测芯片的信息,并将获取的待测芯片的信息,同时通过待测设备的以太网口经由交换机设备发送至上位机设备,以使得上位机CPU调度显示模块同时显示至少两个待测芯片的信息,以使得测试者可批量获取并确定至少两个待测芯片是否为合格的CPU。其进一步提高了获取待测芯片信息的效率。
实施例三
图7为依据本实用新型的还一个实施例提供的信息获取装置的结构示意图;本实施例提供的信息获取装置可以连接至少两个待测设备800,是对前述图1-5所示实施例的进一步优化。请参照图7,本实施例提供的信息获取装置包括:如图1-5任一项实施例所述的上位机设备100,继电器开关控制模块200,继电器板卡300,电源400,其具有相似的结构和功能,具体不再赘述。其中在上位机设备100的通信接口12为USB接口时,该信息获取装置还包括一个USB集线器(Hub)600,其中该USBHub600的一个端口连接上位机通信接口12,并且该USBHub600的其他端口用于连接至少两个待测设备800的待测设备通信接口83,此时,待测设备通信接口83亦为USB接口。
其中,该继电器板卡300为多路输出板卡,其包括至少两个线圈端31(图中未示出多个线圈端31)和至少两个继电器板卡输出端32,其中至少两个继电器板卡输出端32中的每一个继电器板卡输出端32的两个常开触点分别连接电源400和至少两个待测设备800中的每一个待测设备800的电源输入接口81,以使得继电器板卡300串联电源400和每一个待测设备800。
下面以电源控制信号输出接口11为PCI接口111,获取两个待测芯片82的主频信息为例说明本信息获取装置的具体工作过程。对于电源控制信号输出接口11为USB接口112或者COM接口113,获取多于两个待测芯片82的主频信息或其他信息,其具体工作过程是类似的,具体不再赘述。
具体来说,上位机设备100通过PCI接口111输出电源控制信号,电源控制信号到达PCIDIO板卡201的输入端,PCIDIO板卡201将接收到的电源控制信号转换为高电平,传送到继电器板卡300的线圈端31,在继电器板卡300的线圈通电后,使得继电器板卡输出端32的常开触点闭合,连通电源400和两个待测设备800。在两个待测设备800同时上电后,两个待测设备800上的待测芯片82均开始运行,自动执行用于获取主频信息的代码,并将获取的主频信息通过待测设备通信接口83,即USB接口,经由USBHub600的不同端口发送到上位机设备100,上位机CPU13在上位机通信接口12,即USB接口,通过USBHub600接收到主频信息后,调用显示模块15,将接收到的至少两个待测芯片的主频信息显示在显示模块15上,以供测试者可以同时获取至少两个待测芯片的主频信息并根据获取到的主频信息确定待测芯片的主频是否在正常范围内。
上述获取主频信息的具体方式,可参见实施例一的相关描述,在此不再赘述。
需说明的是,上述待测设备800和上位机设备100还可以包括存储器(未在图中示出),该存储器可以通过总线与待测芯片或者上位机CPU等互连,并存储用于待测芯片或者上位机CPU执行的代码。
值得注意的是,本实施例中,仅在上位机设备包括至少两个USB接口的时候,电源控制信号输出接口也可以为USB接口。
本实施例提供的信息获取装置,通过上位机设备连接继电器开关控制模块和多路输出继电器板卡,同时控制至少两个待测设备与电源之间的连通,以使得至少两个待测设备在与电源接通后,至少两个待测设备同时上电后,至少两个待测芯片自动运行获取待测芯片信息的代码,从而获取待测芯片的信息,并将获取的待测芯片的信息,同时通过USB接口经由USBHub发送至上位机设备,以使得上位机设备的CPU调度显示模块同时显示至少两个待测芯片的信息,使得测试者可批量获取并确定至少两个待测芯片是否为合格的CPU。其进一步提高了获取待测芯片信息的效率。
以上所述仅为本实用新型的较佳实施例而已,并不用以限制本实用新型,凡在本实用新型的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本实用新型的保护范围之内。

Claims (10)

1.信息获取装置,用于获取待测设备(800)上的待测芯片(82)的信息,包括:
一上位机设备(100)和一电源(400),其中所述上位机设备(100)包括:
一上位机通信接口(12)、
一上位机中央处理单元CPU(13)和
一上位机总线(14),其中所述上位机设备的通信接口(12)通过上位机总线(14)与所述上位机CPU(13)相连,所述上位机通信接口(12)用于与待测设备(800)的待测设备通信接口(83)相连以接收所述待测设备(800)通过所述待测设备通信接口(83)发送的所述待测芯片(82)的信息;
其特征在于,
所述上位机设备(100)还包括:
一电源控制信号输出接口(11),其中所述电源控制信号输出接口(11)、所述上位机通信接口(12)以及所述上位机CPU(13)通过上位机总线(14)互连,所述上位机CPU(13)用于向电源控制信号输出接口(11)提供电源控制信号;
以及,所述信息获取装置,还包括:
一继电器开关控制模块(200),其包括:
一输入端(21)和
一继电器开关控制模块输出端(22);
一继电器板卡(300),其包括:
一线圈端(31)和
一继电器板卡输出端(32);
其中,所述电源控制信号输出接口(11)连接所述输入端(21),所述继电器开关控制模块输出端(22)连接所述线圈端(31),所述继电器板卡输出端(32)包括两个常开触点,其分别连接所述电源(400)和所述待测设备(800)的电源输入接口(81),以使得所述继电器板卡(300)串联所述电源(400)和所述待测设备(800)。
2.根据权利要求1所述的信息获取装置,其特征在于,所述上位机设备(100)还包括:
一显示模块(15),其通过上位机总线(14)与所述上位机CPU(13)相连,其中所述显示模块(15)用于显示所述上位机通信接口(12)所述待测芯片(82)的信息。
3.根据权利要求1或2所述的信息获取装置,其特征在于,所述电源控制信号输出接口(11)具体为外设部件互连PCI接口(111);
所述继电器开关控制模块(200)具体为PCI数字量输入输出DIO板卡(201)。
4.根据权利要求1或2所述的信息获取装置,其特征在于,所述电源控制信号输出接口(11)具体为通用串行总线USB接口(112);
所述继电器开关控制模块(200)具体为USBDIO板卡(202)。
5.根据权利要求1或2所述的信息获取装置,其特征在于,所述电源控制信号输出接口(11)具体为串行通讯COM接口(113);
所述继电器开关控制模块(200)具体为COM接口控制器(203)。
6.根据权利要求1或2任一项所述的信息获取装置,其特征在于,所述上位机通信接口(12)具体为下述接口中的一种:以太网接口,蓝牙接口,无线保真WiFi接口,USB接口和COM接口。
7.根据权利要求6所述的信息获取装置,其特征在于,当所述上位机通信接口(12)具体为以太网接口时,所述信息获取装置还包括:
一交换机(500),其中所述交换机(500)的一个端口连接所述上位机通信接口(12),所述交换机(500)的其他端口用于连接所述待测设备通信接口(83),所述待测设备通信接口通信接口(83)为以太网口。
8.根据权利要求6所述的信息获取装置,其特征在于,当所述上位机通信接口(12)具体为USB接口时,所述信息获取装置还包括:
一USB集线器Hub(600),其中所述USBHub(600)的一个端口连接所述上位机通信接口(12),所述USBHub(600)的其他端口用于连接所述待测设备通信接口(83),所述待测设备通信接口(83)为USB接口。
9.根据权利要求7或8所述的信息获取装置,其特征在于,所述继电器板卡(300)为多路输出继电器板卡,且至少有两个待测设备(800),其中,所述继电器板卡(300)包括:
至少两个继电器板卡输出端(32),每一个输出端的两个常开触点均分别连接所述电源(400)和一个所述待测设备(800)的电源输入接口(81),以使得所述继电器板卡(300)串联所述电源(400)和所述每一个待测设备(800)。
10.根据权利要求9所述的信息获取装置,其特征在于,所述继电器板卡(300),还包括:
至少两个线圈端(31),
所述继电器开关控制模块(200)为多路输出模块,其包括:
至少两个继电器开关控制模块输出端(22),
其中,所述至少两个线圈端(31)与所述至少两个继电器开关控制模块输出端(22)一一对应连接。
CN201520965048.6U 2015-11-26 2015-11-26 信息获取装置与系统 Expired - Fee Related CN205247373U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201520965048.6U CN205247373U (zh) 2015-11-26 2015-11-26 信息获取装置与系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201520965048.6U CN205247373U (zh) 2015-11-26 2015-11-26 信息获取装置与系统

Publications (1)

Publication Number Publication Date
CN205247373U true CN205247373U (zh) 2016-05-18

Family

ID=55946455

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201520965048.6U Expired - Fee Related CN205247373U (zh) 2015-11-26 2015-11-26 信息获取装置与系统

Country Status (1)

Country Link
CN (1) CN205247373U (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106896314A (zh) * 2017-04-20 2017-06-27 江苏奥雷光电有限公司 测试板自动重上电装置
CN107924172A (zh) * 2015-12-31 2018-04-17 深圳配天智能技术研究院有限公司 一种数控主板自动化测试系统
CN109347522A (zh) * 2018-09-20 2019-02-15 刘泰康 基于磁力线媒介的电磁感应式信息隔离传输系统

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107924172A (zh) * 2015-12-31 2018-04-17 深圳配天智能技术研究院有限公司 一种数控主板自动化测试系统
CN106896314A (zh) * 2017-04-20 2017-06-27 江苏奥雷光电有限公司 测试板自动重上电装置
CN109347522A (zh) * 2018-09-20 2019-02-15 刘泰康 基于磁力线媒介的电磁感应式信息隔离传输系统

Similar Documents

Publication Publication Date Title
CN204832267U (zh) 一种芯片测试平台
CN205247373U (zh) 信息获取装置与系统
CN107908507A (zh) 一种双cpu多通道ft量产测试系统及方法
CN106597207B (zh) 一种综合电子设备电缆插接状态无源检测系统和检测方法
CN111142008B (zh) 电路板电源参数测试系统和方法
CN113985319A (zh) 一种自动化接口测试设备
CN115079076A (zh) 一种元器件老化设备计量装置、方法、终端及存储介质
CN214041654U (zh) 一种基于8位mcu的芯片专用测试系统
CN203858506U (zh) 一种基于网络背板总线的插卡式自动化测试设备
CN202583376U (zh) Fpga开发板i/o检测系统
CN102540958B (zh) 一种基于pxi总线的64路块隔离数字i/o模块
CN109143111A (zh) 一种电源变动测试方法、装置及设备
CN204578542U (zh) 一种高精信号测试装置
CN217385736U (zh) 一种mcu的ate设备及其系统
CN109188254B (zh) 用于微波半导体集成电路电气特性测量的校准方法及装置
CN106774262B (zh) 自动化检测智能仪表主控板硬件性能的装置及其实现方法
CN111693754B (zh) 通信模组pin脚电压检测装置、设备及方法
CN109900970A (zh) 一种多通道探测器电容自动测量系统
CN108828486A (zh) 一种可自由配置接头的电子校准装置及其标定方法
CN203981871U (zh) 单相智能电能表模块测试电路
CN101738540B (zh) 一种自动测量电接口静态特性的方法
CN112463498A (zh) 硬件模块测试方法、系统、电子设备和存储介质
CN102193898A (zh) 电脑系统的中央处理器开核装置
CN112346915B (zh) 服务器主板关键信号批量测量方法
CN203930004U (zh) 一种智慧型数字集成电路故障检测系统

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20160518

Termination date: 20201126

CF01 Termination of patent right due to non-payment of annual fee