CN112335065B - 集成电路中的薄膜电阻器及其制造方法 - Google Patents

集成电路中的薄膜电阻器及其制造方法 Download PDF

Info

Publication number
CN112335065B
CN112335065B CN201980040967.3A CN201980040967A CN112335065B CN 112335065 B CN112335065 B CN 112335065B CN 201980040967 A CN201980040967 A CN 201980040967A CN 112335065 B CN112335065 B CN 112335065B
Authority
CN
China
Prior art keywords
tfr
layer
metal
extending
thin film
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201980040967.3A
Other languages
English (en)
Other versions
CN112335065A (zh
Inventor
冷耀俭
J·萨托
G·斯托姆
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Microchip Technology Inc
Original Assignee
Microchip Technology Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Microchip Technology Inc filed Critical Microchip Technology Inc
Publication of CN112335065A publication Critical patent/CN112335065A/zh
Application granted granted Critical
Publication of CN112335065B publication Critical patent/CN112335065B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01CRESISTORS
    • H01C17/00Apparatus or processes specially adapted for manufacturing resistors
    • H01C17/06Apparatus or processes specially adapted for manufacturing resistors adapted for coating resistive material on a base
    • H01C17/075Apparatus or processes specially adapted for manufacturing resistors adapted for coating resistive material on a base by thin film techniques
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L28/00Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
    • H01L28/20Resistors
    • H01L28/24Resistors with an active material comprising a refractory, transition or noble metal, metal compound or metal alloy, e.g. silicides, oxides, nitrides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01CRESISTORS
    • H01C1/00Details
    • H01C1/14Terminals or tapping points or electrodes specially adapted for resistors; Arrangements of terminals or tapping points or electrodes on resistors
    • H01C1/142Terminals or tapping points or electrodes specially adapted for resistors; Arrangements of terminals or tapping points or electrodes on resistors the terminals or tapping points being coated on the resistive element
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01CRESISTORS
    • H01C17/00Apparatus or processes specially adapted for manufacturing resistors
    • H01C17/006Apparatus or processes specially adapted for manufacturing resistors adapted for manufacturing resistor chips
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01CRESISTORS
    • H01C17/00Apparatus or processes specially adapted for manufacturing resistors
    • H01C17/28Apparatus or processes specially adapted for manufacturing resistors adapted for applying terminals
    • H01C17/288Apparatus or processes specially adapted for manufacturing resistors adapted for applying terminals by thin film techniques
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01CRESISTORS
    • H01C7/00Non-adjustable resistors formed as one or more layers or coatings; Non-adjustable resistors made from powdered conducting material or powdered semi-conducting material with or without insulating material
    • H01C7/006Thin film resistors

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Coupling Device And Connection With Printed Circuit (AREA)
  • Non-Adjustable Resistors (AREA)

Abstract

一种在集成电路(IC)结构中制造薄膜电阻器(TFR)模块的方法。TFR沟槽可形成于氧化物层中。可在该结构上方沉积电阻TFR层并使其延伸到沟槽中。可通过CMP移除TFR层在沟槽外部的部分以限定TFR元件,该TFR元件包括横向延伸的TFR底部区域和从横向延伸的TFR底部区域向上延伸的多个TFR脊。可进行至少一次CMP以移除全部或部分的氧化物层以及TFR脊的至少部分高度。然后,可在TFR元件的相对端部区域上方形成一对间隔开的金属互连件,其中每个金属互连件与各自的向上延伸的TFR脊接触,从而经由TFR元件限定金属互连件之间的电阻器。

Description

集成电路中的薄膜电阻器及其制造方法
相关专利申请
本申请要求于2018年6月21日提交的共同拥有的美国临时专利申请号62/688,132的优先权,出于所有目的,其全部内容通过引用结合在本申请中。
技术领域
本公开涉及薄膜电阻器(TFRs),特别涉及具有顶部金属互连件(例如,铝互连件)的镶嵌式TFR模块,以及制造此类TFR模块的方法。
背景技术
半导体集成电路(IC)通常包括用于连接IC的各种组件(称为互连件)或线路后端(BEOL)元件的金属化层。铜由于它的低电阻率且高抗电迁移性而通常比铝更优选。然而,铜互连件通常难以通过用于铝互连件的传统光致抗蚀剂掩蔽和等离子体蚀刻来制造。
在IC上形成铜互连件的一种已知技术称为增材图案化,有时称为镶嵌工艺,其涉及传统的金属嵌补技术。所谓的镶嵌工艺可包括图案化电介质材料,诸如二氧化硅,或氟代硅酸盐玻璃(FSG),或具有开口沟槽的有机硅酸盐玻璃(OSG),其中铜或其他金属导体应该在其中。沉积铜扩散阻挡层(通常为Ta,TaN或两者的双层),然后沉积铜晶种层,然后例如使用电化学镀覆工艺进行批量铜填充。然后可使用化学机械平面化(CMP)工艺来去除任何过量的铜和阻挡层,并且因此可称为铜CMP工艺。保留在沟槽中的铜用作导体。然后通常将电介质阻挡层(例如SiN或SiC)沉积在晶片上,以防止铜腐蚀并改善器件可靠性。
随着更多的特征被封装到单独的半导体芯片中,越来越需要将无源组件(诸如电阻器)封装到电路中。可以通过离子注入和扩散来创建一些电阻器,诸如多晶硅电阻器。然而,此类电阻器通常在电阻值上具有高的变化,并且还可以具有随温度急剧变化的电阻值。已在工业中引入了一种构造集成电阻器(称为薄膜电阻器(TFR))的新方法以改善集成电阻器性能。已知的TFR通常由例如SiCr(硅-铬),SiCCr(硅-碳化硅-铬),TaN(氮化钽),NiCr(镍-铬),AlNiCr(铝掺杂的镍-铬)或TiNiCr(钛-镍-铬)形成。
图1示出了使用常规方法实施的两个示例性TFR 10A和10B器件的剖视图。常规TFR10A和10B器件的制造通常需要三个添加的掩膜层。使用第一添加的掩膜层来形成TFR头部12A和12B。使用第二添加的掩膜层来形成TFR 14A和14B。使用第三添加的掩膜层来形成TFR通孔16A和16B。如图所示,TFR 12A和12B分别横跨TFR头部12A和12B的顶部和底部形成,但在每种情况下通常需要三个添加的掩膜层。
图2示出了包括根据美国专利9,679,844的教导形成的示例TFR 30的已知IC结构的剖视图,其中可以使用单个添加的掩模层和镶嵌工艺来创建TFR 30。TFR膜34(在该示例中为SiCCr膜)可以沉积到图案化到先前处理的半导体衬底中的沟槽中。如图所示,SiCCr膜34被构造为导电(例如,铜)TFR头32之间的电阻器,具有包括电介质层36(例如SiN或SiC)的上覆电介质区域和形成在SiCCr膜34上的电介质盖区域38(例如,SiO2)。可以进一步处理包括TFR 30的IC结构,以用于典型的Cu(铜)互连工艺(BEOL),例如下一水平的通孔和沟槽。可例如使用连接到铜TFR头部32的典型的铜通孔40将TFR 30与电路的其他部件连接。
TFR 30的实施方案可尤其适用于铜BEOL,其可对退火具有限制(例如,退火温度可限于约200℃)。然而,需要在金属化(Cu或Al)之前构造TFR,因此可以在高温(例如,约500℃)下使TFR退火,以获得0ppm或接近0ppm的电阻温度系数(TCR)。此外,需要或有利地(例如,成本和时间优势)来减少构造TFR所需的掩模层的数量。此外,例如高性能模拟设计,需要使用镶嵌法形成TFR模块,以便在传统的铝互连件技术中使用。
附图说明
下文结合附图描述了本公开的示例方面,其中:
图1为使用已知方法实施的两个示例性薄膜电阻器(TFR)器件的剖视图;
图2为已知集成电路(IC)结构的剖视图,其包括根据已知技术形成的示例性TFR;以及
图3A-图3C至图13A-图13C示出了根据一个示例性实施方案形成TFR模块的示例性过程。
发明内容
本公开的实施方案提供了具有顶部金属互连件/TFR头部的薄膜电阻器(TFR)模块、制造此类TFR模块的方法、以及包括此类TFR模块的集成电路器件。在一些实施方案中,例如,与湿或干蚀刻工艺相比,可以使用镶嵌CMP方法形成TFR模块。一些实施方案提供了具有顶部铝互连件/TFR头部的薄膜电阻器(TFR)模块,例如用于具有铝互连件的后端线(BEOL)。
此外,在一些实施方案中,可以使用单个添加的掩模层来形成TFR模块。例如,TFR互连件/头部可以由在TFR元件上和之后形成的金属层(例如,M1层)限定,与某些常规TFR模块的制造工艺相比,这可以消除一个或两个掩模层,与常规制造工艺相比,这可以降低成本。由于在TFR头/触点之前形成TFR元件,因此TFR膜可以退火而不会影响稍后形成的TFR头/触点结构,因此可以由具有不同退火特性或要求的各种材料(例如包括SiCCr和SiCr)形成。因此,可以对TFR元件进行退火以实现0ppm或接近0ppm的TCR,而不会影响稍后形成的TFR互连件/头部。
在一些实施方案中,可通过合适的脊移除工艺,例如,通过在TFR元件上方形成金属(例如,铝)互连件的金属蚀刻,移除或消除在TFR元件的横向边缘处垂直延伸的TFR元件的“脊”。
在一些实施方案中,在形成TFR金属互连件/头部(例如,铝互连件/头部)的金属蚀刻期间,可部分地或完全地减少或消除可不利地影响TFR模块的TCR(电阻温度系数)或其他性能特性的垂直延伸的TFR元件的“脊”。例如,如2018年5月14日提交的共同未决的美国临时专利申请号62/670,880中所述,移除TFR脊可提供控制或改进的TCR性能,其全部内容通过引用结合在本申请中。
具体实施方式
图3A-图3C至图13A-图13C示出了根据一个示例性实施方案形成TFR模块的示例性过程。
在一些实施方案中,可以在预金属介质(PMD)化学机械平面化(CMP)工艺之后形成TFR模块。图3A-图3C示出了在PMD CMP之后的包括PMD区域102的初始结构100的顶视图(图3A)、横截面侧视图(图3B)、以及横截面端视图(图3C)。在一些实施方案中,PMD 102可包括在衬底上方形成的介电层,例如HDP(高密度等离子体)氧化物。
如图4A-图4C所示,例如,可在PMD 102上方沉积具有厚度Toxide(例如,)的氧化物层104。
如图5A-图5C所示,可沉积并图案化光刻胶108,以限定用于形成TFR沟槽的开口108。
如图6A-图6C所示,可以进行TFR沟槽蚀刻以移除氧化物层104的暴露区域,从而限定TFR沟槽110。该蚀刻可以在电介质层102上停止或稍微进入其内部,因此可限定TFR沟槽的深度约为(例如,/> )。蚀刻之后可以剥离光致抗蚀剂106。
如图7A-图7C所示,例如,可使用PVD或溅射沉积工艺在该结构上方沉积一层TFR材料112并使其延伸到TFR沟槽110中。在一个实施方案中,TFR层112可包括厚度约为的SiCr层或SiCCr层。在其他实施方案中,TFR层112可包括TaN、NiCr、AlNiCr、TiNiCr、或任何其他合适的TFR材料。在一些实施方案中,可以基于目标薄层电阻(例如500Ω/sq-1000Ω/sq)选择TFR层厚度。TFR层112可称为电阻TFR层。
然后,在一些实施方案中,可以将所述结构例如在约500℃(例如,400℃至600℃或450℃至550℃)的温度下退火约30分钟(例如,20分钟至60分钟),以实现TFR层110或所得的TFR模块的0ppm或接近0ppm的TCR(电阻温度系数)。在一些实施方案中,取决于特定实施方案,“接近0”ppm的TCR可以包括0±400ppm/℃的TCR,或0±100ppm/℃的TCR、或0±50ppm/℃的TCR、或0±20ppm/℃的TCR、或0±10ppm/℃的TCR。在一些特定实施方案中,例如,根据2018年5月14日提交的共同未决的美国临时专利申请号62/670,880所公开的技术(例如,参见图10B和对应的文本),TFR层110或所得的TFR模块的TCR约为40ppm/℃(例如,40±30ppm/℃、或40±20ppm/℃、或40±10ppm/℃),其全部内容通过引用结合在本申请中。
如图8A-8C所示,电介质覆盖层116可沉积在该结构上方并且延伸到TFR沟槽110中,以保护TFR膜112。在一个实施方案中,电介质覆盖层116可以包括氮化层,例如厚度约为(例如,/>)的氮化硅(Si3N4)。
如图9A-图9C所示,可进行TFR CMP以移除TFR层112和电介质覆盖层116的上部分(即,TFR沟槽外部),以限定TFR元件122,其中,所述TFR元件具有横向延伸的底部区域122和围绕底部区域122的圆周向上延伸的垂直延伸的脊124。在示出的电介质覆盖层116包含氮化物(例如,氮化硅)的示例中,可利用CMP工艺(例如,移除氧化物层104比氮化物覆盖层116的速度更快)中的氮化物/氧化物的选择性在TFR元件122上方限定隆起结构118。如图9A-图9C所示,环向TFR脊124包括从TFR元件122的较长边延伸的一对较长脊124A和从TFR元件122的较短边延伸的一对较短脊124B。
如图所示,与每个TFR脊124相邻的渐缩区域可由所述隆起结构118限定,其中每个渐缩区域具有一个倾斜、弯曲的顶部表面,所述顶部表面可限定在每个TFR脊的位置处的拐角或弯曲部,如130所示。隆起结构118的形状,包括与每个TFR脊124相邻的倾斜区域,以及此类倾斜区域处的拐角或弯曲部130,可由所述CMP的具体氮化物/氧化物的选择性限定。
如图10A-图10C所示,在一些实施方案中,可使用任何合适的方法进一步渐缩和平滑隆起结构118的顶表面,例如,这可进一步降低TFR脊124的高度和/或有利于后续金属蚀刻以移除一个或多个TFR脊124的剩余高度(例如,后蚀刻金属互连件未覆盖的长TFR脊124A的部分,如下文图13C所示)。在一个实施方案中,用于渐缩和平滑隆起轮廓以及降低TFR脊124的高度的工艺可包括触点的图形化和蚀刻、Ti或TiN衬垫沉积、钨层沉积以及钨CMP,其为在典型的集成电路(IC)工艺流程中形成器件触点的常用工艺记录步骤。钨CMP可降低TFR脊高度和/或在与每个TFR脊124相邻的倾斜区域处进一步渐缩和平滑顶表面。上述处理可减少隆起结构118的顶表面中的拐角或弯曲部130,从而在TFR脊124的区域中形成平滑的顶表面132,这可改善随后在TFR脊124上方形成的金属互连件/头部160(如下文所述)的结构质量。
如图11A-图11C所示,可以在该结构上方沉积金属层(例如,第一金属层)140。在一些实施例中,金属层140可包含铝。在其他实施方案中,金属层140可包含铜或其他金属。如图所示,向下倾斜的(非垂直和非水平)区域由沉积的金属层140限定,所述区域在TFR元件122的圆周上延伸并与TFR脊124A和124B的顶部表面接触。
如图12A-图12C所示,在金属层140上方沉积光刻胶150,并对其进行图案化,以在TFR元件112的相对端部处的短TFR脊124B上方限定一对光刻胶区域150。在一些实施例中,在具有Al互连件的典型的集成电路(IC)工艺流程中,该图案化步骤可为工艺记录的第一金属的图案化步骤。
如图13A-图13C所示,进行金属蚀刻以限定一对金属互连件或TFR头部160。每个互连件160的底部表面与各自的TFR脊124B的顶部表面接触,从而通过TFR元件122在两个互连件160之间提供导电通路。该金属蚀刻还可移除未被光刻胶150/互连件160覆盖的长TFR脊124A的剩余部分,如图13C所示。
如上所述,在运行过程中,减少或移除一个或多个TFR元件脊124可提高TFR模块的电阻温度系数(TCR)的性能。
此外,在本发明的一些实施方案中,例如,Al互连件,可在其它层级的金属层(诸如第一金属层和第二金属层)的下方构造TFR模块,并且其不限于所述第一金属层示例。在一些实施方案中,该TFR模块可在层间电介质(ILD)CMP之后插入,以使Al互连件中的先前金属层的形貌平面化。

Claims (18)

1.一种用于在集成电路(IC)结构中制造薄膜电阻器(TFR)模块的方法,所述方法包括:
在集成电路结构中形成沟槽;
在所述集成电路结构上方沉积电阻TFR层并使其延伸到所述沟槽中;
移除所述沟槽外部的所述TFR层的部分以限定TFR元件,所述TFR元件包括横向延伸的TFR底部区域和从所述横向延伸的TFR底部区域向上延伸的多个TFR脊;
执行至少一种材料移除工艺,以移除所述TFR脊的至少部分高度;以及
在所述TFR元件的相对端部区域上方通过包括以下操作的过程来形成一对间隔开的金属互连件:
在所述TFR元件上沉积金属层;以及
执行金属蚀刻以移除部分的所述金属层,从而限定所述一对间隔开的金属互连件,其中所述金属蚀刻也移除所述金属互连件未覆盖的至少一个TFR脊的至少部分高度,
其中每个金属互连件与各自的向上延伸的TFR脊接触,从而经由所述TFR元件限定所述金属互连件之间的导电通路。
2.根据权利要求1所述的方法,其中由所述至少一种材料移除工艺形成包括所述TFR元件的隆起结构;以及
其中形成所述一对间隔开的金属互连件包括在所述隆起结构的倾斜上表面上形成所述一对间隔开的金属互连件。
3.根据权利要求1所述的方法,其中所述间隔开的金属互连件包含铝。
4.根据权利要求1所述的方法,其中所述间隔开的金属互连件形成于第一金属层中。
5.根据权利要求1所述的方法,其中所述TFR元件包括SiCr或SiCCr。
6.根据权利要求1所述的方法,还包括:
在移除所述TFR层在所述沟槽外部的部分之前,在所述TFR层上方沉积氮化物覆盖层并使其延伸到所述沟槽中;以及
其中移除所述TFR层的在所述沟槽外部的部分以限定所述TFR元件的步骤还移除所述氮化物覆盖层的在所述沟槽外部的部分。
7.根据权利要求1所述的方法,还包括在形成所述金属互连件之前,使所述TFR层或TFR元件退火以提供选定的电阻温度系数(TCR)。
8.根据权利要求1所述的方法,其中在集成电路结构中形成沟槽包括:
在电介质区域上方形成氧化物层;以及
在所述氧化物层中形成沟槽。
9.根据权利要求1所述的方法,其中所述材料移除工艺包括化学机械平面化(CMP)。
10.根据权利要求1所述的方法,其中移除所述TFR层在所述沟槽外部的部分以限定所述TFR元件包括化学机械平面化(CMP)。
11.一种薄膜电阻器(TFR),包括:
电阻TFR元件,所述电阻TFR元件包括横向延伸的TFR底部区域和从所述横向延伸的TFR底部区域的第一横向侧和第二横向侧向上延伸的一对TFR脊;
邻近每个向上延伸的TFR脊的非导电结构,每个非导电结构限定在远离所述TFR元件的中心的方向上向下倾斜的倾斜顶表面,所述倾斜顶表面相对于所述横向延伸的TFR底部区域不平行且不垂直;
形成于所述TFR元件上方的一对金属互连件,其中每个金属互连件:
定位在与各自的向上延伸的TFR脊相邻的各自非导电结构上方;
在所述各自的非导电结构的所述倾斜的顶表面上方倾斜地延伸,以使得每个金属互连件相对于所述横向延伸的TFR底部区域不平行且不垂直地延伸;以及
接触所述各自的向上延伸的TFR脊;
使得经由所述向上延伸的TFR脊和所述横向延伸的TFR底部区域限定所述金属互连件之间的导电通路。
12.根据权利要求11所述的薄膜电阻器,其中所述金属互连件包含铝。
13.根据权利要求11所述的薄膜电阻器,其中所述TFR元件包括形成于沟槽中的镶嵌型元件。
14.根据权利要求11所述的薄膜电阻器,其中所述金属互连件形成于第一金属层中。
15.根据权利要求11所述的薄膜电阻器,其中所述TFR元件包括SiCr或SiCCr。
16.根据权利要求11所述的薄膜电阻器,其中与每个向上延伸的TFR脊相邻的所述非导电结构包括氮化物区域,所述氮化物区域横向地位于所述向上延伸的一对TFR脊之间并且位于所述横向延伸的TFR底部区域上方。
17.根据权利要求11所述的薄膜电阻器,其中与每个向上延伸的TFR脊相邻的所述非导电结构包括在所述各自的向上延伸的TFR脊的第一侧上的氧化物区域和位于所述各自的向上延伸的TFR脊的第二侧上的氮化物区域。
18.一种薄膜电阻器(TFR),所述薄膜电阻器由权利要求1至10中任一项所述的方法形成。
CN201980040967.3A 2018-06-21 2019-06-18 集成电路中的薄膜电阻器及其制造方法 Active CN112335065B (zh)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
US201862688132P 2018-06-21 2018-06-21
US62/688,132 2018-06-21
US16/034,423 2018-07-13
US16/034,423 US10553336B2 (en) 2018-06-21 2018-07-13 Thin-film resistor (TFR) module with top-side interconnects connected to reduced TFR ridges and manufacturing methods
PCT/US2019/037616 WO2019246020A1 (en) 2018-06-21 2019-06-18 Thin-film resistor in an integrated circuit and manufacturing method thereof

Publications (2)

Publication Number Publication Date
CN112335065A CN112335065A (zh) 2021-02-05
CN112335065B true CN112335065B (zh) 2024-05-14

Family

ID=68981036

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201980040967.3A Active CN112335065B (zh) 2018-06-21 2019-06-18 集成电路中的薄膜电阻器及其制造方法

Country Status (5)

Country Link
US (1) US10553336B2 (zh)
CN (1) CN112335065B (zh)
DE (1) DE112019003120B4 (zh)
TW (1) TWI791101B (zh)
WO (1) WO2019246020A1 (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102017113401A1 (de) * 2017-06-19 2018-12-20 Epcos Ag Schichtwiderstand und Dünnfilmsensor
US11990257B2 (en) 2020-02-27 2024-05-21 Microchip Technology Incorporated Thin film resistor (TFR) formed in an integrated circuit device using wet etching of a dielectric cap
US11508500B2 (en) 2020-02-28 2022-11-22 Microchip Technology Incorporated Thin film resistor (TFR) formed in an integrated circuit device using TFR cap layer(s) as an etch stop and/or hardmask
US11495657B2 (en) 2020-03-02 2022-11-08 Microchip Technology Incorporated Thin film resistor (TFR) formed in an integrated circuit device using an oxide cap layer as a TFR etch hardmask
US11626474B2 (en) * 2020-12-31 2023-04-11 Microchip Technology Incorporated Thin-film resistor (TFR) with improved contacts
US11670439B2 (en) * 2021-07-15 2023-06-06 Microchip Technology Incorporated Thin-film resistor (TFR) module

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7829428B1 (en) * 2008-08-26 2010-11-09 National Semiconductor Corporation Method for eliminating a mask layer during thin film resistor manufacturing
CN107750390A (zh) * 2015-06-18 2018-03-02 密克罗奇普技术公司 具有增加的掩模层的镶嵌薄膜电阻器

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6534374B2 (en) 2001-06-07 2003-03-18 Institute Of Microelectronics Single damascene method for RF IC passive component integration in copper interconnect process
US7112286B2 (en) * 2003-12-04 2006-09-26 Texas Instruments Incorporated Thin film resistor structure and method of fabricating a thin film resistor structure
JP2005243828A (ja) * 2004-02-25 2005-09-08 Denso Corp 半導体装置
US7291525B1 (en) * 2004-08-05 2007-11-06 National Semiconductor Corporation System and method for manufacturing thin film resistors using a trench and chemical mechanical polishing
US7669313B2 (en) 2005-07-11 2010-03-02 Texas Instruments Incorporated Method for fabricating a thin film resistor semiconductor structure
US7485540B2 (en) 2005-08-18 2009-02-03 International Business Machines Corporation Integrated BEOL thin film resistor
US8680618B2 (en) * 2011-10-17 2014-03-25 Texas Instruments Incorporated Structure and method for integrating front end SiCr resistors in HiK metal gate technologies
CN104051614A (zh) 2013-03-15 2014-09-17 联华电子股份有限公司 埋入式电阻
TWI692851B (zh) * 2016-12-12 2020-05-01 聯華電子股份有限公司 半導體元件及其製作方法
US10658453B2 (en) 2018-06-15 2020-05-19 Microchip Technology Incorporated Aluminum compatible thin-film resistor (TFR) and manufacturing methods

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7829428B1 (en) * 2008-08-26 2010-11-09 National Semiconductor Corporation Method for eliminating a mask layer during thin film resistor manufacturing
CN107750390A (zh) * 2015-06-18 2018-03-02 密克罗奇普技术公司 具有增加的掩模层的镶嵌薄膜电阻器

Also Published As

Publication number Publication date
US20190392967A1 (en) 2019-12-26
DE112019003120T5 (de) 2021-03-11
TW202002020A (zh) 2020-01-01
DE112019003120B4 (de) 2024-04-25
US10553336B2 (en) 2020-02-04
CN112335065A (zh) 2021-02-05
TWI791101B (zh) 2023-02-01
WO2019246020A1 (en) 2019-12-26

Similar Documents

Publication Publication Date Title
CN112335065B (zh) 集成电路中的薄膜电阻器及其制造方法
US10177214B2 (en) Metal thin film resistor and process
CN112119511B (zh) 集成电路中的薄膜电阻器及制造方法
US10643887B2 (en) Method of manufacturing damascene thin-film resistor (TFR) in poly-metal dielectric
CN107750390B (zh) 具有增加的掩模层的镶嵌薄膜电阻器
US10763324B2 (en) Systems and methods for forming a thin film resistor integrated in an integrated circuit device
CN112313809B (zh) 铝兼容薄膜电阻器(tfr)及其制造方法
EP1168432A2 (en) Method of integrating a thin film resistor in a multi-level metal tungsten-plug interconnect
US11990257B2 (en) Thin film resistor (TFR) formed in an integrated circuit device using wet etching of a dielectric cap
US11670439B2 (en) Thin-film resistor (TFR) module
US20220208954A1 (en) Thin-film resistor (tfr) with improved contacts
WO2023287457A1 (en) Thin-film resistor (tfr) module
CN116325148A (zh) 一种具有为底层薄膜电阻器(tfr)头部提供扩散屏障的tfr元件的tfr

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant