CN112327988B - 低压差线性稳压器及提高电源抑制比方法 - Google Patents

低压差线性稳压器及提高电源抑制比方法 Download PDF

Info

Publication number
CN112327988B
CN112327988B CN202011317993.7A CN202011317993A CN112327988B CN 112327988 B CN112327988 B CN 112327988B CN 202011317993 A CN202011317993 A CN 202011317993A CN 112327988 B CN112327988 B CN 112327988B
Authority
CN
China
Prior art keywords
power supply
module
amplification
switch unit
low dropout
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202011317993.7A
Other languages
English (en)
Other versions
CN112327988A (zh
Inventor
孟鑫
李曙光
熊廷文
徐红如
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nanjing Yingruichuang Electronic Technology Co Ltd
Original Assignee
Nanjing Yingruichuang Electronic Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nanjing Yingruichuang Electronic Technology Co Ltd filed Critical Nanjing Yingruichuang Electronic Technology Co Ltd
Priority to CN202011317993.7A priority Critical patent/CN112327988B/zh
Publication of CN112327988A publication Critical patent/CN112327988A/zh
Application granted granted Critical
Publication of CN112327988B publication Critical patent/CN112327988B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/56Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
    • G05F1/561Voltage to current converters

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Automation & Control Theory (AREA)
  • Continuous-Control Power Sources That Use Transistors (AREA)

Abstract

本发明公开了一种低压差线性稳压器及提高电源抑制比方法,低压差线性稳压器包括:辅助放大模块,用于对直流电源提供的电源信号的噪声放大处理,以生成电源噪声信号;放大反相位模块,与所述辅助放大模块连接,用于接收所述电源噪声信号,并对所述电源噪声信号依次进行放大及反相处理,以生成负电源噪声信号;叠加模块,与所述放大反相位模块连接,用于接收所述负电源噪声信号,并将所述负电源噪声信号和所述电源信号的噪声叠加抵消,以提高所述低压差线性稳压器的输出端的电源抑制比。该稳压器消除电源信号中的噪声,以提高在特定频段稳压器输出端的电源抑制比。

Description

低压差线性稳压器及提高电源抑制比方法
技术领域
本发明涉及电池领域,尤其涉及一种低压差线性稳压器及提高电源抑制比方法。
背景技术
低压差线性稳压器(Low Dropout Regulator,LDO)具有输出噪声小、电路结构简单、占用芯片面积小等优点,是电源管理电路中重要的组成部分,因而被广泛应用于电子设计产业。低压差线性稳压器同时也具有良好的输出电压纹波,较好的电源抑制比(PowerSupply Rejection Ration,PSRR),以及较低噪声的性能特点。
传统的低压差线性稳压器,对于输出的中频段1Mhz到100Mhz之间电源抑制比,并不理想,无法满足较高复杂程度的电路系统需求。
发明内容
基于此,有必要针对上述背景技术中的问题,提供一种低压差线性稳压器及提高电源抑制比方法,可提高低压差线性稳压器输出的中频段的电源抑制比。
为解决上述技术问题,本申请的一方面提出一种低压差线性稳压器,包括:
辅助放大模块,用于对直流电源提供的电源信号的噪声放大处理,以生成电源噪声信号;
放大反相位模块,与所述辅助放大模块连接,用于接收所述电源噪声信号,并对所述电源噪声信号依次进行放大及反相处理,以生成负电源噪声信号;
叠加模块,与所述放大反相位模块连接,用于接收所述负电源噪声信号,并将所述负电源噪声信号和所述电源信号的噪声叠加抵消,以提高所述低压差线性稳压器的输出端的电源抑制比。
于上述实施例中的低压差线性稳压器中,通过设置串联在辅助放大模块和叠加模块之间的放大反相位模块,辅助放大模块用于对直流电源提供的电源信号的噪声放大处理,以生成电源噪声信号;放大反相位模块用于接收所述电源噪声信号,并对所述电源噪声信号依次进行放大及反相处理,以生成负电源噪声信号;叠加模块用于接收所述负电源噪声信号,并将所述负电源噪声信号和所述电源信号的噪声叠加抵消,以提高所述低压差线性稳压器的输出端的电源抑制比。上述技术方案作为新增的一个环路,将低压差线性稳压器的直流电源输入的电源信号,经由辅助方法模块、放大反相位模块以及叠加模块,消除电源信号中的噪声,以提高在特定频段LDO输出端的电源抑制比。
进一步地,所述放大反相位模块包括:
第一开关单元,所述第一开关单元的第一端与所述直流电源连接;
第二开关单元,所述第二开关单元的控制端与所述辅助放大模块的输出端连接,所述第二开关单元的第一端与所述第一开关单元的第二端、所述叠加模块的第三端均连接;
第三开关单元,所述第三开关单元的第一端与所述第二开关单元的第二端连接,所述第三开关单元的第二端接地,所述第三开关单元的控制端用于接收第一偏置电压。
进一步地,所述第一开关单元包括第一NMOS管,所述第一NMOS管的漏极与所述直流电源连接;
所述第二开关单元包括第二NMOS管,所述第二NMOS管的栅极与所述辅助放大模块的输出端连接,所述第二NMOS管的漏极与所述第一NMOS管的源极、所述叠加模块的第三端均连接;
所述第三开关单元包括第三NMOS管,所述第三NMOS管的漏极与所述第二NMOS管的源极连接,所述第三NMOS管的源极接地,所述第三NMOS管的栅极用于接收第一偏置电压。
进一步地,所述叠加模块包括功率开关管,所述功率开关管的栅极与所述第二开关单元的第一端连接,所述功率开关管的漏极与所述直流电源连接,所述功率开关管的源极接地,并与所述低压差线性稳压器的输出端连接。
在其中一个实施例中,低压差线性稳压器还包括:
分压取样模块,所述分压取样模块的第一端与所述叠加模块的第二端连接,所述分压取样模块的第二端接地,用于采集所述输出电压信号,并对所述输出电压信号分压处理,以生成反馈电压;
主放大模块,所述主放大模块的第一端与所述直流电源连接,所述主放大模块的第二端与所述第一开关单元的控制端连接,所述主放大模块的第三端与所述分压取样模块的第三端连接,用于根据所述反馈电压和参考电压的比较结果,以生成压差信号,并对所述压差信号放大处理生成放大压差信号;
其中,所述叠加模块被配置为根据所述放大压差信号导通,以输出稳定的输出电压。
于上述实施例中的低压差线性稳压器中,设置相互连接的分压取样模块和主放大模块,分压取样模块用于采集所述输出电压信号,并对所述输出电压信号分压处理,以生成反馈电压;主放大模块用于根据所述反馈电压和参考电压的比较结果,以生成压差信号,并对所述压差信号放大处理生成放大压差信号;其中,所述叠加模块被配置为根据接收的所述放大压差信号导通,并输出稳定的输出电压,以保证LDO的基本工作状态。
在其中一个实施例中,所述分压取样模块包括串联的电阻R1及电阻R2,所述电阻R1的第一端与所述叠加模块的第二端连接,所述电阻R1的第二端与所述电阻R2的第一端、所述主放大模块的反馈端均连接,所述电阻R2的第二端接地。
在其中一个实施例中,所述主放大模块包括主放大单元及补偿电容,所述主放大单元的第一端与所述直流电源连接,所述主放大单元的第二端与所述补偿电容的第二端、所述第一开关单元的控制端均连接,所述主放大单元的第三端与所述分压取样模块的第三端连接,所述主放大单元的第四端用于接收所述参考电压,所述补偿电容的第一端与所述直流电源连接,补偿电容用来滤除主放大单元输出的纹波。
在其中一个实施例中,低压差线性稳压器还包括:
缓冲模块,所述缓冲模块的第一端与所述直流电源连接,所述缓冲模块的第二端与所述放大反相位单元的第一端连接,所述缓冲模块的第三端与所述叠加模块的第三端连接,所述缓冲模块的第四端接地,用于根据输入的所述电源信号增大所述叠加模块的第三端的输入电压范围,以增加所述低压差线性稳压器的负载能力。
在其中一个实施例中,所述缓冲模块包括第四开关单元及第五开关单元,所述第四开关单元的第一端与所述直流电源连接,所述第四开关单元的控制端用于接收第二偏置电压,所述第四开关单元的第二端与所述第五开关单元的第一端、所述叠加模块的第三端均连接,所述第五开关单元的控制端与所述第一开关单元的第二端、所述第二开关单元的第一端均连接,所述第五开关单元的第二端接地。
本申请的另一方面提供一种提高低压差线性稳压器电源抑制比方法,包括:
基于辅助放大模块对直流电源提供的电源信号的噪声放大处理,以生成电源噪声信号;
基于放大反相位模块接收所述电源噪声信号,并对所述电源噪声信号依次进行放大及反相处理,以生成负电源噪声信号;
基于叠加模块接收所述负电源噪声信号,并将所述负电源噪声信号和所述电源信号的噪声叠加抵消,以提高所述低压差线性稳压器的输出端的电源抑制比。
于上述实施例中的提高低压差线性稳压器电源抑制比方法中,基于辅助放大模块对直流电源提供的电源信号的噪声放大处理,以生成电源噪声信号;基于放大反相位模块接收所述电源噪声信号,并对所述电源噪声信号依次进行放大及反相处理,以生成负电源噪声信号;基于叠加模块接收所述负电源噪声信号,并将所述负电源噪声信号和所述电源信号的噪声叠加抵消,消除电源信号中的噪声,以提高在特定频段LDO输出端的电源抑制比。
上述说明仅是本发明技术方案的概述,为了能够更清楚了解本发明的技术手段,并可依照说明书的内容予以实施,以下以本发明的较佳实施例并配合附图详细说明如后。
附图说明
为了更清楚地说明本申请实施例的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他实施例的附图。
图1为本申请第一实施例中提供的一种低压差线性稳压器的电路原理示意图;
图2为本申请第二实施例中提供的一种低压差线性稳压器的电路原理示意图;
图3为本申请第三实施例中提供的一种低压差线性稳压器的电路原理示意图;
图4为本申请第四实施例中提供的一种低压差线性稳压器的电路原理示意图;
图5为本申请第五实施例中提供的一种低压差线性稳压器的电路原理示意图;
图6为本申请第六实施例中提供的一种低压差线性稳压器的电路原理示意图;
图7为本申请第七实施例中提供的一种低压差线性稳压器的电路原理示意图;
图8为本申请第八实施例中提供的一种低压差线性稳压器的电路原理示意图;
图9为本申请第九实施例中提供的一种低压差线性稳压器的电路原理示意图;
图10为本申请第十实施例中提供的一种低压差线性稳压器的电路原理示意图;
图11为本申请一实施例中提供的一种提高低压差线性稳压器电源抑制比方法的流程示意图。
附图标记说明:10-辅助放大模块,20-放大反相位模块,30-叠加模块,201-第一开关单元,202-第二开关单元,203-第三开关单元,40-分压取样模块,50-主放大模块,501-主放大单元,60-缓冲模块,601-第四开关单元,602-第五开关单元。
具体实施方式
为了便于理解本申请,下面将参照相关附图对本申请进行更全面的描述。附图中给出了本申请的较佳的实施例。但是,本申请可以以许多不同的形式来实现,并不限于本文所描述的实施例。相反地,提供这些实施例的目的是使对本申请的公开内容的理解更加透彻全面。
除非另有定义,本文所使用的所有的技术和科学术语与属于本申请的技术领域的技术人员通常理解的含义相同。本文中在本申请的说明书中所使用的术语只是为了描述具体的实施例的目的,不是旨在于限制本申请。本文所使用的术语“及/或”包括一个或多个相关的所列项目的任意的和所有的组合。
在使用本文中描述的“包括”、“具有”、和“包含”的情况下,除非使用了明确的限定用语,例如“仅”、“由……组成”等,否则还可以添加另一部件。除非相反地提及,否则单数形式的术语可以包括复数形式,并不能理解为其数量为一个。
应当理解,尽管本文可以使用术语“第一”、“第二”等来描述各种元件,但是这些元件不应受这些术语的限制。这些术语仅用于将一个元件和另一个元件区分开。例如,在不脱离本申请的范围的情况下,第一元件可以被称为第二元件,并且类似地,第二元件可以被称为第一元件。
在本申请中,除非另有明确的规定和限定,术语“相连”、“连接”等术语应做广义理解,例如,可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通或两个元件的相互作用关系。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本申请中的具体含义。
为了说明本申请上述的技术方案,下面通过具体实施例来进行说明。
在本申请的一个实施例中提供的一种低压差线性稳压器中,如图1所示,LDO包括辅助放大模块10、放大反相位模块20及叠加模块30。辅助放大模块10用于对直流电源提供的电源信号的噪声放大处理,以生成电源噪声信号;放大反相位模块20与辅助放大模块10连接,用于接收电源噪声信号,并对电源噪声信号依次进行放大及反相处理,以生成负电源噪声信号;叠加模块30与放大反相位模块20连接,用于接收负电源噪声信号,并将负电源噪声信号和电源信号的噪声叠加抵消,以提高低压差线性稳压器输出端的电源抑制比。上述技术方案作为新增的一个环路,将LDO的直流电源输入的电源信号,经由辅助方法模块、放大反相位模块以及叠加模块,消除电源信号中的噪声,以提高在特定频段LDO输出端的电源抑制比。
在本申请的一个实施例中提供的一种低压差线性稳压器中,如图2所示,辅助放大模块10的输入端、叠加模块30的第一端均与直流电源VDD连接,叠加模块30的第二端连接LDO的输出端Vout,并且接地VSS。放大反相位模块20包括第一开关单元201、第二开关单元202及第三开关单元203。第一开关单元201的第一端与直流电源VDD连接;第二开关单元202的控制端与辅助放大模块10的输出端连接,第二开关单元202的第一端与第一开关单元201的第二端、叠加模块30的第三端均连接;第三开关单元203的第一端与第二开关单元202的第二端连接,第三开关单元203的第二端与地VSS连接,第三开关单元203的控制端用于接收第一偏置电压Vbn。第一开关单元201将接收的电压信号传导至叠加模块30,再由叠加模块30输出;第二开关单元202用于对电源噪声信号放大反相处理;第三开关单元203用来根据接收的第一偏置电压Vbn,以控制放大反相位模块20的工作电流,工作电流决定运放速度和带宽,此处没有直流增益。
进一步地,如图3所示,第一开关单元201包括第一NMOS管NM1,第一NMOS管NM1的漏极与直流电源VDD连接;第二开关单元202包括第二NMOS管NM2,第二NMOS管NM1的栅极与辅助放大模块的输出端连接,第二NMOS管NM2的漏极与第一NMOS管NM1的源极、叠加模块的第三端均连接;第三开关单元203包括第三NMOS管NM3,第三NMOS管NM3的漏极与第二NMOS管NM2的源极连接,第三NMOS管NM3的源极接地,第三NMOS管NM3的栅极用于接收第一偏置电压。
具体地,请继续参考图3,叠加模块30包括功率开关管,功率开关管也为NMOS管。功率开关管NM4的栅极与第二开关单元202的第一端连接,功率开关管NM4的漏极与直流电源VDD连接,功率开关管NM4的源极与低压差线性稳压器的输出端Vout连接。
在一个实施例中,辅助放大模块10为辅助运算放大器(Aux AMP),辅助运算放大器的同向输入端与直流电源VDD连接,辅助运算放大器的反向输入端与辅助运算放大器的输出端连接,辅助运算放大器的输出端与第二NMOS管NM2的栅极连接。
在另一实施例中,可在辅助放大模块中加入负载传感系统(load sensing),做动态偏置,从而解决在不同负载情况下电源抑制比变化的问题。
在一个实施例中,如图4所示,低压差线性稳压器还包括分压取样模块40和主放大模块50。分压取样模块40的第一端与叠加模块30的第二端连接,分压取样模块40的第二端与地VSS连接,用于采集输出电压信号,并对输出电压信号分压处理,以生成反馈电压。主放大模块50的第一端与直流电源VDD连接,主放大模块50的第二端与第一开关单元201的控制端连接,主放大模块50的第三端与分压取样模块40的第三端连接,用于根据反馈电压和参考电压Vref的比较结果生成压差信号,并对压差信号放大处理生成放大压差信号;其中,叠加模块30被配置为根据放大压差信号导通,以输出稳定的输出电压,以保证LDO的基本工作状态。
具体地,分压取样模块、主放大模块、叠加模块共同组成负反馈结构,具体原理如下:分压取样模块采集输出电压信号,分压处理后生成反馈电压;主放大模块比较参考电压值和反馈电压值,以生成压差信号,并进行放大处理;最后叠加模块根据接收的放大压差信号,增大或减小电流以控制输出端电压,实现稳定的输出电压。若输出端的电压增大,则主放大模块输出的经过放大压差信号增大,使得叠加模块的电流减小,故低压差线性稳压器输出端的输出电压减小;若输出的电压减小,则主放大模块输出的经过放大压差信号减小,使得叠加模块的电流增大,故低压差线性稳压器输出端的输出电压增大。
在一个实施例中,如图5所示,分压取样模块40包括串联的电阻R1及电阻R2,电阻R1的第一端与叠加模块30的第二端连接,电阻R1的第二端与电阻R2的第一端、主放大模块50的反馈端均连接,电阻R2的第二端接地。通过两个串联的电阻R1和R2相互配合,对输出的电压信号进行分压处理。
在一个实施例中,如图6所示,主放大模块50包括主放大单元501及补偿电容C1,主放大单元501的第一端与直流电源VDD连接,主放大单元501的第二端与补偿电容C1的第二端、第一开关单元201的控制端均连接,主放大单元501的第三端与分压取样模块40的第三端连接,主放大单元501的第四端用于接收参考电压Vref,补偿电容的第一端与直流电源连接。
在一个实施例中,如图7所示,主放大单元501为主运算放大器(Core AMP),主运算放大器的正电源端与直流电源VDD连接,主运算放大器的输出端与补偿电容C1的第二端、第一开关单元201的控制端均连接,主运算放大器的反向输入端与分压取样模块40的第三端连接,主运算放大器的同向输入端用于接收参考电压Vref。
在一个实施例中,如图8所示,低压差线性稳压器还包括:缓冲模块60。缓冲模块60的第一端与直流电源VDD连接,缓冲模块60的第二端与放大反相位单元202的第一端连接,缓冲模块60的第三端与叠加模块30的第三端连接,缓冲模块60的第四端接地VSS,用于根据输入的电源信号增大叠加模块30的控制端的输入电压范围,以增加低压差线性稳压器的负载能力。
在一个实施例中,如图9所示,缓冲模块60包括第四开关单元601及第五开关单元602,第四开关单元601的第一端与直流电源VDD连接,第四开关单元601的控制端用于接收第二偏置电压Vbp,第四开关单元601的第二端与第五开关单元602的第一端、叠加模块30的第三端均连接,第五开关单元602的控制端与第一开关单元201的第二端、第二开关单元202的第一端均连接,第五开关单元602的第二端接地VSS。
具体地,放大反相位模块20包含有三个NMOS管,三个管子均处于工作状态时,需要消耗三个Vdsat(可记为0.5V)。若直流电源VDD为5V,则经过放大反相位模块20输出5V-0.5*3V=3.5V,最终抵达功率开关管NM4的栅极的摆幅范围为0V至3.5V。而缓冲模块60包含两个PMOS,经由缓冲模块60需要消耗2个Vdsat,可输出5V-0.5*2V=4V,最终抵达功率开关管NM4的栅极的摆幅范围为0V至4V。加入缓冲模块后,增大了功率开关管NM4栅极的摆幅范围,即增大了LDO的驱动负载能力。
在一个实施例中,如图10所示,第四开关单元601包括第一PMOS管PM1,第五开关单元602包括第二PMOS管PM2,第一PMOS管的源极与直流电源VDD连接,第一PMOS管PM1的栅极用于接收第二偏置电压Vbp,第一PMOS管PM1的漏极与第二PMOS管PM2的源极、叠加模块30的第三端均连接,第二PMOS管PM2的栅极与第一开关单元201的第二端、第二开关单元202的第一端均连接,第五开关单元602的第二端接地VSS。
在一个实施例中,请继续参考图10,低压差线性稳压器还包括负载电阻R_load和负载电容C_load。LDO详细的工作原理如下:分为5个环路,环路L1由主运算放大器、功率开关管NM4组成,可保证LDO的基本运行;环路L1中电源信号VDD的噪声由补偿电容C1滤除。环路L2由放大反相位模块、功率开关管NM4组成。环路L3由缓冲模块、功率开关管NM4组成。环路L4由功率开关管NM4组成。环路L5由辅助运算放大器、放大反相位模块及功率开关管NM4组成。环路L2、L3以及L4中的电源信号叠加到LDO输出端的相位均为0,通过增加环路L5,辅助运算放大器放大输入的电源信号的噪声,生成电源噪声信号;放大反相位模块将电源噪声信号进行放大以及反相处理,生成负电源噪声信号;最终由功率开关管NM4将负电源噪声信号和电源信号中的噪声叠加抵消,以提高在特定频段(如中频段,1Mhz到100Mhz之间)LDO输出端的电源抑制比。具体频段范围与辅助运算放大器和主运算放大器的直流增益以及带宽有关。辅助运算放大器与第二开关单元NM2的带宽、工艺、尺寸和功耗均有关系。如果辅助运算放大器功耗允许,可以增大辅助运算放大器单位增益带宽,从而提高PSRR补偿的上限频段。PSRR高频段部分被负载电容C_load优化,具体补偿的频段和程度,根据工艺、功耗的要求、面积限制决定及芯片类型。
在一个实施例中,如图11所示,一种提高低压差线性稳压器电源抑制比方法,包括:
步骤S101:基于辅助放大模块对直流电源提供的电源信号的噪声放大处理,以生成电源噪声信号;
步骤S102:基于放大反相位模块接收所述电源噪声信号,并对所述电源噪声信号依次进行放大及反相处理,以生成负电源噪声信号;
步骤S103:基于叠加模块接收所述负电源噪声信号,并将所述负电源噪声信号和所述电源信号的噪声叠加抵消,以提高所述低压差线性稳压器的输出端的电源抑制比。
于上述实施例中的提高低压差线性稳压器电源抑制比方法中,基于辅助放大模块对直流电源提供的电源信号的噪声放大处理,以生成电源噪声信号;基于放大反相位模块接收所述电源噪声信号,并对所述电源噪声信号依次进行放大及反相处理,以生成负电源噪声信号;基于叠加模块接收所述负电源噪声信号,并将所述负电源噪声信号和所述电源信号的噪声叠加抵消,消除电源信号中的噪声,以提高在特定频段LDO输出端的电源抑制比。
关于上述实施例中的提高低压差线性稳压器电源抑制比方法的具体限定可以参见上文中对于提高低压差线性稳压器电源抑制比方法的限定,在此不再赘述。
应该理解的是,除非本文中有明确的说明,所述的步骤的执行并没有严格的顺序限制,这些步骤可以以其它的顺序执行。而且,所述的步骤的至少一部分步骤可以包括多个子步骤或者多个阶段,这些子步骤或者阶段并不必然是在同一时刻执行完成,而是可以在不同的时刻执行,这些子步骤或者阶段的执行顺序也不必然是依次进行,而是可以与其它步骤或者其它步骤的子步骤或者阶段的至少一部分轮流或者交替地执行。
本领域普通技术人员可以理解实现上述实施例方法中的全部或部分流程,是可以通过计算机程序来指令相关的硬件来完成,所述的计算机程序可存储于一非易失性计算机可读取存储介质中,该计算机程序在执行时,可包括如上述各方法的实施例的流程。其中,本申请所提供的各实施例中所使用的对存储器、存储、数据库或其它介质的任何引用,均可包括非易失性和/或易失性存储器。
请注意,上述实施例仅出于说明性目的而不意味对本发明的限制。
本说明书中的各个实施例均采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似的部分互相参见即可。
以上所述实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
以上所述实施例仅表达了本发明的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对发明专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干变形和改进,这些都属于本发明的保护范围。因此,本发明专利的保护范围应以所附权利要求为准。

Claims (10)

1.一种低压差线性稳压器,其特征在于,包括:辅助放大模块、放大反相位模块及叠加模块;
辅助放大模块用于对直流电源提供的电源信号的噪声放大处理,以生成电源噪声信号;
所述放大反相位模块包括第一开关单元、第二开关单元及第三开关单元,所述第一开关单元的第一端与所述直流电源连接;所述第二开关单元的控制端与所述辅助放大模块的输出端连接,所述第二开关单元的第一端与所述第一开关单元的第二端、所述叠加模块的第三端均连接;所述第三开关单元的第一端与所述第二开关单元的第二端连接,所述第三开关单元的第二端接地,所述第三开关单元的控制端用于接收第一偏置电压;所述放大反相位模块用于接收所述电源噪声信号,并对所述电源噪声信号依次进行放大及反相处理,以生成负电源噪声信号;
叠加模块与所述放大反相位模块连接,用于接收所述负电源噪声信号,并将所述负电源噪声信号和所述电源信号的噪声叠加抵消,以提高所述低压差线性稳压器的输出端的电源抑制比。
2.根据权利要求1所述的低压差线性稳压器,其特征在于,所述低压差线性稳压器还包括主放大模块;
所述第一开关单元包括第一NMOS管,所述第一NMOS管的漏极与所述直流电源连接,所述第一NMOS管的栅极与所述主放大模块的输出端连接;
所述第二开关单元包括第二NMOS管,所述第二NMOS管的栅极与所述辅助放大模块的输出端连接,所述第二NMOS管的漏极与所述第一NMOS管的源极、所述叠加模块的第三端均连接;
所述第三开关单元包括第三NMOS管,所述第三NMOS管的漏极与所述第二NMOS管的源极连接,所述第三NMOS管的源极接地,所述第三NMOS管的栅极用于接收第一偏置电压。
3.根据权利要求2所述的低压差线性稳压器,其特征在于,
所述叠加模块包括功率开关管,所述功率开关管的栅极与所述第二开关单元的第一端连接,所述功率开关管的漏极与所述直流电源连接,所述功率开关管的源极接地,并与所述低压差线性稳压器的输出端连接。
4.根据权利要求3所述的低压差线性稳压器,其特征在于,所述功率开关管为NMOS管。
5.根据权利要求3所述的低压差线性稳压器,其特征在于,还包括:
分压取样模块,所述分压取样模块的第一端与所述叠加模块的第二端连接,所述分压取样模块的第二端接地,用于采集输出电压信号,并对所述输出电压信号分压处理,以生成反馈电压;
所述主放大模块的第一端与所述直流电源连接,所述主放大模块的第二端与所述放大反相位模块的输入端连接,所述主放大模块的第三端与所述分压取样模块的第三端连接,用于根据所述反馈电压和参考电压的比较结果,以生成压差信号,并对所述压差信号放大处理生成放大压差信号;
其中,所述叠加模块被配置为根据接收的所述放大压差信号导通,并输出稳定的输出电压。
6.根据权利要求5所述的低压差线性稳压器,其特征在于,
所述分压取样模块包括串联的电阻R1及电阻R2,所述电阻R1的第一端与所述叠加模块的第二端连接,所述电阻R1的第二端与所述电阻R2的第一端、所述主放大模块的反馈端均连接,所述电阻R2的第二端接地。
7.根据权利要求6所述的低压差线性稳压器,其特征在于,
所述主放大模块包括主放大单元及补偿电容,所述主放大单元的第一端与所述直流电源连接,所述主放大单元的第二端与所述补偿电容的第二端、所述第一开关单元的控制端均连接,所述主放大单元的第三端与所述分压取样模块的第三端连接,所述主放大单元的第四端用于接收所述参考电压,所述补偿电容的第一端与所述直流电源连接。
8.根据权利要求2~4任一项所述的低压差线性稳压器,其特征在于,还包括:
缓冲模块,所述缓冲模块的第一端与所述直流电源连接,所述缓冲模块的第二端与所述放大反相位模块的第一端连接,所述缓冲模块的第三端与所述叠加模块的第三端连接,所述缓冲模块的第四端接地,用于根据输入的所述电源信号增大所述叠加模块的第三端的输入电压范围,以增加所述低压差线性稳压器的负载能力。
9.根据权利要求8所述的低压差线性稳压器,其特征在于,
所述缓冲模块包括第四开关单元及第五开关单元,所述第四开关单元的第一端与所述直流电源连接,所述第四开关单元的控制端用于接收第二偏置电压,所述第四开关单元的第二端与所述第五开关单元的第一端、所述叠加模块的第三端均连接,所述第五开关单元的控制端与所述第一开关单元的第二端、所述第二开关单元的第一端均连接,所述第五开关单元的第二端接地。
10.一种提高低压差线性稳压器电源抑制比方法,其特征在于,基于权利要求1-9任一项所述低压差线性稳压器执行所述提高低压差线性稳压器电源抑制比方法,包括:
基于辅助放大模块对直流电源提供的电源信号的噪声放大处理,以生成电源噪声信号;
基于放大反相位模块接收所述电源噪声信号,并对所述电源噪声信号依次进行放大及反相处理,以生成负电源噪声信号;
基于叠加模块接收所述负电源噪声信号,并将所述负电源噪声信号和所述电源信号的噪声叠加抵消,以提高所述低压差线性稳压器的输出端的电源抑制比。
CN202011317993.7A 2020-11-23 2020-11-23 低压差线性稳压器及提高电源抑制比方法 Active CN112327988B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202011317993.7A CN112327988B (zh) 2020-11-23 2020-11-23 低压差线性稳压器及提高电源抑制比方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011317993.7A CN112327988B (zh) 2020-11-23 2020-11-23 低压差线性稳压器及提高电源抑制比方法

Publications (2)

Publication Number Publication Date
CN112327988A CN112327988A (zh) 2021-02-05
CN112327988B true CN112327988B (zh) 2022-01-04

Family

ID=74322068

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011317993.7A Active CN112327988B (zh) 2020-11-23 2020-11-23 低压差线性稳压器及提高电源抑制比方法

Country Status (1)

Country Link
CN (1) CN112327988B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102915060A (zh) * 2011-08-03 2013-02-06 德克萨斯仪器股份有限公司 低压差线性稳压器
CN104122931A (zh) * 2014-07-25 2014-10-29 电子科技大学 一种具有高电源抑制比特性的低压差线性稳压器
CN104333333A (zh) * 2014-09-24 2015-02-04 晨星半导体股份有限公司 一种单端放大器及其噪声消除方法
CN109240401A (zh) * 2018-09-05 2019-01-18 光梓信息科技(上海)有限公司 低压差线性稳压电路
CN110262622A (zh) * 2019-07-04 2019-09-20 中国电子科技集团公司第五十八研究所 一种具有快速启动和高psrr的带隙基准源

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1439444A1 (en) * 2003-01-16 2004-07-21 Dialog Semiconductor GmbH Low drop out voltage regulator having a cascode structure
US9128505B2 (en) * 2010-07-05 2015-09-08 St-Ericsson Sa Voltage regulator circuit

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102915060A (zh) * 2011-08-03 2013-02-06 德克萨斯仪器股份有限公司 低压差线性稳压器
CN104122931A (zh) * 2014-07-25 2014-10-29 电子科技大学 一种具有高电源抑制比特性的低压差线性稳压器
CN104333333A (zh) * 2014-09-24 2015-02-04 晨星半导体股份有限公司 一种单端放大器及其噪声消除方法
CN109240401A (zh) * 2018-09-05 2019-01-18 光梓信息科技(上海)有限公司 低压差线性稳压电路
CN110262622A (zh) * 2019-07-04 2019-09-20 中国电子科技集团公司第五十八研究所 一种具有快速启动和高psrr的带隙基准源

Also Published As

Publication number Publication date
CN112327988A (zh) 2021-02-05

Similar Documents

Publication Publication Date Title
US8289009B1 (en) Low dropout (LDO) regulator with ultra-low quiescent current
CN102096434B (zh) 一种基于大摆率误差放大器的高精度高速ldo电路
JP3337669B2 (ja) 半導体集積回路
CN100472954C (zh) 放大器电路
US7459895B2 (en) Power circuit
CN102204097A (zh) 比较器以及模数转换器
JPH07212185A (ja) アナログフィルタ回路
WO2011156502A1 (en) An improved rail-to-rail input stage circuit with dynamic bias control
JP2007174029A (ja) 利得可変回路及びそれを用いた自動利得制御増幅器
US20190146531A1 (en) Methods and apparatus for voltage regulation using output sense current
US8248112B2 (en) Transconductance amplifier
CN112327988B (zh) 低压差线性稳压器及提高电源抑制比方法
CN111030610A (zh) 一种消除直流失调电压全差分运算放大器电路
CN110829830A (zh) 基于ldo的输出自适应电荷泵跟随电路
Rajput et al. Design of low-power high-gain operational amplifier for bio-medical applications
US20040246052A1 (en) Load and line regulation using operational transconductance amplifier and operational amplifier in tandem
CN115664470A (zh) 一种医疗物联网中的低功耗抗噪声uhf rfid解调器电路
CN105305971A (zh) 一种减小输入电容的低噪前置放大器电路
US11031158B2 (en) Continuously variable precision and linear floating resistor using metal-oxide-semiconductor field-effect transistors
US5936463A (en) Inverted amplifying circuit
CN111585531A (zh) 一种直流耦合差分前端放大器电路
JP4992189B2 (ja) D級増幅器
US20040140854A1 (en) Amplifier arrangement, circuit and method with improved common mode rejection ratio
US20120223783A1 (en) Oscillator circuit and electronic apparatus including the same
CN218734204U (zh) 轨对轨运算放大器电路及轨对轨运算放大器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant