CN112242308B - 芯片标记方法、装置、电子设备及存储介质 - Google Patents

芯片标记方法、装置、电子设备及存储介质 Download PDF

Info

Publication number
CN112242308B
CN112242308B CN202010919279.9A CN202010919279A CN112242308B CN 112242308 B CN112242308 B CN 112242308B CN 202010919279 A CN202010919279 A CN 202010919279A CN 112242308 B CN112242308 B CN 112242308B
Authority
CN
China
Prior art keywords
substrate
wafer
information
position information
map
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202010919279.9A
Other languages
English (en)
Other versions
CN112242308A (zh
Inventor
刘晴晴
姚佳丽
蔡慎成
王鹤强
孙从富
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Carsem Semiconductor Suzhou Co Ltd
Original Assignee
Carsem Semiconductor Suzhou Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Carsem Semiconductor Suzhou Co Ltd filed Critical Carsem Semiconductor Suzhou Co Ltd
Priority to CN202010919279.9A priority Critical patent/CN112242308B/zh
Publication of CN112242308A publication Critical patent/CN112242308A/zh
Application granted granted Critical
Publication of CN112242308B publication Critical patent/CN112242308B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67242Apparatus for monitoring, sorting or marking
    • H01L21/67282Marking devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/544Marks applied to semiconductor devices or parts, e.g. registration marks, alignment structures, wafer maps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/544Marks applied to semiconductor devices or parts
    • H01L2223/54433Marks applied to semiconductor devices or parts containing identification or tracking information

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Container, Conveyance, Adherence, Positioning, Of Wafer (AREA)

Abstract

本申请提供了一种芯片标记方法、装置、电子设备及存储介质,涉及芯片技术领域,该方法包括:基于晶片地图获取晶片上各个晶元在所属晶片上的晶元位置信息;获取晶元在基板上的基板位置信息;获取晶片的产品信息,产品信息包括晶片的批次信息、晶片的晶片编号信息;基于晶元位置信息、基板位置信息以及产品信息生成晶元的标识码;将标识码光刻在晶元封装后得到的芯片上。本申请能够追溯到晶元所在的基板位置信息、晶片的产品信息,并且能够追溯到在晶片上抓取晶元的晶元位置信息,提高晶元来源信息的精确性。

Description

芯片标记方法、装置、电子设备及存储介质
技术领域
本申请涉及芯片技术领域,具体而言,涉及一种芯片标记方法、装置、电子设备及存储介质。
背景技术
在现有技术中,对封装后的芯片进行追溯是以芯片上标记的日期追踪芯片的来源信息。一般地,在同一个订单中的芯片标记有相同的日期,依据该日期标记可以追溯到芯片使用的晶片的批次。但是根据日期标记追溯芯片的来源时只能追溯到使用哪一个批次的晶片,无法获得更具体的芯片的来源信息,追溯到使用哪一个批次的晶片已经不能满足市场对于芯片来源信息的精确性的需要,存在芯片来源信息精确度低的问题。
发明内容
本申请的实施例在于提供一种芯片标记方法、装置、电子设备及存储介质,以解决目前方法芯片来源信息精确度低的问题。
本申请的实施例提供了一种芯片标记方法,所述方法包括:
基于晶片地图获取晶片上各个晶元在所属晶片上的晶元位置信息;
获取晶元在基板上的基板位置信息;
获取所述晶片的产品信息,所述产品信息包括所述晶片的批次信息、所述晶片的晶片编号信息;
基于所述晶元位置信息、所述基板位置信息以及所述产品信息生成所述晶元的标识码;
将所述标识码光刻在所述晶元封装后得到的芯片上。
在上述实现过程中,依据所述标识码能够追溯到晶元所在的基板位置信息、晶片的产品信息,并且能够追溯到在晶片上抓取晶元的晶元位置信息,提高晶元来源信息的精确性。
可选地,所述获取晶元在基板上的基板位置信息,包括:
获取所述晶元的基板编号信息;
基于所述基板编号信息以及基板地图获取所述基板位置信息,所述基板位置信息包括所述晶元所在的基板单元编号信息。
在上述实现过程中,通过基于所述基板编号信息以及所述基板地图得到所述晶元放置在基板上的位置信息即基板单元编号信息,基于基板单元编号信息能够定位所述晶元在所述基板上的具体位置,提高得到所述晶元位置信息的精确性。
可选地,所述芯片标记方法还包括:
基于所述基板编号信息请求所述基板地图;
基于所述基板位置信息以及所述基板地图生成更新后基板地图。
在上述实现过程中,基于所述基板编号请求所述基板地图,将芯片实际所处的基板位置信息与所述基板位置信息进行对比已验证所述基板地图的正确性,当芯片实际所处的基板位置信息与所述基板位置信息一致,保持所述基板地图不变,当芯片实际所处的基板位置信息与所述基板位置信息不一致,以芯片实际所处的基板位置信息替换所述基板位置信息以生成更新后的基板地图,提高基板地图的准确性。
可选地,在所述将所述标识码光刻在所述晶元封装后得到的芯片上之后,所述方法还包括:
扫描所述标识码以得到芯片标记追溯结果。
在上述实现过程中,对位于所述芯片表面的标识码进行扫描识别,就能得到芯片标记追溯的结果即芯片的来源信息,不需要一一查询获取得到芯片的来源信息,能够提高获得芯片的来源信息的效率。
本申请的实施例提供了一种芯片标记装置,所述芯片标记装置包括:
晶元位置获取模块,用于基于晶片地图获取晶片上各个晶元在所属晶片上的晶元位置信息;
基板位置获取模块,用于获取晶元在基板上的基板位置信息;
产品信息获取模块,用于获取所述晶片的产品信息,所述产品信息包括所述晶片的批次信息、所述晶片的晶片编号信息;
生成模块,用于基于所述晶元位置信息、所述基板位置信息以及所述产品信息生成所述晶元的标识码;
标识模块,用于将所述标识码光刻在所述晶元封装后得到的芯片上。
在上述实现过程中,依据所述标识码能够追溯到晶元所在的基板位置信息、晶片的产品信息,并且能够追溯到在晶片上抓取晶元的晶元位置信息,提高晶元来源信息的精确性。
可选地,所述基板位置获取模块用于:
获取所述晶元的基板编号信息;
基于所述基板编号信息以及基板地图获取所述基板位置信息,所述基板位置信息包括所述晶元所在的基板单元编号信息。
在上述实现过程中,通过基于所述基板编号信息以及所述基板地图得到所述晶元放置在基板上的位置信息即基板单元编号信息,基于基板单元编号信息能够定位所述晶元在所述基板上的具体位置,提高得到所述晶元位置信息的精确性。
可选地,所述装置还包括更新模块,所述更新模块用于:
基于所述基板编号信息请求所述基板地图;
基于所述基板位置信息以及所述基板地图生成更新后基板地图。
在上述实现过程中,基于所述基板编号请求所述基板地图,将芯片实际所处的基板位置信息与所述基板位置信息进行对比已验证所述基板地图的正确性,当芯片实际所处的基板位置信息与所述基板位置信息一致,保持所述基板地图不变,当芯片实际所处的基板位置信息与所述基板位置信息不一致,以芯片实际所处的基板位置信息替换所述基板位置信息以生成更新后的基板地图,提高基板地图的准确性。
可选地,所述芯片标记追溯装置还包括:
扫描模块,用于扫描所述标识码以得到芯片标记追溯结果。
在上述实现过程中,对位于所述芯片表面的标识码进行扫描识别,就能得到芯片标记追溯的结果即芯片的来源信息,不需要一一查询获取得到芯片的来源信息,能够提高获得芯片的来源信息的效率。
本实施例还提供了一种电子设备,所述电子设备包括存储器和处理器,所述存储器中存储有程序指令,所述处理器运行所述程序指令时,执行上述任意方法中的步骤。
本实施例还提供了一种存储介质,所述存储介质中存储有计算机程序指令,所述计算机程序指令被一处理器运行时,执行上述任意方法中的步骤。
附图说明
为了更清楚地说明本申请实施例的技术方案,下面将对本申请实施例中所需要使用的附图作简单地介绍,应当理解,以下附图仅示出了本申请的某些实施例,因此不应被看作是对范围的限定,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他相关的附图。
应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步定义和解释。
图1为本申请实施例提供的一种芯片标记方法的流程图。
图2为本申请的实施例提供的一种基板位置信息步骤的流程图。
图3为本申请实施例提供的一种更新基板地图步骤的流程图。
图4为本申请实施例提供的一种芯片标记装置示意图。
图例:80-芯片标记装置;801-晶元位置获取模块;802-基板位置获取模块;803-产品信息获取模块;804-生成模块;805-标识模块;806-更新模块;807-扫描模块。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行描述。
在本申请的描述中,需要说明的是,术语“第一”、“第二”等仅用于区分描述,而不能理解为指示或暗示相对重要性。
本申请的其他特征和优点将在随后的说明书阐述,并且,部分地从说明书中变得显而易见,或者通过实施本申请实施例而了解。本申请的目的和其他优点可通过在所写的说明书、以及附图中所特别指出的结构来实现和获得。
为了能够精确追溯到芯片的来源信息,本申请提供了一种芯片标记方法,请参看图1,图1为本申请实施例提供的一种芯片标记方法的流程图,所述芯片标记方法包括以下分步骤:
步骤S2:基于晶片地图获取晶片上各个晶元在所属晶片上的晶元位置信息。
可以理解的是,晶片也称硅晶片或者晶圆片(简称晶圆),晶片是由硅锭用钻石刀横向切割并进行抛光处理得到的圆片,通过专门的工艺可以在晶片上刻蚀出数以百万计甚至更多的晶体管,被广泛应用于集成电路的制造。将经过光刻机光刻的晶片进行切割后得到的单个内核就是晶元,晶元经过测试以及封装后最终成品为芯片。
可以理解的是,晶片地图是在基于芯片生产过程中记录晶片上所有的晶元的晶元位置以及每个晶元的品质状况的示意图,晶片地图可以由需要进行芯片标记追溯的用户提供或者芯片的生产厂商提供。
作为一种实施方式,选定晶片上指定点作为坐标原点建立直角坐标系,每个晶元在晶片上的位置就可以用对应晶元的坐标值来表示,每个晶元在晶片上的坐标值即为晶元位置信息,该指定点可以为晶片上的任意一点。
步骤S3:获取晶元在基板上的基板位置信息。
可以理解的是,基板指的是封装基板,封装基板为芯片封装体的重要组成材料,封装基板作为芯片封装的核心材料,一方面能够保护、固定、支撑芯片,增强芯片导热散热性能并保证芯片不受物理损坏。另一方面封装基板的上层与芯片相连并且封装基板的下层和印刷电路板相连,以实现电气和物理连接、功率分配、信号分配,以及沟通芯片内部与外部电路等功能。
作为一种实施方式,选取基板的选定点作为坐标原点建立坐标系,在坐标系中获取晶元在基板上的坐标值,该坐标值为晶元在基板上的基板位置信息,该选定点可以为基板上的任意一点。
请参看图2,图2为本申请的实施例提供的一种基板位置信息步骤的流程图。可选地,步骤S3包括以下分步骤:
步骤S31:获取晶元的基板编号信息。
步骤S32:基于基板编号信息以及基板地图获取基板位置信息,基板位置信息包括晶元所在的基板单元编号信息。
可以理解的是,在步骤S31和步骤S32中,基板地图是揭示晶元粘接在基板上位置信息的示意图。作为一种实施方式,在基板地图上对基板进行区域划分得到各个基板单元,并对各个基板单元进行编号,并将各个晶元与晶元所在的对应的基板单元的编号进行对应,所以在确定了晶元所在的基板编号之后,并请求到该基板编号的基板对应的基板地图后,能够获取各个晶元所在的基板单元编号信息。
作为一种实施方式,基板地图可以为基板上各个晶元的坐标点示意图,选定基板上任意一点作为坐标原点建立坐标系,获取各个晶元在基板上的坐标值。在获取基板编号信息之后,请求该基板编号对应的基板地图,能够得到各个晶元在基板上的晶元基板位置信息。
请参看图3,图3为本申请实施例提供的一种更新基板地图步骤的流程图。可选地,所述芯片标记方法还包括步骤S1,步骤S1包括以下分步骤:
步骤S11:基于基板编号信息请求基板地图。
步骤S12:基于基板位置信息以及基板地图生成更新后基板地图。
可以理解的是,步骤S11以及步骤S12对基板地图进行更新。在对已经安装成产品的芯片来说,选定指定的芯片进行追溯时,该芯片在基板上的基板单元编号信息以及基板编号信息是已知的,将已知的基板编号信息命名为已知基板编号信息,将已知的在根据基板单元编号信息命名为已知基板单元编号信息。在基于基板编号信息请求基板地图之后,可以对基板地图中的基板编号信息以及基板单元编号信息进行校验。当晶元所在的基板的基板编号信息和已知基板编号信息相同,并且晶元所在的基板单元的基板单元编号信息和已知基板单元编号信息相同时,基板地图不进行更新。
当晶元所在的基板的基板编号信息和已知基板编号信息不同,或者晶元所在的基板单元的基板单元编号信息和已知基板单元编号信息不同时,需要对基板地图进行更新得到更新后基板地图,即用已知基板编号信息替换基板编号信息,用已知基板单元编号信息替换基板单元信息。
步骤S4:获取晶片的产品信息,产品信息包括晶片的批次信息、晶片的晶片编号信息。
作为一种实施方式,在步骤S2、步骤S3以及步骤S4中,可以通过晶元键合机台读取晶元所在的晶片编号信息并下载晶片地图,基于晶片地图得到晶元位置信息,晶元键合机台读取晶元所在的基板的编号得到基板编号信息,基于基板编号信息请求基板地图,根据基板地图得到基板位置信息,基板位置信息包括晶元所在的基板单元编号信息。
步骤S5:基于晶元位置信息、基板位置信息以及产品信息生成晶元的标识码。
可以理解的是,对晶元位置信息、基板位置信息以及产品信息进行编码时,可以根据用户需求对晶元位置信息、基板位置信息以及产品信息进行排序,并以排序的晶元位置信息、基板位置信息以及产品信息生成晶元的标识码,标识码可以是条形码或者二维码等标识形式。
作为一种实施方式,可以将光刻的日期、晶片的生产厂家信息和晶元位置信息、基板位置信息以及产品信息一并进行排序后生成晶元标识码。
步骤S6:将标识码光刻在晶元封装后得到的芯片上。
可以理解的是,晶元在经过封装之后得到一个完整的芯片,对晶元进行封装指的是将衬底(基片)、内核、散热片堆叠在一起。衬底相当于一个底座,并为芯片提供电气与机械界面,便于与芯片所在设备中的其它部分交互。散热片就是负责对芯片进行散热。
作为一种实施方式,在完成步骤S6之后,并不把光刻的日期、晶片的生产厂家信息作为标识码的一部分,在芯片上单独对光刻的日期、晶片的生产厂家信息进行光刻。
可选地,在步骤S6之后,所述芯片标记方法还包括步骤S7,步骤S7包括:扫描标识码以得到芯片标记追溯结果。
可以理解的是,对芯片表面的光刻的标识码进行扫描识别,并对芯片表面的标识码的结果进行显示得到芯片标记追溯结果,可以理解的是,芯片标记追溯结果能够表明晶元位置信息、基板位置信息以及产品信息等信息。
请参看图4,图4为本申请实施例提供的一种芯片标记装置示意图。芯片标记装置80包括:
晶元位置获取模块801,用于基于晶片地图获取晶片上各个晶元在所属晶片上的晶元位置信息;
基板位置获取模块802,用于获取晶元在基板上的基板位置信息;
产品信息获取模块803,用于获取晶片的产品信息,产品信息包括晶片的批次信息、晶片的晶片编号信息;
生成模块804,用于基于晶元位置信息、基板位置信息以及产品信息生成晶元的标识码;
标识模块805,用于将标识码光刻在晶元封装后得到的芯片上。
可选地,基板位置获取模块802用于:
获取晶元的基板编号信息;
基于基板编号信息以及基板地图获取基板位置信息,基板位置信息包括晶元所在的基板单元编号信息。
可选地,芯片标记装置80还包括更新模块806,更新模块806用于:
基于所述基板编号信息请求所述基板地图;
基于所述基板位置信息以及所述基板地图生成更新后基板地图。
可选地,芯片标记装置80还包括:扫描模块807,扫描模块807用于扫描标识码以得到芯片标记追溯结果。
本实施例还提供了一种存储介质,所述存储介质中存储有计算机程序指令,所述计算机程序指令被一处理器运行时,执行上述任意方法中的步骤。
本实施例还提供了一种电子设备,所述电子设备包括存储器和处理器,所述存储器中存储有程序指令,所述处理器运行所述程序指令时,执行上述任意方法中的步骤。
综上所述,本申请的实施例提供了一种芯片标记方法、装置、电子设备及存储介质,涉及芯片技术领域,所述芯片标记方法包括:基于晶片地图获取晶片上各个晶元在所属晶片上的晶元位置信息;获取晶元在基板上的基板位置信息;获取所述晶片的产品信息,所述产品信息包括所述晶片的批次信息、所述晶片的晶片编号信息;基于所述晶元位置信息、所述基板位置信息以及所述产品信息生成所述晶元的标识码;将所述标识码光刻在所述晶元封装后得到的芯片上。
在上述实现过程中,依据所述标识码能够追溯到晶元所在的基板位置信息、晶片的产品信息,并且能够追溯到在晶片上抓取晶元的晶元位置信息,提高晶元来源信息的精确性。
在本申请所提供的几个实施例中,应该理解到,所揭露的设备,也可以通过其它的方式实现。以上所描述的装置实施例仅仅是示意性的,例如,附图中的框图显示了根据本申请的多个实施例的设备的可能实现的体系架构、功能和操作。在这点上,框图中的每个方框可以代表一个模块、程序段或代码的一部分,所述模块、程序段或代码的一部分包含一个或多个用于实现规定的逻辑功能的可执行指令。也应当注意,在有些作为替换的实现方式中,方框中所标注的功能也可以以不同于附图中所标注的顺序发生。例如,两个连续的方框实际上可以基本并行地执行,它们有时也可以按相反的顺序执行,这依所涉及的功能而定。也要注意的是,框图中的每个方框、以及框图的组合,可以用执行规定的功能或动作的专用的基于硬件的系统来实现,或者可以用专用硬件与计算机指令的组合来实现。
另外,在本申请各个实施例中的各功能模块可以集成在一起形成一个独立的部分,也可以是各个模块单独存在,也可以两个或两个以上模块集成形成一个独立的部分。
所述功能如果以软件功能模块的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。因此本实施例还提供了一种可读取存储介质中存储有计算机程序指令,所述计算机程序指令被一处理器读取并运行时,执行区块数据存储方法中任一项所述方法中的步骤。基于这样的理解,本申请的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本申请各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、磁碟或者光盘等各种可以存储程序代码的介质。
以上所述仅为本申请的优选实施例而已,并不用于限制本申请,对于本领域的技术人员来说,本申请可以有各种更改和变化。凡在本申请的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本申请的保护范围之内。

Claims (8)

1.一种芯片标记方法,其特征在于,所述方法包括:
基于晶片地图获取晶片上各个晶元在所属晶片上的晶元位置信息;
获取所述晶元在基板上的基板位置信息;
获取所述晶片的产品信息,所述产品信息包括所述晶片的批次信息、所述晶片的晶片编号信息;
基于所述晶元位置信息、所述基板位置信息以及所述产品信息生成所述晶元的标识码;
将所述标识码光刻在所述晶元封装后得到的芯片上;
其中,所述获取所述晶元在基板上的基板位置信息,包括:获取所述晶元的基板编号信息;基于所述基板编号信息以及基板地图获取所述基板位置信息,所述基板位置信息包括所述晶元所在的基板单元编号信息;
其中,所述基板位置信息是所述晶元在所述基板上的位置信息;所述基板地图是揭示所述晶元粘接在所述基板上的位置信息的示意图;所述基板编号信息是所述晶元所在基板的编号信息;所述基板单元编号信息是所述晶元所在的基板单元在所述基板地图上的编号信息;
其中,所述基板单元在所述基板地图上的编号信息是:通过在所述基板地图上对所述基板进行区域划分得到各个所述基板单元;对各个所述基板单元进行编号所得到的。
2.根据权利要求1所述的方法,其特征在于,所述芯片标记方法还包括:
基于所述基板编号信息请求所述基板地图;
基于所述基板位置信息以及所述基板地图生成更新后基板地图。
3.根据权利要求1所述的方法,其特征在于,在所述将所述标识码光刻在所述晶元封装后得到的芯片上之后,所述方法还包括:
扫描所述标识码以得到芯片标记追溯结果。
4.一种芯片标记装置,其特征在于,所述装置包括:
晶元位置获取模块,用于基于晶片地图获取晶片上各个晶元在所属晶片上的晶元位置信息;
基板位置获取模块,用于获取晶元在基板上的基板位置信息;
产品信息获取模块,用于获取所述晶片的产品信息,所述产品信息包括所述晶片的批次信息、所述晶片的晶片编号信息;
生成模块,用于基于所述晶元位置信息、所述基板位置信息以及所述产品信息生成所述晶元的标识码;
标识模块,用于将所述标识码光刻在所述晶元封装后得到的芯片上;
其中,所述基板位置获取模块具体用于:获取所述晶元的基板编号信息;基于所述基板编号信息以及基板地图获取所述基板位置信息,所述基板位置信息包括所述晶元所在的基板单元编号信息;
其中,所述基板位置信息是所述晶元在所述基板上的位置信息;所述基板地图是揭示所述晶元粘接在所述基板上的位置信息的示意图;所述基板编号信息是所述晶元所在基板的编号信息;所述基板单元编号信息是所述晶元所在的基板单元在所述基板地图上的编号信息;
其中,所述基板单元在所述基板地图上的编号信息是:通过在所述基板地图上对所述基板进行区域划分得到各个所述基板单元;对各个所述基板单元进行编号所得到的。
5.根据权利要求4所述的装置,其特征在于,所述装置还包括更新模块,所述更新模块用于:
基于所述基板编号信息请求所述基板地图;
基于所述基板位置信息以及所述基板地图生成更新后基板地图。
6.根据权利要求4所述的装置,其特征在于,所述芯片标记追溯装置还包括:
扫描模块,用于扫描所述标识码以得到芯片标记追溯结果。
7.一种电子设备,其特征在于,所述电子设备包括存储器和处理器,所述存储器中存储有程序指令,所述处理器运行所述程序指令时,执行权利要求1-3中任一项方法中的步骤。
8.一种存储介质,其特征在于,所述存储介质中存储有计算机程序指令,所述计算机程序指令被一处理器运行时,执行权利要求1-3中任一项方法中的步骤。
CN202010919279.9A 2020-09-04 2020-09-04 芯片标记方法、装置、电子设备及存储介质 Active CN112242308B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010919279.9A CN112242308B (zh) 2020-09-04 2020-09-04 芯片标记方法、装置、电子设备及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010919279.9A CN112242308B (zh) 2020-09-04 2020-09-04 芯片标记方法、装置、电子设备及存储介质

Publications (2)

Publication Number Publication Date
CN112242308A CN112242308A (zh) 2021-01-19
CN112242308B true CN112242308B (zh) 2024-02-02

Family

ID=74170706

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010919279.9A Active CN112242308B (zh) 2020-09-04 2020-09-04 芯片标记方法、装置、电子设备及存储介质

Country Status (1)

Country Link
CN (1) CN112242308B (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102640253A (zh) * 2010-10-04 2012-08-15 晟碟半导体(上海)有限公司 分立组件后向可追溯性和半导体装置前向可追溯性
CN104022058A (zh) * 2010-10-04 2014-09-03 晟碟半导体(上海)有限公司 分立组件后向可追溯性和半导体装置前向可追溯性
CN109411390A (zh) * 2018-09-11 2019-03-01 深圳赛意法微电子有限公司 半导体器件的自动化分级封装方法及系统
CN109830447A (zh) * 2019-01-17 2019-05-31 深圳赛意法微电子有限公司 半导体晶圆芯片分选方法、半导体产品的封装方法及系统

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102640253A (zh) * 2010-10-04 2012-08-15 晟碟半导体(上海)有限公司 分立组件后向可追溯性和半导体装置前向可追溯性
CN104022058A (zh) * 2010-10-04 2014-09-03 晟碟半导体(上海)有限公司 分立组件后向可追溯性和半导体装置前向可追溯性
CN109411390A (zh) * 2018-09-11 2019-03-01 深圳赛意法微电子有限公司 半导体器件的自动化分级封装方法及系统
CN109830447A (zh) * 2019-01-17 2019-05-31 深圳赛意法微电子有限公司 半导体晶圆芯片分选方法、半导体产品的封装方法及系统

Also Published As

Publication number Publication date
CN112242308A (zh) 2021-01-19

Similar Documents

Publication Publication Date Title
US10431551B2 (en) Visual identification of semiconductor dies
TW378346B (en) Semiconductor device and information control system thereof
CN102640253B (zh) 分立组件后向可追溯性和半导体装置前向可追溯性
US20140232017A1 (en) Identification mechanism for semiconductor device die
US10643950B2 (en) Indexing of electronic devices with multiple weight markers
EP1598854A1 (en) Semiconductor device and semiconductor production management system
US7629186B2 (en) System and method for identification of a reference integrated circuit for a pick-and-place equipment
CN104022058A (zh) 分立组件后向可追溯性和半导体装置前向可追溯性
CN112242308B (zh) 芯片标记方法、装置、电子设备及存储介质
US20070138252A1 (en) Chip information character set generation system and method of marking a chip with a chip information character set
JPH05315207A (ja) 半導体装置
US10216963B2 (en) Method to protect an IC layout
US5161114A (en) Method of manufacturing a reticule
JP4558766B2 (ja) 製品に補足的識別子をマーキングするためのシステム、方法、及びコンピュータプログラム製品
CN109740267B (zh) 一种pcb板中cpu的设计图编辑方法及相关装置
JP2736153B2 (ja) 半導体部品の製造方法及び半導体部品のマーキング装置
CN109426098A (zh) 图案化方法、光刻装置和物品制造方法
CN111241777B (zh) 一种PCB Layout中更新放置封装pad的方法
JP2004241697A (ja) 半導体ウェハの製造管理装置
US11947712B2 (en) Secure identification of wafer and chip
CN103165521B (zh) 用于激光修复芯片的方法
CN116611392A (zh) 芯片框架的设计文件的生成方法及装置、设备和介质
CN111415881A (zh) 晶片的标记方法、晶圆及晶片
CN115292060A (zh) 一种页面数据通信方法、计算设备及存储介质
JP2006179670A (ja) 半導体装置の管理方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant