CN112214373A - 硬件监控方法、装置及电子设备 - Google Patents

硬件监控方法、装置及电子设备 Download PDF

Info

Publication number
CN112214373A
CN112214373A CN202010979493.3A CN202010979493A CN112214373A CN 112214373 A CN112214373 A CN 112214373A CN 202010979493 A CN202010979493 A CN 202010979493A CN 112214373 A CN112214373 A CN 112214373A
Authority
CN
China
Prior art keywords
link
working
register data
fpga
state
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202010979493.3A
Other languages
English (en)
Other versions
CN112214373B (zh
Inventor
袁靖茹
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Jinshida Software Technology Co ltd
Original Assignee
Shanghai Kingstar Fintech Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Kingstar Fintech Co Ltd filed Critical Shanghai Kingstar Fintech Co Ltd
Priority to CN202010979493.3A priority Critical patent/CN112214373B/zh
Publication of CN112214373A publication Critical patent/CN112214373A/zh
Application granted granted Critical
Publication of CN112214373B publication Critical patent/CN112214373B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3055Monitoring arrangements for monitoring the status of the computing system or of the computing system component, e.g. monitoring if the computing system is on, off, available, not available
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06QINFORMATION AND COMMUNICATION TECHNOLOGY [ICT] SPECIALLY ADAPTED FOR ADMINISTRATIVE, COMMERCIAL, FINANCIAL, MANAGERIAL OR SUPERVISORY PURPOSES; SYSTEMS OR METHODS SPECIALLY ADAPTED FOR ADMINISTRATIVE, COMMERCIAL, FINANCIAL, MANAGERIAL OR SUPERVISORY PURPOSES, NOT OTHERWISE PROVIDED FOR
    • G06Q40/00Finance; Insurance; Tax strategies; Processing of corporate or income taxes
    • G06Q40/04Trading; Exchange, e.g. stocks, commodities, derivatives or currency exchange

Abstract

本申请提供一种硬件监控方法、装置及电子设备,涉及硬件监控技术领域,其中,该方法包括获取FPGA中至少一个工作环节对应的寄存器数据,并且对于每个工作环节,根据工作环节的寄存器数据确定工作环节的工作状态,其中,寄存器数据为FPGA在执行工作环节时生成的。本申请提供的技术方案通过实时监控FPGA中寄存器的数据变化,进而确定寄存器对应工作环节的工作状态,因此,一旦FPGA中某个工作环节出现异常,则可以快速通过检测相应的寄存器定位异常环节,解决异常现象。

Description

硬件监控方法、装置及电子设备
技术领域
本申请涉及监控技术,尤其涉及一种硬件监控方法、装置及电子设备,属于硬件监控技术领域。
背景技术
行情是指证券交易所、期货交易所和黄金交易所等交易机构为投资者提供的有关于标的价格、数量和属性等的买卖信息。行情系统是指实时接收交易场所发送的行情数据,并按照预设的协议进行解析,再将解析后的数据发送至行情接收端的系统。
随着量化交易的发展,交易市场上对于行情系统的延时要求越来越高,传统的行情系统是以中央处理器为计算核心,其处理能力已经无法满足投资者的需求,由此发展出了一种以现场可编程门阵列(Field Programmable Gate Array,FPGA)芯片为计算核心的行情系统,FPGA行情系统可以利用硬件描述语言,实现行情系统的电路描述,继而映射到FPGA芯片上,通过FPGA芯片实现高效快速的数据接收、解析并发送的功能。
但是,FPGA芯片是一种专用硬件,在出厂后无法进行更改,只能实现既定的功能。因此,一旦FPGA芯片故障,用户只能通过FPGA芯片输出的结果判断内部出现异常,但无法定位异常环节,因而不利于解决异常现象。
发明内容
有鉴于此,本申请提供了一种硬件监控方法、装置及电子设备,用于在FPGA行情系统内部出现异常时,实现异常环节的定位,以帮助解决异常现象。
为了实现上述目的,第一方面,本申请实施例提供一种硬件监控方法,包括:
获取现场可编程门阵列FPGA中至少一个工作环节对应的寄存器数据,寄存器数据为FPGA在执行工作环节时生成的;
对于每个工作环节,根据工作环节的寄存器数据确定工作环节的工作状态。
可选的,获取现场可编程门阵列FPGA中至少一个工作环节对应的寄存器数据,包括:
发送获取指令至FPGA,获取指令包括至少一个工作环节对应的寄存器数据的存储地址;
接收FPGA根据存储地址返回的寄存器数据。
可选的,根据工作环节的寄存器数据确定工作环节的工作状态,包括:
当工作环节为第一环节时,将第一环节对应的标准寄存器数据与工作环节的寄存器数据进行对比,确定工作环节的工作状态,第一环节为启动环节或配网环节;
当工作环节为第二环节时,根据第二环节对应的判断策略和工作环节的寄存器数据,确定工作环节的工作状态,第二环节为重组环节或解析环节。
可选的,将第一环节对应的标准寄存器数据与工作环节的寄存器数据进行对比,确定工作环节的工作状态,包括:
若标准寄存器数据和寄存器数据一致,则确定寄存器数据对应的工作环节的处于正常状态;
若标准寄存器数据和寄存器数据不一致,则确定寄存器数据对应的工作环节的处于异常状态。
可选的,当工作环节为第二环节时,工作环节的寄存器数据包括:收发包数量和状态数据;
根据第二环节对应的判断策略和工作环节的寄存器数据,确定工作环节的工作状态,包括:
根据第二环节对应的判断策略、状态数据和收发包数量的变化情况,确定工作环节的工作状态。
可选的,该方法还包括:
当FPGA中的任一个工作环节的工作状态为异常状态时,显示对应的异常信息。
第二方面,本申请实施例提供一种硬件监控装置,包括:
获取模块,用于获取FPGA中至少一个工作环节对应的寄存器数据,寄存器数据为FPGA在执行工作环节时生成的;
状态模块,用于对于每个工作环节,根据工作环节的寄存器数据确定工作环节的工作状态。
可选的,获取模块具体用于:
发送获取指令至FPGA,获取指令包括至少一个工作环节对应的寄存器数据的存储地址;
接收FPGA根据存储地址返回的寄存器数据。
可选的,状态模块具体用于:
当工作环节为第一环节时,将第一环节对应的标准寄存器数据与工作环节的寄存器数据进行对比,确定工作环节的工作状态,第一环节为启动环节或配网环节;
当工作环节为第二环节时,根据第二环节对应的判断策略和工作环节的寄存器数据,确定工作环节的工作状态,第二环节为重组环节或解析环节。
可选的,状态模块具体用于:
若标准寄存器数据和寄存器数据一致,则确定寄存器数据对应的工作环节的处于正常状态;
若标准寄存器数据和寄存器数据不一致,则确定寄存器数据对应的工作环节的处于异常状态。
可选的,当工作环节为第二环节时,工作环节的寄存器数据包括:收发包数量和状态数据;
状态模块具体用于:
根据第二环节对应的判断策略、状态数据和收发包数量的变化情况,确定工作环节的工作状态。
可选的,该装置还包括:
显示模块,用于当FPGA中的任一个工作环节的工作状态为异常状态时,显示对应的异常信息。
第三方面,本申请实施例提供一种电子设备,包括:存储器和处理器,存储器用于存储计算机程序;处理器用于在调用计算机程序时执行上述第一方面或第一方面的任一实施方式的方法。
第四方面,本申请实施例提供一种计算机可读存储介质,其上存储有计算机程序,计算机程序被处理器执行时实现上述第一方面或第一方面的任一实施方式的方法。
本申请实施例提供的一种硬件监控方法、装置及电子设备可以获取FPGA中至少一个工作环节对应的寄存器数据,并且对于每个工作环节,根据工作环节的寄存器数据确定工作环节的工作状态,其中,寄存器数据为FPGA在执行工作环节时生成的。本申请通过实时监控FPGA中寄存器的数据变化,进而确定寄存器对应工作环节的工作状态,因此,一旦FPGA中某个工作环节出现异常,则可以快速通过检测相应的寄存器定位异常环节,解决异常现象。
附图说明
图1为本申请实施例提供的FPGA系统的系统示意图;
图2为本申请实施例提供的硬件监控方法的流程示意图;
图3为本申请实施例提供的寄存器数据的获取流程示意图;
图4为本申请实施例提供的硬件监控装置的结构示意图;
图5为本申请实施例提供的电子设备的结构示意图。
具体实施方式
图1为本申请实施例提供的FPGA系统的系统示意图,如图1所示,交易所服务器、客户端和电子设备分别与FPGA连接,交易所服务器可以将投资市场的行情数据按照传输控制协议(Transmission Control Protocol,TCP)的规则打包成网络数据包,再将网络数据包发送至FPGA;FPGA在接收到网络数据包后,可以对网络数据包进行过滤、解析及重组等处理,整理得到不同类别的行情数据;然后FPGA可以对不同种类的行情数据进行解析,并将解析结果发送至客户端中,客户端可以执行将解析结果展示给使用者或者对解析结果进行深度分析生成分析报告等操作。在FPGA处理行情数据的过程中,电子设备可以实时获取FPGA中各工作环节对应的寄存器中的寄存器数据,并确定FPGA中各工作环节的工作状态。其中,电子设备可以是台式电脑、笔记本或工作站等,本申请实施例对电子设备的具体类型不作任何限制,电子设备可以用于执行本申请实施例提供的硬件监控方法,下面以具体地实施例对本申请的技术方案进行详细说明。下面这几个具体的实施例可以相互结合,对于相同或相似的概念或过程可能在某些实施例不再赘述。
图2为本申请实施例提供的硬件监控方法的流程示意图,如图2所示,该方法包括如下步骤:
S110、获取FPGA中至少一个工作环节对应的寄存器数据。
FPGA的工作环节主要分为两类:第一环节和第二环节,其中,第一环节主要包括启动环节和配网环节,第二环节主要包括重组环节和各种解析环节,例如股票解析环节、现货解析环节、期权解析环节和指数解析环节等。在FPGA中,每个工作环节都有对应的寄存器,寄存器可以存储各工作环节在执行时生成的数据(寄存器数据)。
具体的,启动环节是指FPGA的启动过程,FPGA在启动时会对各元件进行上电和自检,并将基础参数和自检结果保存在对应的寄存器中,基础参数可以包括当前系统版本号、启动时间等,自检结果可以包括寄存器测试结果、网卡测试结果等。配网环节是指FPGA配置网络的过程,FPGA在启动成功后会根据写入的网际互连协议(Internet Protocol,IP)地址和端口主动连接交易所的服务器,在成功连接后FPGA可以接收交易所服务器发送的网络数据包,并将配网时的数据保存在对应的寄存器中,该数据可以包括交易所服务器的IP地址和端口。FPGA在接收到网络数据包后首先进行重组环节,重组环节包括:FPGA首先将网络数据包中无用的数据过滤掉,然后对网络数据包中有效的数据进行解析分类,例如将有效数据分为股票类、现货类、期权类和指数类等,最后对不同类别的数据进行重组得到不同类别的行情数据,在重组环节中FPGA可以将执行过程中部分数据存储在对应的寄存器中。解析环节是指FPGA对具体的行情数据进行解析的过程,在解析环节中FPGA可以将执行过程中部分数据存储在对应的寄存器中,不同类别的行情数据的解析过程可能会有一些区别,具体的处理过程可以参照常见的行情数据解析过程,在此不再详述。
进一步的,图3为本申请实施例提供的寄存器数据的获取流程示意图,如图3所示,在行情数据发送至FPGA后,行情数据会被依次处理再发送至客户端,在FPGA中每个工作环节都可以将相应的数据存储在对应的寄存器中,电子设备可以发送获取指令至FPGA,其中,获取指令包括至少一个工作环节对应的寄存器数据的存储地址,FPGA可以根据获取指令中的存储地址将对应的寄存器数据返回给电子设备,然后,电子设备可以接收FPGA根据存储地址返回的寄存器数据。
需要说明的是,电子设备可以一次获取多个工作环节对应的寄存器数据,也可以一次只获取一个工作环节对应的寄存器数据。对于第一环节,电子设备可以在FPGA首次接收到网络数据包后就主动获取该第一环节对应的寄存器数据,在此后可以不用再获取该寄存器数据直到FPGA重新启动或重新配网。对于第二环节,电子设备可以根据预设的频次获取该第二环节对应的寄存器数据,直到FPGA停止接收网络数据包。
S120、对于每个工作环节,根据工作环节的寄存器数据确定工作环节的工作状态。
由于FPGA是一种专用硬件,在出厂后无法进行更改,只能实现既定的功能,因此,可以根据FPGA各工作环节在执行时的特征,确定各工作环节在正常情况下对应的寄存器数据应该遵循的规则,若寄存器数据不符合在正常情况下应该遵循的规则,则电子设备可以确定该寄存器数据对应的工作环节存在异常。
具体的,当工作环节为第一环节时,也即是当工作环节为启动环节或配网环节时,电子设备可以将第一环节对应的标准寄存器数据与该工作环节的寄存器数据进行对比,确定工作环节的工作状态。由于FPGA在启动环节或配网环节中主要是根据使用者设置的相关参数进行工作的,例如,根据使用者设置的IP和端口确定连接的服务器,所以,启动环节或配网环节生成的寄存器数据也与使用者设置的相关参数有对应关系,因此,电子设备中可以预先根据使用者设置的相关参数确定对应的标准寄存器数据,然后,在FPGA执行完第一环节后,根据预先设置的标准寄存器数据与该第一环节对应的寄存器数据进行对比,若标准寄存器数据和寄存器数据一致,则可以确定寄存器数据对应的工作环节的处于正常状态;若标准寄存器数据和寄存器数据不一致,则可以确定寄存器数据对应的工作环节的处于异常状态。
当工作环节为第二环节时,也即是当工作环节为重组环节或各种解析环节时,电子设备可以根据第二环节对应的判断策略和工作环节的寄存器数据,确定工作环节的工作状态。由于FPGA在重组环节和解析环节中主要是根据服务器发送的网络数据包进行工作的,而网络数据包的具体内容是无法预知的,所以电子设备无法设置相应的标准寄存器数据,但是,第二环节对网络数据包的处理过程是既定的,因此,可以根据既定的处理过程确定对应的判断策略,同时为了满足准确性的要求,可以针对每个第二环节设置符合各自特征的判断策略。
对于第二环节中的工作环节为,工作环节的寄存器数据可以包括:收发包数量和状态数据。对于收发包数量,FPGA在处理数据时是以数据包为单位进行的,并且FPGA在工作时还会统计每个工作环节接收的数据包和发送的数据包,例如,在重组环节中,负责执行重组环节的重组模块接收了7个数据包,然后将7个数据包重组为5个数据包并将其发送到其他执行解析环节的解析模块,此时,重组环节的寄存器数据中会记录接收的数据包数量为7、发送的数据包数量为5;在指数解析环节中,负责执行指数解析环节的指数解析模块接收了2个数据包,然后将2个数据包重组为3个数据包并向客户端发送该3个数据包,此时,指数解析环节的寄存器数据中会记录接收的数据包数量为2、发送的数据包数量为3。同时,各工作环节的收发包数量是累计记录的,例如,重组环节在第一次执行后的接收的数据包数量为7、发送的数据包数量为5,重组环节在第二次执行后的接收的数据包数量为6、发送的数据包数量为4,则此时重组环节的收发包数量应该是接收的数据包数量为13、发送的数据包数量为9。对于状态数据,各工作环节在执行时会产生一些需要临时存储在寄存器中的数据(即状态数据),该状态数据会在下次进行执行时被新的状态数据覆盖,所以状态数据也是一个符合规律并持续变化的数据。
当工作环节为第二环节时,电子设备可以根据第二环节对应的判断策略、状态数据和收发包数量的变化情况,确定工作环节的工作状态。例如,在正常情况下,收发包数量的特征是只存在增加数量或数量不变的情况,不会出现数量下降或数量为零的情况,且部分工作环节也不会出现只接收数据包却不发送数据包的情况,因此,判断策略中可以将上述正常情况下的特征作为判断标准,确定收发包数量是否正常,进而判断寄存器数据是否正常;在正常情况下,状态数据的特征是只要有接收包就会产生变化,且部分工作环节的变化也是符合特定规则的,因此,判断策略中可以将上述正常情况下的特征作为判断标准。当电子设备确定该工作环节的收发包数量异常,且状态数据异常时,可以确定该工作环节的处于异常状态;当电子设备确定该工作环节的收发包数量正常,且状态数据正常时,可以确定该工作环节的处于异常状态。
需要说明的是,在通常情况下,状态数据和收发包数量的工作状态应该是一致的,即若收发包数量异常时状态数据也应该异常,但是在很小概率的情况下,会出现收发包数量正常但状态数据异常、或收发包数量异常但状态数据正常的现象,此时电子设备可以在预设时间内持续判断异常数据的持续时间,若异常时间超出了预设时间,则可以确定工作环节的处于异常状态。
S130、当FPGA中的任一个工作环节的工作状态为异常状态时,显示对应的异常信息。
电子设备在检测到FPGA中的任一个工作环节的工作状态为异常状态时,可以显示对应的异常信息,提示使用者该FPGA的工作环节出现异常需要修复。使用者可以根据电子设备的提示信息,及时采取措施修复FPGA相应的功能。
在本申请实施例中,电子设备可以获取FPGA中至少一个工作环节对应的寄存器数据,并且对于每个工作环节,根据工作环节的寄存器数据确定工作环节的工作状态,其中,寄存器数据为FPGA在执行工作环节时生成的。本申请通过实时监控FPGA中寄存器的数据变化,进而确定寄存器对应工作环节的工作状态,因此,一旦FPGA中某个工作环节出现异常,则可以快速通过检测相应的寄存器定位异常环节,解决异常现象。
基于同一发明构思,作为对上述方法的实现,本申请实施例提供了一种硬件监控装置,该装置实施例与前述方法实施例对应,为便于阅读,本装置实施例不再对前述方法实施例中的细节内容进行逐一赘述,但应当明确,本实施例中的装置能够对应实现前述方法实施例中的全部内容。
图4为本申请实施例提供的硬件监控装置的结构示意图,如图4所示,本实施例提供的装置包括:
获取模块110,用于获取FPGA中至少一个工作环节对应的寄存器数据,寄存器数据为FPGA在执行工作环节时生成的;
状态模块120,用于对于每个工作环节,根据工作环节的寄存器数据确定工作环节的工作状态。
可选的,获取模块110具体用于:
发送获取指令至FPGA,获取指令包括至少一个工作环节对应的寄存器数据的存储地址;
接收FPGA根据存储地址返回的寄存器数据。
可选的,状态模块120具体用于:
当工作环节为第一环节时,将第一环节对应的标准寄存器数据与工作环节的寄存器数据进行对比,确定工作环节的工作状态,第一环节为启动环节或配网环节;
当工作环节为第二环节时,根据第二环节对应的判断策略和工作环节的寄存器数据,确定工作环节的工作状态,第二环节为重组环节或解析环节。
可选的,状态模块120具体用于:
若标准寄存器数据和寄存器数据一致,则确定寄存器数据对应的工作环节的处于正常状态;
若标准寄存器数据和寄存器数据不一致,则确定寄存器数据对应的工作环节的处于异常状态。
可选的,当工作环节为第二环节时,工作环节的寄存器数据包括:收发包数量和状态数据;
状态模块120具体用于:
根据第二环节对应的判断策略、状态数据和收发包数量的变化情况,确定工作环节的工作状态。
可选的,该装置还包括:
显示模块130,用于当FPGA中的任一个工作环节的工作状态为异常状态时,显示对应的异常信息。
本实施例提供的硬件监控装置可以执行上述方法实施例,其实现原理与技术效果类似,此处不再赘述。
所属领域的技术人员可以清楚地了解到,为了描述的方便和简洁,仅以上述各功能单元、模块的划分进行举例说明,实际应用中,可以根据需要而将上述功能分配由不同的功能单元、模块完成,即将所述装置的内部结构划分成不同的功能单元或模块,以完成以上描述的全部或者部分功能。实施例中的各功能单元、模块可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中,上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。另外,各功能单元、模块的具体名称也只是为了便于相互区分,并不用于限制本申请的保护范围。上述系统中单元、模块的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
基于同一发明构思,本申请实施例还提供了一种电子设备。图5为本申请实施例提供的电子设备的结构示意图,如图5所示,本实施例提供的电子设备包括:存储器21和处理器20,存储器21用于存储计算机程序;处理器20用于在调用计算机程序22时执行上述方法实施例所述的方法。
本实施例提供的电子设备可以执行上述方法实施例,其实现原理与技术效果类似,此处不再赘述。
本申请实施例还提供一种计算机可读存储介质,其上存储有计算机程序,计算机程序被处理器执行时实现上述方法实施例所述的方法。
上述集成的单元如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本申请实现上述实施例方法中的全部或部分流程,可以通过计算机程序来指令相关的硬件来完成,所述的计算机程序可存储于一计算机可读存储介质中,该计算机程序在被处理器执行时,可实现上述各个方法实施例的步骤。其中,所述计算机程序包括计算机程序代码,所述计算机程序代码可以为源代码形式、对象代码形式、可执行文件或某些中间形式等。所述计算机可读存储介质至少可以包括:能够将计算机程序代码携带到拍照装置/终端设备的任何实体或装置、记录介质、计算机存储器、只读存储器(Read-Only Memory,ROM)、随机存取存储器(Random AccessMemory,RAM)、电载波信号、电信信号以及软件分发介质。例如U盘、移动硬盘、磁碟或者光盘等。在某些司法管辖区,根据立法和专利实践,计算机可读介质不可以是电载波信号和电信信号。
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述或记载的部分,可以参见其它实施例的相关描述。
本领域普通技术人员可以意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、或者计算机软件和电子硬件的结合来实现。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本申请的范围。
在本申请所提供的实施例中,应该理解到,所揭露的装置/设备和方法,可以通过其它的方式实现。例如,以上所描述的装置/设备实施例仅仅是示意性的,例如,所述模块或单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通讯连接可以是通过一些接口,装置或单元的间接耦合或通讯连接,可以是电性,机械或其它的形式。
应当理解,当在本申请说明书和所附权利要求书中使用时,术语“包括”指示所描述特征、整体、步骤、操作、元素和/或组件的存在,但并不排除一个或多个其它特征、整体、步骤、操作、元素、组件和/或其集合的存在或添加。
还应当理解,在本申请说明书和所附权利要求书中使用的术语“和/或”是指相关联列出的项中的一个或多个的任何组合以及所有可能组合,并且包括这些组合。
如在本申请说明书和所附权利要求书中所使用的那样,术语“如果”可以依据上下文被解释为“当...时”或“一旦”或“响应于确定”或“响应于检测到”。类似地,短语“如果确定”或“如果检测到[所描述条件或事件]”可以依据上下文被解释为意指“一旦确定”或“响应于确定”或“一旦检测到[所描述条件或事件]”或“响应于检测到[所描述条件或事件]”。
另外,在本申请说明书和所附权利要求书的描述中,术语“第一”、“第二”、“第三”等仅用于区分描述,而不能理解为指示或暗示相对重要性。
在本申请说明书中描述的参考“一个实施例”或“一些实施例”等意味着在本申请的一个或多个实施例中包括结合该实施例描述的特定特征、结构或特点。由此,在本说明书中的不同之处出现的语句“在一个实施例中”、“在一些实施例中”、“在其他一些实施例中”、“在另外一些实施例中”等不是必然都参考相同的实施例,而是意味着“一个或多个但不是所有的实施例”,除非是以其他方式另外特别强调。术语“包括”、“包含”、“具有”及它们的变形都意味着“包括但不限于”,除非是以其他方式另外特别强调。
最后应说明的是:以上各实施例仅用以说明本申请的技术方案,而非对其限制;尽管参照前述各实施例对本申请进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例技术方案的范围。

Claims (10)

1.一种硬件监控方法,其特征在于,包括:
获取现场可编程门阵列FPGA中至少一个工作环节对应的寄存器数据,所述寄存器数据为所述FPGA在执行所述工作环节时生成的;
对于每个工作环节,根据所述工作环节的寄存器数据确定所述工作环节的工作状态。
2.根据权利要求1所述的方法,其特征在于,所述获取现场可编程门阵列FPGA中至少一个工作环节对应的寄存器数据,包括:
发送获取指令至所述FPGA,所述获取指令包括至少一个工作环节对应的寄存器数据的存储地址;
接收所述FPGA根据所述存储地址返回的寄存器数据。
3.根据权利要求2所述的方法,其特征在于,所述根据所述工作环节的寄存器数据确定所述工作环节的工作状态,包括:
当所述工作环节为第一环节时,将所述第一环节对应的标准寄存器数据与所述工作环节的寄存器数据进行对比,确定所述工作环节的工作状态,所述第一环节为启动环节或配网环节;
当所述工作环节为第二环节时,根据所述第二环节对应的判断策略和所述工作环节的寄存器数据,确定所述工作环节的工作状态,所述第二环节为重组环节或解析环节。
4.根据权利要求3所述的方法,其特征在于,所述将所述第一环节对应的标准寄存器数据与所述工作环节的寄存器数据进行对比,确定所述工作环节的工作状态,包括:
若所述标准寄存器数据和所述寄存器数据一致,则确定所述寄存器数据对应的工作环节的处于正常状态;
若所述标准寄存器数据和所述寄存器数据不一致,则确定所述寄存器数据对应的工作环节的处于异常状态。
5.根据权利要求3所述的方法,其特征在于,当所述工作环节为第二环节时,所述工作环节的寄存器数据包括:收发包数量和状态数据;
所述根据所述第二环节对应的判断策略和所述工作环节的寄存器数据,确定所述工作环节的工作状态,包括:
根据所述第二环节对应的判断策略、所述状态数据和所述收发包数量的变化情况,确定所述工作环节的工作状态。
6.根据权利要求1-5任一项所述的方法,其特征在于,所述方法还包括:
当所述FPGA中的任一个工作环节的工作状态为异常状态时,显示对应的异常信息。
7.一种硬件监控装置,其特征在于,包括:
获取模块,用于获取现场可编程门阵列FPGA中至少一个工作环节对应的寄存器数据,所述寄存器数据为所述FPGA在执行所述工作环节时生成的;
状态模块,用于对于每个工作环节,根据所述工作环节的寄存器数据确定所述工作环节的工作状态。
8.一种电子设备,其特征在于,包括:存储器和处理器,所述存储器用于存储计算机程序;所述处理器用于在调用所述计算机程序时执行如权利要求1-6任一项所述的方法。
9.一种计算机可读存储介质,其上存储有计算机程序,其特征在于,所述计算机程序被处理器执行时实现如权利要求1-6任一项所述的方法。
10.一种芯片系统,其特征在于,所述芯片系统包括处理器,所述处理器与存储器耦合,所述处理器执行存储器中存储的计算机程序,以实现如权利要求1-6任一项所述的方法。
CN202010979493.3A 2020-09-17 2020-09-17 硬件监控方法、装置及电子设备 Active CN112214373B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010979493.3A CN112214373B (zh) 2020-09-17 2020-09-17 硬件监控方法、装置及电子设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010979493.3A CN112214373B (zh) 2020-09-17 2020-09-17 硬件监控方法、装置及电子设备

Publications (2)

Publication Number Publication Date
CN112214373A true CN112214373A (zh) 2021-01-12
CN112214373B CN112214373B (zh) 2022-04-12

Family

ID=74050516

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010979493.3A Active CN112214373B (zh) 2020-09-17 2020-09-17 硬件监控方法、装置及电子设备

Country Status (1)

Country Link
CN (1) CN112214373B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113377593A (zh) * 2021-06-29 2021-09-10 厦门紫光展锐科技有限公司 Cpu失效位置的定位分析方法及相关产品
CN116974631A (zh) * 2023-08-28 2023-10-31 中科驭数(北京)科技有限公司 硬件遥测数据获取方法、装置、设备及存储介质

Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6542844B1 (en) * 2000-08-02 2003-04-01 International Business Machines Corporation Method and apparatus for tracing hardware states using dynamically reconfigurable test circuits
CN1645810A (zh) * 2004-11-18 2005-07-27 北京锐安科技有限公司 提高fpga可靠性的局部复位方法与装置
CN101271415A (zh) * 2008-05-07 2008-09-24 深圳国人通信有限公司 嵌入式设备中监控看门狗的实现方法
US20090172368A1 (en) * 2007-12-26 2009-07-02 International Business Machines Corporation Hardware Based Runtime Error Detection
DE102013101300A1 (de) * 2013-02-11 2014-08-14 Dspace Digital Signal Processing And Control Engineering Gmbh Wahlfreier Zugriff auf Signalwerte eines FPGA zur Laufzeit
WO2015039598A1 (zh) * 2013-09-17 2015-03-26 华为技术有限公司 故障定位方法及装置
CN105023185A (zh) * 2015-08-04 2015-11-04 武汉旷腾信息技术有限公司 一种基于fpga的期货交易盘口数据实时解析系统
WO2016081970A1 (de) * 2014-11-25 2016-06-02 S&T Ag Automatisierungssystem und verfahren zu dessen betrieb
CN105740118A (zh) * 2016-01-29 2016-07-06 硅谷数模半导体(北京)有限公司 芯片异常检测方法和装置及电路面板异常检测方法和装置
CN106469125A (zh) * 2016-08-30 2017-03-01 浙江中控技术股份有限公司 一种基于fpga的总线通信控制器及总线通信控制方法
WO2017148253A1 (zh) * 2016-02-29 2017-09-08 中兴通讯股份有限公司 一种节能管理实现方法、装置及网络设备
CN108363477A (zh) * 2018-03-02 2018-08-03 郑州云海信息技术有限公司 服务器上电状态监测系统及方法、计算机存储器及设备

Patent Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6542844B1 (en) * 2000-08-02 2003-04-01 International Business Machines Corporation Method and apparatus for tracing hardware states using dynamically reconfigurable test circuits
CN1645810A (zh) * 2004-11-18 2005-07-27 北京锐安科技有限公司 提高fpga可靠性的局部复位方法与装置
US20090172368A1 (en) * 2007-12-26 2009-07-02 International Business Machines Corporation Hardware Based Runtime Error Detection
CN101271415A (zh) * 2008-05-07 2008-09-24 深圳国人通信有限公司 嵌入式设备中监控看门狗的实现方法
DE102013101300A1 (de) * 2013-02-11 2014-08-14 Dspace Digital Signal Processing And Control Engineering Gmbh Wahlfreier Zugriff auf Signalwerte eines FPGA zur Laufzeit
WO2015039598A1 (zh) * 2013-09-17 2015-03-26 华为技术有限公司 故障定位方法及装置
WO2016081970A1 (de) * 2014-11-25 2016-06-02 S&T Ag Automatisierungssystem und verfahren zu dessen betrieb
CN105023185A (zh) * 2015-08-04 2015-11-04 武汉旷腾信息技术有限公司 一种基于fpga的期货交易盘口数据实时解析系统
CN105740118A (zh) * 2016-01-29 2016-07-06 硅谷数模半导体(北京)有限公司 芯片异常检测方法和装置及电路面板异常检测方法和装置
WO2017148253A1 (zh) * 2016-02-29 2017-09-08 中兴通讯股份有限公司 一种节能管理实现方法、装置及网络设备
CN106469125A (zh) * 2016-08-30 2017-03-01 浙江中控技术股份有限公司 一种基于fpga的总线通信控制器及总线通信控制方法
CN108363477A (zh) * 2018-03-02 2018-08-03 郑州云海信息技术有限公司 服务器上电状态监测系统及方法、计算机存储器及设备

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
王龙: "嵌入式VPX信号处理系统通信链路技术研究", 《中国优秀博硕士学位论文全文数据库(硕士)信息科技辑》 *

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113377593A (zh) * 2021-06-29 2021-09-10 厦门紫光展锐科技有限公司 Cpu失效位置的定位分析方法及相关产品
CN116974631A (zh) * 2023-08-28 2023-10-31 中科驭数(北京)科技有限公司 硬件遥测数据获取方法、装置、设备及存储介质
CN116974631B (zh) * 2023-08-28 2024-04-19 中科驭数(北京)科技有限公司 硬件遥测数据获取方法、装置、设备及存储介质

Also Published As

Publication number Publication date
CN112214373B (zh) 2022-04-12

Similar Documents

Publication Publication Date Title
US6944796B2 (en) Method and system to implement a system event log for system manageability
CN102902764B (zh) 一种日志记录的方法和装置
CN112214373B (zh) 硬件监控方法、装置及电子设备
CN107797919A (zh) 一种自动化测试的方法及计算设备
CN114185708A (zh) 基于分布式链路追踪的数据分析方法、装置和电子设备
CN113254323B (zh) 线上全链路压测方法、装置及计算机设备
CN109542786A (zh) 可视化测试方法及装置
CN116467189B (zh) 接口调用完成性能压测及全链路数据监控的方法和系统
CN110784486A (zh) 一种工业漏洞扫描方法和系统
CN114880240A (zh) 一种物联网设备自动化测试系统、方法、存储介质及设备
CN109189679A (zh) 接口测试方法及系统、电子设备、存储介质
CN107643980A (zh) 一种定位崩溃信息的方法与设备
CN112445490A (zh) 文件序列处理方法、装置、终端设备及存储介质
CN111143151A (zh) 业务监控方法、装置以及电子设备
CN113986753A (zh) 接口测试方法、装置、设备及存储介质
CN113656314A (zh) 压力测试处理方法及装置
CN109885465A (zh) 多品牌服务器上ssd磁盘寿命的批量统计与监控方法
CN116627861B (zh) 基于扩展器的数据处理方法、系统、电子设备及存储介质
CN109165130B (zh) 一种验证解码数据库封包的测试方法及装置
CN115543747B (zh) 一种前端网页性能自动巡检的方法
CN111339380B (zh) 一种接口耗时数据处理方法及相关装置
CN110362464A (zh) 软件分析方法及设备
CN115941438A (zh) 故障信息的处理方法及装置、存储介质及电子装置
CN117235130A (zh) 一种日志处理方法、装置、电子设备及存储介质
CN112527583A (zh) 一种记录测试数据的方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CP01 Change in the name or title of a patent holder

Address after: No. 210, Liangjing Road, free trade zone, Pudong New Area, Shanghai, 200120

Patentee after: Shanghai Jinshida Software Technology Co.,Ltd.

Address before: No. 210, Liangjing Road, free trade zone, Pudong New Area, Shanghai, 200120

Patentee before: Shanghai Kingstar Software Technology Co.,Ltd.

CP01 Change in the name or title of a patent holder