CN112189325B - 一种信号处理装置及信号处理方法 - Google Patents

一种信号处理装置及信号处理方法 Download PDF

Info

Publication number
CN112189325B
CN112189325B CN201880093608.XA CN201880093608A CN112189325B CN 112189325 B CN112189325 B CN 112189325B CN 201880093608 A CN201880093608 A CN 201880093608A CN 112189325 B CN112189325 B CN 112189325B
Authority
CN
China
Prior art keywords
signal
circuit
processed
processing
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201880093608.XA
Other languages
English (en)
Other versions
CN112189325A (zh
Inventor
王俊鹏
纪腾腾
薛育桂
崔彩霞
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Publication of CN112189325A publication Critical patent/CN112189325A/zh
Application granted granted Critical
Publication of CN112189325B publication Critical patent/CN112189325B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/189High frequency amplifiers, e.g. radio frequency amplifiers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/02Transmitters
    • H04B1/04Circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/32Modifications of amplifiers to reduce non-linear distortion
    • H03F1/3223Modifications of amplifiers to reduce non-linear distortion using feed-forward
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/0003Software-defined radio [SDR] systems, i.e. systems wherein components typically implemented in hardware, e.g. filters or modulators/demodulators, are implented using software, e.g. by involving an AD or DA conversion stage such that at least part of the signal processing is performed in the digital domain
    • H04B1/0007Software-defined radio [SDR] systems, i.e. systems wherein components typically implemented in hardware, e.g. filters or modulators/demodulators, are implented using software, e.g. by involving an AD or DA conversion stage such that at least part of the signal processing is performed in the digital domain wherein the AD/DA conversion occurs at radiofrequency or intermediate frequency stage
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/0003Software-defined radio [SDR] systems, i.e. systems wherein components typically implemented in hardware, e.g. filters or modulators/demodulators, are implented using software, e.g. by involving an AD or DA conversion stage such that at least part of the signal processing is performed in the digital domain
    • H04B1/0028Software-defined radio [SDR] systems, i.e. systems wherein components typically implemented in hardware, e.g. filters or modulators/demodulators, are implented using software, e.g. by involving an AD or DA conversion stage such that at least part of the signal processing is performed in the digital domain wherein the AD/DA conversion occurs at baseband stage
    • H04B1/0042Digital filtering
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/10Frequency-modulated carrier systems, i.e. using frequency-shift keying
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/102A non-specified detector of a signal envelope being used in an amplifying circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/294Indexing scheme relating to amplifiers the amplifier being a low noise amplifier [LNA]
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/405Indexing scheme relating to amplifiers the output amplifying stage of an amplifier comprising more than three power stages
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/451Indexing scheme relating to amplifiers the amplifier being a radio frequency amplifier
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/02Transmitters
    • H04B1/04Circuits
    • H04B2001/0408Circuits with power amplifiers
    • H04B2001/0416Circuits with power amplifiers having gain or transmission power control
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/16Circuits
    • H04B1/30Circuits for homodyne or synchrodyne receivers
    • H04B2001/307Circuits for homodyne or synchrodyne receivers using n-port mixer

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Amplifiers (AREA)

Abstract

本申请提供了一种信号处理装置及信号处理方法,该信号处理装置包括:信号匹配电路,第一信号处理支路,第二信号处理支路,其中:信号匹配电路的输出端分别与第一信号处理支路的输入端以及第二信号处理支路的输入端耦合,第一信号处理支路的输出端与第二信号处理支路的输入端耦合。通过本申请提供的信号处理装置可以实现对非线性交调产物进行有效的抗干扰处理。

Description

一种信号处理装置及信号处理方法
技术领域
本申请涉及通信技术领域,尤其涉及一种信号处理装置及信号处理方法。
背景技术
随着现代微波通信技术的不断发展,通信环境越来越复杂,信号与信号之间存在干扰的可能性也就越来越高。
干扰信号与有用信号相互作用,会产生非线性交调产物,该非线性交调产物如果落在有用信号的频带范围内,与信号同频,则常用来滤除干扰信号的滤波器无法将其滤除,该非线性交调产物会一直对有用信号的质量存在影响。
因此,如何对非线性交调产物进行有效的抗干扰处理成为一个热门的研究课题。
发明内容
本申请提供了一种信号处理装置及方法,解决如何对非线性交调产物进行有效的抗干扰处理的问题。
本申请实施例第一方面公开了一种信号处理装置,该装置包括:信号匹配电路,第一信号处理支路,第二信号处理支路,其中:信号匹配电路的输出端分别与第一信号处理支路的输入端以及第二信号处理支路的输入端耦合,第一信号处理支路的输出端与第二信号处理支路的输入端耦合;
信号匹配电路,用于根据输入信号分别得到第一待处理信号以及第二待处理信号,并将第一待处理信号输入第一信号处理支路,将第二待处理信号输入第二信号处理支路;
第一信号处理支路,用于将第一待处理信号进行滤波处理,以得到去干扰信号,并将去干扰信号输入第二信号处理支路,其中,去干扰信号中包括非线性交调产物;
第二信号处理支路,用于将第二待处理信号中的包络信息进行采集,并根据包络信息以及去干扰信号生成抵消了非线性交调产物的目标信号。
由于上述第一方面所示的装置中,第二信号处理支路采集未经过滤波的第二待处理信号的包络信息,并根据该包络信息以及经过第一信号处理支路滤波处理后得到的去干扰信号进行非线性交调产物的抵消,得到目标信号,在一定程度上实现了对非线性交调产物的有效抗干扰处理,提高了信号的质量。
在一种可行的实施方式中,第二信号处理支路具体可以包括:包络检波电路、第一模数转换电路以及数字处理电路;信号匹配电路的输出端与包络检波电路的输入端耦合,包络检波电路的输出端与第一模数转换电路的输入端耦合,第一模数转换电路的输出端以及第一信号处理支路的输出端分别与数字处理电路的输入端耦合;
包络检波电路,用于采集第二待处理信号的包络信息,并将包络信息输入第一模数转换电路;
第一模数转换电路,用于根据包络信息进行第一模数转换处理,得到数字包络信号,并将数字包络信号输入数字处理电路;
数字处理电路,用于根据去干扰信号以及数字包络信号得到抵消了非线性交调产物的目标信号。
可见,通过实施上述可行的实施方式,包络检波电路可以有效的采集到第二待处理信号的包络信息,并可以将该包络信息送入第一模数转换电路进行模数转换,转换为数字域的数字包络信息,然后再送入数字处理电路中进行数字处理,在数字域实现非线性交调产物的抵消,提高了对包络信息采集的准确性,也提高了信号的质量。
在一个可行的实施方式中,该数字处理电路,包括:平方电路、抵消求解电路、加法电路以及硬判电路;第一模数转换电路的输出端与平方电路的输入端耦合,平方电路的输出端、硬判电路的输出端以及加法电路的输出端分别与抵消求解电路的输入端耦合,抵消求解电路的输出端以及第一信号处理支路的输出端分别与加法电路的输入端耦合,加法电路的输出端与硬判电路的输入端耦合;
加法电路,用于将目标信号分别输入抵消求解电路以及硬判电路;
硬判电路,用于根据预设阈值条件将目标信号进行误差消除处理,得到误差消除信号,并将误差消除信号输入抵消求解电路;
平方电路,用于将数字包络信号进行平方处理,得到平方信号,并将平方信号输入抵消求解电路;
抵消求解电路,用于根据平方信号、目标信号以及误差消除信号,得到用于抵消非线性交调产物的中间信号,并将中间信号输入加法电路;
加法电路,还用于根据去干扰信号以及中间信号,得到抵消了非线性交调产物的目标信号。
需要明确的是,经过加法电路产生的信号即为目标信号。只要该信号处理装置在工作过程当中,输入信号便可源源不断的输入到该信号处理装置中,因此,在该信号处理装置刚开始工作时,第一信号处理支路可以产生去干扰信号,平方电路可以产生平方信号,抵消求解电路将平方信号作为中间信号输入到加法电路中,该加法电路根据该中间信号以及去干扰信号生成目标信号。但是,此时的目标信号中的干扰交调产物的抵消效果较差,这时,加法电路将该目标信号输入到硬判电路以及抵消求解电路,以供硬判电路将目标信号进行误差消除,得到误差消除信号,并将该误差消除信号输入到抵消求解电路,抵消求解电路再根据接收到的目标信号、误差消除信号以及平方信号进行抵消求解,得到用于抵消非线性交调产物的中间信号,该加法电路可以根据该中间信号以及接收到的去干扰信号进行合成,得到抵消了非线性交调产物的目标信号。
在一个可行的实施方式中,在得到抵消了非线性交调产物的目标信号之后,该加法电路还可以将该抵消了非线性交调产物的目标信号输入到硬判电路以及抵消求解电路中,以供进行下一次的信号处理,通过反复的迭代收敛,可以让该目标信号的滤除非线性交调产物的效果越来越好,有利于提高信号的质量。
在一个可行的实施方式中,该抵消求解电路,具体可以用于:将平方信号以及误差消除信号进行相乘处理,得到用于抵消非线性交调产物的抵消分量;将目标信号以及误差消除信号进行误差求解处理,得到抵消分量的系数值;将抵消分量的系数值以及抵消分量进行相乘处理,得到用于抵消非线性交调产物的中间信号,并将中间信号输入加法电路。
需要明确的是,该中间信号可包括两个部分:抵消分量以及抵消分量的系数值。通过实施上述可行的实施方式,抵消求解电路可以求解出硬判前的信号和硬判后的信号之间的误差,根据该误差得到抵消分量的系数值,再将平方信号以及硬判后的信号相乘得到抵消分量,进而得到该中间信号,实现对中间信号的求解。
在一个可行的实施方式中,第一信号处理支路,包括:滤波电路,第一功率调整电路以及第二模数转换电路;滤波电路的输入端与信号匹配电路的输出端耦合,滤波电路的输出端与第一功率调整电路的输入端耦合,第一功率调整电路的输出端与第二模数转换电路的输入端耦合,第二模数转换电路的输出端与第二信号处理支路的输入端耦合;
滤波电路,用于将第一待处理信号进行滤波处理,得到滤波信号,并将滤波信号输入第一功率调整电路;
第一功率调整电路,用于将滤波信号进行功率调整处理后输入第二模数转换电路;
第二模数转换电路,用于将功率调整处理后的滤波信号进行模数转换处理,得到去干扰信号,并将去干扰信号分别输入第二信号处理支路。
可见,通过实施上述可行的实施方式,可以通过滤波电路对第一待处理信号进行滤波处理,滤除掉部分干扰信号之后,再经过后续处理将信号转入数字域进行处理,以跟第二信号处理支路得到的信号进行非线性交调产物的抵消。通过将信号分成两路分别进行处理,可以提高信号处理装置的处理效率。
作为一种可行的实施方式,该信号匹配电路,包括:混频电路、信号放大电路、第二功率调整电路以及耦合电路;信号放大电路的输出端与第二功率调整电路的输入端耦合,第二功率调整电路的输出端与混频电路的输入端耦合,混频电路的输出端与耦合电路的输入端耦合,耦合电路的输出端分别与第一信号处理支路的输入端以及第二信号处理支路的输入端耦合;
信号放大电路,用于将输入信号进行放大处理,得到放大信号,并将放大信号输入第二功率调整电路;
第二功率调整电路,用于将放大信号进行功率调整处理后输入混频电路;
混频电路,用于将功率调整处理后的放大信号的频率调整到处于预设频率范围,得到混频信号,并将混频信号输入耦合电路;
耦合电路,用于将混频信号进行耦合处理后分别得到第一待处理信号以及第二待处理信号,并将第一待处理信号输入第一信号处理支路,将第二待处理信号输入第二信号处理支路。
作为一种可行的实施方式,该信号匹配电路,包括:混频电路、信号放大电路、第二功率调整电路以及耦合电路;信号放大电路的输出端与耦合电路的输入端耦合,耦合电路的输出端分别与第二信号处理支路的输入端以及第二功率调整电路的输入端耦合,第二功率调整电路的输出端与混频电路的输入端耦合,混频电路的输出端与第一信号处理支路的输入端耦合;
信号放大电路,用于将输入信号进行放大处理,得到放大信号,并将放大信号输入耦合电路;
耦合电路,用于将放大信号进行耦合处理,得到第二待处理信号,并将第二待处理信号分别输入第二功率调整电路以及第二信号处理支路;
第二功率调整电路,用于将第二待处理信号进行功率调整处理后输入混频电路;
混频电路,用于将功率调整处理后的第二待处理信号的频率调整到处于预设频率范围内,得到第一待处理信号,并将第一待处理信号输入第二信号处理支路。
作为一种可行的实施方式,该信号匹配电路,包括:混频电路、信号放大电路、第二功率调整电路以及耦合电路;信号放大电路的输出端与第二功率调整电路的输入端耦合,第二功率调整电路的输出端与耦合电路的输入端耦合,耦合电路的输出端分别与混频电路的输入端以及第二信号处理支路的输入端耦合,混频电路的输出端与第一信号处理支路的输入端耦合;
信号放大电路,用于将输入信号进行放大处理,得到放大信号,并将放大信号输入第二功率调整电路;
第二功率调整电路,用于将放大信号进行功率调整处理后输入耦合电路;
耦合电路,用于将功率调整处理后的放大信号进行耦合处理,得到第二待处理信号,并将第二待处理信号分别输入混频电路以及第二信号处理支路;
混频电路,用于将第二待处理信号的频率调整到处于预设频率范围内,得到第一待处理信号,并将第一待处理信号输入第二信号处理支路。
作为一种可行的实施方式,该信号匹配电路,包括:混频电路、信号放大电路、第二功率调整电路以及耦合电路;耦合电路的输出端分别与第二信号处理支路的输入端以及信号放大电路的输入端耦合,信号放大电路的输出端与第二功率调整电路的输入端耦合,第二功率调整电路的输出端与混频电路的输入端耦合,混频电路的输出端与第一信号处理支路的输入端耦合;
耦合电路,用于将输入信号进行耦合处理,得到第二待处理信号,并将第二待处理信号分别输入第二信号处理支路以及信号放大电路;
信号放大电路,用于将第二待处理信号进行放大处理,得到放大信号,并将放大信号输入第二功率调整电路;
第二功率调整电路,用于将放大信号进行功率调整处理后输入混频电路;
混频电路,用于将功率调整处理后的放大信号的频率调整到处于预设频率范围内,得到第一待处理信号,并将第一待处理信号输入第二信号处理支路。
可见,通过实施上述可行的实施方式,信号匹配电路中的耦合电路可以设置在滤波电路之前的任意位置,以使经过耦合处理后的信号的幅相特性能够适用于后续求解中间信号,避免了信号经过滤波电路后,其幅相特性被滤波电路破坏严重,而不能够被用来做后续的抵消求解处理的问题。
第二方面,本申请实施例提供了一种信号处理方法,该信号处理方法应用于信号处理装置,可以实现如上述第一方面或者第一方面可能的实施方式中的任意一种信号处理装置中的处理过程。
附图说明
图1为本申请实施例提供的一种信号处理装置的结构示意图;
图2为本申请实施例提供的一种输出信号的频谱图;
图3为本申请实施例提供的一种信号处理装置的结构示意图;
图4a为本申请实施例提供的一种信号匹配电路的结构示意图;
图4b为本申请实施例提供的另一种信号匹配电路的结构示意图;
图4c为本申请实施例提供的又一种信号匹配电路的结构示意图;
图4d为本申请实施例提供的又一种信号匹配电路的结构示意图;
图5为本申请实施例提供的一种第一信号处理支路的结构示意图;
图6为本申请实施例提供的一种第二信号处理支路的结构示意图;
图7为本申请实施例提供的一种数字处理电路的结构示意图;
图8为本申请实施例提供的又一种信号处理装置的结构示意图;
图9为本申请实施例提供的一种信号处理方法的流程示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行相应地描述。
随着现代微波通信技术的不断发展,通信环境也越来越复杂,信号的频率越来越高。在同一只铁塔上,可能存在多个微波设备,不同的微波设备可能采用不同的频率,在发射信号的过程中,不同的微波设备发射出的信号之间存在相互干扰的可能性较高,影响了通信通道的稳定性。例如,两个或两个以上频率的信号在传播过程中,可能产生其他频率的非线性交调产物,该非线性交调产物与有用信号交叠,会严重降低信号的质量。
其中,该非线性交调产物可以有三阶、五阶、七阶甚至更多阶的分量,以三阶交调产物的分量最大。例如,有用信号的频率为f1,干扰信号的频率为f2(f2>f1),二者频率差为Δf=f2-f1,三阶交调产物的频率可以在f2+Δf以及f1-Δf之间。三阶交调产物落在有用信号的频率范围内,可能会使有用信号产生严重的失真。
在一个实施例中,可以通过滤波器来抑制干扰信号。举例来说,请参阅图1,为本申请提供的一种信号处理装置的结构示意图,图1所示的装置可包括:低噪声放大器10,可变增益放大器20,混频器30,滤波器40,可变增益放大器50,可变增益放大器60以及模数转换器70。
具体的,输入信号输入到低噪声放大器10进行放大后,可以由混频器30实现信号的下变频,再由滤波器40进行滤波处理后,由可变增益放大器50以及可变增益放大器60实现对信号功率的调整,并输入到模数转换器70中,以供后级器件在数字域中进行数字处理。
然而,输入到低噪声放大器10的干扰信号的信号幅度通常较大,在滤波器40的前级器件(例如混频器30等)可能会与有用信号相互影响,产生非线性交调产物,这部分非线性交调产物落入有用信号的频带范围内,与有用信号同频。
请参阅图2,图2为在图1的位置A(即可变增益放大器60以及模数转换器70之间)处,测量得到的输出信号的频谱图。其中,实线用于表示无干扰时,在位置A采集到的有用信号,虚线用于表示存在干扰信号时,在位置A处采集到的有用信号。可以看出,存在干扰信号的情况下,由于接收模拟通道存在非线性特性,干扰信号和有用信号产生非线性交调产物,其中存在非线性交调产物落在有用信号的频带范围的情况,且该非线性交调产物无法被滤波器40抑制掉。由于滤波器40的频率选择性,干扰信号经过滤波器40被抑制,和有用信号功率大小相当,实际上,输入低噪声放大器10的干扰信号远大于有用信号。
可见,滤波器不能够有效的对信号进行抗干扰处理,经过滤波后的信号仍然存在较为严重的失真。
为了解决上述技术问题,本申请还提供了一种信号处理装置,可以用于解决射频通信系统中,通信信道存在干扰时,非线性交调产物恶化信号质量的问题。
为了便于理解,本申请的主要发明原理可包括:在滤波器前设置一信号处理支路,采集干扰信号的包络信息(此时干扰信号未被滤波器抑制掉,采集到的包络信息可以有效的用于后续的数字采样),然后根据包络信息,在数字域构建可以用于抵消掉非线性交调产物的信号,将该信号与经过滤波器滤波处理后的信号进行合成,实现非线性交调产物的抵消,提升信号的质量。
需要说明的,上述原理仅用于解释,不应对本申请构成限定。
基于上述主要发明原理,下面请参阅图3,为本申请实施例提供的另一种信号处理装置的结构示意图。可以看出,图3中的信号处理装置可以包括:信号匹配电路301,第一信号处理支路302,第二信号处理支路303。
在一个实施例中,该信号处理装置可以设置在微波室外通信单元(Out DoorUnit,ODU)的接收链路中,或者设置在全室外通信单元(Full Out Door Unit,Full-ODU)的接收链路中,本申请对此不作任何限制。
该信号匹配电路301的输出端分别与该第一信号处理支路302的输入端以及该第二信号处理支路303的输入端耦合,该第一信号处理支路302的输出端与该第二信号处理支路303的输入端耦合。
该信号匹配电路301,可用于根据输入信号分别得到第一待处理信号以及第二待处理信号,并将该第一待处理信号输入该第一信号处理支路302,将第二待处理信号输入该第二信号处理支路303。
在一个实施例中,该输入信号可以由与该信号处理装置相连的前级器件输入,并且,该输入信号中可以包括有用信号和干扰信号,或者还可以包括有用信号和干扰信号相互影响产生的非线性交调产物。
在一个实施例中,该干扰信号的信号强度可以远远大于有用信号的信号强度,或者干扰信号的频率可以远远大于有用信号的频率等等,或者干扰信号的幅度可以远远大于有用信号的幅度等等,本申请对此不作任何限制。
该信号匹配电路301中可以设置一耦合电路,通过耦合电路将信号一分为二,并分别输入到第一信号处理支路302进行滤波处理,以及输入到第二信号处理支路303进行包络信息的采集。
在一个实施例中,该信号匹配电路可以包括:混频电路,信号放大电路以及耦合电路。信号放大电路的输出端与混频电路的输入端耦合,混频电路的输出端与耦合电路的输入端耦合,耦合电路的输出端分别与第一信号处理支路的输入端以及第二信号处理支路的输入端耦合。
该信号放大电路,用于将输入信号进行放大处理,得到放大信号,并将该放大信号输入该混频电路。该混频电路,用于将该放大信号的频率调整到处于预设频率范围,得到混频信号,并将该混频信号输入该耦合电路。该耦合电路,用于将该混频信号进行耦合处理后分别得到第一待处理信号以及第二待处理信号,并将该第一待处理信号输入该第一信号处理支路,将第二待处理信号输入该第二信号处理支路。
在一个实施例中,信号放大电路的输出端也可以与耦合电路的输入端耦合,耦合电路的输出端分别与第二信号处理支路的输入端以及混频电路的输入端耦合,混频电路的输出端与第一信号处理支路的输入端耦合。
该信号放大电路,用于将输入信号进行放大处理,得到放大信号,并将该放大信号输入该耦合电路。该耦合电路,用于将该放大信号进行耦合处理,得到第二待处理信号,并将该第二待处理信号分别输入该第二信号处理支路以及该混频电路。该混频电路,用于将第二待处理信号的频率调整到处于预设频率范围内,得到第一待处理信号,并将该第一待处理信号输入该第一信号处理支路。
在一个实施例中,耦合电路的输出端也可以分别与第二信号处理支路的输入端以及信号放大电路的输入端耦合,信号放大电路的输出端与混频电路的输入端耦合,混频电路的输出端与第一信号处理支路耦合。
该耦合电路,用于将输入信号进行耦合处理,得到第二待处理信号,并将该第二待处理信号分别输入该第二信号处理支路以及该信号放大电路。该信号放大电路,用于将该第二待处理信号进行放大处理,得到放大信号,并将该放大信号输入该混频电路。该混频电路,用于将放大信号的频率调整到处于预设频率范围内,得到第一待处理信号,并将该第一待处理信号输入该第一信号处理支路。
在一个实施例中,该信号匹配电路也可以包括:混频电路,信号放大电路,第二功率调整电路以及耦合电路。
本申请所示的信号放大电路可以是低噪声放大器(Low Noise Amplifier,LNA),可以实现对输入信号放大的同时,保证噪声系数也较低,由于后续的电路都是对经过信号放大电路的放大信号进行处理,设置一个噪声系数低的LNA可以保证后续处理过程中不受放大器自身噪声的影响。
或者,本申请所示的信号放大电路还可以是功率放大器(Power Amplifier,PA)、光纤放大器(Fiber Amplifier,FA)、线路放大器(Line-Amplifier,LA)等等,本申请对此不作任何限制。
本申请所示的第二功率调整电路可以是可变增益放大器(Variable GainAmplifier,VGA),也可以是可变电压衰减器(Variable Voltage Amplifier,VVA),也可以是VVA与放大器的组合,本申请对此不作任何限制。
本申请所示的混频电路核心器件可以是混频器,实现频率搬移的作用。混频电路可以为一次变频架构,只包含一级混频器;或者为超外差架构,包含多级混频器等等,本申请对此不作限制。
该混频器可以直接处理经过信号放大电路放大后的放大信号(为射频信号),通过将该放大信号进行频率变换,得到混频信号。该混频器还可以接收来自压控振荡器的本振(Local Oscillatio,LO)信号,以实现混频功能。
本申请所示的耦合电路可以是耦合器或者功分器等。
在一个实施例中,请参阅图4a,为本申请提供的一种信号匹配电路的结构示意图。图4a所示的信号匹配电路,可以包括:混频电路402、信号放大电路404、第二功率调整电路403以及耦合电路401。该信号放大电路404的输出端与该第二功率调整电路403的输入端耦合,该第二功率调整电路403的输出端与该混频电路402的输入端耦合,该混频电路402的输出端与该耦合电路401的输入端耦合,该耦合电路401的输出端分别与该第一信号处理支路的输入端以及该第二信号处理支路的输入端耦合。
该信号放大电路404,可以用于将输入信号进行放大处理,得到放大信号,并将该放大信号输入该第二功率调整电路403。
该第二功率调整电路403,用于将该放大信号进行功率调整处理后输入该混频电路402。具体的,该第二功率调整电路403,可以对放大信号实现功率调整,保证进入后级器件中的信号的功率处在一个预设的范围内,可以被后级器件所处理。
该混频电路402,可以用于将功率调整处理后的放大信号的频率调整到处于预设频率范围,得到混频信号,并将该混频信号输入该耦合电路401。
该耦合电路401,可用于将该混频信号进行耦合处理后分别得到第一待处理信号以及第二待处理信号,并将该第一待处理信号输入该第一信号处理支路,将第二待处理信号输入该第二信号处理支路。其中,该第一待处理信号以及该第二待处理信号可以为相同的两个信号,经过耦合电路401耦合后,可以对输入到耦合电路401的信号进行复制,得到两个相同的信号。
在另一个实施例中,请参阅图4b,该信号匹配电路可以包括:混频电路405、第二功率调整电路406、耦合电路407以及信号放大电路408。该信号放大电路408的输出端与该耦合电路407的输入端耦合,该耦合电路407的输出端分别与该第二信号处理支路的输入端以及该第二功率调整电路406的输入端耦合,该第二功率调整电路406的输出端与该混频电路405的输入端耦合,该混频电路405的输出端与该第一信号处理支路的输入端耦合。
该信号放大电路408,可以用于将输入信号进行放大处理,得到放大信号,并将该放大信号输入该耦合电路407。
该耦合电路407,可以用于将该放大信号进行耦合处理,得到第二待处理信号,并将该第二待处理信号分别输入该第二功率调整电路406以及该第二信号处理支路。
该第二功率调整电路406,用于将该第二待处理信号进行功率调整处理后输入该混频电路405。
该混频电路405,用于将功率调整处理后的第二待处理信号的频率调整到处于预设频率范围内,得到第一待处理信号,并将该第一待处理信号输入该第一信号处理支路。
需要说明的是,如图4b所示的信号匹配电路产生的第一待处理信号以及第二待处理信号不同。其中,该第一待处理信号是通过将第二待处理信号进行功率调整处理后,再由混频电路405进行频率调整后得到的信号。
在又一个实施例中,请参阅图4c,如图4c所示的信号匹配电路,可以包括:混频电路409、信号放大电路412、第二功率调整电路411以及耦合电路410。
该信号放大电路412的输出端与该第二功率调整电路411的输入端耦合,该第二功率调整电路411的输出端与该耦合电路410的输入端耦合,该耦合电路410的输出端分别与该混频电路409的输入端以及该第二信号处理支路的输入端耦合,该混频电路409的输出端与该第一信号处理支路的输入端耦合。
该信号放大电路412,可以用于将输入信号进行放大处理,得到放大信号,并将该放大信号输入该第二功率调整电路411。
该第二功率调整电路411,可以用于将该放大信号进行功率调整处理后输入该耦合电路410。
该耦合电路410,可以用于将功率调整处理后的放大信号进行耦合处理,得到第二待处理信号,并将该第二待处理信号分别输入该混频电路409以及该第二信号处理支路。
该混频电路409,可以用于将该第二待处理信号的频率调整到处于预设频率范围内,得到第一待处理信号,并将该第一待处理信号输入该第一信号处理支路。
需要说明的是,如图4c所示的信号匹配电路产生的第一待处理信号以及第二待处理信号不同。其中,该第一待处理信号是通过将第二待处理信号经由混频电路410进行频率调整后得到的信号。
在又一个实施例中,请参阅图4d,如图4d所示的信号匹配电路,可以包括:混频电路413、信号放大电路414、第二功率调整电路415以及耦合电路416。该耦合电路416的输出端分别与该第二信号处理支路的输入端以及该信号放大电路415的输入端耦合,该信号放大电路415的输出端与该第二功率调整电路414的输入端耦合,该第二功率调整电路414的输出端与该混频电路413的输入端耦合,该混频电路413的输出端与该第一信号处理支路的输入端耦合。
该耦合电路416,可以用于将输入信号进行耦合处理,得到第二待处理信号,并将该第二待处理信号分别输入该第二信号处理支路以及该信号放大电路415。
需要说明的是,该耦合电路416将输入信号进行耦合处理,得到两个相同的信号,也即,得到的两个第二待处理信号可以与输入信号相同。
该信号放大电路415,可以用于将该第二待处理信号进行放大处理,得到放大信号,并将该放大信号输入该第二功率调整电路414。
该第二功率调整电路414,可以用于将该放大信号进行功率调整处理后输入该混频电路413。
该混频电路413,可以用于将功率调整处理后的放大信号的频率调整到处于预设频率范围内,得到第一待处理信号,并将该第一待处理信号输入该第一信号处理支路。
需要说明的是,如图4d所示的信号匹配电路产生的第一待处理信号以及第二待处理信号不同。其中,该第二待处理信号可以与输入信号相同,该第一待处理信号可以是由第二待处理信号经过信号放大处理、功率调整处理以及混频处理后得到的信号。
该第一信号处理支路302,可用于将第一待处理信号进行滤波处理,以得到去干扰信号,并将该去干扰信号输入到第二信号处理支路303,其中,该去干扰信号中包括非线性交调产物。
举例来说,第一待处理信号中可以包括有用信号,干扰信号以及非线性交调产物。通过该第一信号处理支路302对第一待处理信号进行滤波处理,以频率选择的方式将干扰信号进行滤除,得到包括了非线性交调产物的去干扰信号。
在一个实施例中,请参阅图5,为本申请实施例提供的一种第一信号处理支路的结构示意图。如图5所示的第一信号处理支路可以包括:滤波电路501,第一功率调整电路502以及第二模数转换电路503。该滤波电路501的输入端与该信号匹配电路的输出端耦合,该滤波电路501的输出端与该第一功率调整电路502的输入端耦合,该第一功率调整电路502的输出端与该第二模数转换电路503的输入端耦合,该第二模数转换电路503的输出端与该第二信号处理支路的输入端耦合。
该滤波电路501,可以用于将该第一待处理信号进行滤波处理,得到滤波信号,并将该滤波信号输入该第一功率调整电路502。
在一个实施例中,该滤波电路501可以是滤波器,具体的,可以为带通滤波器,高通滤波器,低通滤波器,带阻滤波器等等,本申请对此不作任何限制。
举例来说,可以将滤波电路501预先设置一频率选择范围,干扰信号的频率不包括在该频率选择范围内,当第一待处理信号输入时,该滤波电路501可以根据该频率选择范围滤除掉干扰信号,得到滤波后的滤波信号。
该第一功率调整电路502,用于将该滤波信号进行功率调整处理后输入第二模数转换电路503。
在一个实施例中,该第一功率调整电路502可以是VGA。
在一个实施例中,该第一功率调整电路502可以设置一个,两个,甚至多个。通过各个第一功率调整电路将滤波信号进行增益调整,进而调整信号电平,可以保证后级器件能够正常工作。
该第二模数转换电路503,用于将功率调整处理后的滤波信号进行模数转换处理,得到去干扰信号,并将该去干扰信号分别输入该第二信号处理支路。
在一个实施例中,该第二模数转换电路503可以是ADC。
该第二模数转换电路503可以将滤波信号从模拟信号转换为数字信号,转换得到的数字信号即为去干扰信号。
该第二信号处理支路303,可以用于将该第二待处理信号中的包络信息进行采集,并根据该包络信息以及该去干扰信号生成抵消了该非线性交调产物的目标信号。
该第二待处理信号可以包括有用信号、干扰信号以及非线性交调产物。该干扰信号的信号强度可以远大于有用信号的信号强度,因此,采集到的第二待处理信号的包络信息,可以约同于干扰信号的包络信息,通过该干扰信号的包络信息可以还原出未经滤波前的干扰信号,通过未经滤波前的干扰信号来进行算法矫正,计算出产生的非线性交调产物,并根据计算结果产生一用于抵消非线性教条产物的中间信号,再将去干扰信号与中间信号进行抵消,得到滤除掉非线性较调产物的目标信号,可以改善信号失真的问题。
可见,本申请实施例中,利用信号匹配电路将输入信号进行前期处理,得到第一待处理信号以及第二待处理信号,再利用第一信号处理支路将第一待处理信号进行滤波处理,得到去干扰信息,由第二信号处理支路采集到未经过滤波的第二待处理信号的包络信息,并根据该包络信息以及去干扰信号实现非线性教条产物的抵消,得到目标信号,在一定程度上实现了对非线性交调产物的有效抗干扰处理,提高信号的质量。
下面请参阅图6,为本申请提供的一种第二信号处理支路的结构示意图。如图6所示的第二信号处理支路,可包括:包络检波电路601、第一模数转换电路602以及数字处理电路603。该信号匹配电路的输出端与该包络检波电路601的输入端耦合,该包络检波电路601的输出端与该第一模数转换电路602的输入端耦合,该第一模数转换电路602的输出端以及该第一信号处理支路的输出端分别与该数字处理电路603的输入端耦合。
该包络检波电路601,用于采集该第二待处理信号的包络信息,并将该包络信息输入该第一模数转换电路602。
在一个实施例中,该包络检波电路601可以是包络检波管。举例来说,该包络检波管可以将该第二待处理信号进行信号信息提取,从该第二待处理信号中解调出低频信号,解调出的低频信号包含了第二待处理信号中的有用信息(例如幅度等),此过程可以称为采集第二待处理信号的包络信息。
该第一模数转换电路602,用于根据该包络信息进行第一模数转换处理,得到数字包络信号,并将该数字包络信号输入该数字处理电路603。
在一个实施例中,该第一模数转换电路602可以是ADC。举例来说,该包络检波电路将包络信息送入ADC之后,ADC可以将包络信息从模拟域转换到数字域,得到数字包络信号。
该数字处理电路603,用于根据该去干扰信号以及该数字包络信号得到抵消了该非线性交调产物的目标信号。
在一个实施例中,该数字处理电路603可以集成在美国信息交换标准代码(American Standard Code for Information Interchange,ASCII)芯片、数字信号处理(Digital Signal Processing,DSP)芯片、现场可编程门阵列(Field-Programmable GateArray,FPGA)芯片等之中,用于实现根据去干扰信号以及该数字包络信号得到抵消了该非线性交调产物的目标信号的功能。
在一个实施例中,请参阅图7,为本申请提供的一种数字处理电路的结构示意图。如图7所示的数字处理电路,具体可以包括:平方电路6031、抵消求解电路6032、加法电路6033以及硬判电路6034。该第一模数转换电路的输出端与该平方电路6031的输入端耦合,该平方电路6031的输出端、该硬判电路6034的输出端以及该加法电路6033的输出端分别与该抵消求解电路6032的输入端耦合,该抵消求解电路6032的输出端以及该第一信号处理支路的输出端分别与该加法电路6033的输入端耦合,该加法电路6033的输出端与该硬判电路6034的输入端耦合。
该加法电路6033,用于将目标信号分别输入该抵消求解电路6032以及该硬判电路6034。
需要说明的是,经过加法电路6033产生的信号即为目标信号。
该硬判电路6034,用于根据预设阈值条件将该目标信号进行误差消除处理,得到误差消除信号,并将该误差消除信号输入该抵消求解电路6032。
举例来说,该硬判电路可以预先估计一理想信号的点云图(该点云图中包括预估的理想信号上的所有点的幅度和相位关系),各个点之间的距离可以相同,该预设阈值可以为相邻两个点之间的距离除以2,也即,该预设阈值可以为相邻两点距离的中心值。当接收到该目标信号时,可以将目标信号上的点a与预估的理想信号上对应的点a'进行比较,如果点a与点a'的距离差值在预设阈值以内,则可以判断点a即可表示理想信号上的点a',如果点a与点a'的距离差值在预设阈值以外,则可以判断点a不可表示理想信号上的点a'。通过将目标信号上的每一个点与预估的理想信号上的对应的点进行比较,可以消除部分误差。
该平方电路6031,用于将该数字包络信号进行平方处理,得到平方信号,并将该平方信号输入该抵消求解电路6032。
该抵消求解电路6032,用于根据该平方信号、该目标信号以及该误差消除信号,得到用于抵消该非线性交调产物的中间信号,并将该中间信号输入该加法电路6033。
在一个实施例中,该抵消求解电路6032,具体用于:将该平方信号以及误差消除信号进行相乘处理,得到用于抵消该非线性交调产物的抵消分量;将该目标信号以及该误差消除信号进行误差求解处理,得到该抵消分量的系数值;将该抵消分量的系数值以及该抵消分量进行相乘处理,得到用于抵消该非线性交调产物的中间信号,并将该中间信号输入该加法电路6033。
举例来说,用于抵消非线性交调产物的中间信号可以包括两个部分:抵消分量以及抵消分量的系数值。通过将数字包络信号模值的平方(也即平方信号)和硬判信号相乘得到抵消分量,并求解出硬判信号和硬判前的目标信号的两者之间的误差,再根据两者之间的误差求解抵消分量的系数值,将抵消分量的系数值与抵消分量相乘,便可得到中间信号。
其中,硬判信号和硬判前的目标信号的两者之间的误差越小,抵消分量的系数值就会越接近最优值,抵消非线性干扰交调产物的效果也就越好。
该加法电路6033,还用于根据该去干扰信号以及该中间信号,得到抵消了该非线性交调产物的目标信号。
需要说明的是,只要该信号处理装置在工作过程当中,输入信号便可源源不断的输入到该信号处理装置中,因此,在该信号处理装置刚开始工作时,第一信号处理支路产生去干扰信号,平方电路6031产生平方信号,抵消求解电路6032将平方信号作为中间信号输入到加法电路6033中,该加法电路6033根据该中间信号以及去干扰信号生成目标信号。但是,此时的目标信号中的干扰交调产物的抵消效果较差,这时,加法电路6033将该目标信号输入到硬判电路6034以及抵消求解电路6032,以供硬判电路6034将目标信号进行误差消除,得到误差消除信号,并将该误差消除信号输入到抵消求解电路6032,抵消求解电路6032再根据接收到的目标信号、误差消除信号以及平方信号进行抵消求解,得到用于抵消非线性交调产物的中间信号,该加法电路6033可以根据该中间信号以及接收到的去干扰信号进行合成,得到抵消了非线性交调产物的目标信号。
在一个实施例中,在得到抵消了非线性交调产物的目标信号之后,该加法电路6033还可以将该抵消了非线性交调产物的目标信号输入到硬判电路6034以及抵消求解电路6032中,以供进行下一次的信号处理,通过反复的迭代收敛,可以让该目标信号的滤除非线性交调产物的效果越来越好。
为了更清楚的描述,下面请参阅图8,为本申请提供的又一种信号处理装置的结构示意图,如图8所示的信号处理装置可以为前述信号处理装置的一种具体示例,但应知,在其他可行的实施方式中,该信号处理装置还可以存在其他示例,本申请对此不作限制。
如图8所示的信号处理装置可包括:低噪声放大器,可变增益放大器1,混频器,可变增益放大器2,可变增益放大器3,模数转换器1,加法器。硬判电路,抵消求解电路,平方电路、模数转换器2,包络检波管以及耦合器。
输入信号经过低噪声放大器放大后,可以首先通过可变增益放大器1进行功率调整,得到功率调整信号,以保证后级器件接收到的信号的功率处在一个预设功率范围内,可以与后级器件相匹配。具体的,该功率调整信号可以表示为B(t)cos(w2t+φ2(t))+A(t)cos(w1t+φ1(t)),其中,B(t)cos(w2t+φ2(t))可以表示有用信号,A(t)cos(w1t+φ1(t))可以表示干扰信号,A(t)远远大于B(t)。
其中,B(t)可以表示有用信号的幅度信息,w2t可以表示有用信号的载波信息,φ2(t)可以表示有用信号的相位信息。同理,A(t)可以表示干扰信号的幅度信息,w1t可以表示干扰信号的载波信息,φ1(t)可以表示干扰信号的相位信息。
该功率调整信号进入耦合器中,可以由耦合器进行耦合处理,得到两个相同的信号,也可以表示为B(t)cos(w2t+φ2(t))+A(t)cos(w1t+φ1(t))。其中的一个信号输入到混频器中,另一个信号输入到包络检波管中。
输入到混频器中的信号可以与来自压控振荡器的LO信号进行混频处理,得到混频信号,该混频信号再进入滤波器中进行滤波处理,得到滤波信号。该滤波信号可以再经过可变增益放大器2以及可变增益放大器3实现功率调整,保证与后级器件相匹配后,输入到模数转换器1中,转换为数字域的去干扰信号,此时,该去干扰信号的表达式可以为B(t)φ2(t)。
输入到包络检波管的信号可以经过包络检波管采集包络信息,该包络信息可以为信号的幅度信息,可表示为A(t)+B(t),然后再经过模数转换器2进行模数转换处理,得到数字包络信号,该数字包络信号的表达式也可以为A(t)+B(t),由于A(t)远远大于B(t),因此,数字包络信号也可以写为A(t)。该数字包络信号输入到平方电路中,将数字包络信号的模值进行平方处理,得到平方信号,该平方信号的表达式可以为A(t)2
在本次处理之前,加法电路得到的目标信号可以表示为B(t)φ2(t)+ΔA(t)2B(t)φ2(t),其中,A(t)2B(t)φ2(t)可以表示非线性交调产物,Δ可以表示非线性交调产物的占比系数。该加法电路将该目标信号分别输入到硬判电路和抵消求解电路中。硬判电路可以通过预设阈值来对目标信号进行误差消除处理,得到误差消除信号,该误差消除信号可以表示为B'(t)φ'2(t)。
抵消求解电路可以根据平方信号A(t)2和误差消除信号B'(t)φ'2(t)相乘,得到抵消分量,也即A(t)2B(t)φ2(t)。该抵消求解电路还可以根据硬判后得到的误差消除信号B'(t)φ'2(t)和硬判前的目标信号B(t)φ2(t)+ΔA(t)2B(t)φ2(t)的两者之间的误差ΔA(t)2B(t)φ2(t),求解抵消分量的系数值β。该抵消求解电路将抵消分量的系数值β以及抵消分量A(t)2B(t)φ2(t)相乘,便可得到中间信号βA(t)2B(t)φ2(t),并将该中间信号输入到加法器中。其中,硬判前后的误差越小,β分量就可以越接近于最优值α,干扰交调产物的抵消效果会越好。
加法器可以将中间信号βA(t)2B(t)φ2(t)与去干扰信号B(t)φ2(t)进行合成,得到滤除非线性干扰产物的目标信号βA(t)2B(t)φ2(t)+B(t)φ2(t)。
进一步的,该加法器还可以将目标信号βA(t)2B(t)φ2(t)+B(t)φ2(t)再次输入到硬判电路和抵消求解电路中,通过抵消求解电路不断优化系数值β,使其更加接近最优值α,可以使最终得到的目标信号为αA(t)2B(t)φ2(t)+B(t)φ2(t),此时,滤除非线性干扰产物的效果较好。
可见,本申请实施例中,通过集成包络检波电路,包络检波电路采集第二待处理信号的包络信息,并通过抵消求解电路生成用于抵消非线性交调产物的中间信号,通过加法电路进行中间信号与去干扰信号的合成,在数字域中实现非线性交调产物的抵消,得到目标信号,可以有效的实现对非线性交调产物的抗干扰处理,提高信号的质量。
下面请参阅图9,为本申请提供的一种信号处理方法的流程示意图。需要说明的是,该信号处理方法可应用于上述信号处理装置中,具体的,如图9所示的信号处理方法可包括:
901、根据输入信号分别得到第一待处理信号以及第二待处理信号。
需要说明的是,可以通过信号处理装置中的信号匹配电路根据输入信号分别得到第一待处理信号以及第二待处理信号。
在一个实施例中,根据输入信号分别得到第一待处理信号以及第二待处理信号,包括:将输入信号进行放大处理,得到放大信号;将该放大信号进行功率调整处理,并将功率调整处理后的放大信号的频率调整到处于预设频率范围,得到混频信号;将该混频信号进行耦合处理后分别得到第一待处理信号以及第二待处理信号。
在一个实施例中,根据输入信号分别得到第一待处理信号以及第二待处理信号,包括:将输入信号进行放大处理,得到放大信号;将该放大信号进行耦合处理,得到第二待处理信号;将该第二待处理信号进行功率调整处理,并将功率调整处理后的第二待处理信号的频率调整到处于预设频率范围内,得到第一待处理信号。
在一个实施例中,根据输入信号分别得到第一待处理信号以及第二待处理信号,包括:将输入信号进行放大处理,得到放大信号;将该放大信号进行功率调整处理,并将功率调整处理后的放大信号进行耦合处理,得到第二待处理信号;将该第二待处理信号的频率调整到处于预设频率范围内,得到第一待处理信号。
在一个实施例中,根据输入信号分别得到第一待处理信号以及第二待处理信号,包括:将输入信号进行耦合处理,得到第二待处理信号;将该第二待处理信号进行放大处理,得到放大信号;将该放大信号进行功率调整处理后,并将功率调整处理后的放大信号的频率调整到处于预设频率范围内,得到第一待处理信号。
902、将第一待处理信号进行滤波处理,以得到去干扰信号。
需要说明的是,可以通过信号处理装置中的第一信号处理支路将第一待处理信号进行滤波处理,以得到去干扰信号。
其中,去干扰信号包括非线性交调产物。
在一个实施例中,将该第一待处理信号进行滤波处理,以得到去干扰信号,包括:将该第一待处理信号进行滤波处理,得到滤波信号;将该滤波信号进行功率调整处理,并将功率调整处理后的滤波信号进行模数转换处理,得到去干扰信号。
903、将第二待处理信号中的包络信息进行采集,并根据包络信息以及去干扰信号生成抵消了非线性交调产物的目标信号。
需要说明的是,可以通过信号处理装置中的第二信号处理支路将第二待处理信号中的包络信息进行采集,并根据包络信息以及去干扰信号生成抵消了非线性交调产物的目标信号。
在一个实施例中,将该第二待处理信号中的包络信息进行采集,并根据该包络信息以及该去干扰信号生成抵消了该非线性交调产物的目标信号,包括:采集该第二待处理信号的包络信息;根据该包络信息进行第一模数转换处理,得到数字包络信号;根据该去干扰信号以及该数字包络信号得到抵消了该非线性交调产物的目标信号。
在一个实施例中,根据该去干扰信号以及该数字包络信号得到抵消了该非线性交调产物的目标信号,包括:根据预设阈值条件将目标信号进行误差消除处理,得到误差消除信号;将该数字包络信号进行平方处理,得到平方信号;根据该平方信号、该目标信号以及该误差消除信号,得到用于抵消该非线性交调产物的中间信号;根据该去干扰信号以及该中间信号,得到抵消了该非线性交调产物的目标信号。
在一个实施例中,根据该平方信号、该目标信号以及该误差消除信号,得到用于抵消该非线性交调产物的中间信号,包括:将该平方信号以及误差消除信号进行相乘处理,得到用于抵消该非线性交调产物的抵消分量;将该目标信号以及该误差消除信号进行误差求解处理,得到该抵消分量的系数值;将该抵消分量的系数值以及该抵消分量进行相乘处理,得到用于抵消该非线性交调产物的中间信号。
需要说明的是,本申请所示的信号处理方法可应用于前述信号处理装置中,对该信号处理装置的处理流程的描述同样可适用于该信号处理方法中,在此不作赘述。
本领域普通技术人员可以理解上述实施例的各种方法中的全部或部分步骤是可以通过程序来指令相关的硬件来完成,该程序可以存储于一计算机可读存储介质中,存储介质可以包括:闪存盘、只读存储器(Read-Only Memory,ROM)、随机存取器(Random AccessMemory,RAM)、磁盘或光盘等。
以上对本申请实施例所提供的一种信号处理装置及信号处理方法进行了详细介绍,本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的结构、方法及其核心思想;同时,对于本领域的一般技术人员,依据本申请的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本申请的限制。

Claims (18)

1.一种信号处理装置,其特征在于,包括:信号匹配电路,第一信号处理支路,第二信号处理支路,其中:
所述信号匹配电路的输出端分别与所述第一信号处理支路的输入端以及所述第二信号处理支路的输入端耦合,所述第一信号处理支路的输出端与所述第二信号处理支路的输入端耦合;
所述信号匹配电路,用于根据输入信号分别得到第一待处理信号以及第二待处理信号,并将所述第一待处理信号输入所述第一信号处理支路,将第二待处理信号输入所述第二信号处理支路;其中,所述第一待处理信号包括有用信号、干扰信号以及所述有用信号和所述干扰信号相互影响产生的非线性交调产物;所述第二待处理信号包括所述有用信号和所述干扰信号;
所述第一信号处理支路,用于将所述第一待处理信号进行滤波处理,以得到去干扰信号,并将所述去干扰信号输入所述第二信号处理支路,其中,所述去干扰信号包括所述非线性交调产物;
所述第二信号处理支路,用于将所述第二待处理信号中的包络信息进行采集,并根据所述包络信息以及所述去干扰信号生成抵消了所述非线性交调产物的目标信号;
其中,所述第二信号处理支路,用于根据所述包络信息以及所述去干扰信号生成抵消了所述非线性交调产物的目标信号时,具体用于:根据所述包络信息确定用于抵消所述非线性交调产物的中间信号,并根据所述中间信号以及所述去干扰信号生成抵消了所述非线性交调产物的目标信号。
2.如权利要求1所述的装置,其特征在于,所述第二信号处理支路,包括:包络检波电路、第一模数转换电路以及数字处理电路;
所述信号匹配电路的输出端与所述包络检波电路的输入端耦合,所述包络检波电路的输出端与所述第一模数转换电路的输入端耦合,所述第一模数转换电路的输出端以及所述第一信号处理支路的输出端分别与所述数字处理电路的输入端耦合;
所述包络检波电路,用于采集所述第二待处理信号的包络信息,并将所述包络信息输入所述第一模数转换电路;
所述第一模数转换电路,用于根据所述包络信息进行第一模数转换处理,得到数字包络信号,并将所述数字包络信号输入所述数字处理电路;
所述数字处理电路,用于根据所述去干扰信号以及所述数字包络信号得到抵消了所述非线性交调产物的目标信号。
3.如权利要求2所述的装置,其特征在于,所述数字处理电路,包括:平方电路、抵消求解电路、加法电路以及硬判电路;
所述第一模数转换电路的输出端与所述平方电路的输入端耦合,所述平方电路的输出端、所述硬判电路的输出端以及所述加法电路的输出端分别与所述抵消求解电路的输入端耦合,所述抵消求解电路的输出端以及所述第一信号处理支路的输出端分别与所述加法电路的输入端耦合,所述加法电路的输出端与所述硬判电路的输入端耦合;
所述加法电路,用于将目标信号分别输入所述抵消求解电路以及所述硬判电路;
所述硬判电路,用于根据预设阈值条件将所述目标信号进行误差消除处理,得到误差消除信号,并将所述误差消除信号输入所述抵消求解电路;
所述平方电路,用于将所述数字包络信号进行平方处理,得到平方信号,并将所述平方信号输入所述抵消求解电路;
所述抵消求解电路,用于根据所述平方信号、所述目标信号以及所述误差消除信号,得到用于抵消所述非线性交调产物的所述中间信号,并将所述中间信号输入所述加法电路;
所述加法电路,还用于根据所述去干扰信号以及所述中间信号,得到抵消了所述非线性交调产物的目标信号。
4.如权利要求3所述的装置,其特征在于,所述抵消求解电路,具体用于:
将所述平方信号以及误差消除信号进行相乘处理,得到用于抵消所述非线性交调产物的抵消分量;
将所述目标信号以及所述误差消除信号进行误差求解处理,得到所述抵消分量的系数值;
将所述抵消分量的系数值以及所述抵消分量进行相乘处理,得到用于抵消所述非线性交调产物的中间信号,并将所述中间信号输入所述加法电路。
5.如权利要求1所述的装置,其特征在于,所述第一信号处理支路,包括:
滤波电路,第一功率调整电路以及第二模数转换电路;
所述滤波电路的输入端与所述信号匹配电路的输出端耦合,所述滤波电路的输出端与所述第一功率调整电路的输入端耦合,所述第一功率调整电路的输出端与所述第二模数转换电路的输入端耦合,所述第二模数转换电路的输出端与所述第二信号处理支路的输入端耦合;
所述滤波电路,用于将所述第一待处理信号进行滤波处理,得到滤波信号,并将所述滤波信号输入所述第一功率调整电路;
所述第一功率调整电路,用于将所述滤波信号进行功率调整处理后输入第二模数转换电路;
所述第二模数转换电路,用于将功率调整处理后的滤波信号进行模数转换处理,得到去干扰信号,并将所述去干扰信号分别输入所述第二信号处理支路。
6.如权利要求1所述装置,其特征在于,所述信号匹配电路,包括:混频电路、信号放大电路、第二功率调整电路以及耦合电路;
所述信号放大电路的输出端与所述第二功率调整电路的输入端耦合,所述第二功率调整电路的输出端与所述混频电路的输入端耦合,所述混频电路的输出端与所述耦合电路的输入端耦合,所述耦合电路的输出端分别与所述第一信号处理支路的输入端以及所述第二信号处理支路的输入端耦合;
所述信号放大电路,用于将输入信号进行放大处理,得到放大信号,并将所述放大信号输入所述第二功率调整电路;
所述第二功率调整电路,用于将所述放大信号进行功率调整处理后输入所述混频电路;
所述混频电路,用于将功率调整处理后的放大信号的频率调整到处于预设频率范围,得到混频信号,并将所述混频信号输入所述耦合电路;
所述耦合电路,用于将所述混频信号进行耦合处理后分别得到第一待处理信号以及第二待处理信号,并将所述第一待处理信号输入所述第一信号处理支路,将第二待处理信号输入所述第二信号处理支路。
7.如权利要求1所述的装置,其特征在于,所述信号匹配电路,包括:混频电路、信号放大电路、第二功率调整电路以及耦合电路;
所述信号放大电路的输出端与所述耦合电路的输入端耦合,所述耦合电路的输出端分别与所述第二信号处理支路的输入端以及所述第二功率调整电路的输入端耦合,所述第二功率调整电路的输出端与所述混频电路的输入端耦合,所述混频电路的输出端与所述第一信号处理支路的输入端耦合;
所述信号放大电路,用于将输入信号进行放大处理,得到放大信号,并将所述放大信号输入所述耦合电路;
所述耦合电路,用于将所述放大信号进行耦合处理,得到第二待处理信号,并将所述第二待处理信号分别输入所述第二功率调整电路以及所述第二信号处理支路;
所述第二功率调整电路,用于将所述第二待处理信号进行功率调整处理后输入所述混频电路;
所述混频电路,用于将功率调整处理后的第二待处理信号的频率调整到处于预设频率范围内,得到第一待处理信号,并将所述第一待处理信号输入所述第一信号处理支路。
8.如权利要求1所述的装置,其特征在于,所述信号匹配电路,包括:混频电路、信号放大电路、第二功率调整电路以及耦合电路;
所述信号放大电路的输出端与所述第二功率调整电路的输入端耦合,所述第二功率调整电路的输出端与所述耦合电路的输入端耦合,所述耦合电路的输出端分别与所述混频电路的输入端以及所述第二信号处理支路的输入端耦合,所述混频电路的输出端与所述第一信号处理支路的输入端耦合;
所述信号放大电路,用于将输入信号进行放大处理,得到放大信号,并将所述放大信号输入所述第二功率调整电路;
所述第二功率调整电路,用于将所述放大信号进行功率调整处理后输入所述耦合电路;
所述耦合电路,用于将功率调整处理后的放大信号进行耦合处理,得到第二待处理信号,并将所述第二待处理信号分别输入所述混频电路以及所述第二信号处理支路;
所述混频电路,用于将所述第二待处理信号的频率调整到处于预设频率范围内,得到第一待处理信号,并将所述第一待处理信号输入所述第一信号处理支路。
9.如权利要求1所述的装置,其特征在于,所述信号匹配电路,包括:混频电路、信号放大电路、第二功率调整电路以及耦合电路;
所述耦合电路的输出端分别与所述第二信号处理支路的输入端以及所述信号放大电路的输入端耦合,所述信号放大电路的输出端与所述第二功率调整电路的输入端耦合,所述第二功率调整电路的输出端与所述混频电路的输入端耦合,所述混频电路的输出端与所述第一信号处理支路的输入端耦合;
所述耦合电路,用于将输入信号进行耦合处理,得到第二待处理信号,并将所述第二待处理信号分别输入所述第二信号处理支路以及所述信号放大电路;
所述信号放大电路,用于将所述第二待处理信号进行放大处理,得到放大信号,并将所述放大信号输入所述第二功率调整电路;
所述第二功率调整电路,用于将所述放大信号进行功率调整处理后输入所述混频电路;
所述混频电路,用于将功率调整处理后的放大信号的频率调整到处于预设频率范围内,得到第一待处理信号,并将所述第一待处理信号输入所述第一信号处理支路。
10.一种信号处理方法,其特征在于,所述方法包括:
根据输入信号分别得到第一待处理信号以及第二待处理信号;其中,所述第一待处理信号包括有用信号、干扰信号以及所述有用信号和所述干扰信号相互影响产生的非线性交调产物;所述第二待处理信号包括所述有用信号和所述干扰信号;
将所述第一待处理信号进行滤波处理,以得到去干扰信号,其中,所述去干扰信号包括所述非线性交调产物;
将所述第二待处理信号中的包络信息进行采集,并根据所述包络信息以及所述去干扰信号生成抵消了所述非线性交调产物的目标信号;
其中,根据所述包络信息以及所述去干扰信号生成抵消了所述非线性交调产物的目标信号,包括:根据所述包络信息确定用于抵消所述非线性交调产物的中间信号,并根据所述中间信号以及所述去干扰信号生成抵消了所述非线性交调产物的目标信号。
11.如权利要求10所述的方法,其特征在于,所述将所述第二待处理信号中的包络信息进行采集,并根据所述包络信息以及所述去干扰信号生成抵消了所述非线性交调产物的目标信号,包括:
采集所述第二待处理信号的包络信息;
根据所述包络信息进行第一模数转换处理,得到数字包络信号;
根据所述去干扰信号以及所述数字包络信号得到抵消了所述非线性交调产物的目标信号。
12.如权利要求11所述的方法,其特征在于,所述根据所述去干扰信号以及所述数字包络信号得到抵消了所述非线性交调产物的目标信号,包括:
根据预设阈值条件将目标信号进行误差消除处理,得到误差消除信号;
将所述数字包络信号进行平方处理,得到平方信号;
根据所述平方信号、所述目标信号以及所述误差消除信号,得到用于抵消所述非线性交调产物的所述中间信号;
根据所述去干扰信号以及所述中间信号,得到抵消了所述非线性交调产物的目标信号。
13.如权利要求12所述的方法,其特征在于,所述根据所述平方信号、所述目标信号以及所述误差消除信号,得到用于抵消所述非线性交调产物的中间信号,包括:
将所述平方信号以及误差消除信号进行相乘处理,得到用于抵消所述非线性交调产物的抵消分量;
将所述目标信号以及所述误差消除信号进行误差求解处理,得到所述抵消分量的系数值;
将所述抵消分量的系数值以及所述抵消分量进行相乘处理,得到用于抵消所述非线性交调产物的中间信号。
14.如权利要求10所述的方法,其特征在于,所述将所述第一待处理信号进行滤波处理,以得到去干扰信号,包括:
将所述第一待处理信号进行滤波处理,得到滤波信号;
将所述滤波信号进行功率调整处理,并将功率调整处理后的滤波信号进行模数转换处理,得到去干扰信号。
15.如权利要求10所述方法,其特征在于,所述根据输入信号分别得到第一待处理信号以及第二待处理信号,包括:
将输入信号进行放大处理,得到放大信号;
将所述放大信号进行功率调整处理,并将功率调整处理后的放大信号的频率调整到处于预设频率范围,得到混频信号;
将所述混频信号进行耦合处理后分别得到第一待处理信号以及第二待处理信号。
16.如权利要求10所述的方法,其特征在于,所述根据输入信号分别得到第一待处理信号以及第二待处理信号,包括:
将输入信号进行放大处理,得到放大信号;
将所述放大信号进行耦合处理,得到第二待处理信号;
将所述第二待处理信号进行功率调整处理,并将功率调整处理后的第二待处理信号的频率调整到处于预设频率范围内,得到第一待处理信号。
17.如权利要求10所述的方法,其特征在于,所述根据输入信号分别得到第一待处理信号以及第二待处理信号,包括:
将输入信号进行放大处理,得到放大信号;
将所述放大信号进行功率调整处理,并将功率调整处理后的放大信号进行耦合处理,得到第二待处理信号;
将所述第二待处理信号的频率调整到处于预设频率范围内,得到第一待处理信号。
18.如权利要求10所述的方法,其特征在于,所述根据输入信号分别得到第一待处理信号以及第二待处理信号,包括:
将输入信号进行耦合处理,得到第二待处理信号;
将所述第二待处理信号进行放大处理,得到放大信号;
将所述放大信号进行功率调整处理后,并将功率调整处理后的放大信号的频率调整到处于预设频率范围内,得到第一待处理信号。
CN201880093608.XA 2018-05-28 2018-05-28 一种信号处理装置及信号处理方法 Active CN112189325B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/CN2018/088759 WO2019227295A1 (zh) 2018-05-28 2018-05-28 一种信号处理装置及信号处理方法

Publications (2)

Publication Number Publication Date
CN112189325A CN112189325A (zh) 2021-01-05
CN112189325B true CN112189325B (zh) 2022-02-25

Family

ID=68698525

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201880093608.XA Active CN112189325B (zh) 2018-05-28 2018-05-28 一种信号处理装置及信号处理方法

Country Status (4)

Country Link
US (1) US20210083698A1 (zh)
EP (1) EP3783852A4 (zh)
CN (1) CN112189325B (zh)
WO (1) WO2019227295A1 (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6188732B1 (en) * 1998-10-19 2001-02-13 Samsung Electronics Co., Ltd. Digital feedforward amplifier for use in an RF transmitter and method of operation
CN1516493A (zh) * 2003-01-10 2004-07-28 深圳市中兴通讯股份有限公司上海第二 一种功率放大器线性化方法和线性功率放大器装置
JP2004282738A (ja) * 2003-03-12 2004-10-07 Renesas Technology Corp 信号から干渉を適応的に除去するための方法および装置
CN101803318A (zh) * 2007-09-19 2010-08-11 高通股份有限公司 用于无线通信的多模式和多频带发射器

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SE510953C2 (sv) * 1997-11-21 1999-07-12 Ericsson Telefon Ab L M En förstärkare och ett förfarande i effektförstärkaren
US5994957A (en) * 1997-12-19 1999-11-30 Lucent Technologies Inc. Feed forward amplifier improvement
US6091298A (en) * 1998-08-27 2000-07-18 Nortel Networks Corporation Linear amplifier arrangement
US6069531A (en) * 1998-08-31 2000-05-30 Lucent Technologies Inc. Feed forward amplifier improvement incorporating an automatic gain and phase controller
CN1164025C (zh) * 2000-07-29 2004-08-25 华为技术有限公司 利用导频的前馈线性功率放大方法及装置
CN1158824C (zh) * 2001-06-01 2004-07-21 华为技术有限公司 一种线性功率放大方法及其装置
CN101170334B (zh) * 2007-11-16 2012-12-19 中兴通讯股份有限公司 消除多载波基站三阶交调的载波控制方法及装置
US8542768B2 (en) * 2009-12-21 2013-09-24 Dali Systems Co. Ltd. High efficiency, remotely reconfigurable remote radio head unit system and method for wireless communications
CN106877893A (zh) * 2015-12-14 2017-06-20 张凤军 一种超高频射频接收前端电路

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6188732B1 (en) * 1998-10-19 2001-02-13 Samsung Electronics Co., Ltd. Digital feedforward amplifier for use in an RF transmitter and method of operation
CN1516493A (zh) * 2003-01-10 2004-07-28 深圳市中兴通讯股份有限公司上海第二 一种功率放大器线性化方法和线性功率放大器装置
JP2004282738A (ja) * 2003-03-12 2004-10-07 Renesas Technology Corp 信号から干渉を適応的に除去するための方法および装置
CN101803318A (zh) * 2007-09-19 2010-08-11 高通股份有限公司 用于无线通信的多模式和多频带发射器

Also Published As

Publication number Publication date
WO2019227295A1 (zh) 2019-12-05
EP3783852A4 (en) 2021-04-14
EP3783852A1 (en) 2021-02-24
CN112189325A (zh) 2021-01-05
US20210083698A1 (en) 2021-03-18

Similar Documents

Publication Publication Date Title
TWI434521B (zh) 用於無線通訊之可適性接收方法
KR100452079B1 (ko) 호모다인 수신기의 2차 상호변조 보상
US7522900B2 (en) DC offset correction for use in a radio architecture
US7483500B2 (en) Narrowband gain control of receiver with digital post filtering
JP4416981B2 (ja) 零−if又は低−if受信機のための高ダイナミックレンジ低リップルrssi信号
US8045941B2 (en) Methods and apparatus to implement receiver linearity enhancement
JP6728340B2 (ja) 超広帯域ダイレクトサンプリングトランシーバのためのシステム及び方法
CN102771053A (zh) 通信校正装置及方法
CN111245457B (zh) 一种兼容宽窄带信号的接收机直流处理方法
US20240056047A1 (en) Integrated circuit devices with receiver chain peak detectors
CN112189325B (zh) 一种信号处理装置及信号处理方法
CN109286407B (zh) 干扰信号抑制装置及对强干扰信号进行抑制的方法
US9124467B2 (en) Receiver gain adjustment to reducing an influence of a DC offset
KR100651493B1 (ko) 수신기에서 이득 제어 장치 및 방법
CN106817136B (zh) 一种实现正交信号处理的方法、装置及接收机
JP2010004286A (ja) 高周波受信装置、放送受信機、および高周波受信装置の利得制御方法
US20180234194A1 (en) Homodyne receiver calibration
Ding et al. Dynamic range considerations for wideband Zero-IF receivers
JP2008193442A (ja) 無線受信装置および無線受信方法
JP2015126365A (ja) 受信機
EP1986334A2 (en) Narrowband interference cancellation method and apparatus
CN111835368A (zh) 一种零中频接收系统
KR101113902B1 (ko) 디지털 고주파 처리 기술과 영교차 기술을 이용한 근거리 무선 신호 수신장치 및 방법
Chetcuti et al. The application of software-radio in a point-to-point radio link receiver
KR20060044112A (ko) 디씨 오프셋 억압 장치 및 그를 이용한 직접변환 수신시스템

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant