CN112187202A - 放大装置 - Google Patents
放大装置 Download PDFInfo
- Publication number
- CN112187202A CN112187202A CN201910782153.9A CN201910782153A CN112187202A CN 112187202 A CN112187202 A CN 112187202A CN 201910782153 A CN201910782153 A CN 201910782153A CN 112187202 A CN112187202 A CN 112187202A
- Authority
- CN
- China
- Prior art keywords
- terminal
- coupled
- circuit
- resistor
- amplifying
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000003990 capacitor Substances 0.000 claims description 34
- 230000003321 amplification Effects 0.000 claims description 9
- 230000001939 inductive effect Effects 0.000 claims description 9
- 238000003199 nucleic acid amplification method Methods 0.000 claims description 9
- 230000008859 change Effects 0.000 claims description 2
- 238000010586 diagram Methods 0.000 description 33
- 238000013461 design Methods 0.000 description 26
- 230000009467 reduction Effects 0.000 description 5
- 238000004891 communication Methods 0.000 description 4
- 230000006870 function Effects 0.000 description 4
- 230000002238 attenuated effect Effects 0.000 description 3
- 230000001965 increasing effect Effects 0.000 description 3
- 238000012545 processing Methods 0.000 description 2
- 238000013459 approach Methods 0.000 description 1
- 238000003491 array Methods 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 230000001143 conditioned effect Effects 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/56—Modifications of input or output impedances, not otherwise provided for
- H03F1/565—Modifications of input or output impedances, not otherwise provided for using inductive elements
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03G—CONTROL OF AMPLIFICATION
- H03G3/00—Gain control in amplifiers or frequency changers
- H03G3/20—Automatic control
- H03G3/30—Automatic control in amplifiers having semiconductor devices
- H03G3/3036—Automatic control in amplifiers having semiconductor devices in high-frequency amplifiers or in frequency-changers
- H03G3/3042—Automatic control in amplifiers having semiconductor devices in high-frequency amplifiers or in frequency-changers in modulators, frequency-changers, transmitters or power amplifiers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/02—Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation
- H03F1/0205—Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers
- H03F1/0211—Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers with control of the supply voltage or current
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/02—Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation
- H03F1/0205—Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers
- H03F1/0261—Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers with control of the polarisation voltage or current, e.g. gliding Class A
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/20—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
- H03F3/21—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
- H03F3/211—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only using a combination of several amplifiers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/72—Gated amplifiers, i.e. amplifiers which are rendered operative or inoperative by means of a control signal
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03G—CONTROL OF AMPLIFICATION
- H03G1/00—Details of arrangements for controlling amplification
- H03G1/0005—Circuits characterised by the type of controlling devices operated by a controlling current or voltage signal
- H03G1/0088—Circuits characterised by the type of controlling devices operated by a controlling current or voltage signal using discontinuously variable devices, e.g. switch-operated
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03G—CONTROL OF AMPLIFICATION
- H03G3/00—Gain control in amplifiers or frequency changers
- H03G3/001—Digital control of analog signals
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/222—A circuit being added at the input of an amplifier to adapt the input impedance of the amplifier
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/318—A matching circuit being used as coupling element between two amplifying stages
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/387—A circuit being added at the output of an amplifier to adapt the output impedance of the amplifier
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/451—Indexing scheme relating to amplifiers the amplifier being a radio frequency amplifier
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/20—Indexing scheme relating to power amplifiers, e.g. Class B amplifiers, Class C amplifiers
- H03F2203/21—Indexing scheme relating to power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
- H03F2203/211—Indexing scheme relating to power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only using a combination of several amplifiers
- H03F2203/21103—An impedance adaptation circuit being added at the input of a power amplifier stage
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/20—Indexing scheme relating to power amplifiers, e.g. Class B amplifiers, Class C amplifiers
- H03F2203/21—Indexing scheme relating to power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
- H03F2203/211—Indexing scheme relating to power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only using a combination of several amplifiers
- H03F2203/21106—An input signal being distributed in parallel over the inputs of a plurality of power amplifiers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/20—Indexing scheme relating to power amplifiers, e.g. Class B amplifiers, Class C amplifiers
- H03F2203/21—Indexing scheme relating to power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
- H03F2203/211—Indexing scheme relating to power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only using a combination of several amplifiers
- H03F2203/21139—An impedance adaptation circuit being added at the output of a power amplifier stage
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03G—CONTROL OF AMPLIFICATION
- H03G2201/00—Indexing scheme relating to subclass H03G
- H03G2201/10—Gain control characterised by the type of controlled element
- H03G2201/106—Gain control characterised by the type of controlled element being attenuating element
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03G—CONTROL OF AMPLIFICATION
- H03G2201/00—Indexing scheme relating to subclass H03G
- H03G2201/30—Gain control characterized by the type of controlled signal
- H03G2201/307—Gain control characterized by the type of controlled signal being radio frequency signal
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Amplifiers (AREA)
Abstract
一种放大装置,包括多个放大电路以及一个调整电路。这些放大电路的输入端耦接至第一共同节点。这些放大电路的输出端耦接至第二共同节点。调整电路调整输入信号以产生经调整信号至第一共同节点;或是调整电路调整第二共同节点的信号;或是调整电路调整输入信号以产生经调整信号至第一共同节点以及调整第二共同节点的信号。第一控制信号与第二控制信号分别控制放大电路以及调整电路,以决定放大装置的增益、线性功率以及输出电流。
Description
技术领域
本发明是有关于一种电子电路,且特别是有关于一种可以调整增益、线性功率与输出电流的放大装置。
背景技术
当功率放大器(power amplifier,PA)装置操作在“增益减少和退避模式(gainreduction and backoff mode)”时,一般的功率放大器装置的功率附加效率(power addedefficiency,PAE)通常会下降,导致PA特性变差。另一方面,一般的功率放大器装置的增益是不容易调整的,亦难以借由改变偏压来降低增益。通常做法是将衰减器(attenuator)被配置在功率放大器的输入端(或输出端),以达到改变增益的目的,但是这种方式难以降低功率放大器的输出电流。因此,一般的功率放大器装置的功率附加效率难以因为增益下降而有改善。
须注意的是,“背景技术”段落的内容是用来帮助了解本发明。在“背景技术”段落所揭露的部分内容(或全部内容)可能不是所属技术领域中具有通常知识者所知道的习知技术。在”背景技术”段落所揭露的内容,不代表该内容在本发明申请前已被所属技术领域中具有通常知识者所知悉。
发明内容
本发明的一实施例提供一种放大装置。所述放大装置包括多个放大电路以及一个调整电路。这些放大电路的每一个的输入端耦接至第一共同节点。这些放大电路的每一个的输出端耦接至第二共同节点。调整电路被配置为调整输入信号以产生经调整信号至第一共同节点,或是调整电路被配置为调整第二共同节点的信号,或是调整电路被配置为调整输入信号以产生经调整信号至第一共同节点以及调整第二共同节点的信号。其中,这些放大电路受控于第一控制信号,而调整电路受控于第二控制信号。第一控制信号与第二控制信号用以决定放大装置的第一操作模式与第二操作模式。在第一操作模式中放大装置的增益以及输出电流大于在第二操作模式中放大装置的增益以及输出电流。
为让本发明的上述特征和优点能更明显易懂,下文特举实施例,并配合所附图式作详细说明如下。
附图说明
图1是依照本发明的一实施例的一种放大装置的电路模块(circuit block)示意图。
图2是依照本发明的一实施例说明图1所示放大电路的电路模块示意图。
图3A是依照本发明的另一实施例说明图1所示放大电路的电路模块示意图。
图3B是依照本发明的又一实施例说明图1所示放大电路的电路模块示意图。
图4是依照本发明的另一实施例说明放大电路与偏压电压产生电路的电路模块示意图。
图5是依照本发明的一实施例说明图1所示调整电路的电路模块示意图。
图6是依照本发明的一实施例说明图5所示衰减器的电路模块示意图。
图7是依照本发明的一实施例说明电阻的电路模块示意图。
图8是依照本发明的另一实施例说明图5所示衰减器的电路模块示意图。
图9是依照本发明的又一实施例说明图5所示衰减器的电路模块示意图。
图10是依照本发明的再一实施例说明图5所示衰减器的电路模块示意图。
图11是依照本发明的另一实施例说明图1所示调整电路的电路模块示意图。
图12是依照本发明的又一实施例说明图1所示调整电路的电路模块示意图。
图13是依照本发明的另一实施例所绘示的一种放大装置的电路模块示意图。
图14是依照本发明的一实施例说明图13所示输出匹配调谐电路的电路模块示意图。
图15是依照本发明的又一实施例所绘示的一种放大装置的电路模块示意图。
【符号说明】
100、1600、1900:放大装置
110_1、110_2、110_n:放大电路
120、1620:调整电路
121:衰减器
122:级间调谐电路
130:控制电路
140:偏压电压产生电路
141:电阻电路
142:二极管电路
143:参考电压电路
700:电阻
711、712:单元电阻
721、722:开关
1001:数据分配器
1002、1003:耦合器
1004:数据选择器
1210:电感电路
1220:电容电路
1621:输出匹配调谐电路
C141、C142、C181:电容
CN1、CN2:共同节点
EA1、EA2、EAn:致能信号
ICC:输出电流
L131、L132、L181:电感
Q1:输入晶体管
Q2:晶体管
R61、R62、R63、R81、R82、R83、R91、R92、R93、R94:电阻
RF1:经调谐信号
RF2:经调整信号
RFin、RFout:射频信号
Sc1、Sc2、Sc2_1、Sc2_2、Sc3:控制信号
SW21、SW31、SW131、SW141:开关
SW32:开关电路
Vbias1:偏压
Vbias2:偏压电压端
Vref、Vref2、Vref3:参考电压端
Vref1:参考电压
具体实施方式
在本案说明书全文(包括权利要求范围)中所使用的“耦接(或连接)”一词可指任何直接或间接的连接手段。举例而言,若文中描述第一装置耦接(或连接)于第二装置,则应该被解释成该第一装置可以直接连接于该第二装置,或者该第一装置可以透过其他装置或某种连接手段而间接地连接至该第二装置。本案说明书全文(包括权利要求范围)中提及的“第一”、“第二”等用语是用以命名元件(element)的名称,或区别不同实施例或范围,而并非用来限制组件数量的上限或下限,亦非用来限制元件的次序。另外,凡可能之处,在图式及实施方式中使用相同标号的元件/构件/步骤代表相同或类似部分。不同实施例中使用相同标号或使用相同用语的元件/构件/步骤可以相互参照相关说明。
图1是依照本发明的一实施例的一种放大装置100的电路模块(circuit block)示意图。图1所示放大装置100包括多个放大电路(例如图1所示110_1、110_2、…、110_n)以及调整电路120。这些放大电路110_1~110_n的每一个的输入端耦接至共同节点CN1。这些放大电路110_1~110_n的每一个的输出端耦接至共同节点CN2。这些放大电路110_1~110_n可以将信号放大,以输出射频信号RFout。本实施例并不限制这些放大电路110_1~110_n的实施细节。依照设计需求,这些放大电路110_1~110_n的每一个可以包括习知的功率放大器(power amplifier,PA)或是其他类型的放大器/放大电路。
控制电路130耦接至这些放大电路110_1~110_n,以提供控制信号Sc1。这些放大电路110_1~110_n受控于控制信号Sc1来调整放大装置100的线性功率(linear power)以及输出电流ICC。举例来说,放大电路110_1~110_n可以依据控制信号Sc1来决定放大装置100的操作模式为第一操作模式与第二操作模式中的任何一者。其中,在所述第一操作模式中放大装置100的输出电流ICC大于在所述第二操作模式中放大装置100的输出电流ICC。依照设计需求,所述第一操作模式包括正常操作模式,而所述第二操作模式包括增益减少和退避模式(gain reduction and backoff mode)。
举例来说,在图1所示实施例中,控制信号Sc1可包括或用以产生这些放大电路110_1~110_n的每一个的致能信号EA1、EA2、…、EAn。借由这些致能信号EA1~EAn,控制电路130可以选择性地致能(enable)或失能(disable)这些放大电路110_1~110_n中的一个、多个或全部。举例来说,当放大装置100操作在第一操作模式(例如正常操作模式)时这些放大电路110_1~110_n中被致能的放大电路的数量大于当该放大装置操作在第二操作模式(例如增益减少和退避模式)时这些放大电路110_1~110_n中被致能的放大电路的数量。借由失能这些放大电路110_1~110_n的一部分,放大装置100的线性功率以及输出电流ICC可以被降低。
图2是依照本发明的一实施例说明图1所示放大电路110_1的电路模块示意图。其他放大电路110_2~110_n可以参照放大电路110_1的相关说明来类推。为了方便说明,图2仅绘示放大电路110_1的开关SW21与输入晶体管Q1。开关SW21的第一端耦接至共同节点CN1。开关SW21受控于致能信号EA1。输入晶体管Q1的控制端耦接至开关SW21的第二端。当开关SW21为导通(turn on)时,放大电路110_1为致能。当开关SW21为截止(turn off)时,放大电路110_1为失能。要说明的是,放大电路110_1~110_n的输入晶体管数量可以是任意整数,且放大电路110_1~110_n包括的输入晶体管数量可以相同也可以不同。
图3A是依照本发明的另一实施例说明图1所示放大电路110_1的电路模块示意图。其他放大电路110_2~110_n可以参照放大电路110_1的相关说明来类推。为了方便说明,图3A仅绘示放大电路110_1的开关SW31与输入晶体管Q1。输入晶体管Q1的控制端耦接至共同节点CN1。开关SW31的第一端耦接至输入晶体管Q1的控制端。开关SW31的第二端耦接至偏压电压端Vbias2。偏压电压端Vbias2的电压准位可以依照设计需求来决定。开关SW31受控于致能信号EA1。当开关SW31为截止时,输入晶体管Q1为截止,因此放大电路110_1为失能。当开关SW31为导通时,偏压电压端Vbias2的电压可以导通输入晶体管Q1。亦即,输入晶体管Q1的操作恢复正常,因此放大电路110_1为致能。
图3B是依照本发明的又一实施例说明图1所示放大电路110_1的电路模块示意图。其他放大电路110_2~110_n可以参照放大电路110_1的相关说明来类推。为了方便说明,图3B仅绘示放大电路110_1的开关电路SW32与输入晶体管Q1。输入晶体管Q1的控制端耦接至共同节点CN1。开关电路SW32的共同端耦接至输入晶体管Q1的控制端。开关电路SW32的第一选择端耦接至偏压电压端Vbias2。偏压电压端Vbias2的电压准位可以依照设计需求来决定。开关电路SW32受控于致能信号EA1。当开关电路SW32将共同端耦接至第一选择端时,开关电路SW32将偏压电压端Vbias2的电压传输至输入晶体管Q1的控制端。此时,偏压电压端Vbias2的电压可以导通输入晶体管Q1。亦即,输入晶体管Q1的操作恢复正常,因此放大电路110_1为致能。
开关电路SW32的第二选择端耦接至参考电压端Vref。依照设计需求,在一些实施例中,参考电压端Vref的电压准位可以是接地电压。当开关电路SW32将共同端耦接至第二选择端时,开关电路SW32将参考电压端Vref的电压传输至输入晶体管Q1的控制端。当开关电路SW32将参考电压端Vref的电压传输至输入晶体管Q1的控制端时,输入晶体管Q1为截止。因此,放大电路110_1为失能。
“控制信号Sc1控制这些放大电路110_1~110_n”的实施方式不应受限于图1所示范例。在其他实施例中,控制信号Sc1可以包括这些放大电路110_1~110_n的每一个的偏压。控制电路130的偏压电压产生电路可以产生对应的偏压(控制信号Sc1)给这些放大电路110_1~110_n的每一个的输入晶体管的控制端。基于这些偏压的调整,这些放大电路110_1~110_n可以调整放大装置100的线性功率以及输出电流ICC。
在其他实施例中,控制信号Sc1可以控制偏压电压产生电路,以产生对应的偏压给这些放大电路110_1~110_n的每一个的输入晶体管的控制端。举例来说,图4是依照本发明的另一实施例说明放大电路110_1与偏压电压产生电路140的电路模块示意图。其他放大电路110_2~110_n可以参照放大电路110_1的相关说明来类推。为了方便说明,图4仅绘示放大电路110_1的输入晶体管Q1。偏压电压产生电路140可以产生偏压Vbias1给放大电路110_1的输入晶体管Q1的控制端。其中,偏压电压产生电路140受控于控制信号Sc1来调整偏压Vbias1。基于偏压Vbias1的调整,放大电路110_1可以调整放大装置100的线性功率以及输出电流ICC。
在图4所示实施例中,偏压电压产生电路140包括参考电压电路143、电阻电路141、二极管电路142以及晶体管Q2。参考电压电路143受控于控制信号Sc1来调整并输出参考电压Vref1。举例来说,在一些实施例中,当控制信号Sc1为第一逻辑态(例如为高逻辑准位)时,参考电压电路143输出参考电压Vref1(参考电压Vref1可以是依照设计需求来决定的固定电压);以及当控制信号Sc1为第二逻辑态(例如为低逻辑准位)时,参考电压电路143不输出参考电压Vref1。在另一些实施例中,参考电压电路143可以依据控制信号Sc1来动态调整参考电压Vref1(参考电压Vref1可以是动态模拟电压)。
电阻电路141的第一端耦接至参考电压电路143以接收参考电压Vref1。二极管电路142的第一端耦接至电阻电路141的第二端。二极管电路142的第二端耦接至参考电压端Vref2。依照设计需求,在一些实施例中,参考电压端Vref2的电压准位可以是接地电压或是其他固定电压。晶体管Q2的控制端耦接至电阻电路141的第二端。晶体管Q2的第一端耦接至参考电压端Vref3。依照设计需求,在一些实施例中,参考电压端Vref3的电压准位可以是系统电压或是其他功率电压。晶体管Q2的第二端耦接至输入晶体管Q1的控制端。在另一实施例中,二极管电路142可以利用以二极管方式连接的晶体管(diode-connectedtransistor)来实作。
请参照图1。依照设计需求,调整电路120的输入端可以耦接至另一放大装置(未绘示)或是其他电路的输出端。在图1所示实施例中,调整电路120被配置为调整输入信号(例如射频信号RFin),以产生经调整信号RF2至共同节点CN1。控制电路130耦接至调整电路120,以提供控制信号Sc2。调整电路120受控于控制信号Sc2来调整放大装置100的增益。借由控制信号Sc2,放大装置100的增益以及/或是线性功率可以被降低(或增加)。
控制信号Sc1与控制信号Sc2用以决定放大装置100的操作模式。举例来说,放大电路110_1~110_n与调整电路120可以依据控制信号Sc1与控制信号Sc2来决定放大装置100的操作模式为第一操作模式与第二操作模式中的任何一者。其中,在所述第一操作模式中放大装置100的增益大于在所述第二操作模式中放大装置100的增益,而且在所述第一操作模式中放大装置100的输出电流ICC大于在所述第二操作模式中放大装置100的输出电流ICC。在一些实施例中,在所述第一操作模式中放大装置100的线性功率大于在所述第二操作模式中放大装置100的线性功率。依照操作需求,所述第一操作模式包括正常操作模式,而所述第二操作模式包括增益减少和退避模式(gain reduction and backoff mode)。
图5是依照本发明的一实施例说明图1所示调整电路120的电路模块示意图。图5所示调整电路120包括衰减器(attenuator)121。衰减器121可以衰减输入信号(例如射频信号RFin),以产生经衰减信号(例如经调整信号RF2)。衰减器121受控于控制信号Sc2来调整放大装置100的增益。借由控制信号Sc2,控制电路130可以调整衰减器121的衰减程度。借由提升衰减器121的衰减程度,放大装置100的增益可以被降低。本实施例并不限制衰减器121的实施细节。举例来说,依照设计需求,衰减器121可以是习知的衰减器或是其他信号衰减电路。
图6是依照本发明的一实施例说明图5所示衰减器121的电路模块示意图。在图6所示实施例中,衰减器121包括电阻R61、电阻R62以及电阻R63。电阻R61的第一端接收输入信号(例如射频信号RFin)。电阻R62的第一端耦接至电阻R61的第二端。电阻R62的第二端耦接至共同节点CN1。电阻R63的第一端耦接至电阻R61的第二端。电阻R63的第二端耦接至参考电压端Vref。依照设计需求,在一些实施例中,参考电压端Vref的电压准位可以是接地电压。电阻R61、电阻R62以及电阻R63中的一者或多者的阻值可以依据控制信号Sc2的控制而改变。本实施例并不限制“改变电阻的阻值”的实施细节。举例来说,在一些实施例中,“改变电阻的阻值”可以是习知技术,故在此不予赘述。
图7是依照本发明的一实施例说明电阻700的电路模块示意图。图7所示电阻700可以是图6所示电阻R61、电阻R62以及电阻R63中的任一者。在图7所示实施例中,电阻700包括多个单元电阻(例如图7所示711与712)以及多个开关(例如图7所示721与722)。这些单元电阻711~712的第一端相互电性连接,以作为电阻700的第一端。这些开关721~722的每一个的第一端耦接至这些单元电阻711~712中的一个对应单元电阻的第二端。这些开关721~722的第二端相互电性连接,以作为电阻700的第二端。这些开关721~722受控于控制信号Sc2。
图8是依照本发明的另一实施例说明图5所示衰减器121的电路模块示意图。在图8所示实施例中,衰减器121包括电阻R81、电阻R82以及电阻R83。电阻R81的第一端接收输入信号(例如射频信号RFin)。电阻R81的第二端耦接至共同节点CN1。电阻R82的第一端耦接至电阻R81的第一端。电阻R82的第二端耦接至参考电压端Vref。电阻R83的第一端耦接至电阻R81的第二端。电阻R83的第二端耦接至参考电压端Vref。依照设计需求,在一些实施例中,参考电压端Vref的电压准位可以是接地电压。电阻R81、电阻R82以及电阻R83中的一者或多者的阻值可以依据控制信号Sc2的控制而改变。依照设计需求,在一些实施例中,图8所示电阻R81、电阻R82以及/或是电阻R83可以参照图7所示电阻700的相关说明来类推。
图9是依照本发明的又一实施例说明图5所示衰减器121的电路模块示意图。在图9所示实施例中,衰减器121包括电阻R91、电阻R92、电阻R93以及电阻R94。电阻R91的第一端接收输入信号(例如射频信号RFin)。电阻R92的第一端耦接至电阻R91的第二端。电阻R92的第二端耦接至共同节点CN1。电阻R93的第一端耦接至电阻R91的第二端。电阻R93的第二端耦接至参考电压端Vref。依照设计需求,在一些实施例中,参考电压端Vref的电压准位可以是接地电压。电阻R94的第一端接收输入信号(例如射频信号RFin)。电阻R94的第二端耦接至共同节点CN1。电阻R91、电阻R92、电阻R93以及电阻R94中的一者或多者的阻值可以依据控制信号Sc2的控制而改变。依照设计需求,在一些实施例中,图9所示电阻R91、电阻R92、电阻R93以及/或是电阻R94可以参照图7所示电阻700的相关说明来类推。
图10是依照本发明的再一实施例说明图5所示衰减器121的电路模块示意图。在图10所示实施例中,衰减器121包括数据分配器(Demultiplexer,DMUX)1001、多个耦合器(coupler)(例如图10所示1002与1003)以及数据选择器(Multiplexer,MUX)1004。数据分配器1001的共同端接收输入信号(例如射频信号RFin)。这些耦合器1002~1003的每一个的第一端耦接至数据分配器1001的多个选择端中的一个对应选择端。这些耦合器1002~1003的每一个的第二端耦接至数据选择器1004的多个选择端中的一个对应选择端。依照设计需求,这些耦合器1002~1003可以是习知的射频耦合器或是其他耦合器电路。这些耦合器1002~1003的衰减量至少部分互不相同。在有些实施例中,这些耦合器1002~1003的衰减量也可以互不相同。这些耦合器1002~1003的衰减量可以依照设计需求来决定。数据选择器1004的共同端耦接至共同节点CN1。数据分配器1001以及数据选择器1004依据控制信号Sc2的控制而改变路由。
图11是依照本发明的另一实施例说明图1所示调整电路120的电路模块示意图。图11所示调整电路120包括级间调谐电路(interstage tuning circuit)122。级间调谐电路122可以调谐输入信号(例如射频信号RFin),以产生经调谐信号(例如经调整信号RF2)。级间调谐电路122受控于控制信号Sc2来调整放大装置100的增益以及/或是线性功率。借由控制信号Sc2,控制电路130可以调整级间调谐电路122的特性。级间调谐电路122可以调谐本级的输入阻抗,以及/或是调谐上一级的输出阻抗,以便进行阻抗匹配。借由控制级间调谐电路122,放大装置100的增益以及/或是线性功率可以被降低。本实施例并不限制级间调谐电路122的实施细节。举例来说,依照设计需求,级间调谐电路122可以是习知的匹配调谐电路122或是其他信号调谐电路。
在图11所示实施例中,级间调谐电路122包括电感电路1210以及电容电路1220。电感电路1210的第一端接收输入信号(例如射频信号RFin)。电感电路1210的第二端耦接至共同节点CN1。电容电路1220的第一端耦接至电感电路1210的第二端。电容电路1220的第二端耦接至参考电压端Vref。依照设计需求,在一些实施例中,参考电压端Vref的电压准位可以是接地电压。电感电路1210的电感值以及电容电路1220的电容值中的一者或二者可以依据控制信号Sc2的控制而改变。本实施例并不限制电感电路1210以及电容电路1220的实施细节。举例来说,依照设计需求,电感电路1210可以是习知的可变电感或是其他可变电感,以及/或是电容电路1220可以是习知的可变电容或是其他可变电容。
在图11所示实施例中,电感电路1210包括电感L131、开关SW131以及电感L132。电感L131的第一端接收输入信号(例如射频信号RFin)。电感L131的第二端耦接至共同节点CN1。开关SW131的第一端耦接至电感L131的第一端。开关SW131受控于控制信号Sc2。电感L132的第一端耦接至开关SW131的第二端。电感L132的第二端耦接至电感L131的第二端。
在图11所示实施例中,电容电路1220包括电容C141、开关SW141以及电容C142。电容C141的第一端耦接至电感电路1210的第二端。电容C141的第二端耦接至参考电压端Vref。开关SW141的第一端耦接至电容C141的第一端。开关SW141受控于控制信号Sc2。电容C142的第一端耦接至开关SW141的第二端。电容C142的第二端耦接至参考电压端Vref。依照设计需求,在一些实施例中,参考电压端Vref的电压准位可以是接地电压。
图12是依照本发明的又一实施例说明图1所示调整电路120的电路模块示意图。在图12所示实施例中,控制信号Sc2包括控制信号Sc2_1与控制信号Sc2_2。图12所示调整电路120包括级间调谐电路122以及衰减器121。基于控制信号Sc2_2的控制,级间调谐电路122可以调谐输入信号(例如射频信号RFin),以产生经调谐信号RF1。级间调谐电路122受控于控制信号Sc2_2来调整放大装置100的增益以及/或是线性功率。图12所示级间调谐电路122可以参照图11的相关说明来类推,故不再赘述。
在图12所示实施例中,衰减器121耦接至级间调谐电路122,以接收经调谐信号RF1。基于控制信号Sc2_1的控制,衰减器121可以衰减经调谐信号RF1,以产生经调整信号RF2。衰减器121受控于控制信号Sc2_1来调整放大装置100的增益。图12所示衰减器121可以参照图5至图10的相关说明来类推,故不再赘述。
调整电路120的实施方式不应受限于上述诸实施例。举例来说,在其他实施例中,衰减器121的输入端接收输入信号(例如射频信号RFin)。衰减器121可以衰减射频信号RFin,以产生经衰减信号给级间调谐电路122。级间调谐电路122的输入端耦接至衰减器121的输出端。级间调谐电路122可以调谐衰减器121的经衰减信号,以产生经调谐信号(作为经调整信号RF2)给放大电路(例如图1所示放大电路110_1~110_n)。
图13是依照本发明的另一实施例所绘示的一种放大装置1600的电路模块示意图。图13所示放大装置1600包括多个放大电路(例如图13所示110_1、110_2、…、110_n)以及调整电路1620。控制电路130耦接至这些放大电路110_1~110_n,以提供控制信号Sc1。图13所示放大电路110_1~110_n与控制电路130可以参照图1至图4的相关说明来类推,故不再赘述。
在图13所示实施例中,调整电路1620被配置为调整放大电路110_1~110_n输出的信号(亦即共同节点CN2的信号),以产生经调整信号(例如射频信号RFout)。控制电路130耦接至调整电路1620,以提供控制信号Sc3。调整电路1620受控于控制信号Sc3来调整放大装置1600的增益以及/或是线性功率。借由控制信号Sc3,放大装置1600的增益以及/或是线性功率可以被降低(或增加)。
图13所示调整电路1620包括输出匹配调谐电路(output matching tuningcircuit)1621。输出匹配调谐电路1621可以调谐放大电路110_1~110_n输出的信号(亦即共同节点CN2的信号),以产生经调整信号(例如射频信号RFout)。依照设计需求,输出匹配调谐电路1621的输出端可以耦接至另一放大装置(未绘示)或是其他电路的输入端。
输出匹配调谐电路1621受控于控制信号Sc3来调整放大装置100的增益以及/或是线性功率。借由控制信号Sc3,控制电路130可以调整输出匹配调谐电路1621的调谐特性。输出匹配调谐电路1621可以调谐本级的输出阻抗,以及/或是调谐下一级的输入阻抗,以便进行阻抗匹配。基于控制电路130的控制,放大装置100的增益以及/或是线性功率可以被降低。本实施例并不限制输出匹配调谐电路1621的实施细节。举例来说,依照设计需求,输出匹配调谐电路1621可以是习知的匹配调谐器或是其他信号匹配电路。
图14是依照本发明的一实施例说明图13所示输出匹配调谐电路1621的电路模块示意图。在图14所示实施例中,输出匹配调谐电路1621包括电感L181以及电容C181。电感L181的第一端耦接至共同节点CN2。电感L181的第二端提供放大装置1600的输出信号(例如射频信号RFout)。电容C181的第一端耦接至电感L181的第二端。电容C181的第二端耦接至参考电压端Vref。依照设计需求,在一些实施例中,参考电压端Vref的电压准位可以是接地电压。电感L181的电感值以及电容C181的电容值中的一者或二者可以依据控制信号Sc3的控制而改变。本实施例并不限制电感L181以及电容C181的实施细节。举例来说,依照设计需求,电感L181可以是习知的可变电感或是其他可变电感,以及/或是电容C181可以是习知的可变电容或是其他可变电容。再举例来说,电感L181的实施细节可以参照图11所述电感电路1210的相关说明来类推,以及/或是电容C181的实施细节可以参照图11所述电容电路1220的相关说明来类推,故不再赘述。
依照不同的设计需求,上述控制电路130的模块的实现方式可以是硬件(hardware)、韧体(firmware)、软件(software,即程序)或是前述三者中的多者的组合形式。
以硬件形式而言,上述控制电路130的模块可以实现于集成电路(integratedcircuit)上的逻辑电路。上述控制电路130的相关功能可以利用硬件描述语言(hardwaredescription languages,例如Verilog HDL或VHDL)或其他合适的编程语言来实现为硬件。举例来说,上述控制电路130的相关功能可以被实现于一或多个控制器、微控制器、微处理器、专用集成电路(Application-specific integrated circuit,ASIC)、数字信号处理器(digital signal processor,DSP)、现场可编程门阵列(Field Programmable GateArray,FPGA)及/或其他处理单元中的各种逻辑区块、模块和电路。
以软件形式及/或韧体形式而言,上述控制电路130的相关功能可以被实现为编程代码(programming codes)。例如,利用一般的编程语言(programming languages,例如C、C++或汇编语言)或其他合适的编程语言来实现上述控制电路130。所述编程代码可以被记录/存放在记录媒体中,所述记录媒体中例如包括只读存储器(Read Only Memory,ROM)、存储装置及/或随机存储器(Random Access Memory,RAM)。计算机、中央处理器(CentralProcessing Unit,CPU)、控制器、微控制器或微处理器可以从所述记录媒体中读取并执行所述编程代码,从而达成相关功能。作为所述记录媒体,可使用“非暂存性计算机可读取媒体(non-transitory computer readable medium)”,例如可使用带(tape)、碟(disk)、卡(card)、半导体内存、可程序设计的逻辑电路等。而且,所述程序也可经由任意传输媒体(通信网路或广播电波等)而提供给所述计算机(或CPU)。所述通信网路例如是互联网(Internet)、有线通信(wired communication)、无线通信(wireless communication)或其它通信介质。
图15是依照本发明的又一实施例所绘示的一种放大装置1900的电路模块示意图。图15所示放大装置1900包括多个放大电路(例如图15所示110_1、110_2、…、110_n)以及调整电路。在图15所示实施例中,所述调整电路包括调整电路120与调整电路1620。在图15所示实施例中,调整电路120被配置为调整输入信号(例如射频信号RFin),以产生经调整信号RF2至共同节点CN1。在图15所示实施例中,调整电路1620被配置为调整放大电路110_1~110_n输出的信号(亦即共同节点CN2的信号),以产生经调整信号(例如射频信号RFout)。图15所示放大电路110_1~110_n可以参照图1至图4的相关说明来类推,图15所示调整电路120可以参照图1、图5至图12的相关说明来类推,图15所示调整电路1620可以参照图13至图14的相关说明来类推,故不再赘述。
综上所述,本发明诸实施例所述放大装置可以借由控制信号Sc1、Sc2与/或Sc3来决定放大装置的操作模式。控制信号Sc1可以控制相互并联的多个放大电路110_1~110_n,亦即可以决定放大电路110_1~110_n致能(或失能)的数量,以便调整所述放大装置的输出电流ICC与线性功率。控制信号Sc2与/或Sc3可以控制调整电路120与/或1620,以便调整所述放大装置的增益与/或线性功率。因此,放大装置可以在降低增益时一并降低输出电流ICC与线性功率,可降低了放大装置的功耗,而达到省电的目的。
虽然本发明已以实施例揭露如上,然其并非用以限定本发明,任何所属技术领域中具有通常知识者,在不脱离本发明的精神和范围内,当可作些许的更动与润饰,故本发明的保护范围当视上述的权利要求范围所界定者为准。
Claims (22)
1.一种放大装置,其特征在于,包括:
多个放大电路,其中该些放大电路的每一个的一输入端耦接至一第一共同节点,以及该些放大电路的每一个的一输出端耦接至一第二共同节点;以及
一调整电路,其中该调整电路被配置为调整一输入信号以产生一经调整信号至该第一共同节点,或是该调整电路被配置为调整该第二共同节点的信号,或是该调整电路被配置为调整该输入信号以产生该经调整信号至该第一共同节点以及调整该第二共同节点的信号;
其中,该些放大电路受控于一第一控制信号,该调整电路受控于一第二控制信号,该第一控制信号与该第二控制信号用以决定该放大装置的一第一操作模式与一第二操作模式,以及在该第一操作模式中该放大装置的一增益以及一输出电流大于在该第二操作模式中该放大装置的该增益以及该输出电流。
2.如权利要求1所述的放大装置,其特征在于,其中在该第一操作模式中该放大装置的一线性功率大于在该第二操作模式中该放大装置的该线性功率。
3.如权利要求1所述的放大装置,其特征在于,其中该调整电路包括一衰减器、一级间调谐电路与一输出匹配调谐电路中的至少一者。
4.如权利要求3所述的放大装置,其特征在于,其中该衰减器包括:
一第一电阻,具有一第一端用以接收该输入信号;
一第二电阻,具有一第一端耦接至该第一电阻的一第二端,其中该第二电阻的一第二端耦接至该第一共同节点;以及
一第三电阻,具有一第一端耦接至该第一电阻的该第二端,其中该第三电阻的一第二端耦接至一参考电压端,
其中该第一电阻、该第二电阻以及该第三电阻中的一者或多者的阻值依据该第二控制信号的控制而改变。
5.如权利要求4所述的放大装置,其特征在于,其中该第一电阻、该第二电阻以及该第三电阻中的一者包括:
多个单元电阻,其中该些单元电阻的第一端相互电性连接;以及
多个开关,其中该些开关的每一个的一第一端耦接至该些单元电阻中的一个对应单元电阻的一第二端,该些开关的第二端相互电性连接,以及该些开关受控于该第二控制信号。
6.如权利要求3所述的放大装置,其特征在于,其中该衰减器包括:
一第一电阻,具有一第一端用以接收该输入信号,其中该第一电阻的一第二端耦接至该第一共同节点;
一第二电阻,具有一第一端耦接至该第一电阻的该第一端,其中该第二电阻的一第二端耦接至一第一参考电压端;以及
一第三电阻,具有一第一端耦接至该第一电阻的该第二端,其中该第三电阻的一第二端耦接至一第二参考电压端,
其中该第一电阻、该第二电阻以及该第三电阻中的一者或多者的阻值依据该第二控制信号的控制而改变。
7.如权利要求3所述的放大装置,其特征在于,其中该衰减器包括:
一第一电阻,具有一第一端用以接收该输入信号;
一第二电阻,具有一第一端耦接至该第一电阻的一第二端,其中该第二电阻的一第二端耦接至该第一共同节点;以及
一第三电阻,具有一第一端耦接至该第一电阻的该第二端,其中该第三电阻的一第二端耦接至一参考电压端;以及
一第四电阻,具有一第一端用以接收该输入信号,其中该第四电阻的一第二端耦接至该第一共同节点;
其中该第一电阻、该第二电阻、该第三电阻以及该第四电阻中的一者或多者的阻值依据该第二控制信号的控制而改变。
8.如权利要求3所述的放大装置,其特征在于,其中该衰减器包括:
一数据分配器,具有一共同端用以接收该输入信号;
多个耦合器,其中该些耦合器的每一个的一第一端耦接至该数据分配器的多个选择端中的一个对应选择端;以及
一数据选择器,具有一共同端耦接至该第一共同节点,其中该些耦合器的每一个的一第二端耦接至该数据选择器的多个选择端中的一个对应选择端,
其中该数据分配器以及该数据选择器依据该第二控制信号的控制而改变路由。
9.如权利要求8所述的放大装置,其特征在于,其中该些耦合器的衰减量至少部分互不相同。
10.如权利要求3所述的放大装置,其特征在于,其中该级间调谐电路包括:
一电感电路,具有一第一端用以接收该输入信号,其中该电感电路的一第二端耦接至该第一共同节点;以及
一电容电路,具有一第一端耦接至该电感电路的该第二端,其中该电容电路的一第二端耦接至一参考电压端,
其中该电感电路的电感值以及该电容电路的电容值中的一者或二者依据该第二控制信号的控制而改变。
11.如权利要求10所述的放大装置,其特征在于,其中该电感电路包括:
一第一电感,具有一第一端用以接收该输入信号,其中该第一电感的一第二端耦接至该第一共同节点;
一开关,具有一第一端耦接至该第一电感的该第一端;以及
一第二电感,具有一第一端耦接至该开关的一第二端,其中该第二电感的一第二端耦接至该第一电感的该第二端。
12.如权利要求10所述的放大装置,其特征在于,其中该电容电路包括:
一第一电容,具有一第一端耦接至该电感电路的该第二端,其中该第一电容的一第二端耦接至该参考电压端;
一开关,具有一第一端耦接至该第一电容的该第一端;以及
一第二电容,具有一第一端耦接至该开关的一第二端,其中该第二电容的一第二端耦接至该参考电压端。
13.如权利要求3所述的放大装置,其特征在于,其中该输出匹配调谐电路包括:
一电感,具有一第一端耦接至该第二共同节点,其中该电感的一第二端提供该放大装置的一输出信号;
一电容,具有一第一端耦接至该电感的该第二端,其中该电容的一第二端耦接至一参考电压端,
其中该电感的电感值以及该电容的电容值中的一者或二者依据该第三控制信号的控制而改变。
14.如权利要求3所述的放大装置,其特征在于,其中该输出匹配调谐电路的一输出端被配置为耦接至另一放大装置的一输入端。
15.如权利要求1所述的放大装置,其特征在于,其中该调整电路的一输入端被配置为耦接至另一放大装置的一输出端。
16.如权利要求1所述的放大装置,其特征在于,更包括:
一偏压电压产生电路,被配置为产生一偏压给该些放大电路的每一个的一输入晶体管的一控制端,
其中该偏压电压产生电路受控于该第一控制信号来调整该偏压。
17.如权利要求16所述的放大装置,其特征在于,其中该偏压电压产生电路包括:一参考电压电路,受控于该第一控制信号来调整并输出一第一参考电压;
一电阻电路,具有一第一端耦接至该参考电压电路以接收该第一参考电压;
一二极管电路,具有一第一端与一第二端分别耦接至该电阻电路的一第二端与一第二参考电压端;以及
一晶体管,具有一控制端耦接至该电阻电路的该第二端,其中该晶体管的一第一端耦接至一第三参考电压端,以及该晶体管的一第二端耦接至该输入晶体管的该控制端。
18.如权利要求1所述的放大装置,其特征在于,其中
该第一控制信号可包括或用以产生该些放大电路的每一个的一致能信号,以及
当该放大装置操作在该第一操作模式时该些放大电路中被致能的放大电路的数量大于当该放大装置操作在该第二操作模式时该些放大电路中被致能的放大电路的数量。
19.如权利要求18所述的放大装置,其特征在于,其中该些放大电路的每一个包括:
一开关,具有一第一端耦接至该第一共同节点,其中该开关受控于该致能信号;以及
一输入晶体管,具有一控制端耦接至该开关的一第二端。
20.如权利要求18所述的放大装置,其特征在于,其中该些放大电路的每一个包括:
一输入晶体管,具有一控制端耦接至该第一共同节点;以及
一开关,具有一第一端耦接至该输入晶体管的该控制端,其中该开关的一第二端耦接至一偏压电压端,该开关受控于该致能信号。
21.如权利要求18所述的放大装置,其特征在于,其中该些放大电路的每一个包括:
一输入晶体管,具有一控制端耦接至该第一共同节点;以及
一开关电路,具有一共同端耦接至该输入晶体管的该控制端,其中该开关电路的一第一选择端耦接至一偏压电压端,该开关电路的一第二选择端耦接至一参考电压端,该开关电路受控于该致能信号,以及当该开关电路将该参考电压端的电压传输至该输入晶体管的该控制端时该输入晶体管为截止。
22.如权利要求1所述的放大装置,其特征在于,更包括:
一控制电路,耦接至该调整电路以提供该第二控制信号,以及耦接至该些放大电路以提供该第一控制信号。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW108123228 | 2019-07-02 | ||
TW108123228A TWI710209B (zh) | 2019-07-02 | 2019-07-02 | 放大裝置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN112187202A true CN112187202A (zh) | 2021-01-05 |
Family
ID=73919619
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910782153.9A Pending CN112187202A (zh) | 2019-07-02 | 2019-08-23 | 放大装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US10985714B2 (zh) |
CN (1) | CN112187202A (zh) |
TW (1) | TWI710209B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20220015809A (ko) * | 2020-07-31 | 2022-02-08 | 삼성전기주식회사 | 전력 증폭기, 전력 증폭기 시스템, 그리고 이의 동작 방법 |
TWI819309B (zh) * | 2021-05-25 | 2023-10-21 | 立積電子股份有限公司 | 射頻放大器與偏壓電路 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101527995A (zh) * | 2005-11-04 | 2009-09-09 | 友达光电股份有限公司 | 有源式电流调整电路及相关发光结构 |
JP2010136039A (ja) * | 2008-12-04 | 2010-06-17 | Sanyo Electric Co Ltd | 信号増幅装置、及び磁気センサ装置 |
US20160065141A1 (en) * | 2013-03-26 | 2016-03-03 | Nec Corporation | Power amplifier |
CN205092772U (zh) * | 2015-09-29 | 2016-03-16 | 意法半导体(中国)投资有限公司 | 线性调节器控制电路 |
US20160181997A1 (en) * | 2014-12-18 | 2016-06-23 | Upi Semiconductor Corp. | Signal amplifying circuit |
CN106998195A (zh) * | 2016-01-25 | 2017-08-01 | 美国亚德诺半导体公司 | 开关放大器 |
US20180042073A1 (en) * | 2016-08-05 | 2018-02-08 | Nxp Usa, Inc. | Apparatus and methods for detecting defrosting operation completion |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6069525A (en) * | 1997-04-17 | 2000-05-30 | Qualcomm Incorporated | Dual-mode amplifier with high efficiency and high linearity |
US7417508B1 (en) * | 2007-03-08 | 2008-08-26 | Sige Semiconductor (U.S.), Corp. | Multiple RF path amplifiers |
US8150343B2 (en) * | 2009-09-21 | 2012-04-03 | Broadcom Corporation | Dynamic stability, gain, efficiency and impedance control in a linear/non-linear CMOS power amplifier |
US8836431B2 (en) * | 2010-11-23 | 2014-09-16 | Avago Technologies General Ip (Singapore) Pte. Ltd. | High-efficiency power amplifier with multiple power modes |
WO2013150564A1 (ja) * | 2012-04-04 | 2013-10-10 | 三菱電機株式会社 | マルチモード・マルチバンド増幅器 |
US9492567B1 (en) * | 2014-10-17 | 2016-11-15 | Daico Industries, Inc. | Combined RF/microwave amplifiers with individual power supplies |
US9571037B2 (en) * | 2014-10-31 | 2017-02-14 | Skyworks Solutions, Inc. | Diversity receiver front end system with impedance matching components |
US10256921B2 (en) * | 2016-11-11 | 2019-04-09 | Skyworks Solutions, Inc. | Reducing impedance discontinuities on a shared medium |
US10396737B2 (en) * | 2016-11-11 | 2019-08-27 | Skyworks Solutions, Inc. | Wide dynamic range amplifier system |
US10903049B2 (en) * | 2017-10-10 | 2021-01-26 | Tokyo Electron Limited | Plasma processing apparatus and measurement circuit |
KR102059817B1 (ko) * | 2018-05-25 | 2019-12-27 | 삼성전기주식회사 | 증폭 이득 가변에 따른 위상 왜곡을 보상하는 가변이득 저잡음 증폭장치 |
US10756676B2 (en) * | 2018-10-17 | 2020-08-25 | Analog Devices Global Unlimited Company | Amplifier systems for driving a wide range of loads |
-
2019
- 2019-07-02 TW TW108123228A patent/TWI710209B/zh active
- 2019-08-23 CN CN201910782153.9A patent/CN112187202A/zh active Pending
- 2019-11-18 US US16/687,507 patent/US10985714B2/en active Active
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101527995A (zh) * | 2005-11-04 | 2009-09-09 | 友达光电股份有限公司 | 有源式电流调整电路及相关发光结构 |
JP2010136039A (ja) * | 2008-12-04 | 2010-06-17 | Sanyo Electric Co Ltd | 信号増幅装置、及び磁気センサ装置 |
US20160065141A1 (en) * | 2013-03-26 | 2016-03-03 | Nec Corporation | Power amplifier |
US20160181997A1 (en) * | 2014-12-18 | 2016-06-23 | Upi Semiconductor Corp. | Signal amplifying circuit |
CN105991100A (zh) * | 2014-12-18 | 2016-10-05 | 力智电子股份有限公司 | 信号放大电路 |
CN205092772U (zh) * | 2015-09-29 | 2016-03-16 | 意法半导体(中国)投资有限公司 | 线性调节器控制电路 |
CN106998195A (zh) * | 2016-01-25 | 2017-08-01 | 美国亚德诺半导体公司 | 开关放大器 |
US20180042073A1 (en) * | 2016-08-05 | 2018-02-08 | Nxp Usa, Inc. | Apparatus and methods for detecting defrosting operation completion |
Also Published As
Publication number | Publication date |
---|---|
TW202103438A (zh) | 2021-01-16 |
TWI710209B (zh) | 2020-11-11 |
US20210006214A1 (en) | 2021-01-07 |
US10985714B2 (en) | 2021-04-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8044716B1 (en) | Adjustable segmented power amplifier | |
US8130043B2 (en) | Multi-stage power amplifier with enhanced efficiency | |
EP1719243B1 (en) | Radio frequency low noise amplifier with automatic gain control | |
EP2156551B1 (en) | Configurable, variable gain lna for multi-band rf receiver | |
EP2946467B1 (en) | Amplifier with switchable common gate gain buffer | |
US7667541B2 (en) | Amplifier circuit and wireless communication device | |
US6342813B1 (en) | Variable gain amplifier | |
CN112187202A (zh) | 放大装置 | |
US6630861B2 (en) | Variable gain amplifier | |
US9041473B2 (en) | Power amplifier | |
US8063703B2 (en) | Output circuit of radio-frequency transmitter | |
US6400933B1 (en) | Amplifier | |
US7298215B2 (en) | Amplifying circuit | |
US7848721B2 (en) | Antenna damping circuit and high frequency receiver employing same | |
JP3951726B2 (ja) | ゲインコントロール回路及び電子ボリューム回路 | |
US20230031137A1 (en) | Amplifier circuit having adjustable gain | |
CN117439549B (zh) | 增益可调的线性低噪声放大器 | |
CN109495084B (zh) | 一种由射频开关控制的衰减器 | |
US20230318556A1 (en) | Variable gain low noise amplifier and method for controlling gain of variable gain low noise amplifier | |
WO2021256088A1 (ja) | 高周波回路及び通信装置 | |
EP0948132B1 (en) | Amplifier with programmable gain and input linearity usable in high-frequency lines | |
JP2007324918A (ja) | アンテナアッテネータ回路 | |
CN116896325A (zh) | 可变增益低噪声放大器及控制其增益的方法 | |
CN118041298A (zh) | 一种新型低相移射频衰减器电路、附加相位误差消除电路及系统 | |
CN114915271A (zh) | 功率放大电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |