CN112133256A - 一种显示装置 - Google Patents

一种显示装置 Download PDF

Info

Publication number
CN112133256A
CN112133256A CN201910662882.0A CN201910662882A CN112133256A CN 112133256 A CN112133256 A CN 112133256A CN 201910662882 A CN201910662882 A CN 201910662882A CN 112133256 A CN112133256 A CN 112133256A
Authority
CN
China
Prior art keywords
circuit
connector
conversion circuit
core
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201910662882.0A
Other languages
English (en)
Inventor
吴永良
陈宥烨
孙磊
刘子涵
师俊
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xianyang Caihong Optoelectronics Technology Co Ltd
Original Assignee
Xianyang Caihong Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from PCT/CN2019/095757 external-priority patent/WO2020258392A1/zh
Application filed by Xianyang Caihong Optoelectronics Technology Co Ltd filed Critical Xianyang Caihong Optoelectronics Technology Co Ltd
Priority to PCT/CN2020/103008 priority Critical patent/WO2021013123A1/zh
Publication of CN112133256A publication Critical patent/CN112133256A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • G09G2320/0276Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping for the purpose of adaptation to the characteristics of a display device, i.e. gamma correction
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/08Details of image data interface between the display device controller and the data line driver circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/14Use of low voltage differential signaling [LVDS] for display data communication

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明公开了一种显示装置,包括:显示面板,其上具有栅驱动电路、源驱动电路;XB板,其上具有驱动电路板组件,所述驱动电路板组件包括显示控制电路、第一连接器,所述显示控制电路电连接所述栅驱动电路、所述源驱动电路和所述第一连接器;系统板,其上设置有第二连接器和电连接所述第二连接器的系统级芯片,所述系统级芯片内置有光学品味调整IP核;以及连接件,连接在所述第一连接器和所述第二连接器之间。本实施的显示装置通过将驱动电路板组件设置在XB板上,使得XB板具有部分TCON功能在对Panel Timming进行调试和改变时完全不依赖于SOC,能够独立进行开发,面板厂商能够独立完成面板调试和改变,而无需依赖于对SOC做更改。

Description

一种显示装置
技术领域
本发明属于显示器领域,具体涉及一种显示装置。
背景技术
显示器主要包括设置在电路主板(MB板)上的系统级芯片(System On Chip,简称SOC)、时序控制板(Timing Control,简称TCON)、水平方向电路面板(X-board,简称XB)、源驱动电路和栅驱动电路,其中,系统级芯片接收待传输图像数据信号,并将所述待传输图像数据信号输出,随后将输入信号经过行扩展模块和列扩展模块进行处理,将处理后的数据传送给时序控制板,时序控制板将接收到的数据通过水平方向电路面板传输至源驱动电路和栅驱动电路,从而驱动薄膜晶体管液晶显示器显示。
目前,通常通过柔性扁平电缆(Flexible Flat Cable,简称FFC)来连接电路主板和水平方向电路面板,以进行二者之间的信号传输,然而,由于TCON IC的功能集成在电路主板的SOC上,使得在对面板(Panel)进行调试和改变时,需要SOC配合,由于对TCON的操作均需要依赖于SOC,无法独立对TCON进行开发。
发明内容
为了解决现有技术中存在的上述问题,本发明提供了一种显示装置。本发明要解决的技术问题通过以下技术方案实现:
一种显示装置,包括:
显示面板,其上具有栅驱动电路、源驱动电路;
XB板,其上具有驱动电路板组件,所述驱动电路板组件包括显示控制电路、第一连接器,所述显示控制电路电连接所述栅驱动电路、所述源驱动电路和所述第一连接器;
系统板,其上设置有第二连接器和电连接所述第二连接器的系统级芯片,所述系统级芯片内置有光学品味调整IP核;以及
连接件,连接在所述第一连接器和所述第二连接器之间。
在一个具体实施方式中,所述XB板包括并列设置的至少两个电路子板,所述驱动电路板组件设置在任一个所述电路子板上,且所述多个电路子板中每相邻两个电路子板之间通过连接件和各自设置的连接器形成电连接。
在一个具体实施方式中,所述XB板上还设置有若干Mini-LVDS接口,所述第一连接器包括P2P接口;所述显示控制电路包括信号转换电路,所述信号转换电路电连接所述第一连接器和所述Mini-LVDS接口,且被配置成经由所述第一连接器接收包含图像数据的P2P接口信号,并根据所述P2P接口信号生成源极控制信号及第二接口类型图像数据信号,并通过所述Mini-LVDS接口输出至所述源驱动电路,其中,所述第二接口类型图像数据信号为Mini-LVDS接口信号。
在一个具体实施方式中,所述显示控制电路还包括电平转换电路、直流电压转换电路;其中,
所述直流电压转换电路电连接所述第一连接器且被配置成经由所述第一连接器接收输入直流电压并根据所述输入直流电压产生栅极开关电压和基准电压分别至所述电平转换电路;所述电平转换电路电连接所述第一连接器,且被配置成经由所述第一连接器接收基准时序信号以根据所述基准时序信号和所述栅极开关电压产生栅极控制信号至所述栅驱动电路。
在一个具体实施方式中,所述直流电压转换电路、所述电平转换电路和所述信号转换电路整合于同一个芯片;或者所述直流电压转换电路和所述电平转换电路整合于同一个芯片且所述信号转换电路整合于另一个芯片;或者所述直流电压转换电路和所述信号转换电路整合于同一个芯片且所述电平转换电路整合于另一个芯片;或者所述电平转换电路和所述信号转换电路整合于同一个芯片且所述直流电压转换电路整合于另一个芯片;或者所述直流电压转换电路、所述电平转换电路和所述信号转换电路整合于同一芯片。
在一个具体实施方式中,所述显示控制电路包括电平转换电路、直流电压转换电路、Gamma校正电路;其中,
所述直流电压转换电路电连接所述第一连接器且被配置成经由所述第一连接器接收输入直流电压并根据所述输入直流电压产生栅极开关电压和基准电压分别至所述电平转换电路和所述Gamma校正电路;所述电平转换电路电连接所述第一连接器,且被配置成经由所述第一连接器接收基准时序信号以根据所述基准时序信号和所述栅极开关电压产生栅极控制信号至所述栅驱动电路;所述Gamma校正电路被配置成根据所述基准电压产生多个Gamma电压至所述源驱动电路。
在一个具体实施方式中,所述XB板上还包括非易失性存储器,所述非易失性存储器电连接所述第一连接器,且所述非易失性存储器内存储有光学品味调整参数表,其中,所述系统级芯片被配置成经由所述第二连接器、所述连接件和所述第一连接器读取所述非易失性存储器内存储的所述光学品味调整参数表并加载至所述光学品味调整IP核。
在一个具体实施方式中,所述光学品味调整IP核包括Mura消除IP核、白平衡调整IP核、低色偏补偿IP核、过压驱动IP核和抖动处理IP核中的一个或多个,所述光学品味调整参数表包括Mura消除参数表、白平衡调整参数表、低色偏补偿参数表、过压驱动参数表和抖动处理参数表中的相应者。
在一个具体实施方式中,当所述光学品味调整IP核包括Mura消除IP核、白平衡调整IP核、低色偏补偿IP核、过压驱动IP核和抖动处理IP核,所述系统级芯片被配置成依次控制所述Mura消除IP核、所述白平衡调整IP核、所述低色偏补偿IP核、所述过压驱动IP核和所述抖动处理IP核分别根据所述Mura消除参数表、所述白平衡调整参数表、所述低色偏补偿参数表、所述过压驱动参数表和所述抖动处理参数表进行Mura消除操作、白平衡调整、低色偏补偿操作、过压驱动操作和抖动处理操作。
相比现有技术,上述一个或多个技术方案具有如下一个或多个优点或有益效果:
1、本实施的显示装置通过将驱动电路板组件设置在XB板上,使得XB板具有部分TCON功能在对Panel Timming进行调试和改变时完全不依赖于SOC,能够独立进行开发,通过本实施例的架构调整,使得电路主板MB和水平方向电路面板XB能够分开制造与销售,面板厂商能够独立完成面板调试和改变,而无需依赖于对SOC做更改。
2、本实施例的显示装置通过在驱动电路板组件的显示控制电路中增设信号转换电路(例如以芯片形式呈现),其一方面将P2P接口信号转为mini-LVDS接口信号,使得源驱动电路中COF型源驱动器与驱动电路板组件之间的接口被改为mini-LVDS接口,成本大大降低;另一方面,信号转换电路可产生显示面板所需的时序控制信号,面板调试、改版可以全部由面板厂商完成,整机厂商可以无需做任何变更,降低了开发成本;又一方面,面板新技术可由信号转换电路完成,系统板可以无需做任何变更。
3、本实施例的显示装置通过将光学品味调整参数以参数表形式存储在XB板上的非易失性存储器中,光学品味调整参数表中各个参数的调试由整机厂商改为面板厂商;因为光学品味调整参数跟面板强相关,不同的面板所需的光学品味调整参数表不同,而面板厂商更了解自己面板的光学特性,因此可以根据自己的面板特性灵活调整面板光学特性,从而可以将整机厂商从繁琐的调整光学特性工作中解放出来,以加速整机的开发速度。
以下将结合附图及实施例对本发明做进一步详细说明。
附图说明
图1为本申请一个实施例的一种显示装置的结构示意图;
图2示意出图1所示显示装置中的显示控制电路的一种具体结构;
图3示意出图1所示显示装置中的显示控制电路的另一种具体结构;
图4为图1所示显示装置中的系统级芯片和XB板上非易失性存储器的内部模块示意图;
图5示意出图4中光学品味调整参数表和光学品味调整IP核的一种具体构成。
具体实施方式
下面结合具体实施例对本发明做进一步详细的描述,但本发明的实施方式不限于此。
实施例一
如图1所示,本申请一个实施例提供的一种显示装置10,包括:显示面板111,其上具有栅驱动电路、源驱动电路;XB板113,其上具有驱动电路板组件1130,系统板13以及连接件CL1。本实施例的主动式矩阵显示装置10例如是TCONLESS型液晶电视,其系统板上的系统级芯片整合有传统TCON芯片的至少部分功能,且其XB板上整合有传统TCON芯片的至少部分功能,但本申请实施例并不以此为限。
其中,显示面板111包括显示区域1111和电连接显示区域1111的栅驱动电路及源驱动电路。显示区域1111内设置有多条数据线DL、多条栅极线GL和电连接各条数据线DL与各条栅极线GL的多个像素P;各个像素P位于相对应的栅极线GL与数据线DL的交叉处。所述栅驱动电路例如包括两个GOA(Gate-On Array,栅驱动电路集成在阵列基板上)电路1113,这两个GOA电路1113位于显示区域1111的周边区域且分设于显示区域1111的相对两侧,也即显示面板111的栅驱动电路为双侧GOA电路。各个GOA电路1113电连接显示区域1111内的栅极线GL,用于向显示区域1111的各条栅极线GL提供栅极驱动信号。所述源驱动电路例如包括多个COF型源驱动器1115,比如图1中所示的十二个COF(Chip-On-Flex,覆晶薄膜)型源驱动器1115;各个COF型源驱动器1115电连接显示区域1111内的数据线DL,用于各个数据线DL提供图像数据信号。更具体地,单个COF型源驱动器1115例如包括柔性电路板和设置在柔性电路板上的源驱动器芯片(source driver IC)。
其中,XB板113可以为整块独立的电路板,也可以是多个并列设置的多块电路子板,若为多个并列设置的多块电路子板,则驱动电路板组件1130可以设置在其中任一个电路子板上,且所述多个电路子板中每相邻两个电路子板之间通过连接件和各自设置的连接器形成电连接。
本实施例以两块电路子板进行说明,XB板113包括两个电路子板113a、113b,这两个电路子板113a、113b沿着图1水平方向排列于显示面板111的一侧,也即作为行方向驱动电路板;各个电路子板113a、113b邻近显示区域1111的一侧设置有COF型源驱动器1115的连接介面例如mini-LVDS接口。如上所述,驱动电路板组件1130设置于电路子板113a上,具体为,电路子板113a设置有显示控制电路1131、连接器CN1、非易失性存储器1133和连接器CN3。电路子板113a通过多个例如七个COF型源驱动器1115电连接显示区域1111,并利用最右侧COF型源驱动器1115电连接显示面板111右侧的GOA电路1113。电路子板113b设置有连接器CN4。电路子板113b通过多个例如五个COF型源驱动器1115电连接显示区域1111,并利用最左侧COF型源驱动器1115电连接显示面板111左侧的GOA电路1113。电路子板113a的连接器CN3和电路子板113b的连接器CN4之间通过连接件CL2形成电连接,此处的连接件CL2例如是柔性电路板或软排线(Flexible Flat Cable,FFC),从而使得产生于电路子板113a上的信号通过该连接件CL2传输到电路子板113b上。
再者,显示控制电路1131电连接第一连接器CN1、连接器CN3以及多个例如七个COF型源驱动器1115;如此一来,显示控制电路1131除了通过电路子板113a上的PCB(PrintedCircuit Board,印刷电路板)走线电连接右侧的七个COF型源驱动器1115之外,还通过连接器CN3、连接件CL2和连接器CN4以及电路子板113b上的PCB走线连接左侧的五个COF型源驱动器1115。XB板113上还设置有若干Mini-LVDS接口,该Mini-LVDS接口设置于COF型源驱动器1115与显示控制电路1131之间,所述第一连接器包括P2P接口;参见图2,所述显示控制电路1131包括信号转换电路11312,所述信号转换电路11312电连接所述第一连接器CN1和所述Mini-LVDS接口,且被配置成经由所述第一连接器CN1接收包含图像数据的P2P接口信号,并根据所述P2P接口信号生成源极控制信号及第二接口类型图像数据信号,并通过所述Mini-LVDS接口输出至所述源驱动电路,其中,所述第二接口类型图像数据信号为Mini-LVDS接口信号。
需要说明的是,在现有技术中,为了匹配SOC发送的信号,源极驱动器的接口需要对应进行调整,例如,若SOC发送的信号是通过P2Pinterface接口进行传输的,则对应的源极驱动器接口也只能使用P2Pinterface接口,从而导致整体制造成本和测试成本增加。而在本实施例中,若连接件CL1通过P2P interface接口将信号从SOC传输到显示控制电路1131中的信号转换电路11312,信号转换电路11312能够将P2P interface信号转换成对应于该面板源极驱动器的接口信号,例如COF型源驱动器接口1115为Mini-LVDS接口,则对应将P2P interface信号转换成Mini-LVDS信号,将转换后的Mini-LVDS信号发送至该面板COF型源驱动器接口1115,即相当于通过信号转换电路11312完成了接口信号的转换,从而在不改变面板上原来Mini-LVDS接口的情况下完成数据传输。通过在XB板113a的显示控制电路1131中增设信号转换电路11312(例如以芯片形式呈现),其一方面将P2P接口信号转为mini-LVDS接口信号,使得源驱动电路中COF型源驱动器1115与XB板113之间的接口被改为mini-LVDS接口,成本大大降低;另一方面,信号转换电路11312可产生显示面板111所需的时序控制信号,面板调试、改版可以全部由面板厂商完成,整机厂商可以无需做任何变更,降低了开发成本;又一方面,面板新技术可由信号转换电路11312完成,系统板13可以无需做任何变更。
另一方面,显示控制电路1131还可以包括直流电压转换电路11314、电平转换电路11316和Gamma校正(伽马校正)电路11318。信号转换电路11312电连接连接器CN1、电平转换电路11316和所述源驱动电路,且被配置成经由连接器CN1接收基准时序信号例如STV、CKV和包含图像数据(比如RGB数据)的P2P接口信号,根据所述P2P接口信号生成源极控制信号例如TP、POL及第二接口类型图像数据信号例如Mini-LVDS至所述源驱动电路,以及根据所述基准时序信号STV、CKV生成初始栅极控制信号例如ST_in、CKx_in、LC_in、Reset_in至电平转换电路11316。直流电压转换电路11314电连接连接器CN1且被配置成经由连接器CN1接收输入直流电压Vin并根据输入直流电压Vin产生栅极开关电压例如VGH、VGL和基准电压例如VAA分别至电平转换电路11316和Gamma校正电路11318。电平转换电路11316被配置成根据所述栅极开关电压VGH、VGL和所述初始栅极控制信号ST_in、CKx_in、LC_in、Reset_in产生栅极控制信号例如ST、CKx、LCx、Reset至所述栅驱动电路。Gamma校正电路11318被配置成根据所述基准电压VAA产生多个Gamma电压例如GMAx至所述源驱动电路。在一个具体例子中,CKx_in例如为四个高频时钟信号CK1~CK4,CKx例如是八个高频时钟信号CK1~CK8、且LCx为相对于CKx而言的两个低频时钟信号LC1~LC2,GMAx例如为GMA1~GMA14等十四路Gamma电压,VGH作为栅极开启电压例如是+20V~+30V,VGL作为栅极关闭电压例如选取-5V左右,但本申请并不以此为限。此外,值得说明的是,所述P2P接口信号包含多对差分信号,其为一种不同于mini LVDS(mini Low Voltage Differential Signaling,微型低压差分信号)接口的另一种接口类型,而且非常适用于系统板13到电路子板113a这种短距离的信号传输,其可以是已知成熟的USI-T、EPI、CMPI、iSP接口等。另外,需要说明的是,直流电压转换电路11314并不限于产生前述的VGH、VGL及VAA,其还用于向信号转换电路11312、电平转换电路11316、Gamma校正电路11318、所述栅驱动电路和所述源驱动电路提供电源电压比如数字电压VDD和模拟电压HVAA(图未绘出)。
承上述,图2所示实施例中的信号转换电路11312、直流电压转换电路11314、电平转换电路11316和Gamma校正电路11318例如分别整合于四个不同芯片;例如直流电压转换电路11314采用已知成熟技术的PMIC芯片,电平转换电路11316采用已知成熟技术中的电平转换(Level Shift)芯片,以及Gamma校正电路11318采用已知成熟技术中的P-Gamma芯片。此外,为了进一步提升电路的集成度,在其他实施例中,还可以将直流电压转换电路11314和电平转换电路11316整合于同一芯片且Gamma校正电路11318整合于另一芯片,或者将直流电压转换电路11314和Gamma校正电路11318整合于同一芯片且电平转换电路11316整合于另一芯片,或者将电平转换电路11316和Gamma校正电路11318整合于同一芯片且直流电压转换电路11314整合于同一芯片,甚至还可以将直流电压转换电路11314、电平转换电路11316和Gamma校正电路11318三者整合于同一芯片。
在现有技术中,由于TCON IC的功能集成在电路主板的SOC上,在对Panel Timming进行调试和改变时,需要SOC配合,而本实施的TCON IC部分功能设置于XB板上,在对PanelTimming进行调试和改变时完全不依赖于SOC,能够独立进行开发。通过本实施例的架构调整,使得电路主板MB和水平方向电路面板XB能够分开制造与销售,面板厂商能够独立完成面板调试和改变,而无需依赖于对SOC做更改。
当显示控制电路1131包括Gamma校正电路11318时,由于Gamma校正电路11318设置在水平方向电路面板XB上,使得能够片片调整gamma曲线,此外,电源管理电路135也可以设置在水平方向电路面板XB上,电源管理电路135连接显示控制电路1131,使面板厂商能够在面板制造时自行调整和改版电源部分。
当然,显示控制电路1131也可以不包括上述直流电压转换电路11314、电平转换电路11316和Gamma校正电路11318中的一个或多个电路,例如不包括Gamma校正电路11318时,则直流电压转换电路11314、电平转换电路11316和信号转换电路11312可以整合于同一个芯片;或者直流电压转换电路11314和电平转换电路11316整合于同一个芯片且信号转换电路11312整合于另一个芯片;或者直流电压转换电路11314和信号转换电路11312整合于同一个芯片且电平转换电路11316整合于另一个芯片;或者电平转换电路11316和信号转换电路11312整合于同一个芯片且直流电压转换电路11314整合于另一个芯片;或者直流电压转换电路11314、电平转换电路11316和信号转换电路11312整合于同一芯片。
参见图3,在另一个实施例中,显示控制电路1131包括信号转换电路11312、直流电压转换电路11314、电平转换电路11316和Gamma校正电路11318。信号转换电路11312电连接连接器CN1和所述源驱动电路,且被配置成经由连接器CN1接收包含图像数据的P2P接口信号,并根据所述P2P接口信号生成源极控制信号TP,POL及第二接口类型图像数据信号例如Mini-LVDS至所述源驱动电路。直流电压转换电路11314电连接连接器CN1且被配置成经由连接器CN1接收输入直流电压Vin并根据所述输入直流电压Vin产生栅极开关电压例如VGH、VGL和基准电压例如VAA分别至电平转换电路11316和Gamma校正电路11318。电平转换电路11316电连接连接器CN1,且被配置成经由连接器CN1接收基准时序信号例如STV、CKV以根据所述基准时序信号STV、CKV和所述栅极开关电压VGH、VGL产生栅极控制信号例如ST、CKx、LCx、Reset至所述栅驱动电路。Gamma校正电路11318被配置成根据所述基准电压VAA产生多个Gamma电压GMAx至所述源驱动电路。简而言之,图3所示实施例与图2所示实施例的主要不同之处在于:图3所示实施例中的基准时序信号STV、CKV直接送至电平转换电路11316,而非如图2所示先经由信号转换电路11312进行初步转换再送至电平转换电路11316。又或者,在其他实施例中,基准时序信号STV、CKV也可以由信号转换电路11312本地产生而非由系统板13直接提供。
此外,显示控制电路1131还可以进一步电连接(图1中未绘出)非易失性存储器1133,例如与非易失性存储器挂接在同一串行总线比如SPI(Serial PeripheralInterface,串行外设接口)总线;SPI总线具有数据读写速度快的优点。
另外,非易失性存储器1133电连接连接器CN1。如图4所示,非易失性存储器1133内存储有光学品味调整参数表11330,此处的光学品味调整参数表11330中包含的参数为与显示面板111的光学品味(或称光学特性)强相关的参数。在本实施例中,非易失性存储器1133为SPI接口闪存(Flash),相应地连接器CN1包含SPI总线接口。
系统板13设置有连接器CN2、系统级芯片133和电源管理电路135。系统板13的连接器CN2通过连接件CL1连接电路子板113a的连接器CN1。再者,系统级芯片133电连接连接器CN2且内置有光学品味调整IP核1330(参见图4),如此一来,系统级芯片133可以经由连接器CN2、连接件CL1和连接器CN1以串行通信方式读取电路子板113a的非易失性存储器中存储的光学品味调整参数11330并加载至光学品味调整IP核1330以对显示面板111的光学品味进行调整。另外,连接件CL1例如是单条软排线(FFC)。此外,值得一提的是,本实施例的系统板13典型地还设置有多个音视频输入接口例如CVBS接口、HDMI接口等;系统板13又称主板(Main Board),其用于对经由音视频输入接口输入的视频和音频信号进行解码处理,再将视频信号以数字信号格式输出至XB板。
参见图5,光学品味调整IP核1330包括Mura消除(Demura)IP核1331、白平衡(whitetracking)调整IP核1332、低色偏(low color shift)补偿IP核1333、过压驱动(OverDrive,OD)IP核1334和抖动处理IP核1335,相应地光学品味调整参数表11330包括Mura消除参数表11331、白平衡调整参数表11332、低色偏补偿参数表11333、过压驱动参数表11334和抖动处理参数表11335。更具体地,Mura消除IP核1331用于根据Mura消除参数表11331进行Mura(也即一种因显示亮度不均匀而造成各种痕迹的现象)消除操作,白平衡调整IP核1332用于根据白平衡调整参数表11332进行白平衡调整操作,低色偏补偿IP核1333用于根据低色偏补偿参数表11333进行低色偏补偿操作以使得显示面板111达到低色偏显示品质,过压驱动IP核1334用于根据过压驱动参数表11334进行过压驱动操作,以及抖动处理IP核1335用于根据抖动处理参数表11335进行抖动处理操作比如时间抖动处理(temporal dithering)和/或空间抖动处理(spatial dithering)。至于Mura消除操作、白平衡调整操作、低色偏补偿操作、过压驱动操作和抖动处理操作各自所需的参数为已知成熟技术,故在此不再赘述。至于电源管理电路135,其电连接连接器CN2以向电路子板113a提供输入直流电压比如12V;再者,电源管理电路135例如采用成熟的PMIC芯片。
值得一提的是,根据发明人的试验验证得知,通过系统级芯片133依次控制Mura消除IP核1331、白平衡调整IP核1332、低色偏补偿IP核1333、过压驱动IP核1334和抖动处理IP核1335分别根据Mura消除参数表11331、白平衡调整参数表11332、低色偏补偿参数表11333、过压驱动参数表11334和抖动处理参数表11335进行Mura消除操作、白平衡调整、低色偏补偿操作、过压驱动操作和抖动处理操作,这种特定的光学品味调整顺序,比较容易使得显示面板111达到较佳的显示品质和光学品味。
此外,值得说明的是,在其他实施例中,光学品味调整IP核1330也可以只包括Mura消除IP核1331、白平衡调整IP核1332、低色偏补偿IP核1333、过压驱动IP核1334和抖动处理IP核1335中的部分IP核;类似地,光学品味调整参数表11330也可以只包括Mura消除参数表11331、白平衡调整参数表11332、低色偏补偿参数表11333、过压驱动参数表11334和抖动处理参数表11335中的部分参数表。
综上所述,本申请实施例将光学品味调整参数(或称光学code)以参数表形式存储在电路子板113a上的非易失性存储器1133中,光学品味调整参数表11330中各个参数的调试由整机厂商改为面板厂商;因为光学品味调整参数跟面板强相关,不同的面板所需的光学品味调整参数表不同,而面板厂商更了解自己面板的光学特性,因此可以根据自己的面板特性灵活调整面板光学特性,从而可以将整机厂商从繁琐的调整光学特性工作中解放出来,以加速整机的开发速度。
此外,可以理解的是,前述各个实施例仅为本申请的示例性说明,在技术特征不冲突、结构不矛盾、不违背本申请的发明目的前提下,各个实施例的技术方案可以任意组合、搭配使用。再者,可以理解的是,前述各个实施例中显示控制电路1131的信号转换电路11312、直流电压转换电路11314、电平转换电路11316和Gamma校正电路11318并不限于分布在单个电路子板113a上,其也可以分布在多个驱动电路板上例如图1中的电路子板113a和113b上。
上述显示装置可以为:LTPO显示装置、Micro LED显示装置、液晶面板、电子纸、OLED面板、AMOLED面板、手机、平板电脑、电视机、显示器、笔记本电脑、数码相框等任何具有显示功能的产品或部件。
在本申请所提供的几个实施例中,应该理解到,所揭露的系统,装置和方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,所述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多路单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多路网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本申请各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用硬件加软件功能单元的形式实现。
上述以软件功能单元的形式实现的集成的单元,可以存储在一个计算机可读取存储介质中。上述软件功能单元存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本申请各个实施例所述方法的部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(Read-Only Memory,简称ROM)、随机存取存储器(Random Access Memory,简称RAM)、磁碟或者光盘等各种可以存储程序代码的介质。
以上内容是结合具体的优选实施方式对本发明所作的进一步详细说明,不能认定本发明的具体实施只局限于这些说明。对于本发明所属技术领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干简单推演或替换,都应当视为属于本发明的保护范围。

Claims (9)

1.一种显示装置,其特征在于,包括:
显示面板,其上具有栅驱动电路、源驱动电路;
XB板,其上具有驱动电路板组件,所述驱动电路板组件包括显示控制电路、第一连接器,所述显示控制电路电连接所述栅驱动电路、所述源驱动电路和所述第一连接器;
系统板,其上设置有第二连接器和电连接所述第二连接器的系统级芯片,所述系统级芯片内置有光学品味调整IP核;以及
连接件,连接在所述第一连接器和所述第二连接器之间。
2.根据权利要求1所述的显示装置,其特征在于,所述XB板包括并列设置的至少两个电路子板,所述驱动电路板组件设置在任一个所述电路子板上,且所述多个电路子板中每相邻两个电路子板之间通过连接件和各自设置的连接器形成电连接。
3.根据权利要求1所述的显示装置,其特征在于,所述XB板上还设置有若干Mini-LVDS接口,所述第一连接器包括P2P接口;所述显示控制电路包括信号转换电路,所述信号转换电路电连接所述第一连接器和所述Mini-LVDS接口,且被配置成经由所述第一连接器接收包含图像数据的P2P接口信号,并根据所述P2P接口信号生成源极控制信号及第二接口类型图像数据信号,并通过所述Mini-LVDS接口输出至所述源驱动电路,其中,所述第二接口类型图像数据信号为Mini-LVDS接口信号。
4.根据权利要求3所述的显示装置,其特征在于,所述显示控制电路还包括电平转换电路、直流电压转换电路;其中,
所述直流电压转换电路电连接所述第一连接器且被配置成经由所述第一连接器接收输入直流电压并根据所述输入直流电压产生栅极开关电压和基准电压分别至所述电平转换电路;所述电平转换电路电连接所述第一连接器,且被配置成经由所述第一连接器接收基准时序信号以根据所述基准时序信号和所述栅极开关电压产生栅极控制信号至所述栅驱动电路。
5.根据权利要求4所述的显示装置,其特征在于,所述直流电压转换电路、所述电平转换电路和所述信号转换电路整合于同一个芯片;或者所述直流电压转换电路和所述电平转换电路整合于同一个芯片且所述信号转换电路整合于另一个芯片;或者所述直流电压转换电路和所述信号转换电路整合于同一个芯片且所述电平转换电路整合于另一个芯片;或者所述电平转换电路和所述信号转换电路整合于同一个芯片且所述直流电压转换电路整合于另一个芯片;或者所述直流电压转换电路、所述电平转换电路和所述信号转换电路整合于同一芯片。
6.根据权利要求3所述的显示装置,其特征在于,所述显示控制电路包括电平转换电路、直流电压转换电路、Gamma校正电路;其中,
所述直流电压转换电路电连接所述第一连接器且被配置成经由所述第一连接器接收输入直流电压并根据所述输入直流电压产生栅极开关电压和基准电压分别至所述电平转换电路和所述Gamma校正电路;所述电平转换电路电连接所述第一连接器,且被配置成经由所述第一连接器接收基准时序信号以根据所述基准时序信号和所述栅极开关电压产生栅极控制信号至所述栅驱动电路;所述Gamma校正电路被配置成根据所述基准电压产生多个Gamma电压至所述源驱动电路。
7.根据权利要求1所述的显示装置,其特征在于,所述XB板上还包括非易失性存储器,所述非易失性存储器电连接所述第一连接器,且所述非易失性存储器内存储有光学品味调整参数表,其中,所述系统级芯片被配置成经由所述第二连接器、所述连接件和所述第一连接器读取所述非易失性存储器内存储的所述光学品味调整参数表并加载至所述光学品味调整IP核。
8.根据权利要求1所述的显示装置,其特征在于,所述光学品味调整IP核包括Mura消除IP核、白平衡调整IP核、低色偏补偿IP核、过压驱动IP核和抖动处理IP核中的一个或多个,所述光学品味调整参数表包括Mura消除参数表、白平衡调整参数表、低色偏补偿参数表、过压驱动参数表和抖动处理参数表中的相应者。
9.根据权利要求8所述的显示装置,其特征在于,当所述光学品味调整IP核包括Mura消除IP核、白平衡调整IP核、低色偏补偿IP核、过压驱动IP核和抖动处理IP核,所述系统级芯片被配置成依次控制所述Mura消除IP核、所述白平衡调整IP核、所述低色偏补偿IP核、所述过压驱动IP核和所述抖动处理IP核分别根据所述Mura消除参数表、所述白平衡调整参数表、所述低色偏补偿参数表、所述过压驱动参数表和所述抖动处理参数表进行Mura消除操作、白平衡调整、低色偏补偿操作、过压驱动操作和抖动处理操作。
CN201910662882.0A 2019-06-25 2019-07-22 一种显示装置 Pending CN112133256A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
PCT/CN2020/103008 WO2021013123A1 (zh) 2019-06-25 2020-07-20 一种显示装置

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
CN201910557272 2019-06-25
CN2019105572724 2019-06-25
PCT/CN2019/095757 WO2020258392A1 (zh) 2019-06-25 2019-07-12 主动式矩阵显示装置和驱动电路板组件
CNPCT/CN2019/095757 2019-07-12

Publications (1)

Publication Number Publication Date
CN112133256A true CN112133256A (zh) 2020-12-25

Family

ID=73849541

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910662882.0A Pending CN112133256A (zh) 2019-06-25 2019-07-22 一种显示装置

Country Status (3)

Country Link
EP (1) EP3985657A4 (zh)
CN (1) CN112133256A (zh)
WO (1) WO2020258428A1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2021203778A1 (zh) * 2020-04-09 2021-10-14 咸阳彩虹光电科技有限公司 显示装置、显示系统
WO2024001537A1 (zh) * 2022-06-29 2024-01-04 京东方科技集团股份有限公司 显示装置输入电路、显示装置及其控制方法

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW202326267A (zh) * 2021-12-30 2023-07-01 法商思電子系統意象公司 電子紙顯示裝置

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20080028092A (ko) * 2006-09-26 2008-03-31 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법
CN101887699A (zh) * 2009-05-11 2010-11-17 乐金显示有限公司 液晶显示器
CN101996544A (zh) * 2010-09-28 2011-03-30 天津三星电子显示器有限公司 实现显示器图像处理与时序控制芯片一体化的方法
KR20130044771A (ko) * 2011-10-24 2013-05-03 엘지디스플레이 주식회사 액정표시장치
CN103730085A (zh) * 2012-10-12 2014-04-16 乐金显示有限公司 显示装置
CN105679268A (zh) * 2016-03-29 2016-06-15 硅谷数模半导体(北京)有限公司 显示组件
CN107342060A (zh) * 2017-09-13 2017-11-10 京东方科技集团股份有限公司 驱动芯片和显示装置
CN107396022A (zh) * 2017-08-22 2017-11-24 深圳市华星光电技术有限公司 数据传输装置及液晶显示装置
CN108648712A (zh) * 2018-06-12 2018-10-12 广东长虹电子有限公司 一种应用于液晶屏的tcon板与source板连接电路
CN208126060U (zh) * 2018-04-28 2018-11-20 咸阳彩虹光电科技有限公司 显示面板的非对称驱动装置以及显示装置

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101286541B1 (ko) * 2008-05-19 2013-07-23 엘지디스플레이 주식회사 액정표시장치
CN202159474U (zh) * 2011-06-27 2012-03-07 深圳市华星光电技术有限公司 液晶面板的数据驱动系统和芯片、以及液晶显示装置
JP2014010762A (ja) * 2012-07-02 2014-01-20 Japan Display Inc 表示装置
CN103745703A (zh) * 2013-12-31 2014-04-23 深圳市华星光电技术有限公司 一种液晶面板的驱动电路、液晶面板和液晶显示装置
CN107241562B (zh) * 2017-07-25 2020-09-22 四川长虹电器股份有限公司 超高清液晶电视电路系统及接口
CN208538435U (zh) * 2018-08-01 2019-02-22 京东方科技集团股份有限公司 一种显示装置

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20080028092A (ko) * 2006-09-26 2008-03-31 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 장치와 그 구동 방법
CN101887699A (zh) * 2009-05-11 2010-11-17 乐金显示有限公司 液晶显示器
CN101996544A (zh) * 2010-09-28 2011-03-30 天津三星电子显示器有限公司 实现显示器图像处理与时序控制芯片一体化的方法
KR20130044771A (ko) * 2011-10-24 2013-05-03 엘지디스플레이 주식회사 액정표시장치
CN103730085A (zh) * 2012-10-12 2014-04-16 乐金显示有限公司 显示装置
CN105679268A (zh) * 2016-03-29 2016-06-15 硅谷数模半导体(北京)有限公司 显示组件
CN107396022A (zh) * 2017-08-22 2017-11-24 深圳市华星光电技术有限公司 数据传输装置及液晶显示装置
CN107342060A (zh) * 2017-09-13 2017-11-10 京东方科技集团股份有限公司 驱动芯片和显示装置
CN208126060U (zh) * 2018-04-28 2018-11-20 咸阳彩虹光电科技有限公司 显示面板的非对称驱动装置以及显示装置
CN108648712A (zh) * 2018-06-12 2018-10-12 广东长虹电子有限公司 一种应用于液晶屏的tcon板与source板连接电路

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2021203778A1 (zh) * 2020-04-09 2021-10-14 咸阳彩虹光电科技有限公司 显示装置、显示系统
WO2024001537A1 (zh) * 2022-06-29 2024-01-04 京东方科技集团股份有限公司 显示装置输入电路、显示装置及其控制方法

Also Published As

Publication number Publication date
EP3985657A4 (en) 2022-08-10
WO2020258428A1 (zh) 2020-12-30
EP3985657A1 (en) 2022-04-20

Similar Documents

Publication Publication Date Title
KR100874639B1 (ko) 액정표시장치
KR101289642B1 (ko) 액정표시장치
KR102396469B1 (ko) 디스플레이 장치
KR100864926B1 (ko) 액정표시장치
CN112133256A (zh) 一种显示装置
US8004487B2 (en) Display device
KR102618734B1 (ko) 표시 장치 및 이의 구동 방법
TWI436339B (zh) 時序控制器,具有該時序控制器的液晶顯示器,及該液晶顯示器的驅動方法
JP2010256921A (ja) 表示装置およびその駆動方法、並びに電子機器
US11620930B2 (en) Display device with system-on-chip including optical performance adjustment IP core
KR102364096B1 (ko) 표시장치
KR20030061552A (ko) 데이터 전송 장치 및 방법
WO2021121435A1 (zh) 改善显示画质的方法及显示装置
KR100870499B1 (ko) 액정표시장치와 그 구동방법
KR20150021616A (ko) I2c 통신을 이용한 영상 표시장치의 구동장치와 그 구동방법
KR101968178B1 (ko) 타이밍 제어부 및 이를 포함하는 액정표시장치
KR101957296B1 (ko) 전원공급장치와 이를 구비한 액정표시장치, 및 전원공급방법
KR101773194B1 (ko) 표시장치
KR20080088022A (ko) 액정표시장치
CN112992086A (zh) 一种显示装置、连接组件
KR102410433B1 (ko) 디스플레이 장치
CN114495851A (zh) 显示装置
US8493311B2 (en) Display device
KR20190074543A (ko) 체결 불량 확인 장치 및 이를 포함하는 표시장치
KR20100123269A (ko) 액정표시장치

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20201225

RJ01 Rejection of invention patent application after publication