CN111883086B - 转换电路、转换电路的控制方法以及显示装置 - Google Patents

转换电路、转换电路的控制方法以及显示装置 Download PDF

Info

Publication number
CN111883086B
CN111883086B CN202010842971.6A CN202010842971A CN111883086B CN 111883086 B CN111883086 B CN 111883086B CN 202010842971 A CN202010842971 A CN 202010842971A CN 111883086 B CN111883086 B CN 111883086B
Authority
CN
China
Prior art keywords
peripheral interface
serial peripheral
wire serial
data
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202010842971.6A
Other languages
English (en)
Other versions
CN111883086A (zh
Inventor
陈列华
黄正园
王香春
丁晓源
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai AVIC Optoelectronics Co Ltd
Original Assignee
Shanghai AVIC Optoelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai AVIC Optoelectronics Co Ltd filed Critical Shanghai AVIC Optoelectronics Co Ltd
Priority to CN202010842971.6A priority Critical patent/CN111883086B/zh
Publication of CN111883086A publication Critical patent/CN111883086A/zh
Application granted granted Critical
Publication of CN111883086B publication Critical patent/CN111883086B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal

Abstract

本申请公开了一种转换电路、转换电路的控制方法以及显示装置。该电路包括:检测模块、开关模块和第一电阻网络;检测模块的第一输入端与三线SPI的数据端连接;检测模块的第二输入端与四线SPI的输入端连接;检测模块的输出端与开关模块的第一端连接;开关模块的第二端与供电电源连接,开关模块的第三端与四线SPI的输入端连接,开关模块的第四端与第一电阻网络的第一端连接;第一电阻网络的另一端分别与三线SPI的数据端和四线SPI的输出端连接;检测模块用于在确定三线SPI的数据端的电压与四线SPI的输入端的电压不满足预设匹配条件的情况下输出第一控制信号,开关模块用于根据第一控制信号处于断开状态。能实现4线SPI的输出端从3线SPI数据端精确读取数据。

Description

转换电路、转换电路的控制方法以及显示装置
技术领域
本申请涉及显示领域,尤其涉及一种转换电路、转换电路的控制方法以及显示装置。
背景技术
前端控制器可以与被驱动模组的驱动集成电路芯片(Integrated CircuitChip,IC)进行数据传输。前端控制器产生的控制信号传输至驱动IC,然后驱动IC通过该控制信号实现对被驱动模组的驱动。其中,被驱动模组可以为显示模组。前端控制器也可以从驱动IC读取相关的数据。
但是在一些场景下,驱动IC只支持3线SPI(Serial PeripheralInterface,SPI),前端控制器支持4线SPI。在这种场景下,若前端控制器与驱动IC进行数据传输,则需要信号4线SPI的输出端和输入端均与3线SPI的数据端连接。但是当3线SPI的数据端输出的数据与4线SPI的输入端输入的数据不一致时,4线SPI的输入端SDI的数据与3线SPI的数据端SDA的数据会产生冲突,进而导致在4线SPI的输出端在需要读取数据的场景下,无法准确读取数据。
发明内容
本申请实施例提供一种转换电路、转换电路的控制方法以及显示装置,能够解决4线SPI的输入端SDI的数据与3线SPI的数据端SDA的数据产生冲突时,4线SPI的输出端无法准确读取数据的问题。
第一方面,本申请提供一种转换电路,包括:检测模块、开关模块和第一电阻网络;其中,所述检测模块的第一输入端与三线串行外设接口的数据端连接;所述检测模块的第二输入端与四线串行外设接口的输入端连接;所述检测模块的输出端与所述开关模块的第一端连接;所述开关模块的第二端与供电电源连接,所述开关模块的第三端与所述四线串行外设接口的输入端连接,所述开关模块的第四端与所述第一电阻网络的第一端连接;所述第一电阻网络的另一端分别与所述三线串行外设接口的数据端和所述四线串行外设接口的输出端连接;所述检测模块用于在确定所述三线串行外设接口的数据端的电压与所述四线串行外设接口的输入端的电压不满足预设匹配条件的情况下输出第一控制信号,所述开关模块用于根据所述第一控制信号处于断开状态,以断开所述四线串行外设接口的输入端和所述三线串行外设接口的数据端之间的连通。。
第二方面,本申请提供了一种转换电路的控制方法,所述转换电路为第一方面提供的转换电路,该方法包括:由所述检测模块确定所述三线串行外设接口的数据端的电压和所述四线串行外设接口的输入端的电压不满足预设匹配条件,则所述检测模块输出第一控制信号;由所述开关模块根据所述第一控制信号处于断开状态,以断开所述四线串行外设接口的输入端和所述三线串行外设接口的数据端之间的连通。
第三方面,本申请提供一种显示装置,包括:显示模组和第一方面提供的转换电路;所述显示模组的驱动芯片与所述三线串行外设接口的数据端连接。
本申请实施例的转换电路及其控制方法,在检测模块确定3线串行外设接口的数据端的电压与四线串行外设接口的输入端的电压不一致的情况下输出第一控制信号。开关模块根据第一控制信号处于断开状态,以断开四线串行外设接口的输入端和三线串行外设接口的数据端之间的连通,从而实现在4线串行外设接口的输出端从3线串行外设接口的数据端读取数据的场景下,在4线串行外设接口的输入端的电压与3线串行外设接口的数据端的电压产生冲突时,切断4线串行外设接口的输入端和3线串行外设接口的数据端之间的连通,从而解决数据冲突的问题,以使4线串行外设接口的输出端从3线串行外设接口的数据端精确地读取数据。
附图说明
为了更清楚地说明本申请实施例的技术方案,下面将对本申请实施例中所需要使用的附图作简单地介绍,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本申请提供的转换电路的应用场景架构示意图;
图2是本申请第一方面提供的转换电路的一实施例的结构示意图;
图3是本申请第一方面提供的转换电路的另一实施例的结构示意图;
图4是本申请实施例提供的同或电路的逻辑运算示意图;
图5是本申请第一方面提供的转换电路的再一实施例的结构示意图;
图6是本申请第一方面提供的转换电路的又一实施例的结构示意图;
图7是本申请提供的转换电路的控制方法的一实施例的流程示意图;
图8是本申请提供的转换电路的控制方法的另一实施例的流程示意图。
具体实施方式
下面将详细描述本申请的各个方面的特征和示例性实施例,为了使本申请的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本申请进行进一步详细描述。应理解,此处所描述的具体实施例仅被配置为解释本申请,并不被配置为限定本申请。对于本领域技术人员来说,本申请可以在不需要这些具体细节中的一些细节的情况下实施。下面对实施例的描述仅仅是为了通过示出本申请的示例来提供对本申请更好的理解。
需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
为了更好的理解本申请,下面将结合附图,详细描述根据本申请实施例的转换电路、转换电路的控制方法以及显示装置,应注意,这些实施例并不是用来限制本申请公开的范围。
图1是本申请提供的转换电路的应用场景的架构示意图。如图1所示,显示模组的驱动芯片支持三线串行外设接口,前端控制器支持四线串行外设接口。
作为一个示例,显示模组可以为电子设备的显示模组,前端控制器可以为该电子设备的主控制器。例如,电子设备可以为手机、平板电脑、笔记本电脑、掌上电脑、车载电子设备、可穿戴设备或计算机等设备。
若显示模组的驱动芯片和前端控制器需要进行数据传输,则需要四线外设接口的输出端SDO和输入端SDI均与3线串行外设接口的数据端SDA连接。但是当3线串行外设接口的数据端SDA输出的数据与4线串行外设接口的输入端SDI输入的数据不一致时,4线串行外设接口的输入端SDI的数据与3线串行外设接口的数据端SDA的数据会产生冲突,进而导致在4线SPI的输出端SDO从三线串行外设接口的数据端SDA读取数据,且同时4线SPI的输入端SDI向三线串行外设接口的数据端SDA写入数据的场景下,4线SPI的输出端SDO无法准确读取数据。
在相关技术中,参见图1,可以在4线串行外设接口的输入端SDI的数据与3线串行外设接口的数据端SDA之间增加一个电阻R,来防止4线SPI的输出端SDO在需要读取数据时,4线串行外设接口的输入端SDI的数据与3线串行外设接口的数据端SDA的数据产生冲突的问题。
但是,4线串行外设接口的输入端SDI与3线串行外设接口的数据端SDA之间增加的电阻R的阻值太大时,信号衰减过大,3线串行外设接口的数据端SDA接收信号异常。当4线串行外设接口的输入端SDI与3线串行外设接口的数据端SDA之间增加的电阻R的阻值太小时,则4线串行外设接口的输入端SDI和3线串行外设接口的数据端SDA中具有较高电平的一端会将较低电平的另一端拉高,导致SDO接收信号异常。并且,4线串行外设接口的输入端SDI与3线串行外设接口的数据端SDA之间增加的电阻R的阻值需要根据驱动IC和前端控制器的驱动能力来做调整,通用性较低。因此,需要在提高转换电路通用性的基础上,解决4线SPI的输入端SDI的数据与3线SPI的数据端SDA的数据产生冲突时,4线SPI的输出端无法准确读取数据的问题。
基于此,本申请提供一种转换电路及其控制方法,以实现4线串行外设接口的输出端从3线串行外设接口的数据端精确地读取数据。下面结合附图和实施例进行详细介绍。
图2是本申请第一方面提供的转换电路的一实施例的结构示意图。如图2所示,本申请提供的转换电路包括:检测模块D、开关模块K和第一电阻网络N1。
其中,检测模块D的第一输入端与三线串行外设接口的数据端SDA连接;检测模块D的第二输入端与四线串行外设接口的输入端SDI连接;检测模块D的输出端与开关模块K的第一端连接;
开关模块K的第二端与供电电源VCC连接,开关模块K的第三端与四线串行外设接口的输入端SDI连接,开关模块K的第四端与第一电阻网络N1的第一端连接;第一电阻网络N1的另一端分别与三线串行外设接口的数据端SDA和四线串行外设接口的输出端SDO连接;
检测模块D用于在确定三线串行外设接口的数据端SDA的电压与四线串行外设接口的输入端的电压SDI不满足预设匹配条件的情况下输出第一控制信号,开关模块K用于根据第一控制信号处于断开状态,以断开四线串行外设接口的输入端SDI和三线串行外设接口的数据端SDA之间的连通。
在本申请的一些实施例中,预设匹配条件可以为三线串行外设接口的数据端SDA的电压与四线串行外设接口的输入端SDI的电压位于同一预设电压范围内。
在本申请的实施例中,在4线串行外设接口的输入端的电压与3线串行外设接口的数据端的电压产生冲突时,切断4线串行外设接口的输入端和3线串行外设接口的数据端之间的连通,从而解决数据冲突的问题,以使4线串行外设接口的输出端从3线串行外设接口的数据端精确地读取数据。
在本申请的一些实施例中,第一电阻网络N1可以包括电阻R1,电阻R1的一端与开关模块K的第四端连接,电阻R1的另一端分别与三线串行外设接口的数据端SDA和四线串行外设接口的输出端SDO连接。
图3是本申请第一方面提供的转换电路的另一实施例的结构示意图。如图3所示,检测模块D包括同或电路F,同或电路F的第一输入端B与三线串行外设接口的数据端SDA连接,同或电路F的第二输入端A与四线串行外设接口的输入端SDI连接,同或电路F的输出端与开关模块K的第一端连接。
其中,对于同或电路,当同或电路的两个输入端一个为“0”,另一个为“1”时,则同或电路的输出为“0”;当同或电路的两个输入端均为“1”或均为“0”时,同或电路的输出为“1”。也就是说,若同或电路的两个输入端输入的数据相异,则同或电路的输出为“0”,若同或电路的两个输入端输入的数据相同,则同或电路的输出为“1”。
参见图4,同或电路的输入端可以将输入的三线串行外设接口的数据端SDA的电压与四线串行外设接口的输入端SDI的电压转换为数字信号。例如,若4线串行外设接口的输入端SDI的数据与3线串行外设接口的数据端SDA的数据对应的数字信号为“0”,由于SDI和SDA的数据相同,因此4线串行外设接口的输入端SDI的数据并不会影响,即4线SPI的输出端SDO读取的数据对应的数字信号也是“0”。相类似,若4线串行外设接口的输入端SDI的数据与3线串行外设接口的数据端SDA的数据对应的数字信号均为“1”,由于SDI和SDA的数据相同,因此4线串行外设接口的输入端SDI的数据并不会影响,即4线SPI的输出端SDO读取的数据对应的数字信号也是“1”。
若4线串行外设接口的输入端SDI的数据对应的数字信号为0,3线串行外设接口的数据端SDA的数据对应的数字信号为“1”,由于SDI和SDA的数据相异,在4线SPI的输出端SDO在需要读取数据时,由于4线串行外设接口的输入端SDI的数据与3线串行外设接口的数据端SDA的数据产生冲突,则可以切断4线串行外设接口的输入端SDI和3线串行外设接口的数据端SDA之间的连通,从而使4线串行外设接口的输出端SDO从3线串行外设接口的数据端SDA精确地读取的数据对应的数字信号“1”,即SDO=SDA=1。
若4线串行外设接口的输入端SDI的数据对应的数字信号为1,3线串行外设接口的数据端SDA的数据对应的数字信号为“0”,由于SDI和SDA的数据相异,在4线SPI的输出端SDO在需要读取数据时,由于4线串行外设接口的输入端SDI的数据与3线串行外设接口的数据端SDA的数据产生冲突,则可以切断4线串行外设接口的输入端SDI和3线串行外设接口的数据端SDA之间的连通,从而使4线串行外设接口的输出端SDO从3线串行外设接口的数据端SDA精确地读取的数据对应的数字信号“0”,即SDO=SDA=0。
在本申请的实施例中,通过利用同或电路来检测4线串行外设接口的输入端SDI的数据与3线串行外设接口的数据端SDA的数据是否产生冲突,简单方便,提高了检测速度。
图5是本申请第一方面提供的转换电路的再一实施例的结构示意图。如图5所示,开关模块K包括第一开关单元K1和第二开关单元K2。
其中,第一开关单元K1的第一端与检测模块D的输出端连接,第一开关单元K1的第二端与供电电源VCC连接,第一开关单元K1的第三端与第二开关单元K2的第一端连接。
其中,第二开关单元K2的第二端与四线串行外设接口的输入端SDI连接,第二开关单元K2的第三端与第一电阻网络N1的第一端连接。
在本申请的一些实施例中,继续参见图5,第一开关单元K1可以包括场效应晶体管(Field Effect Transistor,FET);场效应晶体管的栅极与检测模块D的输出端连接,场效应晶体管的源极与供电电源VCC连接,所场效应晶体管的漏极与第二开关单元K2的第一端连接。
也就是说,场效应晶体管的栅极为第一开关单元K1的第一端,场效应晶体管的源极为第一开关单元K1的第二端,场效应晶体管的漏极为第一开关单元K1的第三端。
例如,第一开关单元K1可以为薄膜晶体管(Thin Film Transistor,TFT)、结型场效应晶体管(Junction Field-Effect Transistor,JFET)或金属氧化物半导体场效应晶体管(Metal-Oxide-Semiconductor Field-EffectTransistor,MOSFET)等晶体管。
在本申请的实施例中,场效应晶体管利用多数载流子导电,因此它的温度稳定性较好,并且场效应管的抗辐射能力强,且噪声低下。
在本申请的一些实施例中,继续参见图5,第二开关单元K2包括放大器A1,放大器A1的电源端与第一开关单元K1的第三端连接,放大器A1的输入端与四线串行外设接口的输入端SDI连接,放大器A1的输出端与第一电阻网络N1的第一端连接;其中,放大器A1的增益为1。
也就是说,放大器A1的电源端为第二开关单元K2的第一端,放大器A1的输入端为第二开关单元K2的第二端,放大器A1的输出端为第二开关单元K2的第三端。
在本申请的实施例中,利用增益为1的放大器A1可以实现开关功能,从而可以实现控制4线SPI的输入端SDI与3线SPI的数据端SDA是否连通。
若4线SPI的输入端SDI的数据与3线SPI的数据端SDA的数据相同时,同或电路输出高电平,则可以控制第一开关单元K1导通。由于放大器A1的电源端与第一开关单元K1的第三端连接,则当第一开关单元K1导通之后,则供电电源VCC可以为放大器A1供电,则放大器A1开始工作。由于放大器A1的增益为1,即四线串行外设接口的输入端与三线串行外设接口的数据端连通,且不会影响数据的传输。
若4线SPI的输入端SDI的数据与3线SPI的数据端SDA的数据不相同时,同或电路输出低电平,则第一开关单元K1处于断开状态。由于放大器A1的电源端与第一开关单元K1的第三端连接,当第一开关单元K1断开之后,则供电电源VCC无法为放大器A1供电,则放大器A1停止工作,从而可以切断四线串行外设接口的输入端与三线串行外设接口的数据端之间的连通。
在本申请的实施例中,第二开关单元K2也可以为场效应晶体管。场效应晶体管的源极与四线串行外设接口的输入端SDI连接,场效应晶体管的漏极与第一电阻网络N1的第一端连接,场效应晶体管的栅极与第二开关单元K2的第三端连接。
也就是说,场效应晶体管的栅极为第二开关单元K2的第一端,场效应晶体管的源极为第二开关单元K2的第二端,场效应晶体管的漏极为第二开关单元K2的第三端。
在本申请的实施例中,通过利用第一开关单元K1和第二开关单元K2的配合使用,可以实现对4线串行外设接口的输入端SDI和3线串行外设接口的数据端SDA之间是否连通进行控制,对从而解决数据冲突的问题,以使4线串行外设接口的输出端从3线串行外设接口的数据端精确地读取数据。
并且,在本申请的实施例中,由于可以根据三线串行外设接口的数据端的电压与四线串行外设接口的输入端的电压是否满足预设匹配条件,对4线串行外设接口的输入端SDI和3线串行外设接口的数据端SDA之间是否连通进行控制,不需要根据驱动IC和前端控制器的驱动能力做适应性调整,通用性更强。
在本申请的一些实施例中,供电电源VCC的电压与四线串行外设接口的输入端SDI的电压相同。也就是说,供电电源VCC的电压与四线串行外设接口的输入端SDI的电压的时序和大小都相同。
在本申请的实施例中,在4线SPI的输入端SDI的数据与3线SPI的数据端SDA的数据一致的情况下,且4线SPI的输入端SDI向3线SPI的数据端SDA写入数据的场景下,需要保持4线SPI的输入端SDI的数据的稳定性。由于固定的供电电源VCC的驱动能力比驱动IC的驱动能力高,因此可以进行驱动转换,即保持供电电源VCC的电压与四线串行外设接口的输入端的电压相同,然后驱动能力较弱的4线SPI的输入端SDI驱动转换成固定电平供电电源VCC的驱动,因此可以提高数据的准确性。
作为一个示例,由于4线SPI的输入端SDI属于器件驱动,因此当4线SPI的输入端SDI的驱动电压进行驱动时,则会造成第一电阻网络N1有很大的压降,则降低向3线SPI的数据端SDA写入的数据的准确性。因此,本申请通过将供电电源VCC的电压与4线SPI的输入端SDI的电压设置为一致,则供电电源VCC的变化与4线SPI的输入端SDI上的驱动电压的变化情况一致。由于供电电源VCC的驱动电压比较稳定,则当第二开关单元K2处于导通状态下,第一电阻网络N1上几乎没有压降,则向3线SPI的数据端SDA写入的电压几乎与供电电源VCC的电压相等,即与4线SPI的输入端SDI的电压几乎相等,因此,可以提高数据的准确性。
图6是本申请第一方面提供的转换电路的再一实施例的结构示意图。如图6所示,图6示出的转换电路还包括限流模块,设置于供电电源VCC和开关模块K的第二端之间。
在一些实施例中,通过设置限流模块,可以避免第一开关单元K1因电流过大而毁坏,以起到限流作用。
在一些实施例中,限流模块包括第二电阻网络N2,第二电阻网络N2的第一端与供电电源VCC连接,第二电阻网络N2的第二端与开关模块K的第二端连接。
在一些具体实施例中,第二电阻网络N2包括电阻R2。电阻R2的第一端与供电电源VCC连接,电阻R2的第二端与开关模块K的第二端连接。例如,继续参见图5,第二开关模块K包括FET管和放大器A1。电阻R2的第二端与FET管的源极连接。
图7为本申请提供的转换电路的控制方法的一实施例的流程示意图,用于本申请第一方面提供的转换电路。本申请提供的转换电路的控制方法包括以下步骤:
步骤710,由检测模块D确定三线串行外设接口的数据端的电压和四线串行外设接口的输入端的电压不满足预设匹配条件,则检测模块D输出第一控制信号;
步骤720,由开关模块K根据第一控制信号处于断开状态,以断开四线串行外设接口的输入端和三线串行外设接口的数据端之间的连通。
在本申请的实施例中,在4线串行外设接口的输入端的电压与3线串行外设接口的数据端的电压产生冲突时,切断4线串行外设接口的输入端和3线串行外设接口的数据端之间的连通,从而解决数据冲突的问题,以使4线串行外设接口的输出端从3线串行外设接口的数据端精确地读取数据。
在本申请的一些实施例中,在步骤720之后,本申请提供的转换电路的控制方法还包括:
步骤730,由四线串行外设接口的输出端从三线串行外设接口的数据端读取数据。
在本申请的实施例中,当切断4线串行外设接口的输入端和3线串行外设接口的数据端之间的连通之后,则4线串行外设接口的输入端的电压不会再影响3线串行外设接口的数据端的电压,则四线串行外设接口的输出端可以从三线串行外设接口的数据端准确地读取数据。
在本申请的一些实施例中,本申请提供的转换电路的控制方法还包括:
由检测模块D确定三线串行外设接口的数据端的电压和四线串行外设接口的输入端的电压满足预设匹配条件,则检测模块D输出第二控制信号;
由开关模块K根据第二控制信号处于导通状态,以连通四线串行外设接口的输入端和三线串行外设接口的数据端。
图8为本申请提供的转换电路的控制方法的另一实施例的流程示意图,用于本申请第一方面提供的转换电路。在一些实施例中,检测模块D可以为同或电路F,如图8所示,由同或电路F检测三线串行外设接口的数据端的电压和四线串行外设接口的输入端的电压是否满足预设匹配条件。
若同或电路F确定三线串行外设接口的数据端的电压和四线串行外设接口的输入端的电压不满足预设匹配条件,则切断4线串行外设接口的输入端和3线串行外设接口的数据端之间的连通。然后,4线串行外设接口的输出端正常从3线串行外设接口的数据端读取数据。
若同或电路F确定三线串行外设接口的数据端的电压和四线串行外设接口的输入端的电压满足预设匹配条件,则控制4线串行外设接口的输入端和3线串行外设接口的数据端之间的连通,并利用供电电源VCC进行驱动,即利用固定电平进行驱动,由4线串行外设接口的输入端正常向3线串行外设接口的数据端写入数据。
在本申请的实施例中,若三线串行外设接口的数据端的电压和四线串行外设接口的输入端的电压满足预设匹配条件,即使四线串行外设接口的输出端需要从三线串行外设接口的数据端读取数据,4线串行外设接口的输入端的电压也不会影响3线串行外设接口的数据端的电压,因此可以保持四线串行外设接口的输入端和三线串行外设接口的数据端之间的连通。
需要明确的是,本说明书中的各个实施例均采用递进的方式描述,各个实施例之间相同或相似的部分互相参见即可,每个实施例重点说明的都是与其他实施例的不同之处。对于转换电路的控制方法实施例而言,相关之处可以参见第一方面提供的转换电路的说明部分。本发明并不局限于上文所描述并在图中示出的特定步骤和结构。本领域的技术人员可以在领会本发明的精神之后,作出各种改变、修改和添加,或者改变步骤之间的顺序。并且,为了简明起见,这里省略对已知方法技术的详细描述。
第三方面,本申请还提供一种显示装置,该装置包括:显示模组和第一方面提供的任意实施例的转换电路;显示模组的驱动芯片与三线串行外设接口连接。
在本申请的一些实施例中,通过显示模组的驱动芯片与三线串行外设接口连接,而三线串行外设接口的数据端分别于检测模块D的第一端、第一电阻网络N1的第二端以及四线串行外设接口的输出端口连接,当与底线串行外设接口连接的前端控制器需要从显示装置读取数据时,可以通过转换电路避免4线SPI的输入端SDI的数据与3线SPI的数据端SDA的数据会产生冲突的问题。
在本申请的一些实施例中,转换电路可以设置在印制电路板或者柔性电路板上。
在本申请的实施例中,通过将转换电路设置在印制电路板或者柔性电路板上,可以减少布线以及显示装置的体积。
本领域技术人员应能理解,上述实施例均是示例性而非限制性的。在不同实施例中出现的不同技术特征可以进行组合,以取得有益效果。本领域技术人员在研究附图、说明书及权利要求书的基础上,应能理解并实现所揭示的实施例的其他变化的实施例。权利要求中的任何附图标记均不应被理解为对保护范围的限制。权利要求中出现的多个部分的功能可以由一个单独的硬件或软件模块来实现。某些技术特征出现在不同的从属权利要求中并不意味着不能将这些技术特征进行组合以取得有益效果。

Claims (13)

1.一种转换电路,包括:检测模块、开关模块和第一电阻网络;
其中,所述检测模块的第一输入端与三线串行外设接口的数据端连接;所述检测模块的第二输入端与四线串行外设接口的输入端连接;所述检测模块的输出端与所述开关模块的第一端连接;
所述开关模块的第二端与供电电源连接,所述开关模块的第三端与所述四线串行外设接口的输入端连接,所述开关模块的第四端与所述第一电阻网络的第一端连接;所述第一电阻网络的另一端分别与所述三线串行外设接口的数据端和所述四线串行外设接口的输出端连接;
所述检测模块用于在确定所述三线串行外设接口的数据端的电压与所述四线串行外设接口的输入端的电压不满足预设匹配条件的情况下输出第一控制信号,所述开关模块用于根据所述第一控制信号处于断开状态,以断开所述四线串行外设接口的输入端和所述三线串行外设接口的数据端之间的连通。
2.根据权利要求1所述的电路,其特征在于,所述检测模块包括同或电路,所述同或电路的第一输入端与所述三线串行外设接口的数据端连接,所述同或电路的第二输入端与所述四线串行外设接口的输入端连接,所述同或电路的输出端与所述开关模块的第一端连接。
3.根据权利要求1所述的电路,其特征在于,所述开关模块包括第一开关单元和第二开关单元;
所述第一开关单元的第一端与所述检测模块的输出端连接,所述第一开关单元的第二端与所述供电电源连接,所述第一开关单元的第三端与所述第二开关单元的第一端连接;
所述第二开关单元的第二端与所述四线串行外设接口的输入端连接,所述第二开关单元的第三端与所述第一电阻网络的第一端连接。
4.根据权利要求3所述的电路,其特征在于,所述第一开关单元包括场效应晶体管;所述场效应晶体管的栅极与所述检测模块的输出端连接,所述场效应晶体管的源极与所述供电电源连接,所场效应晶体管的漏极与所述第二开关单元的第一端连接。
5.根据权利要求3所述的电路,其特征在于,所述第二开关单元包括放大器,所述放大器的电源端与所述第一开关单元的第三端连接,所述放大器的输入端与所述四线串行外设接口的输入端连接,所述放大器的输出端与所述第一电阻网络的第一端连接;其中,所述放大器的增益为1。
6.根据权利要求1所述的电路,其特征在于,所述供电电源的电压与所述四线串行外设接口的输入端的电压相同。
7.根据权利要求1所述的电路,其特征在于,所述电路还包括限流模块,设置于所述供电电源和所述开关模块的第二端之间。
8.根据权利要求7所述的电路,其特征在于,所述限流模块包括第二电阻网络,所述第二电阻网络的第一端与所述供电电源连接,所述第二电阻网络的第二端与所述开关模块的第二端连接。
9.一种转换电路的控制方法,所述转换电路为如权利要求1-8任一项所述的转换电路,其特征在于,所述方法包括:
由所述检测模块确定所述三线串行外设接口的数据端的电压和所述四线串行外设接口的输入端的电压不满足预设匹配条件,则所述检测模块输出第一控制信号;
由所述开关模块根据所述第一控制信号处于断开状态,以断开所述四线串行外设接口的输入端和所述三线串行外设接口的数据端之间的连通。
10.根据权利要求9所述的方法,其特征在于,所述方法还包括:
由所述四线串行外设接口的输出端从所述三线串行外设接口的数据端读取数据。
11.根据权利要求9所述的方法,其特征在于,所述方法还包括:
由所述检测模块确定所述三线串行外设接口的数据端的电压和所述四线串行外设接口的输入端的电压满足所述预设匹配条件,则所述检测模块输出第二控制信号;
由所述开关模块根据所述第二控制信号处于导通状态,以连通所述四线串行外设接口的输入端和所述三线串行外设接口的数据端。
12.一种显示装置,包括:显示模组和如权利要求1-8任意一项所述的转换电路;所述显示模组的驱动芯片与所述三线串行外设接口连接。
13.根据权利要求12所述的装置,其特征在于,所述转换电路设置在印制电路板或者柔性电路板上。
CN202010842971.6A 2020-08-20 2020-08-20 转换电路、转换电路的控制方法以及显示装置 Active CN111883086B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010842971.6A CN111883086B (zh) 2020-08-20 2020-08-20 转换电路、转换电路的控制方法以及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010842971.6A CN111883086B (zh) 2020-08-20 2020-08-20 转换电路、转换电路的控制方法以及显示装置

Publications (2)

Publication Number Publication Date
CN111883086A CN111883086A (zh) 2020-11-03
CN111883086B true CN111883086B (zh) 2021-07-16

Family

ID=73203000

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010842971.6A Active CN111883086B (zh) 2020-08-20 2020-08-20 转换电路、转换电路的控制方法以及显示装置

Country Status (1)

Country Link
CN (1) CN111883086B (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030030614A1 (en) * 2001-08-03 2003-02-13 Nec Corporation Image display device and method for driving the same
CN103778090A (zh) * 2012-10-23 2014-05-07 精工爱普生株式会社 串行通信电路以及方法、集成电路装置、物理量测定装置
CN206270953U (zh) * 2016-12-21 2017-06-20 广州大彩光电科技有限公司 一种电平切换电路及串口屏
CN109739801A (zh) * 2019-01-02 2019-05-10 深圳市路畅科技股份有限公司 一种mcu芯片与soc芯片之间的串口电平转换电路
CN109756223A (zh) * 2017-11-03 2019-05-14 三星电子株式会社 接口电路和接口装置
CN110633241A (zh) * 2018-06-25 2019-12-31 英特尔公司 用于非对称接口的动态高速通道方向切换的系统、方法和装置

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030030614A1 (en) * 2001-08-03 2003-02-13 Nec Corporation Image display device and method for driving the same
CN103778090A (zh) * 2012-10-23 2014-05-07 精工爱普生株式会社 串行通信电路以及方法、集成电路装置、物理量测定装置
CN206270953U (zh) * 2016-12-21 2017-06-20 广州大彩光电科技有限公司 一种电平切换电路及串口屏
CN109756223A (zh) * 2017-11-03 2019-05-14 三星电子株式会社 接口电路和接口装置
CN110633241A (zh) * 2018-06-25 2019-12-31 英特尔公司 用于非对称接口的动态高速通道方向切换的系统、方法和装置
CN109739801A (zh) * 2019-01-02 2019-05-10 深圳市路畅科技股份有限公司 一种mcu芯片与soc芯片之间的串口电平转换电路

Also Published As

Publication number Publication date
CN111883086A (zh) 2020-11-03

Similar Documents

Publication Publication Date Title
US8977870B2 (en) Apparatus for determining a USB compatible device, and supplying corresponding power thereafter
KR100672987B1 (ko) 고속 아날로그 인벨롭 디텍터
US7218136B2 (en) Transmission circuit, data transfer control device and electronic equipment
US20080266022A1 (en) Rf backscatter transmission with zero dc power consumption
US7930461B2 (en) Interface circuit
US7383371B2 (en) Physical layer circuit, data transfer control device, and electronic instrument
CN202565238U (zh) 稳定导通电阻开关电路设备及系统
US5248905A (en) High speed, master/slave latch transceiver having a directly-driven slave stage
US8416220B2 (en) Semiconductor device
CN111883086B (zh) 转换电路、转换电路的控制方法以及显示装置
CN110703892A (zh) 基于usb c型接口的ec复位电路以及电子设备
CN212846570U (zh) Type-C接口电路及触控一体机
EP0492613A1 (en) High speed data transceiver
US6700401B2 (en) Reduced noise line drivers and method of operation
JP2002007309A (ja) メモリインタフェースシステムおよびデータ処理システム
US20190206338A1 (en) Voltage control circuit, display device and voltage control method
JP4198462B2 (ja) 電流検出を伴う出力ドライバ回路
US20030144023A1 (en) Portable communication device having back-lighting and high key press noise margin
CN113900983A (zh) 基于串行总线的信号传输电路和电子设备
CN203537553U (zh) 一种串口和红外功能复用的接口电路
CN215300609U (zh) 一种电平转换电路、主板及计算机设备
JP2000307413A (ja) 電圧変換回路及び通信回路網
JP2845000B2 (ja) 双方向性信号線の信号送受信回路
CN210488494U (zh) 基于usb c型接口的ec复位电路以及电子设备
CN219304829U (zh) 电子设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant