CN111858427B - 一种基于高速连接器实现热插拔的电路、方法和服务器 - Google Patents
一种基于高速连接器实现热插拔的电路、方法和服务器 Download PDFInfo
- Publication number
- CN111858427B CN111858427B CN202010541661.0A CN202010541661A CN111858427B CN 111858427 B CN111858427 B CN 111858427B CN 202010541661 A CN202010541661 A CN 202010541661A CN 111858427 B CN111858427 B CN 111858427B
- Authority
- CN
- China
- Prior art keywords
- signal
- control signal
- speed connector
- circuit
- hot plug
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims abstract description 51
- 238000000926 separation method Methods 0.000 claims abstract description 14
- 230000006698 induction Effects 0.000 claims abstract description 8
- 238000006243 chemical reaction Methods 0.000 claims description 5
- 229910044991 metal oxide Inorganic materials 0.000 claims 1
- 150000004706 metal oxides Chemical class 0.000 claims 1
- 239000004065 semiconductor Substances 0.000 claims 1
- 238000012545 processing Methods 0.000 description 11
- 238000013461 design Methods 0.000 description 10
- 238000010586 diagram Methods 0.000 description 10
- 230000006870 function Effects 0.000 description 8
- 230000008569 process Effects 0.000 description 7
- 238000004590 computer program Methods 0.000 description 5
- 230000003287 optical effect Effects 0.000 description 4
- 230000004044 response Effects 0.000 description 4
- 230000001360 synchronised effect Effects 0.000 description 3
- 230000008859 change Effects 0.000 description 2
- 230000003111 delayed effect Effects 0.000 description 2
- 238000001514 detection method Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 239000000835 fiber Substances 0.000 description 2
- 239000002184 metal Substances 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 230000036632 reaction speed Effects 0.000 description 2
- 206010063385 Intellectualisation Diseases 0.000 description 1
- 230000002159 abnormal effect Effects 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 238000013500 data storage Methods 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 230000014509 gene expression Effects 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 230000013011 mating Effects 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
- 230000001960 triggered effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4063—Device-to-bus coupling
- G06F13/4068—Electrical coupling
- G06F13/4081—Live connection to bus, e.g. hot-plugging
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Power Sources (AREA)
Abstract
本发明公开了一种基于高速连接器实现热插拔的电路,包括:电源,连接至向热插拔板供电的电源开关;主板上的高速连接器公头,安装有压力传感器和接近感应传感器,并配置为通过与热插拔板上的高速连接器母头的匹配或分离控制压力传感器的第一输出信号和接近感应传感器的第二输出信号;主控单元,配置为根据第一输出信号和第二输出信号分别生成第一控制信号和第二控制信号;与门电路,配置为根据第一控制信号和第二控制信号生成第三控制信号;逻辑电路,配置为根据第三控制信号输出逻辑信号和Reset信号,且根据逻辑信号控制电源开关;CPU,CPU与电源连接,配置为根据Reset信号控制电源是否供电。本发明还公开了一种方法和服务器。本发明可以提高供电效率。
Description
技术领域
本发明涉及板卡设计领域,更具体地,特别是指一种基于高速连接器实现热插拔的电路、方法和服务器。
背景技术
伴随云计算应用的发展,信息化逐渐覆盖到社会的各个领域,因此更加智能化的设计使得服务器产品更加灵活精准,热插拔功能在电源设计和信号设计中都非常重要,尤其是在故障检测及更换设备保存数据显得尤为重要。热插拔能够使得用户在不关闭系统的情况下快速精准的操作。
但是,传统的热插拔设计都是采用按键或者PTC(Positive TemperatureCoefficient,正温度系数热敏)电阻来实现。采用按键就是热插拔时,通过按键输出信号给到控制端检测,切断电路通路来实现;PTC电阻依靠本身的电流发热改变阻抗大小,来限制通路的电流幅度,两种实现方式,按键是通过人为的方式来实现,PTC电阻反应速度慢,长时间使用影响寿命,因此需要通过智能化的设计来实现。
在一些现有技术方案中,图1示出的是现有技术中服务器按键热插拔结构图,如图1所示,通常的服务器采用按键实现热插拔;右侧为12V电源供电模块,中间为开关(比如通过MOS管或者电源通路),左侧为热插拔板;当热添加热插拔板,如IOBOX板时,按键触发开关导通,当热移除时,按按键触发开关断开,然后移除IOBOX板。
在一些其他的现有技术方案中,图2示出的是现有技术中服务器PTC电阻热插拔结构图,如图2所示,右侧为12V电源供电模块,中间为PTC电阻,左侧为热插拔板;当热添加热插拔板如IOBOX板时,电流瞬间增加,引起PTC电阻阻抗变大,降低通路电流;当热移除时,PTC电阻变小,移除IOBOX板。
当前采用按键实现服务器热插拔,是通过人为的方式来实现,容易遗忘或者误触发,引起机器误操作,不具备智能化和自动识别,而且当服务器使用和调试时不方便;采用PTC电阻实现服务器热插拔,PTC电阻反应速度慢,会有可能导致热添加完成才会识别到,引起服务器故障或者宕机等问题,而且PTC电阻长时间使用影响寿命,是不可恢复的物理性特性。
发明内容
有鉴于此,本发明实施例的目的在于提供一种利用高速连接器实现热插拔设计的方案。通过设计带有传感器的高速连接器实现热插拔时能够自动识别,精度高,速度快,不会受到平台限制,而且智能化,同时能够降低功耗。
基于上述目的,本发明一方面提供了一种基于高速连接器实现热插拔的电路,该电路包括:
电源,连接至向热插拔板供电的电源开关;
主板上的高速连接器公头,安装有压力传感器和接近感应传感器,并配置为通过与热插拔板上的高速连接器母头的匹配或分离控制压力传感器的第一输出信号和接近感应传感器的第二输出信号;
主控单元,配置为接收第一输出信号和第二输出信号,根据第一输出信号生成第一控制信号,并根据第二输出信号生成第二控制信号;
与门电路,配置为接收第一控制信号和第二控制信号,并根据第一控制信号和第二控制信号生成第三控制信号;
逻辑电路,配置为接收第三控制信号并根据第三控制信号输出逻辑信号和Reset信号,以及根据逻辑信号控制电源开关;
CPU,CPU与电源和逻辑电路连接,配置为接收Reset信号并根据Reset信号控制电源是否供电。
在本发明的基于高速连接器实现热插拔的电路的一些实施方式中,逻辑电路还包括:
MOS管延时电路,MOS管延时电路连接至电源开关,配置为接收逻辑信号并根据逻辑信号控制电源开关是否为热插拔板供电;
CPLD,配置为接收第三控制信号并根据第三控制信号输出逻辑信号和Reset信号。
在本发明的基于高速连接器实现热插拔的电路的一些实施方式中,电路还包括:
若干电源集成电路,电源集成电路与电源连接,配置转换电源的电压并根据接收到的CPU的Reset信号将转换后的电压传递至电源开关。
在本发明的基于高速连接器实现热插拔的电路的一些实施方式中,CPU连接至高速连接器公头,基于高速连接器公头发出的脉冲信号判断高速连接器公头是否正常工作。
本发明实施例的另一方面,还提供了一种基于高速连接器实现热插拔的方法,该方法包括:
通过热插拔板与主板的接通和断开控制热插拔板中的高速连接器母头与主板中的配置有压力传感器和接近感应传感器的高速连接器公头的匹配或分离;
通过高速连接器母头与高速连接器公头的匹配或分离改变压力传感器的第一输出信号和接近感应传感器的第二输出信号,并将第一输出信号和第二输出信号传递至主控单元;
通过主控单元根据第一输出信号生成第一控制信号,并根据第二输出信号生成第二控制信号,并将第一控制信号和第二控制信号传递至与门电路;
通过与门电路根据第一控制信号和第二控制信号生成第三控制信号,与门电路将第三控制信号传递至逻辑电路;
通过逻辑电路根据第三控制信号输出逻辑信号和Reset信号,并根据逻辑信号控制电源开关;
CPU接受并根据Reset信号控制电源是否开启供电。
在本发明的基于高速连接器实现热插拔的方法的一些实施方式中,方法还包括:
响应于高速连接器母头与高速连接器公头匹配,逻辑电路中的CPLD控制CPU使电源开启供电,并且控制逻辑电路中的MOS管延时电路延时预设时间后开启电源开关以通过电源为热插拔板供电。
在本发明的基于高速连接器实现热插拔的方法的一些实施方式中,方法还包括:
响应于高速连接器母头与高速连接器公头分离,逻辑电路中的CPLD控制CPU使电源不开启供电,并且控制逻辑电路中的MOS管延时电路切断电源开关。
在本发明的基于高速连接器实现热插拔的方法的一些实施方式中,方法还包括:
通过电源集成电路将电源的输出电压转换成若干不同供电电压,通过CPU控制不同供电电压的转换。
在本发明的基于高速连接器实现热插拔的方法的一些实施方式中,通过主控单元根据第一输出信号生成第一控制信号,并根据第二输出信号生成第二控制信号,并将第一控制信号和第二控制信号传递至与门电路还包括:
通过主控单元配置第一输出信号的第一阈值和第二输出信号的第二阈值,根据第一输出信号是否大于第一阈值生成第一控制信号,根据第二输出信号是否大于第二阈值生成第二控制信号。
本发明实施例的另一方面,还提供了一种服务器,该服务器中包括前述的基于高速连接器实现热插拔的电路。
本发明至少具有以下有益技术效果:可有效解决现有技术中热插拔功能实现受平台不同的限制,可以实现自动和智能化地识别热插拔,精准度高,寿命长,不需要人为操作,方便快捷,同时能够降低功耗。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的实施例。
图1示出了现有技术中服务器按键热插拔结构图;
图2示出的是现有技术中服务器PTC电阻热插拔结构图;
图3示出了根据本发明的基于高速连接器实现热插拔的电路的实施例的结构图;
图4示出了根据本发明的基于高速连接器实现热插拔的电路的实施例的高速连接器的传感器位置结构图;
图5示出了根据本发明的基于高速连接器实现热插拔的方法的实施例的示意性框图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚明白,以下结合具体实施例,并参照附图,对本发明实施例进一步详细说明。
需要说明的是,本发明实施例中所有使用“第一”和“第二”的表述均是为了区分两个相同名称非相同的实体或者非相同的参量,可见“第一”和“第二”仅为了表述的方便,不应理解为对本发明实施例的限定,后续实施例对此不再一一说明。
基于上述目的,本发明实施例的第一个方面,提出了一种基于高速连接器实现热插拔的电路的实施例。在本发明的实施例中,电路包括:
电源,连接至向热插拔板供电的电源开关;
主板上的高速连接器公头,安装有压力传感器和接近感应传感器,并配置为通过与热插拔板上的高速连接器母头的匹配或分离控制压力传感器的第一输出信号和接近感应传感器的第二输出信号;
主控单元,配置为接收第一输出信号和第二输出信号,根据第一输出信号生成第一控制信号,并根据第二输出信号生成第二控制信号;
与门电路,配置为接收第一控制信号和第二控制信号,并根据第一控制信号和第二控制信号生成第三控制信号;
逻辑电路,配置为接收第三控制信号并根据第三控制信号输出逻辑信号和Reset信号,以及根据逻辑信号控制电源开关;
CPU,CPU与电源和逻辑电路连接,配置为接收Reset信号并根据Reset信号控制电源是否供电。
在本发明的一些实施例中,图3示出的是根据本发明的基于高速连接器实现热插拔的电路的实施例的结构图,如图3所示,左侧为热插拔板,热插拔板中主要包括高速连接器母头1,右侧为主板,主板主要包含带有传感器的高速连接器公头2、主控单元MCU(MasterControl Unit,主控单元)、电源开关、与门电路、逻辑电路、CPU和12V电源。
图4示出的是根据本发明的基于高速连接器实现热插拔的电路的实施例的高速连接器的传感器位置结构图,如图4所示,带有传感器的高速连接器公头2包含压力传感器Sensor1和接近感应传感器Sensor2,压力传感器Sensor1为图4中高速连接器公头2上所标识的101和103位置,接近感应传感器Sensor2为图4中高速连接器公头尾端标识的102位置,其嵌入到高速连接器公头2尾端塑胶结构中或者植入高速连接器公头2的表面;高速连接器公头2与高速连接器母头1利用高速连接器母头1里面的金属端子触发匹配。其中,压力传感器原理Sensor1:吸附在高速连接器公头2表面材料上应变电阻随机械形变而产生阻值变化的。接近感应传感器Sensor2原理:当高速连接器公头2与高速连接器母头1匹配行进过程中,感应传感器Sensor2的电容量会发生变化的。接近感应传感器Sensor2可嵌入到高速连接器公头2尾端塑胶结构里面或者植入表面;另一端利用高速连接器母头1里面的金属端子作为接近触发。
压力传感器Sensor1和接近感应传感器Sensor2输出信号给到MCU处理,其中,压力传感器Sensor1输出第一输出信号,接近感应传感器Sensor2输出第二输出信号。主控单元MCU处理第一输出信号和第二输出信号,进而输出控制信号,其中,主控单元MCU根据第一输出信号输出第一控制信号EN1,并根据第二输出信号输出第二控制信号EN2,与门电路实现两路信号(即第一控制信号EN1和第二控制信号EN2)都是高电平时才会输出为高电平的第三控制信号EN;
在如图3所示的实施例中,逻辑电路包括CPLD和MOS管延时电路,该逻辑电路通过CPLD和MOS管延时电路来实现去抖以及逻辑处理,逻辑处理包括实现延时及控制高低电平转换;电源开关实现供电的开关;电源IC1和电源IC2实现电平转换;12V电源模块作为供电的电源。
热添加时,高速连接器公头2和高速连接器母头1匹配时,引起压力传感器Sensor1和接近感应传感器Sensor2值变化,将第一输出信号和第二输出信号传输到主控单元MCU;主控单元MCU处理第一输出信号和第二输出信号后输出第一控制信号EN1和第二控制信号EN2,将第一控制信号EN1和第二控制信号EN2两路信号进行与门电路的与门操作后输出的第三控制信号EN给到逻辑电路,进而延时及控制电源开关的接通与断开;同时逻辑电路另一路将Reset信号给到CPU(Central Processing Unit,中央处理器),CPU会通过操作使能电源进行供电从而实现热插拔。
同理,热移除时,由于高速连接器公头2和高速连接器母头1分离,使得压力传感器Sensor1和接近感应传感器Sensor2的值发生变化,给到主控单元MCU,主控单元MCU处理信号后给到与门电路,经过逻辑电路输出控制信号CTL控制电源开关断开,实现热移除。
根据本发明的基于高速连接器实现热插拔的电路的一些实施方式,逻辑电路还包括:
MOS管延时电路,MOS管延时电路连接至电源开关,配置为接收逻辑信号并根据逻辑信号控制电源开关是否为热插拔板供电;
CPLD,配置为接收第三控制信号并根据第三控制信号输出逻辑信号和Reset信号。
在本发明的一些实施例中,逻辑电路包括CPLD(Complex Programmable LogicDevice,复杂可编程逻辑器件)和MOS管延时电路,该逻辑电路通过CPLD和MOS管延时电路来实现去抖以及逻辑处理,逻辑处理包括实现延时及控制高低电平转换。将与门电路的与门操作后输出的第三控制信号EN给到CPLD,进而延时及控制MOS管延时电路使得电源开关通与断;同时CPLD另一路Reset信号给到CPU,CPU会通过PW-EN信号操作使能电源供电从而实现热插拔。
根据本发明的基于高速连接器实现热插拔的电路的一些实施方式,电路还包括:
若干电源集成电路,电源集成电路与电源连接,配置转换电源的电压并根据接收到的CPU的Reset信号将转换后的电压传递至电源开关。
在本发明的一些实施例中,如图3所示,电路还包括电源集成电路电源IC1和电源集成电路电源IC2,电源集成电路电源IC1和电源集成电路电源IC2将12V的电源电压进行转换,经转换后,电源集成电路电源IC1输出的电压为12V,电源集成电路电源IC2输出的电压为5V,电源集成电路电源IC1和电源集成电路电源IC2根据接收到的CPU的Reset信号将转换后的电压(在图3所示的实施例中为5V和12V)传递至电源开关。
根据本发明的基于高速连接器实现热插拔的电路的一些实施方式,CPU连接至高速连接器公头,基于高速连接器公头发出的脉冲信号判断高速连接器公头是否正常工作。
在本发明的一些实施例中,如图3所示,CPU连接至高速连接器公头2,高速连接器公头2向CPU发出的PW_GOOD信号为该高速连接器公头2正常工作情况对应的脉冲信号。CPU基于高速连接器公头发出的脉冲信号确定高速连接器公头2的工作状态为正常或异常。
本发明实施例的另一个方面,还出了一种基于高速连接器实现热插拔的方法的实施例。图5示出了根据本发明的基于高速连接器实现热插拔的方法的实施例的示意性框图。如图5所示的实施例中,该方法至少包括如下步骤:
S100、通过热插拔板与主板的接通和断开控制热插拔板中的高速连接器母头与主板中的配置有压力传感器和接近感应传感器的高速连接器公头的匹配或分离;
S200、通过高速连接器母头与高速连接器公头的匹配或分离改变压力传感器的第一输出信号和接近感应传感器的第二输出信号,并将第一输出信号和第二输出信号传递至主控单元;
S300、通过主控单元根据第一输出信号生成第一控制信号,并根据第二输出信号生成第二控制信号,并将第一控制信号和第二控制信号传递至与门电路;
S400、通过与门电路根据第一控制信号和第二控制信号生成第三控制信号,与门电路将第三控制信号传递至逻辑电路;
S500、通过逻辑电路根据第三控制信号输出逻辑信号和Reset信号,并根据逻辑信号控制电源开关;
S600、CPU接受并根据Reset信号控制电源是否开启供电。
在本发明的一些实施例中,通过热插拔板与主板的接通和断开控制热插拔板中的高速连接器母头1与主板中的配置有压力传感器Sensor1和接近感应传感器Sensor2的高速连接器公头2的匹配或分离;压力传感器Sensor1将第一输出信号且接近感应传感器Sensor2将第二输出信号给到主控单元MCU处理。主控单元MCU处理第一输出信号和第二输出信号,进而输出控制信号,其中,主控单元MCU根据第一输出信号输出第一控制信号EN1,并根据第二输出信号输出第二控制信号EN2,与门电路实现两路信号(即第一控制信号EN1和第二控制信号EN2)都是高电平时才会输出为高电平的第三控制信号EN;与门电路将第三控制信号EN传递至逻辑电路;逻辑电路根据第三控制信号EN输出逻辑信号和Reset信号,逻辑信号用于控制电源开关的接通或断开;Reset信号用于使CPU控制电源是否开启供电。
根据本发明的基于高速连接器实现热插拔的方法的一些实施方式,方法还包括:
响应于高速连接器母头与高速连接器公头匹配,逻辑电路中的CPLD控制CPU使电源开启供电,并且控制逻辑电路中的MOS管延时电路延时预设时间后开启电源开关以通过电源为热插拔板供电。
在本发明的一些实施例中,热添加时:热插拔板(在本发明的一些实施例中,热插拔板使用IOBOX板)高速连接器公头2与高速连接器母头1匹配时,压力传感器Sensor1的阻值和接近感应传感器Sensor2的电容值增加,将信号给到MCU处理,然后将复杂的信号处理为第一控制信号EN1和第二控制信号EN2高电平给到与门电路,与门电路根据第一控制信号EN1和第二控制信号EN2输入信号都为高,判断输出第三控制信号EN为高电平,第三控制信号EN通过CPLD去抖和逻辑处理输出SW_EN高电平信号和高电平Reset信号,分别给到MOS管延时电路和CPU。SW_EN高电平信号控制MOS管延时电路,延时2s(RC=2s)输出CTL高电平信号给到电源开关,使得电源开关导通(电源开关初始是断开的);延时时间可以根据电路控制具体调节;高电平Reset信号给到CPU,CPU经过处理输出高电平PW_EN信号给到电源集成电路电源IC1和电源集成电路电源IC2,控制输出12V电源模块转换的5V和12V电源给到电源开关,进而实现对热插拔板供电,实现热添加。
根据本发明的基于高速连接器实现热插拔的方法的一些实施方式,方法还包括:
响应于高速连接器母头与高速连接器公头分离,逻辑电路中的CPLD控制CPU使电源不开启供电,并且控制逻辑电路中的MOS管延时电路切断电源开关。
在本发明的一些实施例中,热插拔板(在本发明的一些实施例中,热插拔板使用IOBOX板)高速连接器公头2与高速连接器母头1分离时,压力传感器Sensor1的阻值会根据高速连接器公头2移除过程阻值降低,而后迅速变为0,接近感应传感器Sensor2的电容值迅速变为0,给到主控单元MCU处理,将复杂的信号处理为第一控制信号EN1和第二控制信号EN2低电平给到与门电路,与门电路判断第一控制信号EN1和第二控制信号EN2两路输入信号只要包括一路信号为低电平,输出就为低电平,判断输出第三控制信号EN为低电平,第三控制信号EN信号通过CPLD去抖和逻辑处理输出SW_EN低电平信号和低电平Reset信号,分别给到MOS管延时电路和CPU。SW_EN低电平信号控制MOS管延时电路,由于MOS管延时电路不起作用,CTL信号输出低电平,使得电源开关断开,切断供电通路;低电平Reset信号给到CPU,CPU经过处理输出PW_EN低电平信号给到电源IC1和电源IC2,使得电源IC1和电源IC2不输出,降低电路功耗,从而实现热移除。
根据本发明的基于高速连接器实现热插拔的方法的一些实施方式,方法还包括:
通过电源集成电路将电源的输出电压转换成若干不同供电电压,通过CPU控制不同供电电压的转换。
在本发明的一些实施例中,如图3所示,电源集成电路电源IC1和电源集成电路电源IC2将12V的电源电压进行转换,经转换后,电源集成电路电源IC1输出的电压为12V,电源集成电路电源IC2输出的电压为5V,电源集成电路电源IC1和电源集成电路电源IC2根据接收到的CPU的Reset信号将转换后的电压(在图3所示的实施例中为5V和12V)传递至电源开关。
根据本发明的基于高速连接器实现热插拔的方法的一些实施方式,通过主控单元根据第一输出信号生成第一控制信号,并根据第二输出信号生成第二控制信号,并将第一控制信号和第二控制信号传递至与门电路还包括:
通过主控单元配置第一输出信号的第一阈值和第二输出信号的第二阈值,根据第一输出信号是否大于第一阈值生成第一控制信号,根据第二输出信号是否大于第二阈值生成第二控制信号。
在本发明的一些实施例中,MCU可以灵活调节设置压力传感器Sensor1的第一阈值和接近感应传感器Sensor2的第二阈值。将第一输出信号与第一阈值进行比较,当第一输出信号大于或等于第一阈值,主控单元MCU输出的第一控制信号EN1为高电平,当第一输出信号小于第一阈值,主控单元MCU输出的第一控制信号EN1为低电平。同理,当第二输出信号大于或等于第二阈值,主控单元MCU输出的第二控制信号EN2为高电平,当第二输出信号小于第一阈值,主控单元MCU输出的第二控制信号EN2为低电平。
本发明实施例的另一方面,提出了一种服务器。该服务器包括前述的基于高速连接器实现热插拔的电路。
本发明提出的基于高速连接器实现热插拔的方案还可用在其他的集中供电的高密度服务器应用场合及其他产品需求。
同样地,本领域技术人员应当理解,以上针对根据本发明的基于高速连接器实现热插拔的方法阐述的所有实施方式、特征和优势同样地适用于根据本发明的电路、服务器。为了本公开的简洁起见,在此不再重复阐述。
需要特别指出的是,上述基于高速连接器实现热插拔的电路、方法和服务器的各个实施例中的各个步骤均可以相互交叉、替换、增加、删减,因此,这些合理的排列组合变换之于基于高速连接器实现热插拔的电路、方法和服务器也应当属于本发明的保护范围,并且不应将本发明的保护范围局限在实施例之上。
最后需要说明的是,本领域普通技术人员可以理解实现上述实施例方法中的全部或部分流程,可以通过计算机程序来指令相关硬件来完成,基于高速连接器实现热插拔的方法的程序可存储于一计算机可读取存储介质中,该程序在执行时,可包括如上述各方法的实施例的流程。其中,程序的存储介质可为磁碟、光盘、只读存储记忆体(ROM)或随机存储记忆体(RAM)等。上述计算机程序的实施例,可以达到与之对应的前述任意方法实施例相同或者相类似的效果。
此外,根据本发明实施例公开的方法还可以被实现为由处理器执行的计算机程序,该计算机程序可以存储在计算机可读存储介质中。在该计算机程序被处理器执行时,执行本发明实施例公开的方法中限定的上述功能。
此外,上述方法步骤以及系统单元也可以利用控制器以及用于存储使得控制器实现上述步骤或单元功能的计算机程序的计算机可读存储介质实现。
此外,应该明白的是,本文的计算机可读存储介质(例如,存储器)可以是易失性存储器或非易失性存储器,或者可以包括易失性存储器和非易失性存储器两者。作为例子而非限制性的,非易失性存储器可以包括只读存储器(ROM)、可编程ROM(PROM)、电可编程ROM(EPROM)、电可擦写可编程ROM(EEPROM)或快闪存储器。易失性存储器可以包括随机存取存储器(RAM),该RAM可以充当外部高速缓存存储器。作为例子而非限制性的,RAM可以以多种形式获得,比如同步RAM(DRAM)、动态RAM(DRAM)、同步DRAM(SDRAM)、双数据速率SDRAM(DDRSDRAM)、增强SDRAM(ESDRAM)、同步链路DRAM(SLDRAM)、以及直接Rambus RAM(DRRAM)。所公开的方面的存储设备意在包括但不限于这些和其它合适类型的存储器。
本领域技术人员还将明白的是,结合这里的公开所描述的各种示例性逻辑块、模块、电路和算法步骤可以被实现为电子硬件、计算机软件或两者的组合。为了清楚地说明硬件和软件的这种可互换性,已经就各种示意性组件、方块、模块、电路和步骤的功能对其进行了一般性的描述。这种功能是被实现为软件还是被实现为硬件取决于具体应用以及施加给整个系统的设计约束。本领域技术人员可以针对每种具体应用以各种方式来实现的功能,但是这种实现决定不应被解释为导致脱离本发明实施例公开的范围。
结合这里的公开所描述的各种示例性逻辑块、模块和电路可以利用被设计成用于执行这里功能的下列部件来实现或执行:通用处理器、数字信号处理器(DSP)、专用集成电路(ASIC)、现场可编程门阵列(FPGA)或其它可编程逻辑器件、分立门或晶体管逻辑、分立的硬件组件或者这些部件的任何组合。通用处理器可以是微处理器,但是可替换地,处理器可以是任何传统处理器、控制器、微控制器或状态机。处理器也可以被实现为计算设备的组合,例如,DSP和微处理器的组合、多个微处理器、一个或多个微处理器结合DSP和/或任何其它这种配置。
结合这里的公开所描述的方法或算法的步骤可以直接包含在硬件中、由处理器执行的软件模块中或这两者的组合中。软件模块可以驻留在RAM存储器、快闪存储器、ROM存储器、EPROM存储器、EEPROM存储器、寄存器、硬盘、可移动盘、CD-ROM、或本领域已知的任何其它形式的存储介质中。示例性的存储介质被耦合到处理器,使得处理器能够从该存储介质中读取信息或向该存储介质写入信息。在一个替换方案中,存储介质可以与处理器集成在一起。处理器和存储介质可以驻留在ASIC中。ASIC可以驻留在用户终端中。在一个替换方案中,处理器和存储介质可以作为分立组件驻留在用户终端中。
在一个或多个示例性设计中,功能可以在硬件、软件、固件或其任意组合中实现。如果在软件中实现,则可以将功能作为一个或多个指令或代码存储在计算机可读介质上或通过计算机可读介质来传送。计算机可读介质包括计算机存储介质和通信介质,该通信介质包括有助于将计算机程序从一个位置传送到另一个位置的任何介质。存储介质可以是能够被通用或专用计算机访问的任何可用介质。作为例子而非限制性的,该计算机可读介质可以包括RAM、ROM、EEPROM、CD-ROM或其它光盘存储设备、磁盘存储设备或其它磁性存储设备,或者是可以用于携带或存储形式为指令或数据结构的所需程序代码并且能够被通用或专用计算机或者通用或专用处理器访问的任何其它介质。此外,任何连接都可以适当地称为计算机可读介质。例如,如果使用同轴线缆、光纤线缆、双绞线、数字用户线路(DSL)或诸如红外线、无线电和微波的无线技术来从网站、服务器或其它远程源发送软件,则上述同轴线缆、光纤线缆、双绞线、DSL或诸如红外线、无线电和微波的无线技术均包括在介质的定义。如这里所使用的,磁盘和光盘包括压缩盘(CD)、激光盘、光盘、数字多功能盘(DVD)、软盘、蓝光盘,其中磁盘通常磁性地再现数据,而光盘利用激光光学地再现数据。上述内容的组合也应当包括在计算机可读介质的范围内。
以上是本发明公开的示例性实施例,但是应当注意,在不背离权利要求限定的本发明实施例公开的范围的前提下,可以进行多种改变和修改。根据这里描述的公开实施例的方法权利要求的功能、步骤和/或动作不需以任何特定顺序执行。此外,尽管本发明实施例公开的元素可以以个体形式描述或要求,但除非明确限制为单数,也可以理解为多个。
应当理解的是,在本文中使用的,除非上下文清楚地支持例外情况,单数形式“一个”旨在也包括复数形式。还应当理解的是,在本文中使用的“和/或”是指包括一个或者一个以上相关联地列出的项目的任意和所有可能组合。
上述本发明实施例公开实施例序号仅仅为了描述,不代表实施例的优劣。
本领域普通技术人员可以理解实现上述实施例的全部或部分步骤可以通过硬件来完成,也可以通过程序来指令相关的硬件完成,程序可以存储于一种计算机可读存储介质中,上述提到的存储介质可以是只读存储器,磁盘或光盘等。
所属领域的普通技术人员应当理解:以上任何实施例的讨论仅为示例性的,并非旨在暗示本发明实施例公开的范围(包括权利要求)被限于这些例子;在本发明实施例的思路下,以上实施例或者不同实施例中的技术特征之间也可以进行组合,并存在如上的本发明实施例的不同方面的许多其它变化,为了简明它们没有在细节中提供。因此,凡在本发明实施例的精神和原则之内,所做的任何省略、修改、等同替换、改进等,均应包含在本发明实施例的保护范围之内。
Claims (10)
1.一种基于高速连接器实现热插拔的电路,其特征在于,所述电路包括:
电源,连接至向热插拔板供电的电源开关;
主板上的高速连接器公头,安装有压力传感器和接近感应传感器,并配置为通过与热插拔板上的高速连接器母头的匹配或分离控制所述压力传感器的第一输出信号和所述接近感应传感器的第二输出信号;
主控单元,配置为接收所述第一输出信号和所述第二输出信号,根据所述第一输出信号生成第一控制信号,并根据所述第二输出信号生成第二控制信号;
与门电路,配置为接收所述第一控制信号和所述第二控制信号,并根据所述第一控制信号和所述第二控制信号生成第三控制信号;
逻辑电路,配置为接收所述第三控制信号并根据所述第三控制信号输出逻辑信号和Reset信号,以及根据所述逻辑信号控制所述电源开关;
CPU,所述CPU与所述电源和逻辑电路连接,配置为接收所述Reset信号并根据所述Reset信号控制所述电源是否供电。
2.根据权利要求1所述的基于高速连接器实现热插拔的电路,其特征在于,所述逻辑电路还包括:
MOS管延时电路,所述MOS管延时电路连接至所述电源开关,配置为接收所述逻辑信号并根据所述逻辑信号控制所述电源开关是否为所述热插拔板供电;
CPLD,配置为接收所述第三控制信号并根据所述第三控制信号输出逻辑信号和Reset信号。
3.根据权利要求1所述的基于高速连接器实现热插拔的电路,其特征在于,所述电路还包括:
若干电源集成电路,所述电源集成电路与所述电源连接,配置转换电源的电压并根据接收到的所述CPU的所述Reset信号将转换后的电压传递至所述电源开关。
4.根据权利要求1所述的基于高速连接器实现热插拔的电路,其特征在于,所述CPU连接至所述高速连接器公头,基于所述高速连接器公头发出的脉冲信号判断所述高速连接器公头是否正常工作。
5.一种基于高速连接器实现热插拔的方法,其特征在于,所述方法包括:
通过热插拔板与主板的接通和断开控制所述热插拔板中的高速连接器母头与所述主板中的配置有压力传感器和接近感应传感器的高速连接器公头的匹配或分离;
通过所述高速连接器母头与所述高速连接器公头的匹配或分离改变所述压力传感器的第一输出信号和所述接近感应传感器的第二输出信号,并将所述第一输出信号和所述第二输出信号传递至主控单元;
通过所述主控单元根据所述第一输出信号生成第一控制信号,并根据所述第二输出信号生成第二控制信号,并将所述第一控制信号和所述第二控制信号传递至与门电路;
通过所述与门电路根据所述第一控制信号和所述第二控制信号生成第三控制信号,所述与门电路将所述第三控制信号传递至逻辑电路;
通过所述逻辑电路根据所述第三控制信号输出逻辑信号和Reset信号,并根据所述逻辑信号控制电源开关;
CPU接受并根据所述Reset信号控制电源是否开启供电。
6.根据权利要求5所述的基于高速连接器实现热插拔的方法,其特征在于,所述方法还包括:
响应于所述高速连接器母头与所述高速连接器公头匹配,所述逻辑电路中的CPLD控制所述CPU使所述电源开启供电,并且控制所述逻辑电路中的MOS管延时电路延时预设时间后开启所述电源开关以通过所述电源为所述热插拔板供电。
7.根据权利要求5所述的基于高速连接器实现热插拔的方法,其特征在于,所述方法还包括:
响应于所述高速连接器母头与所述高速连接器公头分离,所述逻辑电路中的CPLD控制所述CPU使所述电源不开启供电,并且控制所述逻辑电路中的MOS管延时电路切断所述电源开关。
8.根据权利要求5所述的基于高速连接器实现热插拔的方法,其特征在于,所述方法还包括:
通过电源集成电路将所述电源的输出电压转换成若干不同供电电压,通过所述CPU控制不同供电电压的转换。
9.根据权利要求5所述的基于高速连接器实现热插拔的方法,其特征在于,所述通过所述主控单元根据所述第一输出信号生成第一控制信号,并根据所述第二输出信号生成第二控制信号,并将所述第一控制信号和所述第二控制信号传递至与门电路还包括:
通过所述主控单元配置所述第一输出信号的第一阈值和所述第二输出信号的第二阈值,根据所述第一输出信号是否大于所述第一阈值生成所述第一控制信号,根据所述第二输出信号是否大于所述第二阈值生成所述第二控制信号。
10.一种服务器,其特征在于,所述服务器包括如权利要求1-4中任一项所述的基于高速连接器实现热插拔的电路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010541661.0A CN111858427B (zh) | 2020-06-15 | 2020-06-15 | 一种基于高速连接器实现热插拔的电路、方法和服务器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010541661.0A CN111858427B (zh) | 2020-06-15 | 2020-06-15 | 一种基于高速连接器实现热插拔的电路、方法和服务器 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN111858427A CN111858427A (zh) | 2020-10-30 |
CN111858427B true CN111858427B (zh) | 2022-07-08 |
Family
ID=72987365
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010541661.0A Active CN111858427B (zh) | 2020-06-15 | 2020-06-15 | 一种基于高速连接器实现热插拔的电路、方法和服务器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN111858427B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112667546A (zh) * | 2020-12-30 | 2021-04-16 | 西安易朴通讯技术有限公司 | 一种控制板及电子设备 |
CN115933851B (zh) * | 2023-03-08 | 2023-05-30 | 苏州浪潮智能科技有限公司 | 存储系统的供电控制电路、方法、装置及存储介质 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN206575328U (zh) * | 2017-03-23 | 2017-10-20 | 山东明科电气技术有限公司 | 一种支持电池热插拔带电池管理的dc‑dc变换器 |
CN110134200A (zh) * | 2018-02-02 | 2019-08-16 | 广达电脑股份有限公司 | 计算机装置及检测计算机装置配置的方法 |
CN110990199A (zh) * | 2019-10-18 | 2020-04-10 | 苏州浪潮智能科技有限公司 | 一种服务器风扇冗余控制方法和装置 |
CN111090319A (zh) * | 2019-11-21 | 2020-05-01 | 苏州浪潮智能科技有限公司 | 一种基于热敏电阻的控制服务器风扇的方法、设备及介质 |
-
2020
- 2020-06-15 CN CN202010541661.0A patent/CN111858427B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN206575328U (zh) * | 2017-03-23 | 2017-10-20 | 山东明科电气技术有限公司 | 一种支持电池热插拔带电池管理的dc‑dc变换器 |
CN110134200A (zh) * | 2018-02-02 | 2019-08-16 | 广达电脑股份有限公司 | 计算机装置及检测计算机装置配置的方法 |
CN110990199A (zh) * | 2019-10-18 | 2020-04-10 | 苏州浪潮智能科技有限公司 | 一种服务器风扇冗余控制方法和装置 |
CN111090319A (zh) * | 2019-11-21 | 2020-05-01 | 苏州浪潮智能科技有限公司 | 一种基于热敏电阻的控制服务器风扇的方法、设备及介质 |
Also Published As
Publication number | Publication date |
---|---|
CN111858427A (zh) | 2020-10-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN111858427B (zh) | 一种基于高速连接器实现热插拔的电路、方法和服务器 | |
AU2012101769B4 (en) | Data structures for facilitating communication between a host device and an accessory | |
US9547337B2 (en) | Portable device and peripheral extension dock | |
TWI645645B (zh) | 快速充電方法、移動終端和轉接器 | |
US20060015670A1 (en) | Apparatus for detecting connection of a peripheral unit to a host system | |
CN111103827B (zh) | 一种服务器工作模式切换装置 | |
TWI675300B (zh) | 通用串列匯流排裝置及其操作方法 | |
CN111858431A (zh) | 一种基于pcie的扩展柜的热插拔方法、装置、设备和介质 | |
KR101399257B1 (ko) | 처리 장치 및 처리 시스템 | |
US8717097B2 (en) | Amplifier with improved noise reduction | |
TWI756880B (zh) | 電力管理裝置與方法 | |
CN111857318A (zh) | 一种自适应负载板卡节能供电电路、方法、装置和服务器 | |
CN115391260A (zh) | PCIe带宽配置装置、方法、服务器及可读存储介质 | |
CN108920399B (zh) | 数据线识别系统及方法 | |
CN110221677B (zh) | 一种处理器及电子设备 | |
US20210357349A1 (en) | Electronic apparatus and hot-swappable storage device thereof | |
TWI801972B (zh) | 通用介面卡 | |
US9501116B2 (en) | Power integrated device and power control method thereof | |
CN213817241U (zh) | 电力管理装置 | |
CN105988962B (zh) | 过电流侦测系统及侦测电路 | |
TW201707381A (zh) | 端接電壓電路 | |
JPH08190963A (ja) | コネクタシステム | |
US7417399B2 (en) | Integrated motor device and method of setting and reading driver configuration parameters using driver configuration data embedded in driver control signals | |
CN110413557B (zh) | 一种gpu加速装置 | |
CN115774688A (zh) | 通用接口卡 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |