CN115391260A - PCIe带宽配置装置、方法、服务器及可读存储介质 - Google Patents
PCIe带宽配置装置、方法、服务器及可读存储介质 Download PDFInfo
- Publication number
- CN115391260A CN115391260A CN202211041900.1A CN202211041900A CN115391260A CN 115391260 A CN115391260 A CN 115391260A CN 202211041900 A CN202211041900 A CN 202211041900A CN 115391260 A CN115391260 A CN 115391260A
- Authority
- CN
- China
- Prior art keywords
- pcie
- bandwidth configuration
- preset
- server
- bandwidth
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims abstract description 34
- 230000002093 peripheral effect Effects 0.000 claims abstract description 74
- 230000002159 abnormal effect Effects 0.000 claims description 3
- 238000004590 computer program Methods 0.000 claims description 3
- 238000004891 communication Methods 0.000 abstract description 12
- 230000005540 biological transmission Effects 0.000 description 8
- 238000010586 diagram Methods 0.000 description 6
- 230000008569 process Effects 0.000 description 5
- 230000009471 action Effects 0.000 description 4
- 230000008901 benefit Effects 0.000 description 4
- 230000006870 function Effects 0.000 description 3
- 230000017525 heat dissipation Effects 0.000 description 2
- 238000012545 processing Methods 0.000 description 2
- 230000008859 change Effects 0.000 description 1
- 238000001816 cooling Methods 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012544 monitoring process Methods 0.000 description 1
- 230000000750 progressive effect Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4063—Device-to-bus coupling
- G06F13/4068—Electrical coupling
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/382—Information transfer, e.g. on bus using universal interface adapter
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2213/00—Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F2213/0026—PCI express
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Information Transfer Systems (AREA)
Abstract
本发明公开了一种PCIe带宽配置装置、方法、服务器及可读存储介质,涉及PCIe配置领域,设置预设处理器,其中存储了预设设备‑位置‑配置对应关系,依靠软件逻辑,接收表征当前所述PCIe插槽上插接的PCIe外设的标识信息,基于标识信息及所述预设设备‑位置‑配置对应关系确定与PCIe外设对应的带宽配置结果;PCH直接获取到该带宽配置结果并配置服务器的PCIe带宽组合,以从PCIe外设接收数据和/或向PCIe外设发送数据。相较于利用电平判定电路输出的高低电平及与电平对应的真值表的方式实现带宽配置的方式,PCIe带宽组合的确定更加准确,不受所述辅助电路的干扰,保证了后续与插接的PCIe外设的可靠通信。
Description
技术领域
本发明涉及PCIe配置技术领域,特别是涉及一种PCIe带宽配置装置、方法、服务器及可读存储介质。
背景技术
为了满足实际使用需求,服务器上可能需要插接多种PCIe(PeripheralComponent Interconnect express,高速串行计算机扩展总线标准)设备,不同PCIe设备上的PCIe插槽不同,通常服务器上包括X16通道的PCIe插槽,为了针对不同PCIe设备进行带宽配置,需要配合如图1所示的电平判定辅助电路实现PCIe通道的组合及拆分,以得到如X8X8或者X8X4X4等组合的带宽配置。
具体的,将PCIe设备与MCIO连接器插接,于是依靠MCIO连接器在插接不同的外设后,其输出引脚的高低电平不同(具体为MCIO连接器的A26引脚及A8引脚),结合如图1所示的该电平判定辅助电路实现对MOSFET(Metal-Oxide-Semiconductor Field-EffectTransistor,金属-氧化物半导体场效应晶体管)的触发,进而使得PCH(PlatformController Hub,南桥芯片)接收到的引脚状态不同,即,当连接器的引脚输出高电平时,PCH接收到低电平;当连接器的引脚输出低电平时,PCH接收到高电平,最终根据引脚状态的高低电平对应的真值表,实现对于PCIe通道的配置,以所述X16通道为例,通过两个MCIO连接器的两组A26及A8引脚,可实现对X16通道的组合及拆分。但该种方式过分依赖于图1所示的电平判定辅助电路,即,由于图1中的电阻及开关管在使用过程中很可能出现损坏,进而导致PCH接收到的引脚高低电平出现错误,导致真值判定失误,进而影响了对于PCIe设备的带宽组合的配置,而对于PCIe外设来说,则无法实现与该服务器的可靠通讯,影响了后续的数据传输。
发明内容
本发明的目的是提供一种PCIe带宽配置装置、方法、服务器及可读存储介质,无需再使用MCIO连接器,也无需电平判定辅助电路,而是设置预设处理器,依靠软件逻辑实现PCIe带宽配置,PCIe带宽组合的确定更加准确,不受所述辅助电路的干扰,保证了后续与插接的PCIe外设的可靠通信。
为解决上述技术问题,本发明提供了一种PCIe带宽配置装置,应用于服务器,所述PCIe带宽配置装置包括预设处理器,所述预设处理器与所述服务器中的PCH连接,所述PCH还与PCIe插槽连接;
所述预设处理器用于接收表征当前所述PCIe插槽上插接的PCIe外设的标识信息,并基于所述标识信息及预设设备-位置-配置对应关系确定与所述PCIe外设对应的带宽配置结果;
所述PCH用于根据接收到的所述带宽配置结果,配置所述服务器的PCIe带宽组合至所述带宽配置结果,以从所述PCIe外设接收数据和/或向所述PCIe外设发送数据。
优选的,还包括:
预设线路切换模块,第一端与所述预设处理器的输出端连接,第二端与所述PCH连接,控制端与所述服务器中的BMC的第一端连接;
所述BMC的第二端还与所述预设处理器的反馈端连接,用于在接收到表征所述预设处理器正常工作的第一标识信号时,控制所述预设线路切换模块的第一端与第二端之间导通。
优选的,所述BMC的第三端还与所述预设线路切换模块的第二端连接;
所述BMC还用于将所述带宽配置结果以日志的形式存储。
优选的,所述BMC的第四端与所述PCIe外设连接;
所述BMC还用于基于所述带宽配置结果读取所述PCIe外设的温度需求信息,根据所述温度需求信息控制风扇的转速。
优选的,还包括:
备选模块,输出端与所述预设线路切换模块的第三端连接,用于基于所述标识信息及所述预设设备-位置-配置对应关系确定所述带宽配置结果;
所述BMC还用于在接收到表征所述预设处理器非正常工作的第二标识信号时,控制所述预设线路切换模块的第三端与第二端之间导通。
优选的,所述备选模块包括EEPROM及备选处理器。
优选的,所述预设线路切换模块为I2C mux。
为解决上述技术问题,本发明还提供了一种服务器,包括PCH及PCIe插槽,还包括如上述所述的PCIE带宽配置装置。
为解决上述技术问题,本发明还提供了一种PCIe带宽配置方法,应用于服务器中的如上述所述的PCIE带宽配置装置,所述PCIE带宽配置装置与所述服务器中的PCH连接,所述PCH还与PCIe插槽连接;所述PCIe带宽配置方法,包括:
接收表征当前所述PCIe插槽上插接的PCIe外设的标识信息;
基于所述标识信息及预设设备-位置-配置对应关系确定与所述PCIe外设对应的带宽配置结果;
将所述带宽配置结果发送至所述PCH,以使所述PCH配置所述服务器的PCIe带宽组合至所述带宽配置结果,以从所述PCIe外设接收数据和/或向所述PCIe外设发送数据。
为解决上述技术问题,本发明还提供了一种计算机可读存储介质,包括:
所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如上述所述的PCIe带宽配置方法的步骤。
本申请提供了一种PCIe带宽配置装置、方法、服务器及可读存储介质,无需再使用MCIO连接器,也无需电平判定辅助电路,而是设置预设处理器,在其中预先存储了预设设备-位置-配置对应关系,于是依靠软件逻辑,接收表征当前所述PCIe插槽上插接的PCIe外设的标识信息,并基于标识信息及所述预设设备-位置-配置对应关系确定与PCIe外设对应的带宽配置结果,进而PCH可直接获取到该带宽配置结果并配置服务器的PCIe带宽组合,以从PCIe外设接收数据和/或向PCIe外设发送数据。相较于现有技术中,利用电平判定电路输出的高低电平及与电平对应的真值表的方式实现带宽配置的方式,PCIe带宽组合的确定更加准确,不受所述电平判定辅助电路的干扰,保证了后续与插接的PCIe外设的可靠通信。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对现有技术和实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为现有技术中一种电平判定辅助电路的结构示意图;
图2为本发明提供的一种PCIe带宽配置装置的结构示意图。
具体实施方式
本发明的核心是提供一种PCIe带宽配置装置、方法、服务器及可读存储介质,无需再使用MCIO连接器,也无需电平判定辅助电路,而是设置预设处理器,依靠软件逻辑实现PCIe带宽配置,PCIe带宽组合的确定更加准确,不受所述辅助电路的干扰,保证了后续与插接的PCIe外设的可靠通信。
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
首先,请参照图1,图1为现有技术中一种电平判定辅助电路的结构示意图,请进一步参照图2,图2为本发明提供的一种PCIe带宽配置装置的结构示意图。
该PCIe带宽配置装置2,应用于服务器,该PCIe带宽配置装置2包括预设处理器21,预设处理器21与服务器中的PCH1连接,PCH1还与PCIe插槽连接;
预设处理器21用于接收表征当前PCIe插槽上插接的PCIe外设的标识信息,并基于标识信息及预设设备-位置-配置对应关系确定与PCIe外设对应的带宽配置结果;
PCH1用于根据接收到的带宽配置结果,配置服务器的PCIe带宽组合至带宽配置结果,以从PCIe外设接收数据和/或向PCIe外设发送数据。
本实施例中,考虑到现有技术中,各种各样的PCIe设备为了插接在服务器上的PCIe插槽,并被识别出当前插接的设备类型以及插接接口以实现带宽组合配置,需要借助于如图1所示的电平判定辅助电路,其中,图1中所述的连接器即为MCIO连接器的A26引脚或者是A8引脚,于是,上述引脚在与外接的PCIe设备连接后,其输出电平或发生变化,进而控制图1中的NMOSFET的导通与关断,所述电源的输出电压包括但不限于为3.3V,进而使得依靠该图1所示电路,与PCH1连接的引脚(具体为与PCH1的GPIO引脚)可以接收到高电平,即1,或者是低电平,即0两种不同的电平状态。以服务器包括的PCIe插槽为X16通道为例,则需要两个MCIO连接器以实现2*2*2*2种组合的高低电平组成的真值表组合,进而实现服务器的PCIe带宽组合配置。但是,该种方式过分依赖于图1所示的电平判定辅助电路,即,由于图1中的上下拉电阻及NMOSFET开关管在使用过程中很可能出现损坏,进而导致PCH1接收到的引脚高低电平出现错误,导致真值判定失误,进而影响对于PCIe设备的带宽配置。为解决上述技术问题,本申请提供了一种PCIe带宽配置装置2,无需再使用MCIO连接器,也无需电平判定辅助电路,可以简单可靠地依靠软件处理逻辑实现对于带宽配置结果的判定,进而保证服务器的PCIe带宽的可靠配置。
首先需要说明的是,本申请中所述的PCIe外设包括但不限于智能网卡以及NVMe硬盘(NVM Express,非易失性内存主机控制器接口规范)等,在此不作特别的限定;所述预设处理器21具体包括但不限于MCU(Microcontroller Unit,微控制单元),可以简单可靠地实现本申请中软件执行的控制逻辑。
服务器上包括PCIe插槽,本申请中所述PCIe外设可直接插接在所述PCIe插槽上,而无需额外的MCIO连接器,再由PCH1依照接收到的带宽配置结果进行PCIe带宽配置即可。具体的,预设处理器21可以本身具备通讯功能,以接收表征当前PCIe插槽上插接的PCIe外设的标识信息,也可以额外设置一个与其连接的通讯模块,以实现对于所述标识信息的接收并传给所述预设处理器,在此不作特别的限定。
进一步的,预设处理器21首先基于所述标识信息及预设设备-位置-配置对应关系确定出当前连接在PCIe插槽的PCIe外设是哪一个,以及这些PCIe外设具体插接在哪些PCIe插槽上,在根据预设设备-位置-配置对应关系中存储的有关配置方案的信息确定最终的带宽配置结果。作为举例,假定服务器上的PCIe插槽为X16通道的PCIe插槽,于是,当确定当前连接的为4个NVMe硬盘且其依次插接在该PCIe插槽时,可以依照所述对应关系确定带宽配置结果为X4X4X4X4;当确定当前连接的为1个X16riser(具有X16形式的PCIe连接接口的设备)插接在该PCIe插槽,或者并未插接任何PCIe外设等时,可以依照所述对应关系确定带宽配置结果为X16;当确定当前连接的为2个X8riser(具有X8形式的PCIe连接接口的设备)依次插接在该PCIe插槽,或者是1个X8riser插接在该PCIe插槽的前半部分,或者是1个X8riser插接在该PCIe插槽的后半部分时,可以依照所述对应关系确定带宽配置结果为X8X8;当确定当前连接的为1个X8riser及1个NVMe硬盘且依次插接在该PCIe插槽时,可以确定带宽配置结果为X8X4X4;当确定当前连接的为2个NVMe硬盘及1个X8riser且依次插接在该PCIe插槽时,可以确定带宽配置结果为X4X4X8,可见,即使是同样的PCIe外设,在PCIe插槽上的插接位置不同,对应的最终的PCIe带宽配置结果也不同。
可以理解的是,该预设设备-位置-配置对应关系可以为在该服务器出厂前,基于该服务器可能会外接的PCIe外设的可能情况,而预先烧录在该预设处理器21中;当然也可以为随着实际应用的更迭而不断的更新,进而重新烧录在该预设处理器21中,在此不作特别的限定。
而对于PCH1来说,根据接收到的该带宽配置结果,进行相应的配置即可,以配置服务器的PCIe带宽组合至带宽配置结果,进而可以实现与PCIe外设的通讯,具体包括从PCIe外设接收数据和/或向PCIe外设发送数据。此外,这里所述的PCIe带宽组合的配置是实际应用中PCIe初始化的第一步骤,本质上相当于依靠一种bifurcation(分叉)对服务器上的PCIe插槽对应的通道进行灵活配置处理,以实现上述PCIe插槽对应的通道的灵活组合及拆分,进而满足各种各样的PCIe外设的后续通讯需求。
还需要说明的是,PCH1与预设处理器21之间的连接线路包括但不限于为I2C链路;此外,所述PCH1上搭载有BIOS系统(Basic Input Output System,基本输入输出系统),具体的配置服务器的PCIe带宽组合至带宽配置结果的工作可以由该PCH1上的BIOS系统完成。
综上,本申请提供了一种PCIe带宽配置装置2,无需再使用MCIO连接器,也无需电平判定辅助电路,而是设置预设处理器21,在其中预先存储了预设设备-位置-配置对应关系,于是依靠软件逻辑,接收表征当前所述PCIe插槽上插接的PCIe外设的标识信息,并基于标识信息及所述预设设备-位置-配置对应关系确定与PCIe外设对应的带宽配置结果,进而PCH1可直接获取到该带宽配置结果并配置服务器的PCIe带宽组合,以从PCIe外设接收数据和/或向PCIe外设发送数据。相较于现有技术中,利用电平判定电路输出的高低电平及与电平对应的真值表的方式实现带宽配置的方式,PCIe带宽组合的确定更加准确,不受所述辅助电路的干扰,保证了后续与插接的PCIe外设的可靠通信。
在上述实施例的基础上:
作为一种优选的实施例,还包括:
预设线路切换模块22,第一端与预设处理器21的输出端连接,第二端与PCH1连接,控制端与服务器中的BMC3的第一端连接;
BMC3的第二端还与预设处理器21的反馈端连接,用于在接收到表征预设处理器21正常工作的第一标识信号时,控制预设线路切换模块22的第一端与第二端之间导通。
本实施例中,给出了该PCIe带宽配置装置2还可以包括预设线路切换模块22,以实现存在冗余备份时的走线需求。具体的,请进一步参照图2,图2为本发明提供的一种PCIe带宽配置装置2的结构示意图,需要说明的是,受限于图片展示重点,在上述已经说明PCH1与PCIe插槽以及PCIe插槽与PCIe外设的连接方式的基础上,重点展示BMC3、PCH1与PCIe带宽配置装置2之间的连接结构示意。
服务器中包括有BMC3(Baseboard Management Controller,基板管理控制器),可以依靠上述连接线路的设置,使BMC3实现对应的处理逻辑,即在预设处理器21仍然可以正常工作时,预设处理器21的反馈端会通过与BMC3连接的第二端反馈表征自身处于正常工作状态的第一标识信号,具体的,该第一标识信号可以为高电平信号,在此不作特别的限定;而对于BMC3来说,在接收到该第一标识信号时,可以控制预设线路切换模块22的第一端与第二端之间导通,以将所述带宽配置结果传递至PCH1,此时传递通路为:预设处理器21的输出端-预设线路切换模块22的第一端-预设线路切换模块22的第二端-PCH1。
需要说明的是,控制预设线路切换模块22的第一端与第二端之间导通的具体步骤可以为:BMC3自身的第一端输出低电平的第一控制信号,以将预设线路切换模块22的控制端,即I2C_SEL端置0,从而使得上述连接线路导通。
还需要说明的是,这里之所以选择BMC3作为控制预设线路切换模块22动作的控制模块,原因在于,相较于PCH1,BMC3是服务器上电之后最先启动的模块,因此,由BMC3作为该控制模块可以更简单、可靠地实现保证本申请中的上述预设线路切换模块22的执行逻辑。
作为一种优选的实施例,BMC3的第三端还与预设线路切换模块22的第二端连接;
BMC3还用于将带宽配置结果以日志的形式存储。
本实施例中,给出了该BMC3的第三端还可以与预设线路切换模块22的第二端连接,因此上述实施例中所述的传输通路更新为:预设处理器21的输出端-预设线路切换模块22的第一端-预设线路切换模块22的第二端-PCH1以及BMC3,于是,BMC3可以获取到该带宽配置结果,进而将该带宽配置结果以日志的形式存储,在需要的时候,比如用户和/或技术人员进行查看日志的时候,显示该情况,便于对整个服务器的监控及管理。
作为一种优选的实施例,BMC3的第四端与PCIe外设连接;
BMC3还用于基于带宽配置结果读取PCIe外设的温度需求信息,根据温度需求信息控制风扇的转速。
本实施例中,给出了该BMC3的第四端还可以与PCIe外设连接,由于BMC3负责服务器的散热工作,不同的PCIe外设对应的温度需求是不同的,存在第一PCIe外设能够正常工作但第二PCIe外设已经烧坏的情况,因此,需要获取当前插接在PCIe插槽上的PCIe外设的温度需求信息。因此,BMC3的第三端仍与预设切换模块的第二端连接,以获取确定的带宽配置结果,进而基于带宽配置结果可以掌握当前PCIe插槽的哪个位置插接了哪个PCIe外设,以及带宽配置组合,进而可以读取插接的PCIe外设的温度需求信息,服务器中包括风扇,用于整个服务器的降温散热工作,于是BMC3基于获取到的温度需求信息调整风扇的转速,以避免温度阈值较低的PCIe外设被烧坏,从而保证了服务器的工作性能。
作为一种优选的实施例,还包括:
备选模块23,输出端与预设线路切换模块22的第三端连接,用于基于标识信息及预设设备-位置-配置对应关系确定带宽配置结果;
BMC3还用于在接收到表征预设处理器21非正常工作的第二标识信号时,控制预设线路切换模块22的第三端与第二端之间导通。
本实施例中,发明人进一步考虑到该预设处理器21可能会出现故障,如烧坏等情况,因此,可以设置备选模块23,该备选模块23与该预设处理器21同样,预先存储有预设设备-位置-配置对应关系,在接收表征当前PCIe插槽上插接的PCIe外设的标识信息,进而基于所述标识信息及所述预设设备-位置-配置对应关系确定与PCIe外设对应的带宽配置结果。具体的连接线路图请进一步参照图2,此处不再赘述。需要说明的是,备选模块23可以本身具备通讯功能,以接收表征当前PCIe插槽上插接的PCIe外设的标识信息,也可以额外设置一个通讯模块,以实现对于所述标识信息的接收并传输至该备选模块23,在此不作特别的限定。
需要说明的是,在预设处理器21不可以正常工作时,预设处理器21的反馈端会通过与BMC3连接的第二端反馈表征自身处于非正常工作状态的第二标识信号,具体的,该第二标识信号可以为低电平信号,在此不作特别的限定。而对于BMC3来说,在接收到该第二标识信号时,可以控制预设线路切换模块22的第三端与第二端之间导通,以将所述带宽配置结果传递至PCH1,此时传递通路为:备选模块23的输出端-预设线路切换模块22的第三端-预设线路切换模块22的第二端-PCH1,可以理解的是,当存在BMC3获取该带宽配置结果时,上述传递通路更新为:备选模块23的输出端-预设线路切换模块22的第三端-预设线路切换模块22的第二端-PCH1以及BMC3。
还需要说明的是,控制预设线路切换模块22的第三端与第二端之间导通的具体步骤可以为:BMC3自身的第一端输出高电平的第二控制信号,以将预设线路切换模块22的控制端,即I2C_SEL端置1,从而使得上述连接线路导通,并关闭原本预设处理器21对应的传递通路。
可见,通过备选模块23的设置可以保证在预设处理器21如MCU出现故障时,该PCIe带宽配置装置2不会出现失效的情况,保证了后续带宽配置结果确定的可靠性,以及最终服务器的PCIe带宽组合的可靠性及准确性。
作为一种优选的实施例,备选模块23包括EEPROM以及备选处理器。
本实施例中,考虑到EEPROM(Electrically Erasable Programmable read onlymemory,带电可擦可编程只读存储器),具有使用寿命长,允许技术开发人员在需要时编辑(如更改预设设备-位置-配置对应关系)的优点,因此,可以在该EEPROM中存储所述预设设备-位置-配置对应关系,再由备选处理器确定所述带宽配置结果。可以理解的是,该备选模块23也可以仅包括EEPROM,由于PCH1本身并不具备长时间存储的功能,因此,PCH1可以透过传递通路从该EEPROM处获取所述预设设备-位置-配置对应关系,以及获取表征当前PCIe插槽上插接的PCIe外设的标识信息,进行确定并配置待实现的带宽配置组合即可,此处不作特别的限定,根据实际需求而定即可。
可见,通过上述设置可以简单可靠地实现本申请中PCIe带宽配置装置2的执行逻辑。
作为一种优选的实施例,预设线路切换模块22为I2C mux。
本实施例中,该I2C mux本质上相当于一种切换电路,具有结构简单的优点,可以作为本申请中所述的预设线路切换模块22。可以理解的是,该预设线路切换模块22也可以设置成包括多个可控电力电子开关器件的结构,具体根据实际需求而定,且这里的可控电力电子开关器件本质上仅承担数据传输工作。
本发明还提供了一种服务器,包括PCH及PCIe插槽,还包括如上述所述的PCIE带宽配置装置。
对于本发明中提供的服务器的介绍请参照上述PCIe带宽配置装置的实施例,此处不再赘述。
本发明还提供了一种PCIe带宽配置方法,应用于服务器中的如上述所述的PCIE带宽配置装置,该PCIE带宽配置装置与服务器中的PCH连接,PCH还与PCIe插槽连接;PCIe带宽配置方法,包括:
接收表征当前PCIe插槽上插接的PCIe外设的标识信息;
基于标识信息及预设设备-位置-配置对应关系确定与PCIe外设对应的带宽配置结果;
将带宽配置结果发送至PCH,以使PCH配置服务器的PCIe带宽组合至带宽配置结果,以从PCIe外设接收数据和/或向PCIe外设发送数据。
对于本发明中提供的PCIe带宽配置方法的介绍请参照上述PCIe带宽配置装置的实施例,此处不再赘述。
本发明还提供了一种计算机可读存储介质,包括:
所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如上述所述的PCIe带宽配置方法的步骤。
对于本发明中提供的计算机可读存储介质的介绍请参照上述PCIe带宽配置装置的实施例,此处不再赘述。
本说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。对于实施例公开的装置而言,由于其与实施例公开的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
专业人员还可以进一步意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、计算机软件或者二者的结合来实现,为了清楚地说明硬件和软件的可互换性,在上述说明中已经按照功能一般性地描述了各示例的组成及步骤。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本发明的范围。
对所公开的实施例的上述说明,使本领域专业技术人员能够实现或使用本发明。对这些实施例的多种修改对本领域的专业技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本发明的精神或范围的情况下,在其他实施例中实现。因此,本发明将不会被限制于本文所示的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。
Claims (10)
1.一种PCIe带宽配置装置,其特征在于,应用于服务器,所述PCIe带宽配置装置包括预设处理器,所述预设处理器与所述服务器中的PCH连接,所述PCH还与PCIe插槽连接;
所述预设处理器用于接收表征当前所述PCIe插槽上插接的PCIe外设的标识信息,并基于所述标识信息及预设设备-位置-配置对应关系确定与所述PCIe外设对应的带宽配置结果;
所述PCH用于根据接收到的所述带宽配置结果,配置所述服务器的PCIe带宽组合至所述带宽配置结果,以从所述PCIe外设接收数据和/或向所述PCIe外设发送数据。
2.如权利要求1所述的PCIe带宽配置装置,其特征在于,还包括:
预设线路切换模块,第一端与所述预设处理器的输出端连接,第二端与所述PCH连接,控制端与所述服务器中的BMC的第一端连接;
所述BMC的第二端还与所述预设处理器的反馈端连接,用于在接收到表征所述预设处理器正常工作的第一标识信号时,控制所述预设线路切换模块的第一端与第二端之间导通。
3.如权利要求2所述的PCIe带宽配置装置,其特征在于,所述BMC的第三端还与所述预设线路切换模块的第二端连接;
所述BMC还用于将所述带宽配置结果以日志的形式存储。
4.如权利要求2所述的PCIe带宽配置装置,其特征在于,所述BMC的第四端与所述PCIe外设连接;
所述BMC还用于基于所述带宽配置结果读取所述PCIe外设的温度需求信息,根据所述温度需求信息控制风扇的转速。
5.如权利要求2至4任一项所述的PCIe带宽配置装置,其特征在于,还包括:
备选模块,输出端与所述预设线路切换模块的第三端连接,用于基于所述标识信息及所述预设设备-位置-配置对应关系确定所述带宽配置结果;
所述BMC还用于在接收到表征所述预设处理器非正常工作的第二标识信号时,控制所述预设线路切换模块的第三端与第二端之间导通。
6.如权利要求5所述的PCIe带宽配置装置,其特征在于,所述备选模块包括EEPROM及备选处理器。
7.如权利要求5所述的PCIE带宽配置装置,其特征在于,所述预设线路切换模块为I2Cmux。
8.一种服务器,其特征在于,包括PCH及PCIe插槽,还包括如权利要求1至7任一项所述的PCIE带宽配置装置。
9.一种PCIe带宽配置方法,其特征在于,应用于服务器中的如权利要求1至7任一项所述的PCIE带宽配置装置,所述PCIE带宽配置装置与所述服务器中的PCH连接,所述PCH还与PCIe插槽连接;所述PCIe带宽配置方法,包括:
接收表征当前所述PCIe插槽上插接的PCIe外设的标识信息;
基于所述标识信息及预设设备-位置-配置对应关系确定与所述PCIe外设对应的带宽配置结果;
将所述带宽配置结果发送至所述PCH,以使所述PCH配置所述服务器的PCIe带宽组合至所述带宽配置结果,以从所述PCIe外设接收数据和/或向所述PCIe外设发送数据。
10.一种计算机可读存储介质,其特征在于,包括:
所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如权利要求9所述的PCIe带宽配置方法的步骤。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211041900.1A CN115391260A (zh) | 2022-08-29 | 2022-08-29 | PCIe带宽配置装置、方法、服务器及可读存储介质 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211041900.1A CN115391260A (zh) | 2022-08-29 | 2022-08-29 | PCIe带宽配置装置、方法、服务器及可读存储介质 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN115391260A true CN115391260A (zh) | 2022-11-25 |
Family
ID=84123164
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202211041900.1A Pending CN115391260A (zh) | 2022-08-29 | 2022-08-29 | PCIe带宽配置装置、方法、服务器及可读存储介质 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN115391260A (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN115904884A (zh) * | 2023-03-09 | 2023-04-04 | 苏州浪潮智能科技有限公司 | 服务器的外设配置识别、丝印布局方法、装置及服务器 |
-
2022
- 2022-08-29 CN CN202211041900.1A patent/CN115391260A/zh active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN115904884A (zh) * | 2023-03-09 | 2023-04-04 | 苏州浪潮智能科技有限公司 | 服务器的外设配置识别、丝印布局方法、装置及服务器 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO2019113732A1 (zh) | 一种电子设备及充电控制方法 | |
CN114003538B (zh) | 一种智能网卡的识别方法及智能网卡 | |
CN111666240B (zh) | 用于自主地检测电缆朝向的转接驱动器 | |
TWI734950B (zh) | 用於管理計算裝置之電腦實施方法、計算裝置及非暫態電腦可讀取儲存媒體 | |
US11175715B2 (en) | Method of supplying electric power to a computer system | |
US8438374B2 (en) | Computer system and control method of the same | |
CN112951315A (zh) | 一种兼容nvme\ahci双协议硬盘测试装置及方法 | |
US10235185B2 (en) | Computer and controlling method thereof | |
CN115391260A (zh) | PCIe带宽配置装置、方法、服务器及可读存储介质 | |
CN110096112B (zh) | 硬盘装置、硬盘转接装置、网络设备与硬盘的连接方法 | |
US20050262398A1 (en) | Recovery apparatus for BIOS chip in a computer system | |
CN114385527A (zh) | 硬盘兼容平台、主板及控制方法 | |
CN209821822U (zh) | 一种pcie设备热插拔的控制电路及计算机 | |
CN116226008A (zh) | 端口地址配置器、配置方法及终端 | |
CN116089333A (zh) | Usb接口电路、接口电路板及电子设备 | |
TWI753606B (zh) | 主從互換式電源供應裝置及其主機、主從互換式電源供應方法及其電腦可讀取記錄媒體 | |
US20220292045A1 (en) | Circuit structure with automatic pcie link configuration adjustment and method thereof | |
CN115407941A (zh) | 一种vmd功能启动方法及其相关组件 | |
US11163348B2 (en) | Connectors that connect a storage device and power supply control device, and related power supply control devices and host interface devices | |
CN112398684A (zh) | PCIe带宽自动调配系统及方法 | |
CN112035304A (zh) | 插接检测方法和服务器系统 | |
EP3451182A1 (en) | Connection circuit | |
CN112394769B (zh) | 支持不同种类存储器的主机板 | |
US11748293B2 (en) | Method of automatic identification and protection of correct PCIe configuration of a server and server applying the method | |
CN111766797A (zh) | 微控制器、存储模块及用于更新微控制器的韧件的方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |