CN111834406B - 电子装置 - Google Patents

电子装置 Download PDF

Info

Publication number
CN111834406B
CN111834406B CN202010272954.3A CN202010272954A CN111834406B CN 111834406 B CN111834406 B CN 111834406B CN 202010272954 A CN202010272954 A CN 202010272954A CN 111834406 B CN111834406 B CN 111834406B
Authority
CN
China
Prior art keywords
pixel
electronic device
sub
state
angle
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202010272954.3A
Other languages
English (en)
Other versions
CN111834406A (zh
Inventor
吴湲琳
李冠锋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Innolux Corp
Original Assignee
Innolux Display Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Innolux Display Corp filed Critical Innolux Display Corp
Publication of CN111834406A publication Critical patent/CN111834406A/zh
Application granted granted Critical
Publication of CN111834406B publication Critical patent/CN111834406B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5387Flexible insulating substrates
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134336Matrix
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/075Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00
    • H01L25/0753Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00 the devices being arranged next to each other
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • H10K59/351Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels comprising more than three subpixels, e.g. red-green-blue-white [RGBW]
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134345Subdivided pixels, e.g. for grey scale or redundancy
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136227Through-hole connection of the pixel electrode to the active element through an insulation layer
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • G09F9/301Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements flexible foldable or roll-able electronic displays, e.g. thin LCD, OLED
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • G09F9/33Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements being semiconductor devices, e.g. diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5384Conductive vias through the substrate with or without pins, e.g. buried coaxial conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/10Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers
    • H01L25/13Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers the devices being of a type provided for in group H01L33/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/15Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission
    • H01L27/153Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars
    • H01L27/156Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars two-dimensional arrays
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/20Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular shape, e.g. curved or truncated substrate
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/189Printed circuits structurally associated with non-printed electric components characterised by the use of a flexible or folded printed circuit
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • H10K59/353Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels characterised by the geometrical arrangement of the RGB subpixels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K77/00Constructional details of devices covered by this subclass and not covered by groups H10K10/80, H10K30/80, H10K50/80 or H10K59/80
    • H10K77/10Substrates, e.g. flexible substrates
    • H10K77/111Flexible substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/16Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
    • H01L25/167Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits comprising optoelectronic devices, e.g. LED, photodiodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/62Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0277Bendability or stretchability details
    • H05K1/0283Stretchable printed circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10007Types of components
    • H05K2201/10106Light emitting diode [LED]
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/20Details of printed circuits not provided for in H05K2201/01 - H05K2201/10
    • H05K2201/2009Reinforced areas, e.g. for a specific part of a flexible printed circuit
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E10/00Energy generation through renewable energy sources
    • Y02E10/50Photovoltaic [PV] energy
    • Y02E10/549Organic PV cells

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Nonlinear Science (AREA)
  • Optics & Photonics (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Geometry (AREA)
  • Theoretical Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

本发明公开了一种电子装置,其可由第一状态拉伸至第二状态。电子装置包括可在拉伸方向上拉伸的可拉伸基板以及设置于可拉伸基板上的第一像素。第一像素包括第一子像素及第二子像素。当电子装置为第一状态时,第一子像素及第二子像素沿着第一方向排列,当电子装置为第二状态时,第一子像素及第二子像素沿着第二方向排列,其中第一方向相对于拉伸方向所形成的角度不同于第二方向相对于拉伸方向所形成的角度。

Description

电子装置
技术领域
本发明涉及一种可拉伸电子装置,特别是涉及一种包含像素的可拉伸电子装置。
背景技术
近年来,为了将显示设备应用在各式各样的应用,如智能型手机、平板计算机、笔记本电脑及电子阅读器,以及应用在可穿戴装置,如智能型手表,因此显示设备已变得越来越重要,而制造商仍持续开发新型的显示设备。
发明内容
根据本发明,其中之一的目的在于提供一种可拉伸电子装置,具有较均匀的视觉感知效果。
本发明的一实施例提供一种电子装置,可由第一状态拉伸至第二状态,电子装置包括可在拉伸方向上拉伸的可拉伸基板以及设置于可拉伸基板上的第一像素。第一像素包括第一子像素及第二子像素。当电子装置为第一状态时,第一子像素及第二子像素沿着第一方向排列,且当电子装置为第二状态时,第一子像素及第二子像素沿着第二方向排列,其中第一方向相对于拉伸方向所形成的角度不同于第二方向相对于拉伸方向所形成的角度。
附图说明
在阅读以下以各图式与附图所绘示的实施例的详细说明后,本发明的上述目的与其他目的毫无疑问地对本领域的技术人员而言将变得显而易见。
图1为本发明第一实施例的电子装置的不同状态的示意图。
图2为在不同状态的图1所示的电子装置的第一像素的放大示意图。
图3为图1所示的电子装置的不同状态的局部剖面示意图。
图4为本发明一个像素的不同排列方式的示意图。
图5为第一实施例的变化实施例的电子装置的局部俯视图。
图6为图5所示的电子装置的局部放大图。
图7为沿着图5所示的截线A-A’的电子装置的剖面示意图。
图8为本发明第一实施例的另一变化实施例的电子装置的局部放大剖视图。
图9为本发明第二实施例的电子装置的不同状态的示意图。
图10为在不同状态的图9所示的电子装置的第一像素及第二像素的放大示意图。
图11为本发明第三实施例的电子装置的不同状态的示意图。
图12为本发明第四实施例的电子装置的第一像素及第二像素的放大示意图。
图13为本发明第五实施例的电子装置的不同状态的示意图。
图14为本发明第六实施例的电子装置的第一像素的放大示意图。
图15为本发明第七实施例的电子装置的局部剖面示意图。
图16为本发明第八实施例的电子装置的局部剖面示意图。
附图标记说明:100-电子装置;102-可拉伸基板;1020、1020’-开口;1021-边缘;1022-可拉伸基底;1023-支撑膜层;1025-穿孔;102a-像素部;102b-连接部;102c-外围部;102L-长度;102L’-拉伸长度;102S1-第一表面;102S2-第二表面;102W-宽度;102W’-拉伸宽度;104-电路层;1041-第一电路层;1042-第二电路层;106-功能层;110-像素定义层;112、130、132-保护层;120-间隙;134-绝缘层;150-第一电极;152-第二电极;154-第一半导体层;156-发光层;158-第二半导体层;160-连接垫;164、1641、1642-导线;170、172-IC芯片;174-导电连接元件;176-第一插塞;178-第二插塞;A1-基板面积;A2-拉伸基板面积;A-A’-剖面线;Ap1-第一像素面积;Ap2-第二像素面积;B、SPXb-蓝色子像素;CL-中心线;D1-水平方向;D2-垂直方向;D3-方向;DE-汲极;DTE-驱动元件;(E1)~(E6)-范例;G、SPXg-绿色子像素;GE-闸极;I-第一状态;II-第二状态;LEU-发光元件;PD1-第一方向;PD2-第二方向;PD3-第三方向;PD4-第四方向;PD5-第五方向;PD6-第六方向;PD7-第七方向;PD8-第八方向;PD9-第九方向;PL-像素距离;PL1-第一距离;PL1’-第一拉伸距离;PL2-第二距离;PL2’-第二拉伸距离;PX、PXa、PXb-像素;PX1-第一像素;PX2-第二像素;PX3-第三像素;PX4-第四像素;R、SPXr-红色子像素;Ra-边缘区域;Rb-中间区域;RP1-第一参考点;RP2-第二参考点;RP3-第三参考点;RP4-第四参考点;SC-半导体层;Sd1-位移距离;SE-源极;ZL-锯齿形线状;SPX-子像素;SPX1-第一子像素;SPX2-第二子像素;SPX3-第三子像素;SPX4-第四子像素;SPXw-白色子像素;SPXy-黄色子像素;STD-拉伸方向;STE-开关元件;T1、T2、T3、T4-总厚度;W1-距离;W1’-拉伸距离;α1-夹角;α1’-拉伸夹角;β12、β13-夹角;β14-第二夹角;β23-第一夹角;β25-第三夹角;θ1-第一角度;θ2-第二角度;θ3-第三角度;θ6-第六角度;θ7-第七角度;θ8-第八角度;θ9-第九角度。
具体实施方式
参考下文中的详细说明并同时结合附图,本领域的技术人员可理解本发明的内容。须注意的是,为了图式的简洁以及使读者能容易了解,本发明中的各附图只绘示显示设备的一部分,且各附图中的某些元件并非依照实际比例绘制。此外,图中所示各元件的数量及尺寸仅作为示意,并非用来限制本发明的范围。
本发明通篇说明书与权利要求中会使用某些词汇来指称特定元件。本领域技术人员应理解,电子设备制造商可能会以不同的名称来指称相同的元件。本文并不意在区分那些功能相同但名称不同的元件。在下文说明书与权利要求书中,「含有」、「包括」和「具有」等词为开放式词语,因此其应被解释为「含有但不限定为…」之意。
应理解的是,当元件或膜层被称为在另一个元件或膜层「上」或「连接到」另一个元件或膜层时,它可以直接在此另一元件或膜层上或直接连接到此另一元件或膜层,或者两者之间存在有插入的元件或膜层。相反地,当元件被称为「直接」在另一个元件或膜层「上」或「直接连接到」另一个元件或膜层时,两者之间不存在有插入的元件或膜层。
于本发明中,「拉伸/可拉伸」等词是指当外在压力和/或外力施加于一对象上时,该对象可进行形变,且此形变可包括在该对象的任何方向上面积、长度、宽度、厚度和/或曲率的变化,但不限定于此。举例而言,对象长度的增大或对象长度的减少可属于本发明所提及的「拉伸/可拉伸」等词。
须知悉的是,在不脱离本发明的精神下,可将下文中所述的数个不同实施例中的技术特征进行替换、重组、混合以完成其他实施例。
请参考图1与图2,图1为本发明第一实施例的电子装置的不同状态的示意图,图2为在不同状态的图1所示的电子装置的第一像素的放大示意图。本发明第一实施例的电子装置100包括可拉伸基板102以及设置于可拉伸基板102上的多个像素PX。举例而言,多个像素PX可以是以矩阵方式排列,即可以包括多个列及多个行。可拉伸基板102可沿着多个方向拉伸,因此电子装置100可由第一状态I拉伸至第二状态II。电子装置100的状态可以是指电子装置100的面积、形状和/或显示模式,但不限于此。例如,在一些实施例中,可拉伸基板102可沿着图1所示的水平方向D1拉伸。在第一状态I下,电子装置100并未被拉伸。在这种状态I下,可拉伸基板102具有宽度102W、长度102L及基板面积A1。电子装置100可沿着拉伸方向STD拉伸,但不限于此。在电子装置100被拉伸之后,电子装置100为第二状态II。在这种状态II下,可拉伸基板102具有拉伸宽度102W’、拉伸长度102L’及拉伸基板面积A2。拉伸基板面积A2可不同于基板面积A1。例如,拉伸基板面积A2大于基板面积A1,且拉伸宽度102W’大于宽度102W,但拉伸长度102L’可大约等于长度102L。
在一些其他实施例中,可拉伸基板102可沿着两个方向拉伸,例如沿着水平方向D1与垂直方向D2两方向拉伸,因此在拉伸之后,宽度102W与长度102L两者皆可增大。在一些其他实施例中,可拉伸基板102可沿着多个方向拉伸(例如三个方向)。例如,可拉伸基板102可沿着它的边缘拉伸,且也可沿着平行于可拉伸基板102表面的法线的方向D3拉伸。在拉伸之后,电子装置100可成为具有至少一个弯曲部的弯曲装置。可拉伸基板102可包括聚合物材料,例如聚酰亚胺(polyimide,PI)及聚对苯二甲酸乙二酯(polyethylene terephthalate,PET),或任何其他合适的材料,例如具有弹性或可拉伸的材料。
电子装置100可具有至少一个边缘区域Ra及中间区域Rb沿着方向D1设置。边缘区域Ra靠近可拉伸基板102的边缘1021,中间区域Rb为可拉伸基板102的中心线CL所通过的区域。在图1中,绘示出两个边缘区域Ra,且中间区域Rb在方向D1上位于两个边缘区域Ra之间。多个像素PX可设置在可拉伸基板102上,分别对应于边缘区域Ra或中间区域Rb。例如,多个像素PX可包括多个第一像素PX1,位于左侧边缘区域Ra;以及多个第二像素PX2,位于中间区域Rb内。也就是说,对应于左侧边缘区域Ra的第一像素PX1比第二像素PX2更靠近边缘1021,而对应于中间区域Rb的第二像素PX2比第一像素PX1更靠近中心线CL。
请再参考图1,当电子装置100为第一状态I时,多个第一像素PX1中彼此相邻的两个之间在方向D1上具有第一距离PL1,且多个第二像素PX2中彼此相邻的两个之间在方向D1上具有第二距离PL2。上述像素PX之间的距离可基于量测两像素PX的中心的距离而获得。在一些实施例中,第一距离PL1可相同于第二距离PL2,但不限于此。在一些其他实施例中,第一距离PL1可不相等于第二距离PL2。当电子装置100拉伸为第二状态II时,多个第一像素PX1中的一个与另一个相邻第一像素PX1之间具有第一拉伸距离PL1’,多个第二像素PX2中的一个与另一个相邻第二像素PX2之间具有第二拉伸距离PL2’。第一拉伸距离PL1’可大于第一距离PL1。第二拉伸距离PL2’可大于第二距离PL2。此外,第一拉伸距离PL1’可相同或不同于第二拉伸距离PL2’。如图1所示,第一拉伸距离PL1’可例如为相同于第二拉伸距离PL2’。
请参考图3,图3为图1所示的电子装置的不同状态的局部剖面示意图。电子装置100可包括设置于可拉伸基板102上的电路层104,且各个像素PX可为电路层104的一部分。电路层104可包括多个电子元件,例如(但不限于)电路、导线、电极、开关元件、驱动元件、发光元件和/或任何其他适合的元件。在一些实施例中,电子装置100可为显示设备或显示面板,且可显示影像。例如,一个像素PX可包括任何可产生光(例如三原色光:红光、蓝光及绿光)的一个或多个电子元件,以显示影像。一个像素PX可包括至少两个子像素,并且,一个像素PX可定义为包括可整体一起位移和/或旋转的一组子像素的最小单元。如图2所示,以第一像素PX1为例,第一像素PX1可包括第一子像素SPX1及第二子像素SPX2,且还可包括选择性的第三子像素SPX3。第一子像素SPX1、第二子像素SPX2及第三子像素SPX3可分别为红色子像素(在以下附图中标记为符号“R”)、绿色子像素(在以下附图中标记为符号“G”)及蓝色子像素(在以下附图中标记为符号“B”),但不限于此。一个像素PX所包括的子像素数量可多于三个,以产生一种或更多种色光。
请再参考图2,当电子装置100为第一状态I时,第一子像素SPX1及第二子像素SPX2沿着第一方向PD1排列。在第一状态I下,第一方向PD1可定义为第一子像素SPX1的第一参考点RP1与第二子像素SPX2的第二参考点RP2的连线的延伸方向。在电子装置100被拉伸且为第二状态II后,将第二方向PD2定义为第一子像素SPX1的同一参考点RP1与第二子像素SPX2的同一参考点RP2的连线的延伸方向。也就是说,当电子装置100为第二状态II时,第一子像素SPX1及第二子像素SPX2沿着第二方向PD2排列。如图2所示,第一参考点RP1可为第一子像素SPX1的位于左下角的点,而第二参考点RP2可为第二子像素SPX2的位于左下角的点。然而,在一些实施例中,第一参考点RP1与第二参考点RP2可位于其他的位置,只要第一参考点RP1与第二参考点RP2位于同一像素中即可。例如,在一些实施例中,尽管并未示于图中,但第一参考点RP1可为第一子像素SPX1的位于右上角的点,而第二参考点RP2可为第二子像素SPX2的位于中心的点。在一些实施例中,尽管并未示于图中,但第一参考点RP1可为第一子像素SPX1的位于左下角的点,而第二参考点RP2可为第二子像素SPX2的位于右上角的点。当定义第一方向PD1与第二方向PD2时,可通过在同一像素中连接相同的参考点RP1与相同的参考点RP2,以描绘出连线。
如图2所示,第一方向PD1相对于拉伸方向STD所形成的角度不同于第二方向PD2相对于拉伸方向STD所形成的角度,即第一方向PD1与拉伸方向STD所形成的夹角不同于第二方向PD2与拉伸方向STD所形成的夹角。例如,第一方向PD1相对于拉伸方向STD形成第一角度θ1,而第二方向PD2相对于拉伸方向STD形成第二角度θ2,且在一些实施例中,第一角度θ1与第二角度θ2之间的差值的绝对值(以下称绝对差值(absolute difference))可为大于0度且小于或等于120度,即第一角度θ1与第二角度θ2的关系满足下式:
0°<|θ1-θ2|≤120°。
在一些实施例中,第一角度θ1与第二角度θ2之间的绝对差值可为大于0度且小于或等于60度、大于0度且小于30度、大于0度且小于15度或者大于0度且小于5度。也就是说,当电子装置100由第一状态I拉伸至第二状态II时,像素PX之中的至少一个可旋转或扭转,例如,上述的第一像素PX1可旋转或扭转。如图1所示,在一些实施例中,相较于第一状态I,当电子装置100为第二状态II时,对应于边缘区域Ra的像素PX(例如第一像素PX1)及对应于中间区域Rb的像素PX(例如第二像素PX2)可两者皆发生旋转或扭转,但不限于此。举例而言,第一像素PX1的旋转角度可相同于第二像素PX2的旋转角度。然而,在一些其他实施例中,并非所有的像素PX皆具有相同的旋转角度。举例而言,根据像素PX在可拉伸基板102上的位置,该些像素PX可具有不同的旋转角度。例如,在拉伸后且为第二状态II下,在边缘区域Ra内的像素PX及在中间区域Rb内的像素PX可具有不同的旋转角度。于习知的可拉伸电子装置中,在拉伸之后,由于像素的间距改变,可能因此产生不均匀的视觉感知效果。在本发明的一些实施例中,在拉伸之后,通过像素旋转或扭转的设计,拉伸所造成的不均匀视觉感知效果可较为不明显,从而可提升显示效果。
在一些实施例中,当电子装置100被拉伸时,像素PX的面积可维持不变。也就是说,请参考图2,在第一状态I下一个第一像素PX1的第一像素面积(Ap1)可实质上相同于在第二状态II下该第一像素PX1的第二像素面积(Ap2)。此外,在一些实施例中,当电子装置100被拉伸时,像素PX的面积可改变。也就是说,第一像素PX在第一状态I下可具有第一像素面积Ap1,而第一像素PX在第二状态II下可具有第二像素面积Ap2,且第一像素面积Ap1不同于第二像素面积Ap2,例如,第一像素面积Ap1小于第二像素面积Ap2。如上所述,一个像素PX可包括至少两个子像素,且可定义为包括整体一起位移和/或旋转的一组子像素的最小单元。详细而言,请参考图2,一个第一像素PX1的区域可由子像素的发光区域的最外缘所定义,即为虚线所包围的区域。因此,第一像素PX1的面积为虚线所包围的区域的面积。
在一些实施例中,在第一状态I下第一像素面积Ap1对基板面积A1的比值可大于在第二状态II下第二像素面积Ap2对拉伸基板面积A2的比值。在这种情况下,可拉伸基板102的总拉伸程度大于各个像素PX的拉伸程度,且可拉伸基板102在像素PX之间的部分可以提供电子装置100的大部分拉伸效果。
请参考图3,图3为图1所示的电子装置的不同状态的局部剖面示意图。图3示出了两个相邻的像素PX。为了简化起见,在各像素PX中仅示出一个子像素SPX。当电子装置100为显示设备时,在电路层104中,像素PX可包括一个或多个发光元件LEU以及一个或多个与发光元件LEU电连接的开关元件STE(或驱动元件)。当电子装置100由第一状态I拉伸至第二状态II时,电路层104的总面积也可对应于可拉伸基板102而改变。发光单元LEU可为无机发光二极管(light emitting diode,LED)、有机发光二极管(organic light emitting diode,OLED)或任何其他合适的元件。无机LED可为次毫米LED(mini LED)或微型LED(micro LED)。在一些实施例中,次毫米LED的尺寸范围可为100μm至300μm。在一些实施例中,微型LED的尺寸范围可为1μm至100μm。开关元件STE可为薄膜晶体管,但不限于此。详细而言,无机发光二极管(LED)可为覆晶式(flip chip-type)或垂直式(vertical-type)。一个发光元件LEU可包括第一电极150、第二电极152、第一半导体层154、发光层156及第二半导体层158。发光层156例如可为(但不限于)多重量子井(multiple quantum well,MQW)层。第一电极150可通过接合垫162电连接于共享电极。此外,当开关元件STE为薄膜晶体管时,其可包括闸极GE、源极SE、汲极DE及半导体层SC,其中源极SE与汲极DE分别电连接于半导体层SC,且绝缘层IN可设置于闸极GE与半导体层SC之间。源极SE可例如电连接于信号线。汲极DE可电连接于连接垫160或者电连接于与对应的发光元件LEU电连接的连接层。
电路层104还可包括设置于相邻的发光元件LEU之间的像素定义层110以及覆盖于发光元件LEU的保护层112。像素定义层110可定义出发光区域或一个子像素SPX的区域。发光元件LEU设置在子像素SPX的区域内。保护层112可保护发光元件LEU以减少例如空气或湿度的影响。电子装置100还可包括覆盖于电路层104的功能层106。功能层106可包括触控层、覆盖层、抗反射层、保护层、绝缘层或上述的组合。电子装置100可包括穿过电路层104与功能层106的多个间隙120,位于相邻的子像素SPX之间。在一些实施例中,间隙120可形成在相邻的两个子像素SPX之间,其中该两个子像素SPX分别设置在两个不同的像素PX内,例如分别设置在像素PXa及像素PXb内,如图3所示。电子装置100对应于子像素SPX的部分的总厚度T1可大于电子装置100对应于间隙120的部分的总厚度T2。在一些实施例中,电子装置100还可包括填充物设置在间隙120内。填充物可为无机绝缘材料、有机绝缘材料或上述的组合。在一些实施例中,填充物可为弹性材料或黏着材料。
请再参考图3,当电子装置100由第一状态I拉伸至第二状态II时,相邻的两个子像素SPX之间的距离(或间距)也可被拉伸。在第一状态I下,相邻的两个子像素SPX之间的距离表示为W1,其中距离W1是由一个子像素SPX的中心测量至另一个相邻子像素SPX的中心。在电子装置100拉伸至第二状态II之后,该相邻的两个子像素SPX之间的距离为拉伸距离W1’,且拉伸距离W1’可大于距离W1。此外,在第二状态II下,相邻的子像素SPX之间的间隙120也可变宽。
请参考图4,图4为本发明一个像素的不同排列方式的示意图。如上所述,一个像素PX是指当电子装置100被拉伸时,会整体一起旋转的一组子像素的最小单位。一个像素PX的区域可由包含在该像素PX内的子像素的发光区域的最外缘所定义。一个像素PX可包括至少两个子像素。在一些实施例中,一个像素可包括多个子像素。例如,在范例(E1)中,像素PX可包括红色子像素SPXr(也以字母“R”表示)、绿色子像素SPXg(也以字母“G”表示)及蓝色子像素SPXb(也以字母“B”表示),且像素PX的范围可为围绕子像素的矩形或方形,而且像素PX的边界系与各个最外侧的子像素SPXr、子像素SPXg和/或子像素SPXb的发光区域的边缘重迭。在范例(E2)中,一个像素PX可包括多个第一子像素(SPXr)和多个第二子像素(SPXg)。例如,一个像素PX包括四个红色子像素SPXr、四个绿色子像素SPXg及四个蓝色子像素SPXb,且这些子像素的发光区域为圆形。像素PX的边界可定义为矩形或方形,其具有与最外侧的子像素的发光区域的边缘相切的边缘。在范例(E3)中,一个像素PX可包括一个红色子像素SPXr、一个绿色子像素SPXg、一个蓝色子像素SPXb及一个白色子像素SPXw。在另一范例中,可以另一个颜色的子像素(例如黄色子像素SPXy)取代白色子像素SPXw。在范例(E4)中,一个子像素PX可包括四个红色子像素SPXr、四个绿色子像素SPXg、四个蓝色子像素SPXb及四个黄色子像素SPXy。再者,一个像素PX可包括多个产生相同色光的子像素。作为示例,在范例(E5)中,一个像素PX可包括四个蓝色子像素SPXb,或者在范例(E6)中,一个像素PX可包括十六个蓝色子像素SPXb。在其他范例中,一个像素PX可包括多个白色子像素SPXw。应注意的是,一个像素PX内的子像素组合并不限于以上所述,且以上所定义的一个像素PX内的子像素组合或其他的子像素组合可应用在本发明的任何实施例或变化实施例。
请参考图5、图6与图7。图5为第一实施例的变化实施例的电子装置的局部俯视图。图6为图5所示的电子装置的局部放大图。图7为沿着图5所示的截线A-A’的电子装置的剖面示意图。在图5与图6所示的变化实施例中,可拉伸基板102包含多个像素部102a及多个连接部102b,其中多个连接部102b中的一个设置于多个像素部102a中的相邻两个像素部102a之间。也就是说,相邻的像素部102a通过至少一个连接部102b相连接。像素PX设置于像素部102a上。例如,一个像素PX及其发光元件LEU设置于可拉伸基板102上,且位于多个像素部102a中的一个之内。当电子装置100被拉伸时,可拉伸基板102会变形且连接部102b也会被拉伸,因此像素部102a会相对应地旋转,而在一个像素部102a中的像素PX可作为一个整体单元一起旋转。如图6所示,当电子装置100为第一状态I时,连接部102b与所连接的像素部102a之间可具有夹角α1,而当电子装置100为第二状态II时,连接部102b与像素部102a之间可具有拉伸夹角α1’。拉伸夹角α1’不同于夹角α1,且拉伸夹角α1’可大于夹角α1。如图6所示,夹角α1可为锐角,然而拉伸夹角α1’可为钝角,但不限于此。此外,如图5与图6所示,可拉伸基板102可具有多个开口1020,设置在相邻的像素PX之间。开口1020是由像素部102a与连接部102b所形成。也就是说,开口1020被彼此互相连接的像素部102a及连接部102b所围绕。在一些实施例中,开口1020可为贯穿可拉伸基板102整个厚度的穿孔,但不限于此。开口1020可为(但不限于)如图5所示的多边形,且当电子装置100由第一状态I拉伸至第二状态II时,开口1020为可变形的,例如形成变形后的开口1020’。
图7为沿着图5所示的截线A-A’的电子装置的剖面示意图。请参考图7,像素PX的发光元件LEU设置于可拉伸基板102的像素部102a上,且电子装置100的间隙120可对应于图5所示的连接部102b和/或开口1020。功能层106覆盖多个像素部102a与发光元件LEU,但暴露出连接部102b。电路层104还可包括多个导线164(图7仅示出一个导线164用以说明)。其中一些导线164可设置于连接部102b的表面上。在一些实施例中,导线164还可设置于像素部102a的表面上。导线164可为任何导电线路,例如信号线、数据线、扫描线和/或任何其他可传递信号的线路。在此变化实施例中,像素定义层110由像素部102a延伸至连接部102b,以覆盖连接部102b与导线164,因此像素定义层110可保护导线164。此外,电子装置100对应于像素部102a的部分的总厚度T1可大于电子装置100对应于连接部102b的部分的总厚度T2。
请参考图8,图8为本发明第一实施例的另一变化实施例的电子装置的局部放大剖视图。在此变化实施例中,电子装置还包括保护层130,设置在多个连接部102b上且位于相邻的两个像素部102a之间。保护层130可填充在间隙120中,但不限于此。保护层130可保护导线164以减少例如空气或湿度的影响。此外,可拉伸基板102可包括可拉伸基底1022及贴附于可拉伸基底1022的支撑膜层1023。可拉伸基底1022可具有与图5及图6中所述的可拉伸基板102相同的形状及功能,而支撑膜层1023可对应于像素PX设置,以与可拉伸基底1022一起形成可拉伸基板102的像素部102a。相反地,连接部102b可由可拉伸基底1022所构成,而不包含支撑膜层1023。因此,可拉伸基板102的像素部102a的总厚度T3大于可拉伸基板102的连接部102b的总厚度T4。图8所示的可拉伸基板102、电路层104及保护层130的结构可应用在本发明中的任何实施例或变化实施例,将不再赘述。在一些实施例中,可拉伸基底1022可为聚酰亚胺(PI),且支撑膜层1023可为聚对苯二甲酸乙二酯(PET)。
本发明的电子装置并不限制于前述的实施例及变化实施例,且可有其他的不同实施例或变化实施例。为了简化说明,以下各实施例中相同的部件会以相同的符号标记。为了较容易比对实施例间的差异,下文会详述不同实施例间的相异点且不再赘述相同的特征。此外,本发明中各膜层的材料与厚度及相关的制程或条件可参考第一实施例及相关变化实施例,将不再赘述。
请参考图9与图10,图9为本发明第二实施例的电子装置的不同状态的示意图,图10为在不同状态的图9所示的电子装置的第一像素及第二像素的放大示意图。不同于图1与图2所示的第一实施例,当本实施例中的电子装置100为第二状态II时,电子装置100的不同像素PX可不具有相同的旋转角度。第一像素PX1设置在边缘区域Ra内且包括第一子像素SPX1及第二子像素SPX2。第二像素PX2设置在中间区域Rb内且包括第三子像素SPX3及第四子像素SPX4。当电子装置100为第一状态I时,第一子像素SPX1及第二子像素SPX2沿着第一方向PD1排列,第三子像素SPX3及第四子像素SPX4沿着相同的方向PD1排列。第一方向PD1定义为第一子像素SPX1的第一参考点RP1与第二子像素SPX2的第二参考点RP2的连线的延伸方向。
第三子像素SPX3的第三参考点RP3与第四子像素SPX4的第四参考点RP4的连线的延伸方向也平行于第一方向PD1。当电子装置100拉伸至第二状态II时,第一像素PX1与第二像素PX2两者皆发生旋转,使得第一子像素SPX1及第二子像素SPX2沿着第二方向PD2排列,而第三子像素SPX3及第四子像素SPX4沿着第三方向PD3排列。第三方向PD3相对于拉伸方向STD所形成的角度不同于第二方向PD2相对于拉伸方向STD所形成的角度,即第三方向PD3与拉伸方向STD所形成的夹角不同于第二方向PD2与拉伸方向STD所形成的夹角。例如,第二方向PD2相对于拉伸方向STD形成第二角度θ2,第三方向PD3相对于拉伸方向STD形成第三角度θ3,且第三角度θ3可大于或小于第二角度θ2。在一些实施例中,第二方向PD2与第三方向PD3之间的第一夹角β23为大于0度且小于或等于180度。在一些实施例中,第一夹角β23可大于0度且小于或等于90度、大于0度且小于或等于60度、大于0度且小于30度、大于0度且小于15度或者大于0度且小于5度。第二方向PD2与第一方向PD1之间具有夹角β12。第三方向PD1与第一方向PD1之间具有夹角β13。在此实施例中,夹角β12大于夹角β13,即表示在中间区域Rb内的第二像素SPX2的旋转角度小于在边缘区域Ra内的第一像素PX1的旋转角度。位于电子装置100中的不同位置的第一像素PX1与第二像素SPX2具有不同的旋转角度,可使拉伸所造成的视觉不均匀感较为不明显,从而可提升显示效果。
请再参考图9,当电子装置100为第一状态I时,第一像素PX1中彼此相邻的两个之间在方向D1上具有第一距离PL1,且第二像素PX2中彼此相邻的两个之间在方向D1上具有第二距离PL2。当电子装置100拉伸为第二状态II时,多个第一像素PX1中的其中一个与另一个相邻第一像素PX1之间具有第一拉伸距离PL1’,且多个第二像素PX2中的一个与另一个相邻第二像素PX2之间具有第二拉伸距离PL2’。第一拉伸距离PL1’大于第一距离PL1,且第二拉伸距离PL2’大于第二距离PL2。此外,第一拉伸距离PL1’可大于或小于第二拉伸距离PL2’。例如,图9示出第一拉伸距离PL1’大于第二拉伸距离PL2’。在一些变化实施例中,第一拉伸距离PL1’可大致相同于第二拉伸距离PL2’。
请参考图11,图11为本发明第三实施例的电子装置的不同状态的示意图。不同于图9,在此实施例中,第一像素PX1及第二像素PX2皆设置在中间区域Rb内,或第一像素PX1及第二像素PX2皆设置在边缘区域Ra内。作为示例,图11绘示出第一像素PX1及第二像素PX2皆设置在边缘区域Ra内。此外,第一像素PX1及第二像素PX2可沿着方向D2设置在同一列(column)。在第一状态I下,第一子像素SPX1及第二子像素SPX2沿着第一方向PD1排列,且第三子像素SPX3及第四子像素SPX4也沿着第一方向PD1排列。在第二状态II下,第一子像素SPX1及第二子像素SPX2沿着第二方向PD2排列,而第三子像素SPX3及第四子像素SPX4沿着第三方向PD3排列。第二方向PD2相对于拉伸方向STD形成第二角度θ2,第三方向PD3相对于拉伸方向STD形成第三角度θ3,且第三角度θ3不同于第二角度θ2。例如,第三角度θ3可大于第二角度θ2,但不限于此。在一些实施例中,第二方向PD2与第三方向PD3之间的第一夹角β23为大于0度且小于或等于180度。在一些实施例中,第一夹角β23可大于0度且小于或等于90度、大于0度且小于或等于60度、大于0度且小于30度、大于0度且小于15度或者大于0度且小于5度。
请参考图12,图12为本发明第四实施例的电子装置的第一像素及第二像素的放大示意图。在此实施例中,当电子装置100为第一状态I时,第一像素PX1及第二像素PX2可分别旋转不同的角度。在此实施例中,第一像素PX1及第二像素PX2可设置在可拉伸基板102上的任何位置,且位置不受限制。如图12所示,在第一状态I下,第一像素PX1中的第一子像素SPX1及第二子像素SPX2沿着第一方向PD1排列,第二像素PX2中的第三子像素SPX3及第四子像素SPX4沿着第四方向PD4排列,且第一方向PD1与第四方向PD4之间具有第二夹角β14,其中第二夹角β14大于0度且小于或等于90度,即0°<β14≤90°。在一些实施例中,第二夹角β14可大于0度且小于或等于60度、大于0度且小于30度、大于0度且小于15度或者大于0度且小于5度。当电子装置100为第二状态II时,第一子像素SPX1及第二子像素SPX2沿着第二方向PD2排列,第三子像素SPX3及第四子像素SPX4沿着第五方向PD5排列,且第二方向PD5与第五方向PD5之间具有第三夹角β25,其中第三夹角β25大于0度且小于或等于180度,即0°<β25≤180°。在一些实施例中,第二夹角β14小于第三夹角β25,但不限于此。在一些实施例中,第三夹角β25可大于0度且小于或等于90度、大于0度且小于或等于60度、大于0度且小于30度、大于0度且小于15度或者大于0度且小于5度。
请参考图13,图13为本发明第五实施例的电子装置的不同状态的示意图。在此实施例中,电子装置100包括设置于可拉伸基板102上的第一像素PX1、第三像素PX3及第四像素PX4,其中在垂直方向D2上第三像素PX3邻近第一像素SPX1,且在垂直方向D2上第四像素PX4邻近第三像素PX3。类似于图1,在图13的电子装置100中,在拉伸至第二状态II后,像素PX之中的至少一个会旋转或扭转。为了简化起见,于此省略对像素PX的旋转或扭转的详细说明。请参考图13,例如在第二状态II下,第一像素PX1、第三像素PX3及第四像素PX4有旋转或扭转。第一像素PX1、第三像素PX3及第四像素PX4的旋转角度可相同或不同。
请再参考图13,当可拉伸基板102未被拉伸时,即电子装置100为第一状态I时,第三像素SPX3、第四像素SPX4及第一像素SPX1沿着第六方向PD6排列。第六方向PD6可定义为第三子像素SPX3的中心与第一子像素SPX1的中心之间的连线的延伸方向,且第六方向PD6也可定义为第三子像素SPX3的中心与第四子像素SPX4的中心之间的连线的延伸方向。当可拉伸基板102被拉伸使得电子装置100为第二状态II时,第三像素SPX3及第一像素SPX1沿着第七方向PD7排列,且第六方向PD6相对于拉伸方向STD所形成的角度不同于第七方向PD7相对于拉伸方向STD所形成的角度,即第六方向PD6与拉伸方向STD所形成的夹角不同于第七方向PD7与拉伸方向STD所形成的夹角。也就是说,在拉伸之后,第一子像素PX1与第三子像素PX3之间的相对位置发生改变。此外,当电子装置100为第二状态II时,第四像素PX4及第三像素PX3沿着第八方向PD8排列,且第六方向PD6相对于拉伸方向STD所形成的角度不同于第八方向PD8相对于拉伸方向STD所形成的角度,即第六方向PD6与拉伸方向STD所形成的夹角不同于第八方向PD8与拉伸方向STD所形成的夹角。也就是说,在拉伸之后,第三子像素PX3与第四子像素PX4之间的相对位置发生改变。此外,第八方向PD8相对于拉伸方向STD所形成的角度不同于第七方向PD7相对于拉伸方向STD所形成的角度,即第八方向PD8与拉伸方向STD所形成的夹角不同于第七方向PD7与拉伸方向STD所形成的夹角。如图13所示,第六方向PD6相对于拉伸方向STD形成第六角度θ6,第七方向PD7相对于拉伸方向STD形成第七角度θ7,且第八方向PD8相对于拉伸方向STD形成第八角度θ8。第七角度θ7与第八角度θ8两者皆不同于第六角度θ6。第七角度θ7可不同于第八角度θ8。也就是说,于拉伸后,在第二状态II下,第三像素PX3可在方向D1上偏移一位移距离Sd1。详细而言,在一些实施例中,在拉伸之后,第一像素PX1有旋转但没有位移,而位移距离Sd1可由第一像素PX1的中心至第三像素PX3的中心测量而得。在第二状态II下,沿着方向D2位于同一列(column)中的像素PX(例如第一像素PX1与第三像素PX3)的排列方式可为,沿着方向D2延伸的锯齿形线状(zigzagline)ZL。在此实施例中,相较于未拉伸状态(第一状态I),在拉伸状态(第二状态II)下相邻的两个像素PX的相对位置发生改变。在一些实施例中,在相邻两列中的相邻两个像素PX的像素距离(间距)PL及位移距离Sd1可符合式子:0.5PL<Sd1<5PL,但不限于此。通过第三像素PX3的偏移设计,可减少或避免视觉感知的不均匀性。例如,在第二状态II下,当一些像素PX位移时,因像素之间增大的间距所导致的亮条纹及暗条纹可变得较不明显,从而可提升显示效果。
不同于图1与图13,在第五实施例的变化实施例中(并未示于附图中),当电子装置100由第一状态I拉伸至第二状态II时,像素PX可不旋转,但当电子装置100被拉伸时,一部分的像素PX可产生位移,从而也可提升显示效果。
图14为本发明第六实施例的电子装置的第一像素的放大示意图。在此实施例中,电子装置100可由第一状态I拉伸至第二状态II,且电子装置100还可由第二状态II拉伸至第三状态III。第一状态I及第二状态II的排列方式与旋转角度可参考图1及图2。当电子装置100为第三状态III时,第一子像素SPX1及第二子像素SPX2沿着第九方向PD9排列,其中第九方向PD9相对于拉伸方向STD所形成的角度不同于第二方向PD2相对于拉伸方向所形成的角度,即第九方向PD9与拉伸方向STD所形成的夹角不同于第二方向PD2与拉伸方向STD所形成的夹角。如图14所示,第九方向PD9相对于拉伸方向STD形成第九角度θ9,且第九角度θ9不同于第二角度θ2,其中第二角度θ2为第二方向PD2与拉伸方向STD之间的夹角。
请参考图15,图15为本发明第七实施例的电子装置的局部剖面示意图。此实施例的电子装置100的上视图可参考图5与图6。可拉伸基板102具有第一表面102S1以及相对于第一表面102S1的第二表面102S2。电子装置100具有第一电路层1041及第二电路层1042,第一电路层1041设置于第一表面102S1上,而第二电路层1042设置于第二表面102S2上。如与图3及图7相关的说明中所述,第一电路层1041可包括电路、导线、电极、开关元件、驱动元件、发光元件和/或任何其他适合的元件。图15绘示出在第一表面102S1上的元件,但不限于此。在第一表面102S1上,第一电路层1041位于像素部102a内,且包括发光元件LEU及驱动元件DTE,导线1641(例如为信号线)位于连接部102b内。第二电路层1042也可包括电路、导线、电极、开关元件、驱动元件和/或任何其他适合的元件。例如,第二电路层1042位于第二表面102S2上,可包括位于像素部102a内的开关元件STE以及位于连接部102b内的导线1642。驱动元件DTE及开关元件STE可包括薄膜晶体管。此外,保护层132可设置于第二表面102S2上,以保护导线1642(例如为信号线)减少受到空气或湿度的影响。第二电路层1042可包括绝缘层134,覆盖开关元件STE与其他的元件。在可拉伸基板102中可形成一个或多个穿孔1025,穿孔1025可由第一表面102S1贯穿可拉伸基板102至第二表面102S2。第二电路层1042可经由穿孔1025中所填充的一个或多个导电连接元件174电连接于第一电路层1041。穿孔1025中的导电连接元件174可电连接于第一表面102S1上的第一插塞176(或导线)与第二表面102S2上的第二插塞178(或导线)之间,以电连接第一电路层1041与第二电路层1042。并且,可拉伸基板102可包括外围部102c,一个或多个IC芯片可设置在外围部102c内。在图15中,IC芯片170设置于第一表面102S1上,而IC芯片172设置于第二表面102S2上。在可拉伸基板102的两个表面上设置两个电路层的双面结构(double-side structure)可节省电子元件的配置面积,特别是当可拉伸基板102具有多个开口1020时。
请参考图16,图16为本发明第八实施例的电子装置的局部剖面示意图。此实施例的电子装置100的上视图可参考图5及图6。图16与图15的相异处在于图16的第二电路层1042包括多个导线1642,部分设置在像素部102a及部分设置在连接部102b内,取代了图15中的开关元件STE。绝缘层134可形成于第二表面102S2上,以覆盖导线1642,从而可为导线1642提供保护功能。此外,IC芯片172可设置在第二表面102S2上,而非设置在第一表面102S1上,以节省第一表面102S1的面积。
本发明提供一种可拉伸电子装置,当电子装置由第一状态拉伸至第二状态时,一个或多个像素可旋转和/或位移,从而可调整像素之间的相对位置。因此,在一些实施例中,可减少或避免视觉感知效果的不均匀性,而提升显示效果。
以上所述仅为本发明的实施例而已,并不用于限制本发明,对于本领域的技术人员来说,本发明可以有各种更改和变化。凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (15)

1.一种电子装置,其特征在于,该电子装置可由一第一状态拉伸至一第二状态,该电子装置包括:
一可拉伸基板,可在一拉伸方向上拉伸;
一第一像素,设置于该可拉伸基板上,包括一第一子像素及一第二子像素,其中当该电子装置为该第一状态时,该第一子像素及该第二子像素沿着一第一方向排列,且当该电子装置为该第二状态时,该第一子像素及该第二子像素沿着一第二方向排列,其中,该第一方向相对于该拉伸方向所形成的角度不同于该第二方向相对于该拉伸方向所形成的角度;以及
一第二像素,该第二像素设置于该可拉伸基板上,该第二像素包括一第三子像素及一第四子像素,其中当该电子装置为该第一状态时,该第三子像素及该第四子像素沿着一第四方向排列,且当该电子装置为该第二状态时,该第三子像素及该第四子像素沿着一第五方向排列,其中该第四方向与该第一方向具有一第二夹角,该第二夹角大于0度且小于或等于90度。
2.根据权利要求1所述的电子装置,其特征在于,该第一方向相对于该拉伸方向形成一第一角度,该第二方向相对于该拉伸方向形成一第二角度,其中该第一角度与该第二角度之间的一绝对差值为大于0度且小于或等于120度。
3.根据权利要求1所述的电子装置,其特征在于,该可拉伸基板具有沿着该拉伸方向排列的一边缘区域及一中间区域,该第一像素设置在该边缘区域内,且该第二像素设置在该中间区域内。
4.根据权利要求1所述的电子装置,其特征在于,该第五方向与该第二方向具有一第三夹角,其大于0度且小于或等于180度。
5.根据权利要求4所述的电子装置,其特征在于,该第二夹角小于该第三夹角。
6.根据权利要求1所述的电子装置,其特征在于,还包括一第三像素,该第三像素设置于该可拉伸基板上,该第三像素邻近该第一像素,其中当该电子装置为该第一状态时,该第三像素及该第一像素沿着一第六方向排列,当该电子装置为该第二状态时,该第三像素及该第一像素沿着一第七方向排列,且其中该第六方向相对于该拉伸方向所形成的角度不同于该第七方向相对于该拉伸方向所形成的角度。
7.根据权利要求6所述的电子装置,其特征在于,还包括一第四像素,该第四像素设置于该可拉伸基板上,该第四像素邻近该第三像素,其中当该电子装置为该第一状态时,该第四像素及该第三像素沿着该第六方向排列,当该电子装置为该第二状态时,该第四像素及该第三像素沿着一第八方向排列,且其中该第八方向相对于该拉伸方向所形成的角度不同于该第七方向相对于该拉伸方向所形成的角度。
8.根据权利要求1所述的电子装置,其特征在于,该电子装置能够由该第二状态拉伸至一第三状态,其中当该电子装置为该第三状态时,该第一子像素及该第二子像素沿着一第九方向排列,其中该第九方向相对于该拉伸方向所形成的角度不同于该第二方向相对于该拉伸方向所形成的角度。
9.根据权利要求1所述的电子装置,其特征在于,当该电子装置为该第一状态时,该可拉伸基板具有一基板面积且该第一像素具有一第一像素面积,当该电子装置为该第二状态时,该可拉伸基板具有一拉伸基板面积且该第一像素具有一第二像素面积,且该基板面积不同于该拉伸基板面积,其中该第一像素面积对该基板面积的比值大于该第二像素面积对该拉伸基板面积的比值。
10.根据权利要求1所述的电子装置,其特征在于,该可拉伸基板包含多个开口。
11.根据权利要求1所述的电子装置,其特征在于,该可拉伸基板包含多个像素部及多个连接部,其中该多个连接部中的一个设置于该多个像素部中的相邻两个像素部之间,且该第一像素设置于该多个像素部中的一个上。
12.根据权利要求11所述的电子装置,其特征在于,该多个像素部中的一个的厚度大于该多个连接部中的一个的厚度。
13.根据权利要求1所述的电子装置,其特征在于,该可拉伸基板具有一第一表面、一相对于该第一表面的第二表面以及一贯穿该可拉伸基板的穿孔,且该电子装置还包括:
一第一电路层,设置于该第一表面上;以及
一第二电路层,设置于该第二表面上,其中该第二电路层经由该穿孔而电连接于该第一电路层。
14.根据权利要求1所述的电子装置,其特征在于,其中该第一子像素及该第二子像素为不同的颜色。
15.根据权利要求14所述的电子装置,其特征在于,其中该第一像素包括多个第一子像素及多个第二子像素。
CN202010272954.3A 2019-04-23 2020-04-09 电子装置 Active CN111834406B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US16/391,303 2019-04-23
US16/391,303 US10910316B2 (en) 2019-04-23 2019-04-23 Electronic device

Publications (2)

Publication Number Publication Date
CN111834406A CN111834406A (zh) 2020-10-27
CN111834406B true CN111834406B (zh) 2023-08-08

Family

ID=70289294

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010272954.3A Active CN111834406B (zh) 2019-04-23 2020-04-09 电子装置

Country Status (4)

Country Link
US (1) US10910316B2 (zh)
EP (1) EP3731271A1 (zh)
KR (1) KR20200124600A (zh)
CN (1) CN111834406B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11004363B2 (en) * 2019-03-05 2021-05-11 Innolux Corporation Stretchable display device and method of controlling stretchable display device
KR20200145899A (ko) * 2019-06-19 2020-12-31 삼성디스플레이 주식회사 표시 장치
US11500433B2 (en) * 2020-01-14 2022-11-15 Au Optronics Corporation Flexible electronic device

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109166906A (zh) * 2018-07-16 2019-01-08 友达光电股份有限公司 发光二极管显示器

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8865489B2 (en) 2009-05-12 2014-10-21 The Board Of Trustees Of The University Of Illinois Printed assemblies of ultrathin, microscale inorganic light emitting diodes for deformable and semitransparent displays
US10441185B2 (en) 2009-12-16 2019-10-15 The Board Of Trustees Of The University Of Illinois Flexible and stretchable electronic systems for epidermal electronics
KR101404472B1 (ko) 2012-11-29 2014-06-11 광주과학기술원 스트레처블 기판, 스트레처블 광기전장치, 및 스트레처블 기기
KR102255198B1 (ko) * 2014-08-12 2021-05-25 삼성디스플레이 주식회사 스트레처블 기판 및 이를 구비한 유기 발광 표시 장치
KR102340855B1 (ko) 2015-01-15 2021-12-17 삼성디스플레이 주식회사 신축성 표시 장치
KR102271598B1 (ko) * 2015-04-01 2021-07-02 삼성디스플레이 주식회사 스트레쳐블 소자
KR20160139470A (ko) 2015-05-27 2016-12-07 엘지전자 주식회사 이동 단말기
KR102544985B1 (ko) 2016-02-25 2023-06-20 삼성디스플레이 주식회사 스트레처블 디스플레이 장치
KR20200063379A (ko) 2018-11-27 2020-06-05 삼성디스플레이 주식회사 표시 장치

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109166906A (zh) * 2018-07-16 2019-01-08 友达光电股份有限公司 发光二极管显示器

Also Published As

Publication number Publication date
US10910316B2 (en) 2021-02-02
US20200343190A1 (en) 2020-10-29
CN111834406A (zh) 2020-10-27
KR20200124600A (ko) 2020-11-03
EP3731271A1 (en) 2020-10-28

Similar Documents

Publication Publication Date Title
CN111834406B (zh) 电子装置
US11353977B2 (en) Display device with sensor
US9536860B2 (en) Stretchable display
KR102652572B1 (ko) 플렉서블 전계 발광 표시장치
JP7258520B2 (ja) 表示装置
US11194197B2 (en) Display device
US11507220B2 (en) Electronic device
CN113053956B (zh) 透明显示装置
US10141379B2 (en) Organic light emitting diode display device with reduced reflectance
US11160176B2 (en) Display device and manufacturing method thereof
US11393891B2 (en) Display device having reduced non-display area
CN113053953A (zh) 透明显示装置
JP2016114741A (ja) 表示装置
CN114694495B (zh) 可折叠显示装置
CN112130383A (zh) 显示装置
US20150109267A1 (en) Display device
US20230213173A1 (en) Electronic device
KR20190061328A (ko) 표시 장치
KR20240048629A (ko) 표시 장치

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant