CN1116668C - 语音合成数据存储器的数据编码方法 - Google Patents
语音合成数据存储器的数据编码方法 Download PDFInfo
- Publication number
- CN1116668C CN1116668C CN94118981A CN94118981A CN1116668C CN 1116668 C CN1116668 C CN 1116668C CN 94118981 A CN94118981 A CN 94118981A CN 94118981 A CN94118981 A CN 94118981A CN 1116668 C CN1116668 C CN 1116668C
- Authority
- CN
- China
- Prior art keywords
- data
- memory section
- pointer memory
- speech
- speech synthesis
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Images
Landscapes
- Compression, Expansion, Code Conversion, And Decoders (AREA)
Abstract
一种语音合成数据存储器的数据编码方法,其以多个基本存储器区段贮存基本语音数据,靠触发信号的控制提供起始地址以定址于指针存储器区段和基本存储器区段,使依既定组合输出基本语音数据;而且所述指针存储器区段和基本存储器区段中贮有一结束辨识码,用以提供停止输出的信息。
Description
技术领域
本发明涉及语音合成系统,特别是涉及一种语音合成数据存储器的数据编码方法。
背景技术
语音合成系统是以其存储器中贮存的语音数据,经适当的选择输出,而产生合成语音。图1为一传统的语音合成系统方块图。其中,语音数据存储器14受中央控制单元10控制,按地址计数器16提供的地址,读出其中的语音数据,经语音合成器20的数据处理,再于数字模拟转换器22中转换成模拟语音讯号,而自扬声器23输出。其输出的终止,则是由终止地址寄存器18提供的地址决定。为了使输出语音具有多元应用灵活性,储存语音数据的存储器必须分割成若干单元,以置放不同的数据,经由另一可供规划的存储器控制,而输出各种不同数据组成的语音。上述可供规划的存储器,一般称为语音地址控制存储器,或地址数据存储器12,其所存放的,即是分割语音数据存储器14后所产生各个语音基本单位的相对起始与终止地址,以及其属性数据等。
因此,根据传统语音集成电路结构,为了求得更多变化的语音输出,必须将语音数据存储器加以细分,以致于语音地址控制存储器的复杂程度亦相对地增加,使成本提高。
另外,有鉴于语音地址控制存储器及语音数据存储器的控制部分皆为硬件结构,为了适应较复杂的语音输出,其设计亦具相当复杂性,且不易更改其规格,以致于面对简单的应用时,也以此复杂的硬件结构处理,而造成资源的浪费。
发明内容
本发明主要目的,是提出一种语音合成数据存储器的数据编码方法,依靠结束码(Ending Code)的安排,使语音地址控制简单化。
本发明另一目的,是提出一种语音合成数据存储器的数据编码方法,以阶层式(Hierarchy)的编码模式在语音数据存储器内部定址,而使硬件结构的需求大幅降低。
本发明又一目的,是提出一种语音合成数据存储器的数据编码方法,以单一整体的连续方式储存数据,可以有效利用存储器空间,减少资源浪费。
为实现上述目的,本发明提出了一种语音合成数据存储器的数据编码方法,其以多个基本存储器区段贮存基本语音数据;该语音合成数据存储器是靠触发信号的控制,选择所述基本语音数据输出,而产生合成语音;该语音合成数据存贮器具有多个指针存储器区段,靠该触发信号控制,提供起始地址,以定址于所述指针存储器区段,所述指针存储器区段依照既定的组合定址于基本存储器区段,输出所述基本语音数据;所述指针存储器区段与所述基本存储器区段以连续配置而形成单一完整的该语音合成数据存储器;以及所述指针存储器区段和所述基本存储器区段中贮有一结束辨识码,用以提供停止输出的信息。
其中,所述指针存储器区段受该触发信号控制,以直接定址于所述基本存储器区段。
其中,所述指针存储器区段划分成两个集合,第一集合内的所述指针存储器区段受该触发信号控制,以定址于一第二集合内的所述指针存储器区段;该第二集合内所述指针存储器区段定址于所述基本存储器区段,形成具有两个阶层的地址模式。
其中,所述指针存储器区段划分成至少三个集合,其依序为第一集合、第二集合、直到一最末集合;该第一集合内的所述指针存储器区段受该触发信号控制,以定址于该第二集合的所述指针存储器区段;并且依所述集合序号依次定址于所述集合的次一级集合,而以该最末集合的所述指针存储器区段定址于所述基本存贮器区段,以此形成多阶层式定址模式。
其中,所述指针存储器区段中包括一指针数据以及一结束辨识码;所述基本存储器区段中包括至少一基本语音数据以及一结束辨识码。
附图说明
为让本发明上述目的、特征、和优点能更明显易懂,下文特举一较佳实施例,并配合附图,作详细说明如下:
图1是方块图,示意了习知语音合成系统的结构。
图2是示意图,示意了依照本发明一较佳实施例的存储器结构。
图3是示意图,示意了图2存储器编码的阶层关系。
图4是方块图,示意了依照本发明一较佳实施例的系统结构。
具体实施方式
首先,请参照图2,其示意了依照本发明一较佳实施例的存储器结构。
此存储器结构中包括有贮存指针数据的指针存储器区段(30、32、33......、39、41等)和贮存基本语音数据的基本存储器区段40。
指针存储器区段形成若干集合,例如,可以分成四个集合,于是依序自第一集合、第二集合至第四集合命名为触发(trigger)层、群组(group)层、段落(section)层以及字元(word)层。划分成多少个集合是依实际需要而定,若是输出的语音型态较简单,就可以减少集合数目,省却繁复的定址规划,这将在后面予以说明。
上述形成的各个集合含有若干元素,例如,在触发层内包括自“触发1”至“触发N1”的N1个元素,在群组层中包括自“群组1”至“群组N2”的N2个元素,段落层中包括自“段落1”至“段落N3”的N3个元素,以及在字元层中包括自“字元1”至“字元N4”的N4个元素。
上述每一元素实则由一组含指针(或地址)数据的指针存储器区段所形成。依靠此种指针数据的定址,使集合之间具有阶层(hier-archy)的关系。例如,触发层内的元素“触发1”是由包括“第1群组”30至“最末群组”32的指针存储器区段组成,用以定址于群组层内的元素。而群组层内的元素,是用以定址于段落层。段落层的元素,则用以定址于字元层。以致于一旦触发信号启动了触发层的一个特定元素后,将可以由阶层式定址,依序经群组层和段落层的元素,产生一既定的字元层元素组合。再经由字元层元素定址于基本存储器区段,以取得基本语音数据。这样便可借此形成灵活的地址设定模式,将基本语音数据组合而予以灵活运用。
由于上述指针存储器区段30(32)的指针数据301(321)仅具有存储器区段的起始地址,为使定址模式更具灵活性,在其中加入属性数据302(322)和结束辨识码303(323)。特别是结束辨识码303(323),由于其提供数据结束的信息,可以在定址过程中随时中断,进行另一定址流程,使语音合成更具有多样化。
结束辨识码不仅用于指针存储器区段,亦适用于基本存储器区段40。如图2所示,其中,由基本存储器区段40所组成的表列层具有自“表列1”“至表列N5”N5个元素,而各个元素内容即为若干基本语音数据,如“样本1”401,以及结束码402。由于每一基本存储器区段40(在本实施例即每一表列层的元素)输出完毕即结束,以进行另一基本存储器区段的输出,是以其结束辨识码只要以结束码充任即可。
为了更清楚说明上述阶层关系与结束辨识码的运用,请参照图3,其中,当触发信号启动触发层的一特定元素“触发A”,其将依照元素内容,按顺序定址于群组层的元素,而由于第n群组的结束辨识码为结束码,其将不再依照第n+1群组的指针产生动作,仅完成前n群组指向的输出,便停下来待另一触发的生成。其它集合,如段落层、字元层也是如此。
于是,经由阶层式定址与结束码的适当设置,对于较复杂的语音合成,仅需考虑增加划分的集合数目,以使其更具灵活性;或对于较单纯的语音,可以较少的集合数目完成定址的目的,其全依靠指针存储器区段的妥善规划。
至于在其它相关硬件的安排,按照本较佳实施例的设计,例如,请参照图4,其仅需以一主存储器24提供所有语音数据与指针数据的贮存,以一地址计数器26提供起始地址给主存储器,以及额外加入一个结束码检测器28即可。结束码检测器28为一比较器所形成,其将结束辨识码与即定的结束码相互比较,以在适当时候提供结束信息。
由于本发明在语音数据码中选择一个数字以提供结束码使用,对于当今普遍使用的8位语音合成系统,仅是从256个数中取一,而此数可安排于语音数据使用最少的最高码(如11111111)或最低码(00000000),其对原语音数据的影响微乎其微。再者,经此安排的结束码检测器,亦可提高数据处理的效率,因习知系统对于终止地址的确定,必须以地址数据存储器所提供的终止地址数据暂存于终止地址寄存器中,再与语音数据存储器的地址相比较,其数据量既大又缺乏效率,而本发明仅需较少位的数码,例如8位的结束辨识,即可提供结束信息。
此外,在本发明中,将指针存储器区段和基本存储器区段以连续方式形成,构成单一的连续完整存储器,可免除习知存储器中分段贮存以致存储器空间未能充分利用的弊端,得以节省硬件资源,提高经济效益。
本发明虽以一较佳实施例揭示如上,然其并非用以限定本发明,本领域的普通技术人员,在不脱离本发明的精神和范围内,应当是可以作一些更动与修饰,因此本发明保护范围当以本发明权利要求为准。
Claims (5)
1.一种语音合成数据存储器的数据编码方法,其以多个基本存储器区段贮存基本语音数据;该语音合成数据存储器是靠触发信号的控制,选择所述基本语音数据输出,而产生合成语音;
其特征在于:
该语音合成数据存贮器具有多个指针存储器区段,靠该触发信号控制,提供起始地址,以定址于所述指针存储器区段,所述指针存储器区段依照既定的组合定址于基本存储器区段,输出所述基本语音数据;
所述指针存储器区段与所述基本存储器区段以连续配置而形成单一完整的该语音合成数据存储器;以及
所述指针存储器区段和所述基本存储器区段中贮有一结束辨识码,用以提供停止输出的信息。
2.如权利要求1所述的语音合成数据存储器的数据编码方法,其中,所述指针存储器区段受该触发信号控制,以直接定址于所述基本存储器区段。
3.如权利要求1所述的语音合成数据存储器的数据编码方法,其中,所述指针存储器区段划分成两个集合,第一集合内的所述指针存储器区段受该触发信号控制,以定址于一第二集合内的所述指针存储器区段;该第二集合内所述指针存储器区段定址于所述基本存储器区段,形成具有两个阶层的地址模式。
4.如权利要求1所述的语音合成数据存储器的数据编码方法,其中,所述指针存储器区段划分成至少三个集合,其依序为第一集合、第二集合、直到一最末集合;该第一集合内的所述指针存储器区段受该触发信号控制,以定址于该第二集合的所述指针存储器区段;并且依所述集合序号依次定址于所述集合的次一级集合,而以该最末集合的所述指针存储器区段定址于所述基本存贮器区段,以此形成多阶层式定址模式。
5.如权利要求1所述的语音合成数据存储器的数据编码方法,其中,所述指针存储器区段中包括一指针数据以及一结束辨识码;所述基本存储器区段中包括至少一基本语音数据以及一结束辨识码。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN94118981A CN1116668C (zh) | 1994-11-29 | 1994-11-29 | 语音合成数据存储器的数据编码方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN94118981A CN1116668C (zh) | 1994-11-29 | 1994-11-29 | 语音合成数据存储器的数据编码方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1123947A CN1123947A (zh) | 1996-06-05 |
CN1116668C true CN1116668C (zh) | 2003-07-30 |
Family
ID=5039071
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN94118981A Expired - Lifetime CN1116668C (zh) | 1994-11-29 | 1994-11-29 | 语音合成数据存储器的数据编码方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN1116668C (zh) |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS55140899A (en) * | 1979-04-09 | 1980-11-04 | Williams Electronics Inc | Voice synthesis and circuit therefor |
US4669121A (en) * | 1982-08-31 | 1987-05-26 | Tokyo Shibaura Denki Kabushiki Kaisha | Speech synthesizing apparatus |
EP0239394A1 (en) * | 1986-03-25 | 1987-09-30 | International Business Machines Corporation | Speech synthesis system |
US5038377A (en) * | 1982-12-23 | 1991-08-06 | Sharp Kabushiki Kaisha | ROM circuit for reducing sound data |
US5193207A (en) * | 1990-05-31 | 1993-03-09 | Hughes Aircraft Company | Link sorted memory |
WO1994007238A1 (en) * | 1992-09-23 | 1994-03-31 | Emerson & Stern Associates, Inc. | Method and apparatus for speech synthesis |
US5429367A (en) * | 1993-06-07 | 1995-07-04 | Amos; James | Adjustable golf swing practice device |
-
1994
- 1994-11-29 CN CN94118981A patent/CN1116668C/zh not_active Expired - Lifetime
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS55140899A (en) * | 1979-04-09 | 1980-11-04 | Williams Electronics Inc | Voice synthesis and circuit therefor |
US4669121A (en) * | 1982-08-31 | 1987-05-26 | Tokyo Shibaura Denki Kabushiki Kaisha | Speech synthesizing apparatus |
US5038377A (en) * | 1982-12-23 | 1991-08-06 | Sharp Kabushiki Kaisha | ROM circuit for reducing sound data |
EP0239394A1 (en) * | 1986-03-25 | 1987-09-30 | International Business Machines Corporation | Speech synthesis system |
US5193207A (en) * | 1990-05-31 | 1993-03-09 | Hughes Aircraft Company | Link sorted memory |
WO1994007238A1 (en) * | 1992-09-23 | 1994-03-31 | Emerson & Stern Associates, Inc. | Method and apparatus for speech synthesis |
US5429367A (en) * | 1993-06-07 | 1995-07-04 | Amos; James | Adjustable golf swing practice device |
Also Published As
Publication number | Publication date |
---|---|
CN1123947A (zh) | 1996-06-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5341486A (en) | Automatically variable memory interleaving system | |
US4064489A (en) | Apparatus for searching compressed data file | |
FI60455C (fi) | Teckengenerator | |
US6662287B1 (en) | Fast free memory address controller | |
US4800535A (en) | Interleaved memory addressing system and method using a parity signal | |
CN1116668C (zh) | 语音合成数据存储器的数据编码方法 | |
US5577221A (en) | Method and device for expanding ROM capacity | |
KR19990013576A (ko) | 데이터 랜덤 액세스 메모리를 이용한 마이크로 콘트롤러의 강제페이지 제로 페이징 방법 | |
US7080235B1 (en) | Device and method for generating and executing compressed programs of a very long instruction word processor | |
US4758983A (en) | Method and circuit arrangement for content controlled addressing of a memory | |
US5708760A (en) | Voice address/data memory for speech synthesizing system | |
JPS5994147A (ja) | スタツク制御方式 | |
JP3212720B2 (ja) | 情報処理装置 | |
JP3045731B2 (ja) | シーケンス制御方式 | |
JPS6349860A (ja) | E↑2prom使用方式 | |
CN1178398C (zh) | 在维特比译码器中生存路径的存储器管理方法 | |
JPH1097459A (ja) | Eeprom初期化方法 | |
RU1798799C (ru) | Многопроцессорна вычислительна система | |
JPS61162083A (ja) | 漢字キヤラクタ・ジエネレ−タへの格納方式 | |
JPH08297658A (ja) | 日本語文字並び換え方法とその装置 | |
JPS62143140A (ja) | 条件付分岐命令設定方式 | |
KR970007656A (ko) | 1개의 로우 어드레스에 대해서 동시에 선택된 다수의 어드레스들에 의해 지정된 메모리 셀들이 기입되는 그래픽 메모리 기입 방법 | |
JPH0667974A (ja) | メモリアクセス回路 | |
JPS5882300A (ja) | 音声認識方式 | |
Rojc et al. | Representation of large lexica using finite-state transducers for the multilingual text-to-speech synthesis systems. |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C06 | Publication | ||
PB01 | Publication | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C17 | Cessation of patent right | ||
CX01 | Expiry of patent term |
Expiration termination date: 20141129 Granted publication date: 20030730 |