CN111510129A - 一种纯数字电路小数分频系统和分频方法 - Google Patents

一种纯数字电路小数分频系统和分频方法 Download PDF

Info

Publication number
CN111510129A
CN111510129A CN202010255745.8A CN202010255745A CN111510129A CN 111510129 A CN111510129 A CN 111510129A CN 202010255745 A CN202010255745 A CN 202010255745A CN 111510129 A CN111510129 A CN 111510129A
Authority
CN
China
Prior art keywords
frequency division
integer
counter
decimal
value
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202010255745.8A
Other languages
English (en)
Other versions
CN111510129B (zh
Inventor
谢文平
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Unisound Intelligent Technology Co Ltd
Xiamen Yunzhixin Intelligent Technology Co Ltd
Original Assignee
Unisound Intelligent Technology Co Ltd
Xiamen Yunzhixin Intelligent Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Unisound Intelligent Technology Co Ltd, Xiamen Yunzhixin Intelligent Technology Co Ltd filed Critical Unisound Intelligent Technology Co Ltd
Priority to CN202010255745.8A priority Critical patent/CN111510129B/zh
Publication of CN111510129A publication Critical patent/CN111510129A/zh
Application granted granted Critical
Publication of CN111510129B publication Critical patent/CN111510129B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K23/00Pulse counters comprising counting chains; Frequency dividers comprising counting chains
    • H03K23/64Pulse counters comprising counting chains; Frequency dividers comprising counting chains with a base or radix other than a power of two
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

本发明提出了一种纯数字电路小数分频系统和分频方法,所述系统包括整数分频系统和小数分频调节系统;其中,所述整数分频系统的第一输入端与芯片系统的配置寄存器相连,并且所述整数分频系统和小数分频调节系统之间进行电气连接;所述小数分频调节系统的第二输入端与芯片系统的配置寄存器相连;所述小数分频调节系统采用64进制,当小数分频调节系统产生进位时,调准整数分频系统的分频值。所述分频方法包括上述分频电路的分频过程。

Description

一种纯数字电路小数分频系统和分频方法
技术领域
本发明涉及分频技术领域,特别涉及一种纯数字电路小数分频系统和分频方法。
背景技术
UART已经是芯片系统中不可缺少的模块,它可以用来接各种通用外设,比如WIFI、蓝牙模块;也可以用来作为debug接口连接PC系统。由于其标准波特率比较特殊(如921.6K,230.4K等),而现有模块都只能实现整数分频,所以要实现这些标准的波特率,UART的输入时钟必须是这些频率的整数倍,目前的实现是在整个芯片系统中单独增加一个PLL来给UART提供工作时钟(比如我们要产生921.6K的波特率,输入的时钟必须是14.7456M的整数倍,这个频率的时钟只能通过PLL输出来实现)。但是,由于芯片系统中单独增加一个PLL 来给UART提供时钟,增加了芯片的成本和功耗,降低了芯片整体PPA的竞争力。
发明内容
本发明提供了一种纯数字电路小数分频系统和分频方法,用以解决现有技术中利用单独增加一个PLL来给UART提供时钟的分频方式,增加了芯片的成本和功耗的问题,所采取的技术方案如下:
一种纯数字电路小数分频系统,所述系统包括整数分频系统和小数分频调节系统;其中,
所述整数分频系统配置有第一输入端、第三输入端和第五输入端,所述第一输入端与芯片系统的配置寄存器相连,并且所述整数分频系统和小数分频调节系统之间进行电气连接;其中,芯片系统用于向UART提供时钟信号;所述整数分频系统的第三输入端和第五输入端与芯片系统的时钟CLK端相连;
所述小数分频调节系统配置有第二输入端、第四输入端和第六输入端;所述第二输入端与芯片系统的配置寄存器相连;所述小数分频调节系统采用64进制,当小数分频调节系统产生小数分频输入值进位时,调准整数分频系统的分频值;所述第四输入端和第六输入端均与芯片系统的时钟CLK端相连。
进一步地,所述整数分频系统包括整数计数器比较电路,整数分频计数器和分频时钟输出电路;
所述整数计数器比较电路的配置寄存器信号输入端即为所述整数分频系统的第一输入端,所述整数计数器比较电路的配置寄存器信号输入端与芯片系统的配置寄存器相连;所述整数计数器比较电路用于比较所述整数分频计数器获得的数值和整数配置输入值是否相等;
所述整数分频计数器的时钟信号输入端即为第三输入端,所述整数分频计数器的时钟信号输入端与芯片系统的时钟CLK端相连;所述整数分频计数器与所述整数计数器比较电路电气连接,用于在芯片系统的每个时钟上升沿时进行计数值加1;
所述分频时钟输出电路的时钟输入端即为第五输入端;所述分频时钟输出电路与所述整数计数器比较电路电气连接,用于输出一个分频后的时钟。
进一步地,所述小数分频调节系统包括小数分频调节计数器和小数计数器溢出检测电路;
所述小数分频调节计数器的配置寄存器信号输入端即为所述小数分频调节系统的第二输入端,所述小数分频调节计数器的配置寄存器信号输入端与芯片系统的配置寄存器相连;所述小数分频调节计数器的时钟信号输入端即为第四输入端,并且,所述小数分频调节计数器与整数分频系统中的整数计数器比较电路电气相连;所述小数分频调节计数器,用于接收芯片系统的时钟信号和所述整数分频系统中的整数计数器比较电路输出的整数分频计数值,并根据时钟信号和整数分频计数值增加小数分频配置输入值;
所述小数计数器溢出检测电路分别与所述小数分频调节计数器和所述整数计数器比较电路进行电气相连;所述小数计数器溢出检测电路的时钟信号输入端即为第六输入端;,所述小数计数器溢出检测电路用于检测小数分频调节计数器是否产生溢出,并通过溢出检测结果控制整数计数器比较电路进行整数分频计数器的值和整数配置输入值之间的数值比较。
进一步地,所述整数分频系统的整数分频配置输入为16bit,所述小数分频调节系统的小数分频配置输入为6bit。
进一步地,所述小数分频调节系统的小数分频配置输入值通过公式(1)获得:
A≈(a-b)×64(1)
其中,A表示小数分频配置输入值,并且A为利用公式(1)计算结果的四舍五入的整数值;a表示UART所需分频值,b为整数配置输入值,即为UART所需分频值的整数部分。
一种系统的纯数字电路小数分频方法,所述方法包括:
当整数分频系统的第一输入端与芯片系统的配置寄存器相连时,获取整数芯片系统提供的整数配置输入值;并且,所述整数分频系统与小数分频调节系统之间进行电气连接时,接收小数分频调节系统获得的计数溢出信号;同时,所述小数分频调节系统对小数分频配置输入值进行进位;
当小数分频调节系统的第二输入端与芯片系统的配置寄存器相连时,获取UART所需分频值,根据UART所需分频值获取小数分频配置输入值;所述小数分频调节系统采用64进制,当小数分频调节系统产生小数分频输入值进位时,调准整数分频系统的分频值;
当所述整数分频系统和小数分频调节系统与芯片系统的时钟CLK端连接时,获取芯片系统的时钟信号。
进一步地,所述方法的过程包括:
步骤1、纯数字电路小数分频系统复位后开始工作,所述整数分频系统和小数分频调节系统的初始值均设置为0,所述小数分频调节计数器的溢出标志为0;
步骤2、获取UART所需分频值,根据UART所需分频值获取小数分频配置输入值;
步骤3、在芯片系统的每个时钟上升沿时,所述整数分频计数器进行计数值加1,并将所述计数值发送至整数计数器比较电路中;
步骤4、所述整数计数器比较电路比较整数分频计数器的计数值与整数配置输入值减1 后的数值是否相等,若所述整数分频计数器的计数值与整数配置输入值减1后的数值相等,则跳转执行步骤5;
步骤5、所述小数分频调节计数器增加小数分频配置输入值,同时,分频时钟输出电路输出一个所需的分频后的时钟;
步骤6、所述小数计数器溢出检测电路检测所述小数分频调节计数器是否产生溢出,若所述小数分频调节计数器产生溢出,则跳转执行步骤7;
步骤7、启动所述整数计数器比较路比较所述整数分频计数器的计数值与所述整数配置输入值是否相等;当所述整数分频计数器的计数值与所述整数配置输入值相等时,所述小数分频调节计数器增加小数分频配置输入值,同时,所述分频时钟输出电路输出一个所需的分频后的时钟,并清除小数分频调节计数器的溢出标志。
进一步地,步骤2所述小数分频配置输入值通过公式(1)获得:
A≈(a-b)×64(1)
其中,A表示小数分频配置输入值,并且A为利用公式(1)计算结果的四舍五入的整数值;a表示UART所需分频值,b为整数配置输入值,即为UART所需分频值的整数部分。
本发明有益效果:
本发明提出的一种纯数字电路小数分频系统和分频方法,实现增加了小数分频调节电路,当整数分频误差达到了一定程度的时候,小数分频电路将自动调节整数分频电路的分频值来消除误差。误差值越大调节电路工作就越频繁,所以不会出现误差累计,实现了正确分频的结果。
附图说明
图1为本发明所述分频系统的系统结构图;
图2为本发明所述分频方法的流程图。
具体实施方式
以下结合附图对本发明的优选实施例进行说明,应当理解,此处所描述的优选实施例仅用于说明和解释本发明,并不用于限定本发明。
本发明提供了一种纯数字电路小数分频系统和分频方法,旨在解决现有技术中利用单独增加一个PLL来给UART提供时钟的分频方式,增加了芯片的成本和功耗的问题。
本发明的一个实施例,一种纯数字电路小数分频系统,所述系统包括整数分频系统和小数分频调节系统;
所述整数分频系统的第一输入端与芯片系统的配置寄存器相连,并且所述整数分频系统和小数分频调节系统之间进行电气连接;其中,芯片系统用于向UART提供时钟信号;
所述整数分频系统配置有第一输入端、第三输入端和第五输入端,所述第一输入端与芯片系统的配置寄存器相连,并且所述整数分频系统和小数分频调节系统之间进行电气连接;其中,芯片系统用于向UART提供时钟信号;所述整数分频系统的第三输入端和第五输入端与芯片系统的时钟CLK端相连;
所述小数分频调节系统配置有第二输入端、第四输入端和第六输入端;所述第二输入端与芯片系统的配置寄存器相连;所述小数分频调节系统采用64进制,当小数分频调节系统产生小数分频输入值进位时,调准整数分频系统的分频值;所述第四输入端和第六输入端均与芯片系统的时钟CLK端相连。
其中,如图1所示,所述整数分频系统包括整数计数器比较电路,整数分频计数器和分频时钟输出电路;
所述整数计数器比较电路的配置寄存器信号输入端即为所述整数分频系统的第一输入端,所述整数计数器比较电路的配置寄存器信号输入端与芯片系统的配置寄存器相连;所述整数计数器比较电路用于比较所述整数分频计数器获得的数值和整数配置输入值是否相等;
所述整数分频计数器的时钟信号输入端即为第三输入端,所述整数分频计数器的时钟信号输入端与芯片系统的时钟CLK端相连;所述整数分频计数器与所述整数计数器比较电路电气连接,用于在芯片系统的每个时钟上升沿时进行计数值加1;
所述分频时钟输出电路的时钟输入端即为第五输入端;所述分频时钟输出电路与所述整数计数器比较电路电气连接,用于输出一个分频后的时钟。
如图1所示,所述小数分频调节系统包括小数分频调节计数器和小数计数器溢出检测电路;
所述小数分频调节计数器的配置寄存器信号输入端即为所述小数分频调节系统的第二输入端,所述小数分频调节计数器的配置寄存器信号输入端与芯片系统的配置寄存器相连;所述小数分频调节计数器的时钟信号输入端即为第四输入端,并且,所述小数分频调节计数器与整数分频系统中的整数计数器比较电路电气相连;所述小数分频调节计数器,用于接收芯片系统的时钟信号和所述整数分频系统中的整数计数器比较电路输出的整数分频计数值,并根据时钟信号和整数分频计数值增加小数分频配置输入值;
所述小数计数器溢出检测电路分别与所述小数分频调节计数器和所述整数计数器比较电路进行电气相连;所述小数计数器溢出检测电路的时钟信号输入端即为第六输入端;,所述小数计数器溢出检测电路用于检测小数分频调节计数器是否产生溢出,并通过溢出检测结果控制整数计数器比较电路进行整数分频计数器的值和整数配置输入值之间的数值比较。
所述整数分频系统的整数分频配置输入为16bit,所述小数分频调节系统的小数分频配置输入为6bit。
所述小数分频调节系统的小数分频配置输入值通过公式(1)获得:
A≈(a-b)×64(1)
其中,A表示小数分频配置输入值,并且A为利用公式(1)计算结果的四舍五入的整数值;a表示UART所需分频值,b为整数配置输入值,即为UART所需分频值的整数部分。
上述方案的工作原理为:小数分频配置输入和整数分频配置输入是软件配置值,在UART 系统中,小数分频调节计数器一般64进制就能满足误差要求,所以小数配置输入为6bit。整数分频计数器16bit就能满足要求,所以整数配置输入为16bit。
假设需要做16.3分频,那么整数配置输入值为16,小数配置输入值通过公式(1)计算为19,即A≈(a-b)×64=0.3×64=19.2,然后四舍五入取整为19。
电路复位后开始工作时,整数和小数分频电路的初始值都为0,小数计数器溢出标志为0,每个时钟上升沿,整数分频计数器加1,当整数计数器比较电路比较到整数分频计数器的值和整数配置输入值减1相等时(即整数分频计数器的值等于15),小数分频调节计数器增加小数分频配置输入值(即增加19),同时分频时钟输出电路输出一个所需的分频后的时钟。当小数计数器溢出检测电路检测到小数分频调节计数器产生溢出时(即小数分频调节计数器增加19时,其结果大于64),下次整数计数器比较电路比较的是整数分频计数器的值和整数配置输入值是否相等(即整数分频计数器的值等于16),如果相等,小数分频调节计数器增加小数分频配置输入值(即增加19),同时分频时钟输出电路输出一个所需的分频后的时钟并清除小数计数器溢出标志。
上述方案的技术效果为:实现增加了小数分频调节电路,当整数分频误差达到了一定程度的时候,小数分频电路将自动调节整数分频电路的分频值来消除误差。误差值越大调节电路工作就越频繁,所以不会出现误差累计,实现了正确分频的结果。
本发明的一个实施例,一种系统的纯数字电路小数分频方法,所述方法包括:
当整数分频系统的第一输入端与芯片系统的配置寄存器相连时,获取整数芯片系统提供的整数配置输入值;并且,所述整数分频系统与小数分频调节系统之间进行电气连接时,接收小数分频调节系统获得的计数溢出信号;同时,所述小数分频调节系统对小数分频配置输入值进行进位;
当小数分频调节系统的第二输入端与芯片系统的配置寄存器相连时,获取UART所需分频值,根据UART所需分频值获取小数分频配置输入值;所述小数分频调节系统采用64进制,当小数分频调节系统产生小数分频输入值进位时,调准整数分频系统的分频值;
当所述整数分频系统和小数分频调节系统与芯片系统的时钟CLK端连接时,获取芯片系统的时钟信号。
其中,如图2所示,所述方法的过程包括:
步骤1、纯数字电路小数分频系统复位后开始工作,所述整数分频系统和小数分频调节系统的初始值均设置为0,所述小数分频调节计数器的溢出标志为0;
步骤2、获取UART所需分频值,根据UART所需分频值获取小数分频配置输入值;
步骤3、在芯片系统的每个时钟上升沿时,所述整数分频计数器进行计数值加1,并将所述计数值发送至整数计数器比较电路中;
步骤4、所述整数计数器比较电路比较整数分频计数器的计数值与整数配置输入值减1 后的数值是否相等,若所述整数分频计数器的计数值与整数配置输入值减1后的数值相等,则跳转执行步骤5;
步骤5、所述小数分频调节计数器增加小数分频配置输入值,同时,分频时钟输出电路输出一个所需的分频后的时钟;
步骤6、所述小数计数器溢出检测电路检测所述小数分频调节计数器是否产生溢出,若所述小数分频调节计数器产生溢出,则跳转执行步骤7;
步骤7、启动所述整数计数器比较路比较所述整数分频计数器的计数值与所述整数配置输入值是否相等;当所述整数分频计数器的计数值与所述整数配置输入值相等时,所述小数分频调节计数器增加小数分频配置输入值,同时,所述分频时钟输出电路输出一个所需的分频后的时钟,并清除小数分频调节计数器的溢出标志。
步骤2所述小数分频配置输入值通过公式(1)获得:
A≈(a-b)×64(1)
其中,A表示小数分频配置输入值,并且A为利用公式(1)计算结果的四舍五入的整数值;a表示UART所需分频值,b为整数配置输入值,即为UART所需分频值的整数部分。
上述方案的工作原理为:
纯数字电路小数分频系统复位后开始工作,所述整数分频系统和小数分频调节系统的初始值均设置为0,所述小数分频调节计数器的溢出标志为0;获取UART所需分频值,根据 UART所需分频值获取小数分频配置输入值;在芯片系统的每个时钟上升沿时,所述整数分频计数器进行计数值加1,并将所述计数值发送至整数计数器比较电路中;所述整数计数器比较电路比较整数分频计数器的计数值与整数配置输入值减1后的数值是否相等,当所述整数分频计数器的计数值与整数配置输入值减1后的数值相等时,所述小数分频调节计数器增加小数分频配置输入值,同时,分频时钟输出电路输出一个所需的分频后的时钟;所述小数计数器溢出检测电路检测所述小数分频调节计数器是否产生溢出,当所述小数分频调节计数器产生溢出时,启动所述整数计数器比较路比较所述整数分频计数器的计数值与所述整数配置输入值是否相等;当所述整数分频计数器的计数值与所述整数配置输入值相等时,所述小数分频调节计数器增加小数分频配置输入值,同时,所述分频时钟输出电路输出一个所需的分频后的时钟,并清除小数分频调节计数器的溢出标志。
上述方案的技术效果为:实现增加了小数分频调节过程,当整数分频误差达到了一定程度的时候,小数分频电路将自动调节整数分频电路的分频值来消除误差。误差值越大调节电路工作就越频繁,所以不会出现误差累计,实现了正确分频的结果。有效提高分频的准确性和分频效率。
显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。

Claims (8)

1.一种纯数字电路小数分频系统,其特征在于,所述系统包括整数分频系统和小数分频调节系统;其中,
所述整数分频系统配置有第一输入端、第三输入端和第五输入端,所述第一输入端与芯片系统的配置寄存器相连,并且所述整数分频系统和小数分频调节系统之间进行电气连接;其中,芯片系统用于向UART提供时钟信号;所述整数分频系统的第三输入端和第五输入端与芯片系统的时钟CLK端相连;
所述小数分频调节系统配置有第二输入端、第四输入端和第六输入端;所述第二输入端与芯片系统的配置寄存器相连;所述小数分频调节系统采用64进制,当小数分频调节系统产生小数分频输入值进位时,调准整数分频系统的分频值;所述第四输入端和第六输入端均与芯片系统的时钟CLK端相连。
2.根据权利要求1所述纯数字电路小数分频系统,其特征在于,所述整数分频系统包括整数计数器比较电路,整数分频计数器和分频时钟输出电路;
所述整数计数器比较电路的配置寄存器信号输入端即为所述整数分频系统的第一输入端,所述整数计数器比较电路的配置寄存器信号输入端与芯片系统的配置寄存器相连;所述整数计数器比较电路用于比较所述整数分频计数器获得的数值和整数配置输入值是否相等;
所述整数分频计数器的时钟信号输入端即为第三输入端,所述整数分频计数器的时钟信号输入端与芯片系统的时钟CLK端相连;所述整数分频计数器与所述整数计数器比较电路电气连接,用于在芯片系统的每个时钟上升沿时进行计数值加1;
所述分频时钟输出电路的时钟输入端即为第五输入端;所述分频时钟输出电路与所述整数计数器比较电路电气连接,用于输出一个分频后的时钟。
3.根据权利要求1所述纯数字电路小数分频系统,其特征在于,所述小数分频调节系统包括小数分频调节计数器和小数计数器溢出检测电路;
所述小数分频调节计数器的配置寄存器信号输入端即为所述小数分频调节系统的第二输入端,所述小数分频调节计数器的配置寄存器信号输入端与芯片系统的配置寄存器相连;所述小数分频调节计数器的时钟信号输入端即为第四输入端,并且,所述小数分频调节计数器与整数分频系统中的整数计数器比较电路电气相连;所述小数分频调节计数器,用于接收芯片系统的时钟信号和所述整数分频系统中的整数计数器比较电路输出的整数分频计数值,并根据时钟信号和整数分频计数值增加小数分频配置输入值;
所述小数计数器溢出检测电路分别与所述小数分频调节计数器和所述整数计数器比较电路进行电气相连;所述小数计数器溢出检测电路的时钟信号输入端即为第六输入端;,所述小数计数器溢出检测电路用于检测小数分频调节计数器是否产生溢出,并通过溢出检测结果控制整数计数器比较电路进行整数分频计数器的值和整数配置输入值之间的数值比较。
4.根据权利要求1所述纯数字电路小数分频系统,其特征在于,所述整数分频系统的整数分频配置输入为16bit,所述小数分频调节系统的小数分频配置输入为6bit。
5.根据权利要求1所述纯数字电路小数分频系统,其特征在于,所述小数分频调节系统的小数分频配置输入值通过公式(1)获得:
A≈(a-b)×64(1)
其中,A表示小数分频配置输入值,并且A为利用公式(1)计算结果的四舍五入的整数值;a表示UART所需分频值,b为整数配置输入值,即为UART所需分频值的整数部分。
6.一种系统的纯数字电路小数分频方法,其特征在于,所述方法包括:
当整数分频系统的第一输入端与芯片系统的配置寄存器相连时,获取整数芯片系统提供的整数配置输入值;并且,所述整数分频系统与小数分频调节系统之间进行电气连接时,接收小数分频调节系统获得的计数溢出信号;同时,所述小数分频调节系统对小数分频配置输入值进行进位;
当小数分频调节系统的第二输入端与芯片系统的配置寄存器相连时,获取UART所需分频值,根据UART所需分频值获取小数分频配置输入值;所述小数分频调节系统采用64进制,当小数分频调节系统产生小数分频输入值进位时,调准整数分频系统的分频值;
当所述整数分频系统和小数分频调节系统与芯片系统的时钟CLK端连接时,获取芯片系统的时钟信号。
7.根据权利要求6所述纯数字电路小数分频方法,其特征在于,所述方法的过程包括:
步骤1、纯数字电路小数分频系统复位后开始工作,所述整数分频系统和小数分频调节系统的初始值均设置为0,所述小数分频调节计数器的溢出标志为0;
步骤2、获取UART所需分频值,根据UART所需分频值获取小数分频配置输入值;
步骤3、在芯片系统的每个时钟上升沿时,所述整数分频计数器进行计数值加1,并将所述计数值发送至整数计数器比较电路中;
步骤4、所述整数计数器比较电路比较整数分频计数器的计数值与整数配置输入值减1后的数值是否相等,若所述整数分频计数器的计数值与整数配置输入值减1后的数值相等,则跳转执行步骤5;
步骤5、所述小数分频调节计数器增加小数分频配置输入值,同时,分频时钟输出电路输出一个所需的分频后的时钟;
步骤6、所述小数计数器溢出检测电路检测所述小数分频调节计数器是否产生溢出,若所述小数分频调节计数器产生溢出,则跳转执行步骤7;
步骤7、启动所述整数计数器比较路比较所述整数分频计数器的计数值与所述整数配置输入值是否相等;当所述整数分频计数器的计数值与所述整数配置输入值相等时,所述小数分频调节计数器增加小数分频配置输入值,同时,所述分频时钟输出电路输出一个所需的分频后的时钟,并清除小数分频调节计数器的溢出标志。
8.根据权利要求6所述纯数字电路小数分频方法,其特征在于,步骤2所述小数分频配置输入值通过公式(1)获得:
A≈(a-b)×64(1)
其中,A表示小数分频配置输入值,并且A为利用公式(1)计算结果的四舍五入的整数值;a表示UART所需分频值,b为整数配置输入值,即为UART所需分频值的整数部分。
CN202010255745.8A 2020-04-02 2020-04-02 一种纯数字电路小数分频系统和分频方法 Active CN111510129B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010255745.8A CN111510129B (zh) 2020-04-02 2020-04-02 一种纯数字电路小数分频系统和分频方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010255745.8A CN111510129B (zh) 2020-04-02 2020-04-02 一种纯数字电路小数分频系统和分频方法

Publications (2)

Publication Number Publication Date
CN111510129A true CN111510129A (zh) 2020-08-07
CN111510129B CN111510129B (zh) 2023-05-26

Family

ID=71875926

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010255745.8A Active CN111510129B (zh) 2020-04-02 2020-04-02 一种纯数字电路小数分频系统和分频方法

Country Status (1)

Country Link
CN (1) CN111510129B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114347679A (zh) * 2021-12-31 2022-04-15 东莞市启思达智能技术有限公司 一种变精度的信号处理方法及系统
CN116094513A (zh) * 2023-04-04 2023-05-09 苏州萨沙迈半导体有限公司 小数分频系统、方法及芯片

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1304804A2 (en) * 2001-10-10 2003-04-23 STMicroelectronics Pvt. Ltd Fractional divider
US20160173111A1 (en) * 2014-12-12 2016-06-16 Bae Systems Information And Electronic Systems Integration Inc. Modified delta-sigma modulator for phase coherent frequency synthesis applications
CN110061735A (zh) * 2019-04-22 2019-07-26 华大半导体有限公司 小数分频电路及采用该电路的接口时钟分频电路

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1304804A2 (en) * 2001-10-10 2003-04-23 STMicroelectronics Pvt. Ltd Fractional divider
US20160173111A1 (en) * 2014-12-12 2016-06-16 Bae Systems Information And Electronic Systems Integration Inc. Modified delta-sigma modulator for phase coherent frequency synthesis applications
CN110061735A (zh) * 2019-04-22 2019-07-26 华大半导体有限公司 小数分频电路及采用该电路的接口时钟分频电路

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
许德成;: "任意数分频设计方法" *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114347679A (zh) * 2021-12-31 2022-04-15 东莞市启思达智能技术有限公司 一种变精度的信号处理方法及系统
CN116094513A (zh) * 2023-04-04 2023-05-09 苏州萨沙迈半导体有限公司 小数分频系统、方法及芯片

Also Published As

Publication number Publication date
CN111510129B (zh) 2023-05-26

Similar Documents

Publication Publication Date Title
CN100456858C (zh) 终端中的时间误差补偿装置及方法
CN1148872C (zh) 同步通信网的从属时钟发生系统与方法
CN111510129A (zh) 一种纯数字电路小数分频系统和分频方法
US9268888B1 (en) Latency computation circuitry
CN104122936B (zh) 一种mcu芯片分频时钟校正装置及方法
US6265916B1 (en) Clock multiplier circuit capable of generating a high frequency clock signal from a low frequency input clock signal
CN110413558A (zh) 一种实现低功耗串口模块动态分频方法
US7570664B2 (en) Synchronization correction circuit for correcting the period of clock signals
US20090284298A1 (en) Method for automatically adjusting clock frequency and clock frequency adjusting circuit
CN112311359A (zh) 脉波宽度调变控制电路以及脉波宽度调变信号的控制方法
EP1868059B1 (en) Timer circuit, mobile communication terminal using the same, and electronic device using the same
CN100426899C (zh) 一种调整传输器件接口传输速率的装置及方法
CN102281062B (zh) 一种输出时钟信号的方法和设备
CN111198835B (zh) 时钟产生装置及时钟产生方法
CN215416438U (zh) 一种基于硬件实现的cpu时钟调节电路及系统
US9329620B2 (en) Circuit for generating peripheral clock for USB and method therefor
US8645742B2 (en) Semiconductor device operating according to an operation clock and having a serial communication interface performing external communications according to a unit transfer time based on the operation clock
CN104993826A (zh) 一种分频方法及其装置
CN206251105U (zh) 用于基站的vcxo软锁相装置
CN114490488B (zh) 一种低功耗uart串口系统
CN110299915A (zh) 时钟恢复电路
US9319216B2 (en) Operating method of human interface device
CN115268572B (zh) 一种实时时钟电路
TWI677190B (zh) 時脈產生裝置及時脈產生方法
CN116800259B (zh) 基于动态元素匹配的延迟线电路

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant