CN111492696A - 部分区域自刷新模式 - Google Patents

部分区域自刷新模式 Download PDF

Info

Publication number
CN111492696A
CN111492696A CN201880082141.9A CN201880082141A CN111492696A CN 111492696 A CN111492696 A CN 111492696A CN 201880082141 A CN201880082141 A CN 201880082141A CN 111492696 A CN111492696 A CN 111492696A
Authority
CN
China
Prior art keywords
memory
data
dies
mode
subset
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201880082141.9A
Other languages
English (en)
Inventor
M·伊姆兰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Qualcomm Inc
Original Assignee
Qualcomm Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Qualcomm Inc filed Critical Qualcomm Inc
Publication of CN111492696A publication Critical patent/CN111492696A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0625Power saving in storage systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/325Power saving in peripheral device
    • G06F1/3275Power saving in memory, e.g. RAM, cache
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3287Power saving characterised by the action undertaken by switching off individual functional units in the computer system
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0646Horizontal data movement in storage systems, i.e. moving data in between storage devices or systems
    • G06F3/065Replication mechanisms
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W52/00Power management, e.g. TPC [Transmission Power Control], power saving or power classes
    • H04W52/02Power saving arrangements
    • H04W52/0209Power saving arrangements in terminal devices
    • H04W52/0261Power saving arrangements in terminal devices managing power supply demand, e.g. depending on battery level
    • H04W52/0274Power saving arrangements in terminal devices managing power supply demand, e.g. depending on battery level by switching on or off the equipment or parts thereof
    • H04W52/028Power saving arrangements in terminal devices managing power supply demand, e.g. depending on battery level by switching on or off the equipment or parts thereof switching on or off only a part of the equipment circuit blocks
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/70Reducing energy consumption in communication networks in wireless communication networks

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • Telephone Function (AREA)
  • Power Sources (AREA)

Abstract

提供了一种用于使移动系统的存储器的一部分断电的方法和装置。该装置可以在该装置的存储器内存储数据。该装置可以将存储在存储器的第一部分中的数据的第一部分复制到存储器的第二部分中使得数据被存储在存储器的第二部分中。存储器的第一部分和第二部分可以是相同的存储器类型。本公开讨论了各种触发事件,这些触发事件可以引起该装置将存储在存储器的第一部分中的数据的第一部分复制到存储器的第二部分中。然后,该装置可以关闭存储器的第一部分。以这种方式,当在低功率模式期间存储数据时,存储器消耗较少功率。

Description

部分区域自刷新模式
相关申请的交叉引用
本专利申请要求于2017年12月21日提交的题为“PARTIAL AREA SELF REFRESHMODE”的美国非临时申请No.15/851,504的优先权,其被转让给本专利申请的受让人并且在此明确地通过引用并入本文。
技术领域
本公开总体上涉及移动系统,并且更具体地涉及具有存储器的用于移动服务的方法和装置。
背景技术
移动系统被广泛部署以提供各种电信服务,诸如电话、视频、数据、消息传递和广播、来自诸如GPS等系统的位置定位服务、数据收集和监测、远程信息处理以及其他类型的移动服务。移动系统可以部署在诸如智能电话等无线通信设备中,也可以集成到诸如汽车、笔记本电脑、传感器、物联网(IoT)等移动平台中。
移动系统的问题之一是节省电池电量。更具体地,即使当这些类型的装置处于低功率模式(例如,睡眠模式、空闲模式)时,将关键数据保持在存储器中以在装置唤醒时恢复装置也消耗大量功率。因此,需要用于减少存储器以低功率模式存储数据所需要的功率量的技术。
发明内容
以下给出了一个或多个方面的简化概述,以便提供对这些方面的基本理解。该概述不是所有预期方面的广泛概述,并且既不旨在标识所有方面的关键或重要元素,也不旨在界定任何或所有方面的范围。其唯一目的是以简化的形式呈现一个或多个方面的一些概念,作为稍后呈现的更详细描述的序言。
在本公开的一个方面,提供了一种用于使移动系统的存储器的一部分断电的方法和装置。该装置可以在该装置的存储器内存储数据。存储器可以包括相同存储器类型的第一部分和第二部分。可以在正常操作模式期间将数据存储在该装置中。该装置可以将存储在存储器的第一部分中的数据的第一部分复制到存储器的第二部分中,使得数据被存储在存储器的第二部分中。然后,该装置可以关闭存储器的第一部分。以这种方式,一旦装置被唤醒,当存储恢复装置所需要的数据时,存储器消耗较少功率。
在一个方面,各种触发事件可以引起该装置将存储在存储器的第一部分中的数据的第一部分复制到存储器的第二部分中。这些触发事件可以与该装置不使用达延长时间段相关联。
为了实现前述和相关目的,一个或多个方面包括下文中充分描述并且在权利要求中特别指出的特征。以下描述和附图详细阐述了一个或多个方面的某些说明性特征。然而,这些特征仅指示可以采用各个方面的原理的各种方式中的几种方式,并且该描述旨在包括所有这些方面及其等同物。
附图说明
图1是示出移动系统和接入网络的示例的图。
图2是示出移动系统的装置的一种实现的图。
图3是示出移动系统的装置的另一实现的图。
图4是操作移动系统的装置的方法的流程图。
图5是操作移动系统的装置的另一方法的流程图。
图6是示出示例性装置中的不同组件之间的数据流的概念数据流程图。
图7是示出用于采用处理系统的装置的硬件实现的示例的图。
具体实施方式
下面结合附图阐述的详细描述旨在作为对各种配置的描述,而非旨在表示可以实践本文中描述的概念的唯一配置。详细描述包括特定细节,以提供对各种概念的透彻理解。然而,对于本领域技术人员将很清楚的是,可以在没有这些具体细节的情况下实践这些概念。在某些情况下,以框图形式示出了众所周知的结构和组件,以避免使这样的概念模糊。
现在将参考各种设备和方法来呈现移动系统的若干方面。这些装置和方法将在下面的详细描述中进行描述,并且在附图中通过各种框、组件、电路、过程、算法等(统称为“元素”)进行说明。这些元素可以使用电子硬件、计算机软件或其任何组合来实现。将这些元素实现为硬件还是软件取决于特定应用和施加在整个系统上的设计约束。
作为示例,一个元件或元件的任何部分或元件的任何组合可以被实现为包括一个或多个处理器的“处理系统”。处理器的示例包括微处理器、微控制器、图形处理单元(GPU)、中央处理单元(CPU)、应用处理器、数字信号处理器(DSP)、精简指令集计算(RISC)处理器、片上系统(SoC)、基带处理器、现场可编程门阵列(FPGA)、可编程逻辑器件(PLD)、状态机、门控逻辑、分立硬件电路、以及被配置为执行本公开中描述的各种功能的其他合适的硬件。处理系统中的一个或多个处理器可以执行软件。软件应当广义地解释为指代指令、指令集、代码、代码段、程序代码、程序、子程序、软件组件、应用、软件应用、软件包、例程、子例程、对象、可执行文件、执行线程、过程、功能等,而无论是被称为软件、固件、中间件、微码、硬件描述语言还是其他形式。
因此,在一个或多个示例实施例中,所描述的功能可以以硬件、软件或其任何组合来实现。如果以软件实现,则功能可以存储在计算机可读介质上或作为一个或多个指令或代码被编码在计算机可读介质上。计算机可读介质包括计算机存储介质。存储介质可以是计算机可以访问的任何可用介质。作为示例而非限制,这种计算机可读介质可以包括随机存取存储器(RAM)、只读存储器(ROM)、电可擦除可编程ROM(EEPROM)、光盘存储器、磁盘存储器、其他磁性存储设备、上述类型的计算机可读介质的组合、或者可以用于以计算机可以访问的指令或数据结构形式存储计算机可执行代码的任何其他介质。
图1是示出接入网络100中的移动系统104的示例的图。移动系统104可以与诸如无线通信系统(也称为无线广域网(WWAN))(包括基站102的网络)等接入网络100通信。基站102可以通过通信链路120与移动系统104通信。移动系统104可以从GPS卫星110的星座接收定时和定位信号106以确定移动系统104的位置。移动系统104可以使用设备到设备(D2D)通信链路192彼此通信。移动系统104的示例包括蜂窝电话、智能电话、会话发起协议(SIP)电话、膝上型计算机、个人数字助理(PDA)、卫星广播、全球定位系统、多媒体设备、视频设备、数字音频播放器(例如,MP3播放器)、相机、游戏机、平板电脑、智能设备、可穿戴设备、车辆、电表、气泵、大型或小型厨房用具、医疗保健设备、植入物、显示器或任何其他类似的功能设备。一些移动系统104可以被集成到汽车、卡车或其他类型的移动平台中。一些移动系统104可以被称为IoT设备(例如,停车收费表、气泵、烤面包机、车辆、心脏监护仪等)。移动系统104也可以被称为站、移动站、订户站、移动单元、订户单元、无线单元、远程单元、移动设备、无线设备、无线通信设备、远程设备、移动订户站、接入终端、移动终端、无线终端、远程终端、手机、用户代理、移动客户端、客户端或某种其他合适的术语。
移动系统的装置的问题之一是在低功率模式期间的功率节省。例如,可能需要将关键数据存储在存储器中,以便在装置唤醒时恢复装置。在消耗较少功率的同时保持所存储的关键数据可以因此减少存储器以低功率模式存储数据所需要的功率量。
再次参考图1,在某些方面,移动系统104可以被配置为在正常操作模式期间将数据存储在装置中,将存储在存储器的第一部分中的数据的第一部分复制到存储器的第二部分中使得数据被存储在存储器的第二部分中,并且关闭存储器的第一部分。如下面进一步详细说明的,各种触发事件可以引起移动系统104将存储在存储器的第一部分中的数据的第一部分复制到存储器的第二部分中使得数据被存储在存储器的第二部分中。这些触发事件可以与装置不使用达延长时间段相关联。然后,移动系统104可以关闭存储器的第一部分。以这种方式,一旦装置被唤醒,当存储恢复装置所需要的数据时,存储器消耗较少功率。
图2是示出用于移动系统的装置202的图200,该装置202可以是上述移动系统104的示例。装置202包括移动平台204,移动平台204可以被提供作为装置202内的模块上系统(SoM)或片上系统(SoC)。移动平台204的一个示例可以是由
Figure BDA0002546533960000051
提供的SnapdragonTM移动平台中的任何一个。因此,在一些方面,装置202可以是智能电话、平板电脑或IoT设备。在另一方面,装置202可以被集成到汽车中,并且可以是例如集成到汽车中的GPS系统。这些类型的装置经常利用诸如移动平台204等移动平台来向装置202提供无线通信能力。
移动平台204可以包括主机处理器206。主机处理器206包括调制解调器208和中央处理单元(CPU)210。在一个方面,调制解调器208可以是多频带多模式调制解调器,其可以处理数字数据并且与收发器通信使得能够使用收发器来发送和接收数字数据。在一个方面,调制解调器208可以是多频带的并且被配置为支持用于特定通信协议(诸如5G NR)的多个频带。在一个方面,调制解调器208可以是多模式的,并且被配置为支持多个操作网络和通信协议。调制解调器208可以基于所指定的调制解调器配置来控制装置的一个或多个组件以使得能够从网络传输和/或接收信号。在一种实现中,调制解调器配置可以基于调制解调器的模式和所使用的频带。在另一实现中,调制解调器配置可以基于在单元选择和/或单元重新选择期间由网络提供的与装置202相关联的配置信息。在其他实施例中,调制解调器208可以是用于从诸如图1的GPS卫星110等GPS卫星的星座接收GPS定时和定位信号以确定移动平台204的位置的GPS接收器。
主机处理器206还包括CPU 210。CPU 210可以包括一个或多个处理器以及存储代码的只读存储器,该代码可以由CPU 210实现以使装置实现IP服务、管理Wi-Fi链路操作、执行其他移动服务,或者提供本文中描述的过程。如图2所示,移动平台204包括双倍数据速率存储器(DDR存储器)212。在一个方面,DDR存储器212可以是同步动态随机存取存储器(SDRAM)。DDR存储器212用于存储数据,诸如系统配置和持久性数据集。
装置202被示出为以低功率模式操作,该低功率模式通常在用户不使用装置202时进入。低功率模式可以是睡眠模式、空闲模式或挂起模式。当在低功率模式下的同时,装置202关闭大多数电路的电源,除了在装置202被唤醒时恢复操作所需要的几个关键块。例如,在空闲模式期间,可以关闭装置202的显示器并且可以在后台不提供活动。关于主机处理器206,仅本地晶体振荡器可以保持运行,并且主机处理器206和DDR存储器212可以以最小功率电平进行操作,该最小功率电平可以称为关闭电压电平,诸如Vdd_min。装置202因此可以以最小电流电平进行操作,该最小电流电平可以被称为最低谷睡眠电流(RBSC)。
然而,DDR存储器212被配置为存储用于在装置202被唤醒时恢复装置202的操作的数据。如图2所示,DDR存储器212包括多个低功率DDR(LPDDR)裸片。更具体地,DDR存储器212包括LPDDR裸片0、LPDDR裸片1、LPDDR裸片2和LPDDR裸片3。尽管使用裸片来呈现本公开,但是本公开通常可以涉及存储器系统内的任何部分。例如,这些部分可以是存储器系统的页面或任何其他分区。
在这种实现中,当以低功率模式提供装置202时,DDR存储器212中的所有LPDDR裸片都用于存储数据。为了做到这一点,当装置202处于睡眠模式时,DDR存储器212中的所有LPDDR裸片保持开启。因此,在这种实现中,所有LPDDR裸片以自刷新模式提供以存储恢复数据。然而,通常,并非需要所有DDR存储器212来存储恢复数据,并且处于完全自刷新模式的DDR存储器212会消耗大量功率,尤其是在数据需要保存延长时间段时。
图3是示出用于移动系统的装置302的图300,该装置302可以是上述移动系统104的示例。装置302包括移动平台304,移动平台304可以被提供作为装置302内的模块上系统(SoM)或片上系统(SoC)。移动平台304的一个示例可以是由
Figure BDA0002546533960000071
提供的SnapdragonTM移动平台中的任何一个。因此,在一些方面,装置302可以是智能电话、平板电脑或IoT设备。在另一方面,装置302可以被集成到汽车中,并且可以是例如集成到汽车中的GPS系统。这些类型的装置经常利用诸如移动平台304等移动平台来向装置302提供无线通信能力。
移动平台304可以包括主机处理器306。主机处理器306包括调制解调器308和中央处理单元(CPU)310。在一个方面,调制解调器308可以是多频带多模式调制解调器,其可以处理数字数据并且与收发器通信使得能够使用收发器来发送和接收数字数据。在一个方面,调制解调器308可以是多频带的并且被配置为支持用于特定通信协议(诸如5G NR)的多个频带。在一个方面,调制解调器308可以是多模式的,并且被配置为支持多个操作网络和通信协议。调制解调器308可以基于所指定的调制解调器配置来控制装置的一个或多个组件以使得能够从网络传输和/或接收信号。在一种实现中,调制解调器配置可以基于调制解调器的模式和所使用的频带。在另一实现中,调制解调器配置可以基于在单元选择和/或单元重新选择期间由网络提供的与装置302相关联的配置信息。在其他实施例中,调制解调器308可以是用于从诸如图1的GPS卫星110等GPS卫星的星座接收GPS定时和定位信号以确定移动平台304的位置的GPS接收器。
主机处理器306还包括CPU 310。CPU 310可以包括一个或多个处理器以及存储代码的只读存储器,该代码可以由CPU 310实现以使装置实现IP服务、管理Wi-Fi链路操作、执行其他移动服务,或者提供本文中描述的过程。如图3所示,移动平台304包括DDR存储器312。在一个方面,DDR存储器312可以是SDRAM。DDR存储器312用于存储数据,诸如系统配置和持久性数据集。
装置302被示出为以低功率模式操作,该低功率模式通常在用户不使用装置302时进入。低功率模式可以是睡眠模式、空闲模式或挂起模式。当在低功率模式下的同时,装置302关闭大多数电路的电源,除了在装置302被唤醒时恢复操作所需要的几个关键块。例如,在空闲模式期间,可以关闭装置302的显示器并且可以在后台不提供活动。关于主机处理器306,仅本地晶体振荡器可以保持运行,并且主机处理器306和DDR存储器312可以以最小功率电平进行操作,该最小功率电平可以称为关闭电压电平,诸如Vdd_min。装置302因此可以以最小电流电平进行操作,该最小电流电平可以被称为最低谷睡眠电流(RBSC)。
然而,DDR存储器312被配置为存储用于在装置302被唤醒时恢复装置302的操作的数据。如图3所示,DDR存储器312包括多个低功率DDR(LPDDR)裸片。更具体地,DDR存储器312包括LPDDR裸片0、LPDDR裸片1、LPDDR裸片2和LPDDR裸片3。
在这种实现中,CPU 310被配置为将数据存储在装置302的DDR存储器312内。因此,在正常操作模式期间,数据可以存储在LPDDR裸片0、LPDDR裸片1、LPDDR裸片2和LPDDR裸片3中。数据可以包括在装置302的操作期间使用的配置参数和持久性数据集。然后,CPU 310可以被配置为检测用于部分区域自刷新(PASR)存储器模式的触发事件,如下面进一步详细说明的。如下面进一步详细说明的,触发事件可以基于确定装置302已经处于低功率模式(例如,睡眠模式)达预定时间量的计数器。在另一方面,触发事件可以基于装置302处于指示装置302可以处于睡眠模式达延长时间段的位置。这样的位置可以是例如机场的停车场。在又一方面,触发事件可以是用户输入,其中用户指示装置302应当以PASR存储器模式进行操作。
在一个方面,CPU 310被配置为确定DDR存储器312的一部分是否具有足够的存储空间来存储存储在DDR存储器312的另一部分中的数据的一部分。在这种实现中,CPU 310被配置为确定在LPDDR裸片2和LPDDR裸片3中是否有足够的空闲存储空间来存储存储在LPDDR裸片0和LPDDR裸片1中的数据的一部分。LPDDR裸片0和LPDDR裸片1在DDR存储器312的较高等级中,并且LPDDR裸片2和LPDDR裸片3在DDR存储器312的较低等级中。一个等级中的存储器或LPDDR裸片可以同时访问,诸如通过共享芯片选择,不同等级的存储器或LPDDR裸片可以独立访问,但是不能同时访问。
如果有足够的空闲存储空间,则将CPU 310被配置为将存储在DDR存储器的LPDDR裸片0和LPDDR裸片1中的数据的一部分复制到LPDDR裸片2和LPDDR裸片3中,使得所有数据被存储在DDR存储器312的LPDDR裸片2和LPDDR裸片3中。CPU 310可以通过将存储在LPDDR裸片0和LPDDR裸片1中的数据的一部分复制到LPDDR裸片2和LPDDR裸片3中的读写指令来完成这一操作。以这种方式,响应于触发事件以及当DDR存储器312的LPDDR裸片2和LPDDR裸片3被确定为具有足够的存储空间来存储存储在LPDDR裸片0和LPDDR裸片1中的数据的一部分时,所有数据被存储在LPDDR裸片2和LPDDR裸片3中。
然后,CPU 310可以被配置为关闭LPDDR裸片0和LPDDR裸片1。DDR存储器312的LPDDR裸片0和LPDDR裸片1可以在装置302处于低功率模式(例如,睡眠模式)的同时被关闭。CPU 310被配置为在DDR存储器312的LPDDR裸片0和LPDDR裸片1被关闭的同时向LPDDR裸片2和LPDDR裸片3提供功率。更具体地,在PASR存储器模式下,LPDDR裸片0和LPDDR裸片1被关闭,并且LPDDR裸片2和LPDDR裸片3被保持在自刷新模式。以这种方式,在低功率模式期间,数据全部被存储在DDR存储器312的一部分中,而DDR存储器312的另一部分被关闭。这节省了电池功率,并且因此允许装置302将装置302恢复所需要的必要数据保持更长时间段。
关于触发事件,触发事件可以被选择为对应于指示装置302不准备使用达延长时间段的事件。在一些实现中,将数据的一部分从DDR存储器312的一个部分复制到DDR存储器312的另一部分导致一些功率损耗。因此,应当针对以下情况选择触发事件,该情况表明:关闭LPDDR裸片0和LPDDR裸片1所产生的功率节省大于由于将LPDDR裸片0和LPDDR裸片1中的数据的一部分复制到LPDDR裸片2和LPDDR裸片3中所导致的功率损耗。
在一个方面,检测触发事件可以包括首先将CPU 310配置为以低功率模式(例如,睡眠模式)提供装置302。然而,如果要连续唤醒装置302并且然后将其置回低功率模式,则可能无法实现从PASR存储器模式进行的功率节省。因此,CPU 310可以被配置为确定在DDR存储器312被置于PASR存储器模式之前装置302已经处于低功率模式达预定持续时间。在一个方面,该预定持续时间可以是24小时。CPU 310可以包括由于装置302被置于低功率模式而被启动的计数器。一旦计数器已经计数到预定持续时间而装置302没有被唤醒,则CPU310可以执行读取和写入操作以将存储在LPDDR裸片0和LPDDR裸片1中的数据的一部分复制到LPDDR裸片2和LPDDR裸片3中并且然后关闭LPDDR裸片0和LPDDR裸片1。更具体地,当装置302处于低功率模式时,CPU 310可以引起电源电路系统切断对LPDDR裸片0和LPDDR裸片1的供电,同时保持对LPDDR裸片1的供电进入LPDDR裸片2。
在另一方面,检测触发事件可以包括将CPU 310配置为获取标识装置302的位置的位置数据。然后,可以将CPU 310配置为确定该位置数据指示该装置302位于特定类型的场所并且触发PASR存储器模式。例如,如果装置302被集成到汽车中,则CPU 310可以根据位置数据确定装置302位于停车场或租车场,这指示装置302将不使用达延长时间段。因此,一旦CPU 310确定装置302在停车场或租车场,则CPU 310可以引起DDR存储器312进入PASR存储器模式。
在另一方面,检测触发事件可以包括将CPU 310配置为接收请求DDR存储器312以PASR存储器模式进行操作的用户输入。例如,可以通过显示器将配置设置呈现给用户,其中如果用户将不准备使用装置302达延长时间段,则用户可以选择将装置302置于深度睡眠模式。用户可以操纵配置设置以提供指示装置302将被置于深度睡眠模式并且因此DDR存储器312将被置于PASR模式的用户输入。因此,一旦CPU 310接收到该用户输入,则CPU 310可以引起装置302进入深度睡眠模式并且然后CPU 310将DDR存储器312置于进入PASR存储器模式。
图4是操作移动系统的装置的方法的流程图400。该方法可以由移动系统104、装置302、图6的装置602或图7的装置702执行。在402处,装置可以将数据存储在装置的存储器内。存储器可以包括相同类型的存储器的第一部分和第二部分。例如,存储器的第一部分和第二部分都可以是DDR存储器、DRAM或其他类型的易失性存储器。在404处,装置可以将存储在存储器的第一部分中的数据的第一部分复制到存储器的第二部分中使得数据的第一部分现在被存储在存储器的第二部分中。
在一个方面,存储器可以包括存储数据的多个存储器裸片。存储器的第一部分包括存储器裸片的第一子集,并且存储器的第二部分包括存储器裸片的第二子集。在一种实现中,存储器裸片的第一子集在存储器的第一等级中,并且存储器裸片的第二子集在存储器的第二等级中。
在406处,装置然后可以关闭存储器的第一部分。在装置处于低功率模式的同时,存储器的第一部分关闭。装置可以在存储器的第一部分被关闭的同时保持对存储器的第二部分的供电。以这种方式,所有数据都存储在存储器的第二部分中,并且装置可以通过不给存储器的第一部分供电来节省功率。
图5是操作移动系统的装置的方法的流程图500。该方法可以由移动系统104、装置302、图6的装置602、图7的装置702执行。在502处,装置可以将数据存储在装置的存储器内。在504处,装置可以检测用于PASR存储器模式的触发事件。然后,在506处,装置还可以确定存储器的第二部分是否具有足够的存储空间来存储存储在存储器的第一部分中的数据的第一部分。如果存在足够的存储空间,则然后在508处,装置可以将存储在存储器的第一部分中的数据的第一部分复制到存储器的第二部分中,使得数据被存储在存储器的第二部分中。因此,响应于触发事件以及当存储器的第二部分被确定为具有足够的存储空间来存储数据的第一部分时,可以将数据的第一部分复制到存储器的第二部分中。
在一个方面,存储器可以包括存储数据的多个存储器裸片。存储器的第一部分包括存储器裸片的第一子集,并且存储器的第二部分包括存储器裸片的第二子集。在一种实现中,存储器裸片的第一子集在存储器的第一等级中,并且存储器裸片的第二子集在存储器的第二等级中。
然后,在510处,装置可以关闭存储器的第一部分。在装置处于低功率模式的同时,存储器的第一部分被关闭。此外,在512处,装置可以在存储器的第一部分被关闭的同时向存储器的第二部分提供功率。以这种方式,所有数据都存储在存储器的第二部分中,并且装置可以通过不给存储器的第一部分供电来节省功率。
如上所述,不同的触发事件可以引起存储器进入PASR模式。在一个方面,为了在504处检测触发事件,装置可以在514处以低功率模式提供装置。然后在516处,装置可以确定装置已经处于低功率模式达预定持续时间。
在另一方面,为了在504处检测触发事件,在518处,装置可以获取标识装置的位置的位置数据。然后,在520处,装置可以确定位置数据指示装置处于特定类型的场所。
在另一方面,为了在504检测触发事件,在522处,装置可以接收请求存储器以PASR存储器模式进行操作的用户输入。
图6是示出示例性装置602中的不同组件之间的数据流的概念性数据流程图600。装置可以是移动系统104、装置302或图7的装置702。装置包括:将数据存储在装置的存储器内的存储组件604,存储器包括第一部分和第二部分;检测用于PASR存储器模式的触发事件的检测组件606;确定存储器的第二部分是否具有足够的存储空间来存储存储在存储器的第一部分中的数据的第一部分的确定组件608;用于将存储在存储器的第一部分中的数据的第一部分复制到存储器的第二部分中使得数据被存储在存储器的第二部分中的复制组件610;关闭存储器的第一部分的关闭组件612;以及在存储器的第一部分被关闭的同时向存储器的第二部分提供功率的供电组件614。
如图6所示,存储组件604可以在正常操作模式期间将数据存储在整个存储器内(例如,以指示存储器进行某些操作)。然后,检测组件606可以检测用于PASR模式的触发事件。在一个方面,装置602可以以低功率模式提供。检测组件606可以具有确定装置602何时已经处于低功率模式达预定时间量的计数器。在另一方面,检测组件606从接收组件616获取标识装置的位置的位置数据。接收组件616可以与基站650通信,基站650确定装置602的位置并且将位置数据提供给接收组件616。在其他方面,接收组件616可以根据从基站650接收的信号或从GPS卫星110接收的信号来确定装置602的位置。检测组件606然后可以确定位置数据指示装置位于特定类型的场所。在又一方面,检测组件606可以接收请求存储器以PASR存储器模式进行操作的用户输入。
检测组件606然后可以向确定组件608传输检查存储器信号CH使得确定组件608能够确定存储器的第二部分是否具有足够的存储空间来存储存储在存储器的第一部分中的数据的第一部分。如果存在足够的存储空间,则确定组件608向检测组件606传输OK信号。然后,检测组件606向复制组件610、关闭组件612和供电组件614传输TR信号以触发存储组件604进入PASR模式。然后,复制组件610提供引起存储组件604将存储在存储器的第一部分中的数据的第一部分复制到存储器的第二部分中使得数据被存储在存储器的第二部分中的指令。接下来,关闭组件612向存储组件604提供引起存储组件604关闭存储器的第一部分的指令。最终,供电组件614向存储组件604提供引起存储组件604在存储器的第一部分被关闭的同时向存储器的第二部分提供或保持功率的指令。
图7是示出用于采用处理系统714的装置702的硬件实现的示例的图700。处理系统714可以用总体上由总线724表示的总线架构来实现。总线724可以包括任何数目的互连总线和桥,具体取决于处理系统714的特定应用和总体设计约束。总线724将各种电路链接在一起,包括由处理器704、组件708、710、712、716、718、720以及计算机可读介质/存储器706表示的一个或多个处理器和/或硬件组件。总线724还可以链接各种其他电路,诸如定时源、外围设备、电压调节器和电源管理电路,它们在本领域中是众所周知的并且因此将不再赘述。
处理系统714可以耦合到收发器730。收发器730耦合到一个或多个天线740。收发器730提供用于通过传输介质与各种其他装置通信的装置。收发器730从一个或多个天线740接收信号,从所接收的信号中提取信息,并且将所提取的信息提供给处理系统714,诸如图6的接收组件616。处理系统714包括耦合到计算机可读介质/存储器706的处理器704。处理器704负责一般处理,包括执行存储在计算机可读介质/存储器706上的软件。由处理器704执行的软件引起处理系统714执行上文针对任何特定装置描述的各种功能。计算机可读介质/存储器706还可以用于存储在执行软件时由处理器704操纵的数据。处理系统714还包括存储组件708、检测组件710、确定组件712、复制组件716、关闭组件718和供电组件720中的至少一个。这些组件可以如针对图6的装置所描述的那样起作用。这些组件可以是在处理器704中运行、驻留/存储在计算机可读介质/存储器706中的软件组件、耦合到处理器704的一个或多个硬件组件、或其某种组合。
应当理解,所公开的过程/流程图中的框的特定顺序或层次是示例性方法的图示。应当理解,基于设计偏好,可以重新布置过程/流程图中的框的特定顺序或层次。此外,可以组合或省略一些框。随附的方法权利要求以示例顺序呈现了各个框的元素,而并不表示限于所呈现的特定顺序或层次。
提供先前的描述以使得本领域的任何技术人员能够实践本文中描述的各个方面。对这些方面的各种修改对于本领域技术人员将是很清楚的,并且本文中定义的一般原理可以应用于其他方面。因此,权利要求书不旨在限于本文中示出的各方面,而是应当被赋予与权利要求语言相一致的完整范围,其中除非明确指出,否则以单数形式提及元素并不意图表示“一个且仅一个”,而是表示“一个或多个”。词语“示例性”在本文中用来表示“用作示例、实例或说明”。本文中被描述为“示例性”的任何方面不必被解释为比其他方面优选或有利。除非另有明确说明,否则术语“一些”是指一个或多个。诸如“A、B或C中的至少一个”、“A、B或C中的一个或多个”、“A、B和C中的至少一个”、“A、B和C中的一个或多个”和“A、B、C、或其任何组合”等组合包括A、B和/或C的任何组合,并且可以包括多个A、多个B或多个C。具体地,诸如“A、B或C中的至少一个”、“A、B或C中的一个或多个”、“A、B和C中的至少一个”、“A、B和C中的一个或多个”和“A、B、C、或其任何组合”等组合可以是仅A、仅B、仅C、A和B、A和C、B和C、或A和B和C,其中任何这样的组合可以包含A、B或C中的一个或多个成员。本领域普通技术人员已知或以后将知道的贯穿本公开而描述的各个方面的元素的所有结构和功能等同物通过引用明确地并入本文,并且旨在被权利要求书涵盖。而且,无论本文中公开的内容在权利要求书中是否明确叙述了,都不打算将其公开给公众。单词“模块”、“机制”、“元素”、“设备”等可能无法代替单词“手段”。这样,除非权利要求要素使用短语“用于……的手段”明确叙述,否则任何权利要求要素都不应当被解释为手段加功能。

Claims (32)

1.一种操作装置的方法,包括:
在所述装置的存储器内存储数据,其中所述存储器包括相同类型的存储器的第一部分和第二部分;
将存储在所述存储器的所述第一部分中的所述数据的第一部分复制到所述存储器的所述第二部分中,使得所述数据被存储在所述存储器的所述第二部分中;以及
关闭所述存储器的所述第一部分。
2.根据权利要求1所述的方法,还包括检测用于部分区域自刷新(PASR)存储器模式的触发事件,其中所述数据的所述第一部分响应于所述触发事件而被复制到所述存储器的所述第二部分中。
3.根据权利要求2所述的方法,其中检测所述触发事件包括:
以低功率模式提供所述装置;
确定所述装置已经处于低功率模式达预定持续时间。
4.根据权利要求2所述的方法,其中检测所述触发事件包括:
获取标识所述装置的位置的位置数据;
确定所述位置数据指示所述装置位于特定类型的场所。
5.根据权利要求2所述的方法,其中检测所述触发事件包括接收请求所述存储器以所述PASR存储器模式进行操作的用户输入。
6.根据权利要求1所述的方法,其中:
所述存储器包括存储所述数据的多个存储器裸片;
所述存储器的所述第一部分包括所述存储器裸片的第一子集;
所述存储器的所述第二部分包括所述存储器裸片的第二子集。
7.根据权利要求6所述的方法,其中所述存储器裸片的所述第一子集在所述存储器的第一等级中,并且所述存储器裸片的所述第二子集在所述存储器的第二等级中。
8.根据权利要求1所述的方法,还包括确定所述存储器的所述第二部分是否具有足够的存储空间来存储存储在所述存储器的所述第一部分中的所述数据的所述第一部分,其中将存储在所述存储器的所述第一部分中的所述数据的所述第一部分复制到所述存储器的所述第二部分中在所述存储器的所述第二部分被确定为具有足够的存储空间来存储所述数据的所述第一部分时发生。
9.根据权利要求1所述的方法,其中在所述装置处于低功率模式的同时,所述存储器的所述第一部分被关闭。
10.根据权利要求1所述的方法,还包括在所述存储器的所述第一部分被关闭的同时,向所述存储器的所述第二部分提供功率。
11.一种装置,包括:
存储组件,被配置为在所述装置的存储器内存储数据,其中所述存储器包括相同类型的存储器的第一部分和第二部分;
复制组件,被配置为将存储在所述存储器的所述第一部分中的所述数据的第一部分复制到所述存储器的所述第二部分中,使得所述数据被存储在所述存储器的所述第二部分中;以及
关闭组件,被配置为关闭所述存储器的所述第一部分。
12.根据权利要求11所述的装置,还包括检测组件,所述检测组件被配置为检测用于部分区域自刷新(PASR)存储器模式的触发事件,其中所述数据的所述第一部分响应于所述触发事件而被复制到所述存储器的所述第二部分中。
13.根据权利要求12所述的装置,其中所述检测组件还被配置为:
以低功率模式提供所述装置;
确定所述装置已经处于低功率模式达预定持续时间。
14.根据权利要求12所述的装置,其中所述检测组件还被配置为:
获取标识所述装置的位置的位置数据;
确定所述位置数据指示所述装置位于特定类型的场所。
15.根据权利要求12所述的装置,其中所述检测组件还被配置为接收请求所述存储器以所述PASR存储器模式进行操作的用户输入。
16.根据权利要求11所述的装置,其中:
所述存储器包括存储所述数据的多个存储器裸片;
所述存储器的所述第一部分包括所述存储器裸片的第一子集;
所述存储器的所述第二部分包括所述存储器裸片的第二子集。
17.根据权利要求16所述的装置,其中所述存储器裸片的所述第一子集在所述存储器的第一等级中,并且所述存储器裸片的所述第二子集在所述存储器的第二等级中。
18.根据权利要求11所述的装置,还包括确定组件,所述确定组件被配置为确定所述存储器的所述第二部分是否具有足够的存储空间来存储存储在所述存储器的所述第一部分中的所述数据的所述第一部分,其中所述复制组件被配置为当所述存储器的所述第二部分被确定为具有足够的存储空间来存储所述数据的所述第一部分时将存储在所述存储器的所述第一部分中的所述数据的所述第一部分复制到所述存储器的所述第二部分中。
19.根据权利要求11所述的装置,其中所述关闭组件被配置为在所述装置处于低功率模式的同时,关闭所述存储器的所述第一部分。
20.根据权利要求11所述的装置,还包括供电组件,所述供电组件被配置为在所述存储器的所述第一部分被关闭的同时,向所述存储器的所述第二部分提供功率。
21.根据权利要求11所述的装置,还包括并入所述存储器、所述存储组件、所述复制组件和所述关闭组件的以下项之一:智能电话、汽车、膝上型计算机、传感器或物联网设备。
22.一种装置,包括:
存储器;以及
至少一个处理器,耦合到所述存储器并且被配置为:
在所述存储器内存储数据,其中所述存储器包括相同类型的存储器的第一部分和第二部分;
将存储在所述存储器的所述第一部分中的所述数据的第一部分复制到所述存储器的所述第二部分中,使得所述数据被存储在所述存储器的所述第二部分中;以及
关闭所述存储器的所述第一部分。
23.根据权利要求22所述的装置,其中所述至少一个处理器还被配置为检测用于部分区域自刷新(PASR)存储器模式的触发事件,其中所述数据的所述第一部分响应于所述触发事件而被复制到所述存储器的所述第二部分中。
24.根据权利要求23所述的装置,其中所述至少一个处理器被配置为通过被配置为进行以下操作来检测所述触发事件:
以低功率模式提供所述装置;
确定所述装置已经处于低功率模式达预定持续时间。
25.根据权利要求23所述的装置,其中所述至少一个处理器被配置为通过被配置为进行以下操作来检测所述触发事件:
获取标识所述装置的位置的位置数据;
确定所述位置数据指示所述装置位于特定类型的场所。
26.根据权利要求23所述的装置,其中所述至少一个处理器被配置为通过被配置为接收请求所述存储器以所述PASR存储器模式进行操作的用户输入来检测所述触发事件。
27.根据权利要求22所述的装置,其中:
所述存储器包括存储所述数据的多个存储器裸片;
所述存储器的所述第一部分包括所述存储器裸片的第一子集;
所述存储器的所述第二部分包括所述存储器裸片的第二子集。
28.根据权利要求27所述的装置,其中所述存储器裸片的所述第一子集在所述存储器的第一等级中,并且所述存储器裸片的所述第二子集在所述存储器的第二等级中。
29.根据权利要求22所述的装置,其中所述至少一个处理器还被配置为确定所述存储器的所述第二部分是否具有足够的存储空间来存储存储在所述存储器的所述第一部分中的所述数据的所述第一部分,其中所述至少一个处理器被配置为当所述存储器的所述第二部分被确定为具有足够的存储空间来存储所述数据的所述第一部分时,将存储在所述存储器的所述第一部分中的所述数据的所述第一部分复制到所述存储器的所述第二部分中。
30.根据权利要求22所述的装置,其中在所述装置处于低功率模式的同时,所述存储器的所述第一部分被关闭。
31.根据权利要求22所述的装置,其中所述至少一个处理器还被配置为在所述存储器的所述第一部分被关闭的同时,向所述存储器的所述第二部分提供功率。
32.根据权利要求22所述的装置,还包括并入所述存储器和所述至少一个处理器的以下项之一:智能电话、汽车、膝上型计算机、传感器或物联网设备。
CN201880082141.9A 2017-12-21 2018-12-11 部分区域自刷新模式 Pending CN111492696A (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US15/851,504 US11262921B2 (en) 2017-12-21 2017-12-21 Partial area self refresh mode
US15/851,504 2017-12-21
PCT/US2018/064857 WO2019125817A1 (en) 2017-12-21 2018-12-11 Partial area self refresh mode

Publications (1)

Publication Number Publication Date
CN111492696A true CN111492696A (zh) 2020-08-04

Family

ID=64949455

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201880082141.9A Pending CN111492696A (zh) 2017-12-21 2018-12-11 部分区域自刷新模式

Country Status (4)

Country Link
US (1) US11262921B2 (zh)
EP (1) EP3729874B1 (zh)
CN (1) CN111492696A (zh)
WO (1) WO2019125817A1 (zh)

Families Citing this family (39)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10490251B2 (en) 2017-01-30 2019-11-26 Micron Technology, Inc. Apparatuses and methods for distributing row hammer refresh events across a memory device
WO2019222960A1 (en) 2018-05-24 2019-11-28 Micron Technology, Inc. Apparatuses and methods for pure-time, self adopt sampling for row hammer refresh sampling
US11152050B2 (en) 2018-06-19 2021-10-19 Micron Technology, Inc. Apparatuses and methods for multiple row hammer refresh address sequences
US10573370B2 (en) 2018-07-02 2020-02-25 Micron Technology, Inc. Apparatus and methods for triggering row hammer address sampling
US10685696B2 (en) 2018-10-31 2020-06-16 Micron Technology, Inc. Apparatuses and methods for access based refresh timing
CN113168861B (zh) 2018-12-03 2024-05-14 美光科技公司 执行行锤刷新操作的半导体装置
CN117198356A (zh) 2018-12-21 2023-12-08 美光科技公司 用于目标刷新操作的时序交错的设备和方法
US10957377B2 (en) 2018-12-26 2021-03-23 Micron Technology, Inc. Apparatuses and methods for distributed targeted refresh operations
US10770127B2 (en) 2019-02-06 2020-09-08 Micron Technology, Inc. Apparatuses and methods for managing row access counts
US11615831B2 (en) 2019-02-26 2023-03-28 Micron Technology, Inc. Apparatuses and methods for memory mat refresh sequencing
US11043254B2 (en) 2019-03-19 2021-06-22 Micron Technology, Inc. Semiconductor device having cam that stores address signals
US11227649B2 (en) 2019-04-04 2022-01-18 Micron Technology, Inc. Apparatuses and methods for staggered timing of targeted refresh operations
US11264096B2 (en) 2019-05-14 2022-03-01 Micron Technology, Inc. Apparatuses, systems, and methods for a content addressable memory cell with latch and comparator circuits
US11158364B2 (en) 2019-05-31 2021-10-26 Micron Technology, Inc. Apparatuses and methods for tracking victim rows
US11069393B2 (en) 2019-06-04 2021-07-20 Micron Technology, Inc. Apparatuses and methods for controlling steal rates
US10978132B2 (en) 2019-06-05 2021-04-13 Micron Technology, Inc. Apparatuses and methods for staggered timing of skipped refresh operations
US11158373B2 (en) 2019-06-11 2021-10-26 Micron Technology, Inc. Apparatuses, systems, and methods for determining extremum numerical values
US10832792B1 (en) 2019-07-01 2020-11-10 Micron Technology, Inc. Apparatuses and methods for adjusting victim data
US11139015B2 (en) 2019-07-01 2021-10-05 Micron Technology, Inc. Apparatuses and methods for monitoring word line accesses
US11386946B2 (en) 2019-07-16 2022-07-12 Micron Technology, Inc. Apparatuses and methods for tracking row accesses
US10943636B1 (en) 2019-08-20 2021-03-09 Micron Technology, Inc. Apparatuses and methods for analog row access tracking
US10964378B2 (en) 2019-08-22 2021-03-30 Micron Technology, Inc. Apparatus and method including analog accumulator for determining row access rate and target row address used for refresh operation
US11302374B2 (en) 2019-08-23 2022-04-12 Micron Technology, Inc. Apparatuses and methods for dynamic refresh allocation
US11200942B2 (en) 2019-08-23 2021-12-14 Micron Technology, Inc. Apparatuses and methods for lossy row access counting
US11302377B2 (en) 2019-10-16 2022-04-12 Micron Technology, Inc. Apparatuses and methods for dynamic targeted refresh steals
US11309010B2 (en) 2020-08-14 2022-04-19 Micron Technology, Inc. Apparatuses, systems, and methods for memory directed access pause
US11348631B2 (en) 2020-08-19 2022-05-31 Micron Technology, Inc. Apparatuses, systems, and methods for identifying victim rows in a memory device which cannot be simultaneously refreshed
US11380382B2 (en) 2020-08-19 2022-07-05 Micron Technology, Inc. Refresh logic circuit layout having aggressor detector circuit sampling circuit and row hammer refresh control circuit
US11222682B1 (en) 2020-08-31 2022-01-11 Micron Technology, Inc. Apparatuses and methods for providing refresh addresses
US11557331B2 (en) 2020-09-23 2023-01-17 Micron Technology, Inc. Apparatuses and methods for controlling refresh operations
US11222686B1 (en) 2020-11-12 2022-01-11 Micron Technology, Inc. Apparatuses and methods for controlling refresh timing
US11462291B2 (en) 2020-11-23 2022-10-04 Micron Technology, Inc. Apparatuses and methods for tracking word line accesses
WO2022109898A1 (en) * 2020-11-26 2022-06-02 Micron Technology, Inc. Programming video data to different portions of memory
US11264079B1 (en) 2020-12-18 2022-03-01 Micron Technology, Inc. Apparatuses and methods for row hammer based cache lockdown
US11482275B2 (en) 2021-01-20 2022-10-25 Micron Technology, Inc. Apparatuses and methods for dynamically allocated aggressor detection
US11600314B2 (en) 2021-03-15 2023-03-07 Micron Technology, Inc. Apparatuses and methods for sketch circuits for refresh binning
US11972140B2 (en) * 2021-04-26 2024-04-30 Apple Inc. Hashing with soft memory folding
US11664063B2 (en) 2021-08-12 2023-05-30 Micron Technology, Inc. Apparatuses and methods for countering memory attacks
US11688451B2 (en) 2021-11-29 2023-06-27 Micron Technology, Inc. Apparatuses, systems, and methods for main sketch and slim sketch circuit for row address tracking

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6177905B1 (en) * 1998-12-08 2001-01-23 Avaya Technology Corp. Location-triggered reminder for mobile user devices
US20110283071A1 (en) * 2010-05-17 2011-11-17 Satoshi Yokoya Dynamically Configurable Memory System
US20110314310A1 (en) * 2010-06-21 2011-12-22 Texas Instruments Inc. Low-Power Data Loop Recorder
US20130304981A1 (en) * 2012-05-08 2013-11-14 Marvell World Trade Ltd. Computer System and Method of Memory Management
US20140181558A1 (en) * 2012-12-22 2014-06-26 Qualcomm Incorporated Reducing power consumption of volatile memory via use of non-volatile memory
US20150277542A1 (en) * 2014-03-28 2015-10-01 International Business Machines Corporation Memory power management and data consolidation
CN107066068A (zh) * 2015-09-09 2017-08-18 联发科技股份有限公司 存储装置及存储装置内低功耗存储器存取方法

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7590796B2 (en) 2006-07-31 2009-09-15 Metaram, Inc. System and method for power management in memory systems
KR20110100466A (ko) 2010-03-04 2011-09-14 삼성전자주식회사 휘발성 메모리 장치를 구비하는 시스템의 파워다운 방법
US20110296095A1 (en) * 2010-05-25 2011-12-01 Mediatek Inc. Data movement engine and memory control methods thereof
JP2013196740A (ja) 2012-03-22 2013-09-30 Toshiba Corp 半導体記憶装置およびその駆動方法
US20140344599A1 (en) * 2013-05-15 2014-11-20 Advanced Micro Devices, Inc. Method and System for Power Management
JP6163073B2 (ja) * 2013-09-26 2017-07-12 キヤノン株式会社 画像処理装置とその制御方法、及びプログラム
US10747449B2 (en) 2014-07-31 2020-08-18 Toshiba Memory Corporation Reduction of power use during address translation via selective refresh operations
US9733695B2 (en) * 2015-11-30 2017-08-15 International Business Machines Corporation Battery life management in portable terminal

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6177905B1 (en) * 1998-12-08 2001-01-23 Avaya Technology Corp. Location-triggered reminder for mobile user devices
US20110283071A1 (en) * 2010-05-17 2011-11-17 Satoshi Yokoya Dynamically Configurable Memory System
US20110314310A1 (en) * 2010-06-21 2011-12-22 Texas Instruments Inc. Low-Power Data Loop Recorder
US20130304981A1 (en) * 2012-05-08 2013-11-14 Marvell World Trade Ltd. Computer System and Method of Memory Management
US20140181558A1 (en) * 2012-12-22 2014-06-26 Qualcomm Incorporated Reducing power consumption of volatile memory via use of non-volatile memory
US20150277542A1 (en) * 2014-03-28 2015-10-01 International Business Machines Corporation Memory power management and data consolidation
CN107066068A (zh) * 2015-09-09 2017-08-18 联发科技股份有限公司 存储装置及存储装置内低功耗存储器存取方法

Also Published As

Publication number Publication date
WO2019125817A1 (en) 2019-06-27
US20190196730A1 (en) 2019-06-27
EP3729874B1 (en) 2021-10-20
US11262921B2 (en) 2022-03-01
EP3729874A1 (en) 2020-10-28

Similar Documents

Publication Publication Date Title
US11262921B2 (en) Partial area self refresh mode
CN106575145B (zh) 芯片上系统中存储器访问的功率管理
US9872254B2 (en) Method and apparatus for an alert strategy between modules
CN101360146B (zh) 一种移动通信设备的定位方法及系统
CN109074146B (zh) 用于通用串行总线(usb)系统的功率节省系统和方法
CN101978748A (zh) 使用专用处理器和运动感测中的至少一者的功率管理
KR20110021927A (ko) 전력 소모를 감소시키기 위해 슬립 상태를 제공하는 제 2 메모리 컨트롤러를 구비한 집적 회로 및 그 방법
US9322923B2 (en) Method of switching electronic apparatus between different modes according to connection status of wireless connection and electronic apparatus thereof
EP2932298B1 (en) System and methods for reducing gnss receiver power usage by leveraging signals of opportunity to predict gnss availability
CN103250144A (zh) 在计算装置的预启动阶段期间便于无线通信的系统和方法
US9031544B2 (en) Status switching method for mobile device
US9146880B2 (en) System-on-chip for providing access to shared memory via chip-to-chip link, operation method of the same, and electronic system including the same
CN110099395B (zh) 一种信息处理方法、设备、终端和计算机存储介质
US20050210301A1 (en) Digital system clock control
US20190073407A1 (en) Optimized data synchronization
US20230328651A1 (en) Bi-modal cellular device
KR100669609B1 (ko) 텔레메틱스 단말기
CN118082730A (zh) 电源管理方法、装置、车辆、电子设备及存储介质
CN116456357A (zh) 信号处理方法、装置、电子设备和计算机可读存储介质
CN113141626A (zh) 事件发送方法、系统、终端设备以及相关装置
CN117440478A (zh) 信息交互方法、装置、终端、网络设备及存储介质
CN114364056A (zh) 终端lwm2m会话的控制方法、系统、装置和存储介质
Torroja et al. Ultra-Low Power Host off-load GNSS Positioning
TW201305797A (zh) 可攜式裝置之電源管理方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20200804

WD01 Invention patent application deemed withdrawn after publication