CN111443542A - 一种阵列基板、显示面板及显示装置 - Google Patents
一种阵列基板、显示面板及显示装置 Download PDFInfo
- Publication number
- CN111443542A CN111443542A CN202010372827.0A CN202010372827A CN111443542A CN 111443542 A CN111443542 A CN 111443542A CN 202010372827 A CN202010372827 A CN 202010372827A CN 111443542 A CN111443542 A CN 111443542A
- Authority
- CN
- China
- Prior art keywords
- data line
- concave
- substrate
- sub
- array substrate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136286—Wiring, e.g. gate line, drain line
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Mathematical Physics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Optics & Photonics (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
本发明公开了一种阵列基板、显示面板及显示装置,由于像素电极和数据线之间的距离与耦合电容的大小成反比,通过将数据线在衬底基板的正投影朝向电连接的子像素在衬底基板的正投影的一侧具有多个第一凹凸结构。这样使得数据线与电连接的子像素之间的距离在第一凹凸结构中的凹陷处增加,可以使数据线与电连接的子像素之间的耦合电容降低,从而可以使数据线与电连接的子像素之间的耦合电容和该数据线与未电连接的紧邻子像素之间的耦合电容尽可能接近,进而可以减小数据线与电连接的子像素之间的耦合电容和该数据线与未电连接的紧邻子像素之间的耦合电容之间的差值,提高画面显示的均匀性。
Description
技术领域
本发明涉及显示技术领域,特别涉及一种阵列基板、显示面板及显示装置。
背景技术
随着显示技术的飞速发展,薄膜晶体管液晶显示器(Thin Film Transistor-Liquid Crystal Display,简称TFT-LCD),具有重量轻、体积小、功耗低、无辐射、显示分辨率高等优点,逐渐成为主流产品。由于TFT-LCD生产制作工艺的限制,导致数据线与像素电极之间的耦合电容对画面品质有很大影响。
发明内容
本发明实施例提供了一种阵列基板、显示面板及显示装置,用以改善数据线与像素电极之间的耦合电容对画面品质的影响。
本发明实施例提供的一种阵列基板,包括:衬底基板,位于所述衬底基板的显示区中的多个子像素和多条数据线;其中,一列子像素对应电连接至少一条所述数据线;并且,所述数据线沿所述子像素的列方向延伸;
针对至少一条所述数据线,所述数据线在所述衬底基板的正投影朝向电连接的子像素在所述衬底基板的正投影的一侧具有多个第一凹凸结构。
可选地,在本发明实施例中,所述数据线在所述衬底基板的正投影背离电连接的子像素在所述衬底基板的正投影的一侧具有多个第二凹凸结构。
可选地,在本发明实施例中,针对同一所述数据线,所述第一凹凸结构的凸起和所述第二凹凸结构的凸起对应设置,且所述第一凹凸结构的凹陷和所述第二凹凸结构的凹陷对应设置。
可选地,在本发明实施例中,针对同一所述数据线,所述第一凹凸结构的凸起和所述第二凹凸结构的凹陷对应设置,且所述第一凹凸结构的凹陷和所述第二凹凸结构的凸起对应设置。
可选地,在本发明实施例中,所述第一凹凸结构和所述第二凹凸结构中的至少一个与所述数据线一体成形。
可选地,在本发明实施例中,同一所述数据线中,所述多个第一凹凸结构中相邻两个凹陷的中心在所述衬底基板的正投影之间的距离相同;
同一所述数据线中,所述多个第二凹凸结构中相邻两个凹陷的中心在所述衬底基板的正投影之间的距离相同。
可选地,在本发明实施例中,所述第一凹凸结构和所述第二凹凸结构中的至少一个在所述衬底基板的正投影的形状包括:城墙状、鱼骨状、锯齿状以及波浪状。
可选地,在本发明实施例中,所述多个第二凹凸结构在所述衬底基板的正投影与所述多个第一凹凸结构在所述衬底基板的正投影的形状相同。
本发明实施例还提供了一种显示面板,包括相对设置的阵列基板和对向基板,以及封装于所述阵列基板和所述对向基板之间的液晶层;所述阵列基板为上述阵列基板。
本发明实施例还提供了一种显示装置,包括上述显示面板。
本发明有益效果如下:
本发明实施例提供的阵列基板、显示面板及显示装置,由于像素电极和数据线之间的距离与耦合电容的大小成反比,通过将数据线在衬底基板的正投影朝向电连接的子像素在衬底基板的正投影的一侧具有多个第一凹凸结构。这样使得数据线与电连接的子像素之间的距离在第一凹凸结构中的凹陷处增加,可以使数据线与电连接的子像素之间的耦合电容降低,从而可以使数据线与电连接的子像素之间的耦合电容和该数据线与未电连接的紧邻子像素之间的耦合电容尽可能接近,进而可以减小数据线与电连接的子像素之间的耦合电容和该数据线与未电连接的紧邻子像素之间的耦合电容之间的差值,提高画面显示的均匀性。
附图说明
图1为相关技术中的阵列基板的具体结构示意图;
图2为本发明实施例中的阵列基板的结构示意图;
图3为本发明实施例中的阵列基板的一些具体结构示意图;
图4为本发明实施例中的阵列基板的另一些具体结构示意图;
图5为本发明实施例中的阵列基板的一些数据线的结构示意图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例的附图,对本发明实施例的技术方案进行清楚、完整地描述。显然,所描述的实施例是本发明的一部分实施例,而不是全部的实施例。并且在不冲突的情况下,本发明中的实施例及实施例中的特征可以相互组合。基于所描述的本发明的实施例,本领域普通技术人员在无需创造性劳动的前提下所获得的所有其他实施例,都属于本发明保护的范围。
除非另外定义,本发明使用的技术术语或者科学术语应当为本发明所属领域内具有一般技能的人士所理解的通常意义。本发明中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。
需要注意的是,附图中各图形的尺寸和形状不反映真实比例,目的只是示意说明本发明内容。并且自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。
TFT-LCD的主体结构包括对盒的阵列基板和彩膜基板,阵列基板上形成有栅线、数据线以及以矩阵方式排列的薄膜晶体管和像素电极,栅线上施加的控制信号使数据线上的信号电压传送到像素电极上,通过控制液晶的偏转实现显示所需画面。
随着TFT-LCD的分辨率越来越高,以及公共电极线VCOM的过孔KVC的设置,这样使得TFT-LCD中数据线两侧的像素电极不能达到对称设计,从而导致数据线与两侧的像素电极的耦合电容不同。如图1所示,像素电极110-R对应的薄膜晶体管与数据线D1电连接,像素电极110-B对应的薄膜晶体管与数据线D2电连接,像素电极110-G对应的薄膜晶体管与数据线D3电连接。像素电极110-R与像素电极110-B不能达到对称设计,像素电极110-B与像素电极110-G不能达到对称设计。以数据线D1为例,这样使得数据线D1与像素电极110-R之间的耦合电容Cpd1大于数据线D1与像素电极110-B之间的耦合电容Cpd2。当数据线D1上进行数据信号的极性切换时,会对像素电极110-R和像素电极110-B上的电压产生拉动。若显示面板采用列翻转模式驱动时,对像素电极110-R和像素电极110-B上的电压产生不同的拉动,从而导致变亮或变暗,造成画面显示不均匀。
有鉴于此,本发明实施例提供了一种阵列基板,如图2至图5所示,可以包括:衬底基板100,位于衬底基板100的显示区AA中的多个子像素spx、多条数据线以及多条栅线;其中,一列子像素spx对应电连接至少一条数据线;一行子像素spx对应电连接至少一条栅线;并且,数据线沿子像素spx的列方向延伸,栅线沿子像素spx的行方向延伸。示例性地,一列子像素spx对应电连接一条数据线,一行子像素spx对应电连接一条栅线。并且,各子像素spx中包括像素电极110和薄膜晶体管120;其中,薄膜晶体管120的栅极与对应的栅线电连接,薄膜晶体管120的源极与对应的数据线电连接,薄膜晶体管120与像素电极电连接。并且,针对至少一条数据线,数据线在衬底基板100的正投影朝向电连接的子像素spx在衬底基板100的正投影的一侧具有多个第一凹凸结构130。
本发明实施例提供的上述阵列基板,由于像素电极和数据线之间的距离与耦合电容的大小成反比,通过将数据线在衬底基板100的正投影朝向电连接的子像素spx在衬底基板100的正投影的一侧具有多个第一凹凸结构130。这样使得数据线与电连接的子像素spx之间的距离在第一凹凸结构130中的凹陷处增加,可以使数据线与电连接的子像素spx之间的耦合电容降低,从而可以使数据线与电连接的子像素spx之间的耦合电容和该数据线与未电连接的紧邻子像素spx之间的耦合电容尽可能接近,进而可以减小数据线与电连接的子像素spx之间的耦合电容和该数据线与未电连接的紧邻子像素spx之间的耦合电容之间的差值,提高画面显示的均匀性。
在一些示例中,阵列基板可以包括多个像素单元,各像素单元可以包括多个子像素spx。示例性地,像素单元可以包括红色子像素spx,绿色子像素spx以及蓝色子像素spx,这样可以通过红绿蓝进行混色,以实现彩色显示。或者,像素单元也可以包括红色子像素spx,绿色子像素spx、蓝色子像素spx以及白色子像素spx,这样可以通过红绿蓝白进行混色,以实现彩色显示。当然,在实际应用中,像素单元中的子像素spx的发光颜色可以根据实际应用环境来设计确定,在此不作限定。
示例性地,如图3所示,像素单元可以包括红色子像素spx,绿色子像素spx以及蓝色子像素spx。其中,红色子像素spx可以包括像素电极110-R,绿色子像素spx可以包括像素电极110-G,蓝色子像素spx可以包括像素电极110-B。并且,像素电极110-R通过薄膜晶体管120与数据线D1电连接,像素电极110-G通过薄膜晶体管120与数据线D3电连接,像素电极110-B通过薄膜晶体管120与数据线D2电连接。以数据线D1为例,由于数据线D1朝向像素电极110-R的一侧具有多个第一凹凸结构130,这样使得数据线D1与像素电极110-R之间的耦合电容Cpd1’降低,即Cpd1’<Cpd1。因此,Cpd1’与Cpd2的差值ΔCpd可以降低。则根据公式:可知数据线D1对像素电极110-R和像素电极110-B的电压拉动差值ΔV也会减小。Cst代表像素电极的存储电容,Clc代表液晶电容。
在具体实施时,在本发明实施例中,如图4与图5所示,数据线在衬底基板100的正投影背离电连接的子像素spx在衬底基板100的正投影的一侧具有多个第二凹凸结构140。示例性地,以数据线D1为例,这样可以使数据线D1朝向像素电极110-R的一侧具有多个第一凹凸结构130,以及使数据线D1朝向像素电极110-B的一侧具有多个第二凹凸结构140,从而可以使数据线D1与像素电极110-R之间的耦合电容Cpd1’降低,以及使数据线D1与像素电极110-B之间的耦合电容Cpd2’也降低,进而可以使Cpd1’与Cpd2的差值ΔCpd可以降低。则根据公式:可知数据线D1对像素电极110-R和像素电极110-B的电压拉动差值ΔV也会减小。
在具体实施时,在本发明实施例中,如图4所示,针对同一数据线,第一凹凸结构130的凸起和第二凹凸结构140的凸起对应设置,且第一凹凸结构130的凹陷和第二凹凸结构140的凹陷对应设置。示例性地,以数据线D1为例,第一凹凸结构130的凸起和第二凹凸结构140的凸起对应设置指的可以是第一凹凸结构130的凸起沿数据线的延伸方向间隔排列且两个凸起之间设置一个凹陷。第二凹凸结构140的凸起沿数据线的延伸方向间隔排列且两个凸起之间设置一个凹陷。并且,第一凹凸结构130的凸起和第二凹凸结构140的凸起沿子像素spx的行方向大致延伸于一条直线上。
在具体实施时,在本发明实施例中,如图5所示,针对同一数据线,第一凹凸结构130的凸起和第二凹凸结构140的凹陷对应设置,且第一凹凸结构130的凹陷和第二凹凸结构140的凸起对应设置。示例性地,以数据线D1为例,第一凹凸结构130的凸起和第二凹凸结构140的凸起对应设置指的可以是第一凹凸结构130的凸起沿数据线的延伸方向间隔排列且两个凸起之间设置一个凹陷。第二凹凸结构140的凸起沿数据线的延伸方向间隔排列且两个凸起之间设置一个凹陷。并且,第一凹凸结构130的凸起和第二凹凸结构140的凹陷沿子像素spx的行方向大致延伸于一条直线上。第一凹凸结构130的凹陷和第二凹凸结构140的凸起沿子像素spx的行方向大致延伸于一条直线上。
在具体实施时,在本发明实施例中,如图3至图5所示,第一凹凸结构130和第二凹凸结构140中的至少一个与数据线一体成形。示例性地,各第一凹凸结构130和各第二凹凸结构140与数据线一体成形。这样可以采用同一构图工艺形成各第一凹凸结构130、各第二凹凸结构140以及数据线的图案,降低工艺流程步骤。
在具体实施时,在本发明实施例中,如图3至图5所示,同一数据线中,多个第一凹凸结构130中相邻两个凹陷的中心在衬底基板100的正投影之间的距离W1大致相同。并且,同一数据线中,多个第二凹凸结构140中相邻两个凹陷的中心在衬底基板100的正投影之间的距离W2大致相同。进一步地,可以使第一凹凸结构130中相邻两个凹陷的中心在衬底基板100的正投影之间的距离W1与第二凹凸结构140中相邻两个凹陷的中心在衬底基板100的正投影之间的距离W2大致相同。
在具体实施时,在本发明实施例中,第一凹凸结构130和第二凹凸结构140中的至少一个在衬底基板100的正投影的形状包括:城墙状、鱼骨状、锯齿状以及波浪状。示例性地,如图3与图5所示,可以使第一凹凸结构130和第二凹凸结构140在衬底基板100的正投影的形状为城墙状。如图4所示,也可以使第一凹凸结构130和第二凹凸结构140在衬底基板100的正投影的形状为鱼骨状。当然,在实际应用中,第一凹凸结构130和第二凹凸结构140在衬底基板100的正投影的形状的具体实施方式,可以根据实际应用的需求进行设计确定,在此不作限定。
在具体实施时,在本发明实施例中,多个第二凹凸结构140在衬底基板100的正投影与多个第一凹凸结构130在衬底基板100的正投影的形状相同。示例性地,如图5所示,可以使第一凹凸结构130和第二凹凸结构140在衬底基板100的正投影的形状均为城墙状。如图4所示,也可以使第一凹凸结构130和第二凹凸结构140在衬底基板100的正投影的形状均为鱼骨状。
需要说明的是,在实际工艺中,由于工艺条件的限制或其他因素,上述各特征中的相同并不能完全相同,可能会有一些偏差,因此上述各特征之间的相同关系只要大致满足上述条件即可,均属于本发明的保护范围。例如,上述相同可以是在误差允许范围之内所允许的相同。
基于同一发明构思,本发明实施例还提供了一种显示面板,包括相对设置的对向基板和阵列基板,以及封装于对向基板与阵列基板之间的液晶层,该阵列基板为本发明实施例提供的上述任一种阵列基板。该显示面板解决问题的原理与前述阵列基板相似,因此该显示面板的实施可以参见前述阵列基板的实施,重复之处在此不再赘述。
基于同一发明构思,本发明实施例还提供了一种显示装置,包括本发明实施例提供的上述显示面板。该显示装置解决问题的原理与前述显示面板相似,因此该显示装置的实施可以参见前述显示面板的实施,重复之处在此不再赘述。
在具体实施时,在本发明实施例中,显示装置可以为:手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。对于该显示装置的其它必不可少的组成部分均为本领域的普通技术人员应该理解具有的,在此不做赘述,也不应作为对本发明的限制。
本发明实施例提供的阵列基板、显示面板及显示装置,由于像素电极和数据线之间的距离与耦合电容的大小成反比,通过将数据线在衬底基板的正投影朝向电连接的子像素在衬底基板的正投影的一侧具有多个第一凹凸结构。这样使得数据线与电连接的子像素之间的距离在第一凹凸结构中的凹陷处增加,可以使数据线与电连接的子像素之间的耦合电容降低,从而可以使数据线与电连接的子像素之间的耦合电容和该数据线与未电连接的紧邻子像素之间的耦合电容尽可能接近,进而可以减小数据线与电连接的子像素之间的耦合电容和该数据线与未电连接的紧邻子像素之间的耦合电容之间的差值,提高画面显示的均匀性。
显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。
Claims (10)
1.一种阵列基板,其特征在于,包括:衬底基板,位于所述衬底基板的显示区中的多个子像素和多条数据线;其中,一列子像素对应电连接至少一条所述数据线;并且,所述数据线沿所述子像素的列方向延伸;
针对至少一条所述数据线,所述数据线在所述衬底基板的正投影朝向电连接的子像素在所述衬底基板的正投影的一侧具有多个第一凹凸结构。
2.如权利要求1所述的阵列基板,其特征在于,所述数据线在所述衬底基板的正投影背离电连接的子像素在所述衬底基板的正投影的一侧具有多个第二凹凸结构。
3.如权利要求2所述的阵列基板,其特征在于,针对同一所述数据线,所述第一凹凸结构的凸起和所述第二凹凸结构的凸起对应设置,且所述第一凹凸结构的凹陷和所述第二凹凸结构的凹陷对应设置。
4.如权利要求2所述的阵列基板,其特征在于,针对同一所述数据线,所述第一凹凸结构的凸起和所述第二凹凸结构的凹陷对应设置,且所述第一凹凸结构的凹陷和所述第二凹凸结构的凸起对应设置。
5.如权利要求2-4任一项所述的阵列基板,其特征在于,所述第一凹凸结构和所述第二凹凸结构中的至少一个与所述数据线一体成形。
6.如权利要求2-4任一项所述的阵列基板,其特征在于,同一所述数据线中,所述多个第一凹凸结构中相邻两个凹陷的中心在所述衬底基板的正投影之间的距离相同;
同一所述数据线中,所述多个第二凹凸结构中相邻两个凹陷的中心在所述衬底基板的正投影之间的距离相同。
7.如权利要求6所述的阵列基板,其特征在于,所述第一凹凸结构和所述第二凹凸结构中的至少一个在所述衬底基板的正投影的形状包括:城墙状、鱼骨状、锯齿状以及波浪状。
8.如权利要求7所述的阵列基板,其特征在于,所述多个第二凹凸结构在所述衬底基板的正投影与所述多个第一凹凸结构在所述衬底基板的正投影的形状相同。
9.一种显示面板,其特征在于,包括相对设置的阵列基板和对向基板,以及封装于所述阵列基板和所述对向基板之间的液晶层;
所述阵列基板为如权利要求1-8任一项所述的阵列基板。
10.一种显示装置,其特征在于,包括如权利要求9所述的显示面板。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010372827.0A CN111443542A (zh) | 2020-05-06 | 2020-05-06 | 一种阵列基板、显示面板及显示装置 |
PCT/CN2021/076818 WO2021223488A1 (zh) | 2020-05-06 | 2021-02-19 | 显示基板、显示面板及显示装置 |
US17/922,466 US20230176434A1 (en) | 2020-05-06 | 2021-02-19 | Display substrate, display panel and display apparatus |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010372827.0A CN111443542A (zh) | 2020-05-06 | 2020-05-06 | 一种阵列基板、显示面板及显示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN111443542A true CN111443542A (zh) | 2020-07-24 |
Family
ID=71650436
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010372827.0A Pending CN111443542A (zh) | 2020-05-06 | 2020-05-06 | 一种阵列基板、显示面板及显示装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20230176434A1 (zh) |
CN (1) | CN111443542A (zh) |
WO (1) | WO2021223488A1 (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2021223488A1 (zh) * | 2020-05-06 | 2021-11-11 | 京东方科技集团股份有限公司 | 显示基板、显示面板及显示装置 |
WO2022056782A1 (zh) * | 2020-09-17 | 2022-03-24 | 京东方科技集团股份有限公司 | 显示基板、显示面板和显示装置 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW548452B (en) * | 1998-06-05 | 2003-08-21 | Toshiba Corp | Liquid crystal display apparatus |
CN102736339A (zh) * | 2011-04-06 | 2012-10-17 | 海蒂斯技术有限公司 | 液晶显示装置 |
CN104483790A (zh) * | 2014-12-19 | 2015-04-01 | 友达光电股份有限公司 | 主动元件阵列基板与显示面板 |
CN106773394A (zh) * | 2016-10-14 | 2017-05-31 | 合肥京东方光电科技有限公司 | 一种阵列基板、显示面板及显示装置 |
CN207148492U (zh) * | 2017-09-25 | 2018-03-27 | 京东方科技集团股份有限公司 | 一种阵列基板、显示面板及显示装置 |
CN112782896A (zh) * | 2021-01-29 | 2021-05-11 | 合肥京东方光电科技有限公司 | 阵列基板及反射式的显示面板 |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW588182B (en) * | 2002-06-07 | 2004-05-21 | Hannstar Display Corp | Pixel electrode for a liquid crystal display with a high aperture ratio |
KR20060114918A (ko) * | 2005-05-03 | 2006-11-08 | 삼성전자주식회사 | 표시 기판 및 이를 구비한 표시 패널 |
US11126040B2 (en) * | 2012-09-30 | 2021-09-21 | Optica Amuka (A.A.) Ltd. | Electrically-tunable lenses and lens systems |
CN103698951B (zh) * | 2013-12-18 | 2016-08-24 | 合肥京东方光电科技有限公司 | 一种阵列基板、显示装置及其修复方法 |
CN103777416B (zh) * | 2014-01-17 | 2017-11-24 | 京东方科技集团股份有限公司 | 一种液晶透镜及三维显示装置 |
JP2017076009A (ja) * | 2015-10-13 | 2017-04-20 | パナソニック液晶ディスプレイ株式会社 | 表示装置 |
KR102576999B1 (ko) * | 2016-07-05 | 2023-09-12 | 삼성디스플레이 주식회사 | 액정표시장치 |
CN107479245B (zh) * | 2017-08-28 | 2021-02-09 | 上海天马微电子有限公司 | 显示面板及其制作方法和显示装置 |
CN108983518B (zh) * | 2018-07-23 | 2020-09-29 | 深圳市华星光电半导体显示技术有限公司 | 阵列基板及其制备方法 |
CN110543039B (zh) * | 2019-09-10 | 2022-09-02 | 京东方科技集团股份有限公司 | 显示面板和显示装置 |
CN110618564B (zh) * | 2019-10-30 | 2022-06-24 | 京东方科技集团股份有限公司 | 电极结构、阵列基板及显示装置 |
CN111443542A (zh) * | 2020-05-06 | 2020-07-24 | 京东方科技集团股份有限公司 | 一种阵列基板、显示面板及显示装置 |
TWI790799B (zh) * | 2021-11-01 | 2023-01-21 | 友達光電股份有限公司 | 顯示裝置 |
-
2020
- 2020-05-06 CN CN202010372827.0A patent/CN111443542A/zh active Pending
-
2021
- 2021-02-19 WO PCT/CN2021/076818 patent/WO2021223488A1/zh active Application Filing
- 2021-02-19 US US17/922,466 patent/US20230176434A1/en active Pending
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW548452B (en) * | 1998-06-05 | 2003-08-21 | Toshiba Corp | Liquid crystal display apparatus |
CN102736339A (zh) * | 2011-04-06 | 2012-10-17 | 海蒂斯技术有限公司 | 液晶显示装置 |
CN104483790A (zh) * | 2014-12-19 | 2015-04-01 | 友达光电股份有限公司 | 主动元件阵列基板与显示面板 |
CN106773394A (zh) * | 2016-10-14 | 2017-05-31 | 合肥京东方光电科技有限公司 | 一种阵列基板、显示面板及显示装置 |
CN207148492U (zh) * | 2017-09-25 | 2018-03-27 | 京东方科技集团股份有限公司 | 一种阵列基板、显示面板及显示装置 |
CN112782896A (zh) * | 2021-01-29 | 2021-05-11 | 合肥京东方光电科技有限公司 | 阵列基板及反射式的显示面板 |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2021223488A1 (zh) * | 2020-05-06 | 2021-11-11 | 京东方科技集团股份有限公司 | 显示基板、显示面板及显示装置 |
WO2022056782A1 (zh) * | 2020-09-17 | 2022-03-24 | 京东方科技集团股份有限公司 | 显示基板、显示面板和显示装置 |
CN114787701A (zh) * | 2020-09-17 | 2022-07-22 | 京东方科技集团股份有限公司 | 显示基板、显示面板和显示装置 |
US11768412B2 (en) | 2020-09-17 | 2023-09-26 | Hefei Boe Display Technology Co., Ltd. | Display substrate, display panel and display device |
CN114787701B (zh) * | 2020-09-17 | 2023-12-08 | 京东方科技集团股份有限公司 | 显示基板、显示面板和显示装置 |
Also Published As
Publication number | Publication date |
---|---|
US20230176434A1 (en) | 2023-06-08 |
WO2021223488A1 (zh) | 2021-11-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI645237B (zh) | 含有光閥板的液晶顯示器 | |
US7768616B2 (en) | Pixel structure and liquid crystal display panel | |
TWI484272B (zh) | 透明液晶顯示面板之畫素結構 | |
US7768597B2 (en) | Liquid crystal display | |
US9429805B2 (en) | Array substrate, display panel and display device | |
US20160357073A1 (en) | Pixel structure, array substrate and display device | |
JP2006330634A (ja) | 液晶表示装置 | |
US11906853B2 (en) | Display panel and display device | |
US20140210868A1 (en) | Liquid crystal display device and method of driving the same | |
JP6539741B2 (ja) | 液晶表示パネル及び装置 | |
KR20070051045A (ko) | 액정 표시 장치 | |
JP5608505B2 (ja) | 液晶表示装置 | |
US9429797B2 (en) | Liquid crystal panel comprising first and second liquid crystal capacitors and liquid crystal display having the same | |
WO2021223488A1 (zh) | 显示基板、显示面板及显示装置 | |
US10031378B2 (en) | Array substrate, display panel and display device | |
WO2019056442A1 (zh) | 阵列基板及其显示面板 | |
US20190129255A1 (en) | Display device | |
US20200319519A1 (en) | Liquid crystal display panel | |
US10782564B2 (en) | Liquid crystal display | |
TWI548922B (zh) | 具穩定視角維持率之顯示面板 | |
US20180143472A1 (en) | Array substrate and display panel | |
CN111028801B (zh) | 显示面板以及显示装置 | |
WO2021203468A1 (zh) | 一种液晶显示面板、显示模组以及电子装置 | |
KR20070061993A (ko) | 액정 표시 장치 | |
US9541804B2 (en) | Liquid crystal display |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20200724 |