CN111028801B - 显示面板以及显示装置 - Google Patents

显示面板以及显示装置 Download PDF

Info

Publication number
CN111028801B
CN111028801B CN201911268783.0A CN201911268783A CN111028801B CN 111028801 B CN111028801 B CN 111028801B CN 201911268783 A CN201911268783 A CN 201911268783A CN 111028801 B CN111028801 B CN 111028801B
Authority
CN
China
Prior art keywords
pixel
pixel portion
sub
layer
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201911268783.0A
Other languages
English (en)
Other versions
CN111028801A (zh
Inventor
林永伦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority to CN201911268783.0A priority Critical patent/CN111028801B/zh
Priority to PCT/CN2019/127064 priority patent/WO2021114379A1/zh
Priority to US16/627,302 priority patent/US11373608B2/en
Publication of CN111028801A publication Critical patent/CN111028801A/zh
Application granted granted Critical
Publication of CN111028801B publication Critical patent/CN111028801B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3607Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals for displaying colours or for displaying grey scales with a specific pixel layout, e.g. using sub-pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3622Control of matrices with row and column drivers using a passive matrix
    • G09G3/3629Control of matrices with row and column drivers using a passive matrix using liquid crystals having memory effects, e.g. ferroelectric liquid crystals
    • G09G3/3637Control of matrices with row and column drivers using a passive matrix using liquid crystals having memory effects, e.g. ferroelectric liquid crystals with intermediate tones displayed by domain size control
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0443Pixel structures with several sub-pixels for the same colour in a pixel, not specifically used to display gradations
    • G09G2300/0447Pixel structures with several sub-pixels for the same colour in a pixel, not specifically used to display gradations for multi-domain technique to improve the viewing angle in a liquid crystal display, such as multi-vertical alignment [MVA]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0465Improved aperture ratio, e.g. by size reduction of the pixel circuit, e.g. for improving the pixel density or the maximum displayable luminance or brightness
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明提供了显示面板和显示装置,该显示面板由显示区和非显示区组成,包括电路层、以及设于电路层上的像素层;像素层包括多个用于承载第一子像素的第一区域、多个用于承载第二子像素的第二区域,第二子像素包括第一像素部和第二像素部,第一子像素包括第三像素部;M3≥M1>M2,其中M1、M2、M3分别为光线透过第一像素部、第二像素部、第三像素部上的液晶分子的能力;电路层包括多个设于显示区中的驱动电路,驱动电路与第一区域相对设置,第一区域上方的画面亮度与第二区域上方的画面亮度的差值处于一预设范围内;该方案提高了显示面板的画面亮度的均匀度。

Description

显示面板以及显示装置
技术领域
本发明涉及显示技术领域,尤其涉及显示器件的制造,具体涉及一种阵显示面板以及显示装置。
背景技术
目前,为了追求显示屏的窄边框化,可以采用将GOA(Gate driver on Array,阵列基板行驱动)置于AA(Active area,显示区)的方式来减少非显示区的面积。
然而,由于GOA的透光的极低,将GOA置于AA会造成某些像素与其他像素相比较,开口率较低,从而导致显示面板的画面亮度的均匀度较低。
因此,有必要提供一种可以改善显示面板的画面亮度的均匀度的显示面板以及显示装置。
发明内容
本发明的目的在于提供显示面板和显示装置,通过将位于驱动电路上方的第一子像素设置为符合:所述第一子像素的开口率和所述第二子像素的开口率差异较小,即使得驱动电路上方的画面亮度与其它未设置驱动电路区域上方的画面亮度的差值处于一预设范围内,以提高显示面板的画面亮度的均匀性。
本发明实施例提供一种显示面板,所述显示面板由显示区和非显示区组成,其中,所述显示面板包括电路层、设于所述电路层上的像素层、以及设于所述像素层上的液晶层;
所述像素层包括多个第一区域、多个第二区域,所述第一区域用于承载第一子像素,所述第二区域用于承载第二子像素,所述第二子像素包括第一像素部和第二像素部,所述第一子像素包括第三像素部;
所述液晶层包括多个液晶分子,其中,当所述显示面板工作时,光线透过所述第一像素部上的多个所述液晶分子的能力大于所述光线透过所述第二像素部上的所述多个液晶分子的能力,光线透过所述第三像素部上的所述多个液晶分子的能力大于或者等于所述光线透过所述第一像素部上的所述多个液晶分子的能力;
所述电路层包括多个驱动电路,所述多个驱动电路设于所述显示区中,所述驱动电路与所述第一区域相对设置,使得所述第一区域上方的画面亮度与所述第二区域上方的画面亮度的差值处于一预设范围内。
在一实施例中,所述第一子像素还包括第四像素部,所述第三像素部和所述第四像素部相邻设置。
在一实施例中,所述驱动电路在所述像素层上的投影与所述第一子像素重叠或者不重叠。
在一实施例中,当所述驱动电路在所述像素层上的投影与所述第一子像素重叠,且所述第一子像素包括所述第三像素部时,所述驱动电路设于所述第三像素部正下方的任意位置,或者所述驱动电路的一部分设于所述第三像素部正下方的任意位置。
在一实施例中,当所述驱动电路在所述像素层上的投影与所述第一子像素重叠,且所述第一子像素包括所述第三像素部和所述第四像素部时,所述驱动电路设于所述第三像素部和/或所述第四像素部正下方的任意位置,或者所述驱动电路的一部分设于所述第三像素部和/或所述第四像素部正下方的任意位置。
在一实施例中,当所述驱动电路在所述像素层上的投影与所述第一子像素不重叠,且所述第一子像素包括所述第三像素部时,所述驱动电路设于所述第三像素部的任意一侧的正下方。
在一实施例中,当所述驱动电路在所述像素层上的投影与所述第一子像素不重叠,且所述第一子像素包括所述第三像素部和所述第四像素部时,所述驱动电路设于所述第三像素部与所述第四像素部之间区域的正下方,或者所述驱动电路设于所述第三像素部和/或所述第四像素部的任意一侧的正下方。
在一实施例中,所述驱动电路包括多个驱动部,所述多个驱动部平行设置,且相邻两所述驱动部之间的距离相同。
在一实施例中,所述电路层还包括多个薄膜晶体管电路,所述薄膜晶体管电路与所述第一区域、所述第二区域相对设置;
所述薄膜晶体管电路设于所述第一像素部和第二像素部之间区域的正下方;
当所述所述第一子像素包括所述第三像素部时,所述薄膜晶体管电路设于所述第三像素部的任意一侧的正下方;
当所述第一子像素包括所述第三像素部和所述第四像素部时,所述薄膜晶体管电路设于所述第三像素部与所述第四像素部之间区域的正下方,或者所述薄膜晶体管电路设于所述第三像素部和/或所述第四像素部的任意一侧的正下方。
本发明实施例还提供一种显示装置,所述显示装置包括上述任一所述的显示面板。
本发明提供了显示面板以及显示装置,该显示面板由显示区和非显示区组成,包括电路层、以及设于所述电路层上的像素层;所述像素层包括多个用于承载第一子像素的第一区域、多个用于承载第二子像素的第二区域,所述第二子像素包括第一像素部和第二像素部,所述第一子像素包括第三像素部; M3≥M1>M2,其中M1、M2、M3分别为光线透过所述第一像素部、所述第二像素部、所述第三像素部上的液晶分子的能力;所述电路层包括多个设于所述显示区中的驱动电路,所述驱动电路与第一区域相对设置。本发明通过将位于所述第一子像素设置为符合:所述第一子像素的开口率和所述第二子像素的开口率差异较小,即使得显示面板工作时,所述第一区域上方的画面亮度与所述第二区域上方的画面亮度的差值处于一预设范围内,以提高显示面板的画面亮度的均匀性。
附图说明
下面通过附图来对本发明进行进一步说明。需要说明的是,下面描述中的附图仅仅是用于解释说明本发明的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例提供的一种显示面板的俯视示意图。
图2为本发明实施例提供的一种显示面板的截面示意图。
图3为本发明实施例提供的一种第二子像素和薄膜晶体管电路排布的俯视示意图。
图4为本发明实施例提供的一种薄膜晶体管电路的电路示意图。
图5为本发明实施例提供的第一种像素层和驱动电路排布的俯视示意图。
图6为本发明实施例提供的第二种像素层和驱动电路排布的俯视示意图。
图7为本发明实施例提供的第三种像素层和驱动电路排布的俯视示意图。
图8为本发明实施例提供的第四种像素层和驱动电路排布的俯视示意图。
图9为本发明实施例提供的第五种像素层和驱动电路排布的俯视示意图。
图10为本发明实施例提供的第六种像素层和驱动电路排布的俯视示意图。
图11为本发明实施例提供的第七种像素层和驱动电路排布的俯视示意图。
图12为本发明实施例提供的第八种像素层和驱动电路排布的俯视示意图。
图13为本发明实施例提供的第九种像素层和驱动电路排布的俯视示意图。
图14为本发明实施例提供的另一种显示面板的俯视示意图。
图15为本发明实施例提供的第十种像素层和驱动电路排布的俯视示意图。
图16为本发明实施例提供的第十一种像素层和驱动电路排布的俯视示意图。
图17为本发明实施例提供的第十二种像素层和驱动电路排布的俯视示意图。
图18为本发明实施例提供的第十三种像素层和驱动电路排布的俯视示意图。
图19为本发明实施例提供的一种驱动电路排布的俯视示意图。
图20为本发明实施例提供的一种像素层、驱动电路和薄膜晶体管电路排布的俯视示意图。
图21为本发明实施例提供的另一种像素层、驱动电路和薄膜晶体管电路排布的俯视示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整的描述。显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
在本发明的描述中,需要理解的是,术语“上侧”、“下侧”等指示的方位或位置关系为基于附图所示的方位或位置关系,其中,“上侧”只是表面在物体上方,具体指代正上方、斜上方、上表面都可以,只要居于该附图中的物体水平之上即可;“横向”、“纵向”也是针对同一水平面上的各个方向而言的,以该附图的摆放形式为基准;本文中的“正下方”表示在竖直方向上的上下关系,不限于一者位于另一者正中间的竖直投影的位置,以上方位或位置关系仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。
需要注意的是,术语“预设范围”是一个提前预设好的范围,可以根据一个比较好的结果反推出此预设范围。
另外,还需要说明的是,附图提供的仅仅是和本发明关系比较密切的结构和/或步骤,省略了一些与发明关系不大的细节,目的在于简化附图,使发明点一目了然,而不是表明实际中装置和/或方法就是和附图一模一样,不作为实际中装置和/或方法的限制。
本发明提供显示面板,所述显示面板包括但不限于如图1-21所示的实施例。
在一实施例中,如图1-2所示,所述显示面板00由显示区01和非显示区 02组成,所述非显示区02可以围绕所述显示区01设置,所述显示面板00包括电路层100、以及设于所述电路层100上的像素层200。具体的,所述像素层 200包括多个第一区域03、多个第二区域04,所述第一区域03用于承载第一子像素201,所述第二区域04用于承载第二子像素202,所述第二子像素202 包括第一像素部2021和第二像素部2022,所述第一子像素201包括第三像素部2011;所述电路层100包括多个驱动电路101,所述多个驱动电路101设于所述显示区01中,所述驱动电路101与所述第一区域03相对设置。可以理解的,考虑到子像素的一致性,所述第一子像素201和所述第二子像素202的尺寸应该相同。
可以理解的,所述显示面板00还包括液晶层,所述液晶层设于所述像素层200上方,所述液晶层包括多个液晶分子。特别的,当所述显示面板00工作时,光线透过所述第一像素部2021上的液晶分子的能力大于所述光线透过所述第二像素部2022上的液晶分子的能力,光线透过所述第三像素部2011上的液晶分子的能力大于或者等于所述光线透过所述第一像素部2021上的液晶分子的能力;进一步的,通过设置所述第一区域03中的所述第三像素部2011的面积比例、以及设置所述第二区域02中的所述第一像素部2021和所述第二像素部 2022的面积比例,可以使得所述第一区域03上方的画面亮度与所述第二区域 02上方的画面亮度的差值处于一预设范围内;进一步的,所述“预设范围”应该为一个较小值,在于表明所述第一区域03上方的画面亮度与所述第二区域 02上方的画面亮度趋于一致。
其中,可以通过最终传输至所述第三像素部2011上的电压大于或者等于最终传输至所述第一像素部2021上的电压来实现“光线透过所述第三像素部2011 上的液晶分子的能力大于或者等于所述光线透过所述第一像素部2021上的液晶分子的能力”。
可以理解的,光线从所述显示面板00的背光源发射出,依次穿过所述电路层100、所述像素层200、所述液晶层、以及所述液晶层上方的膜层、以及位于所述显示面板00最外层的封装膜层,最终在所述第一区域03、所述第二区域 02上方呈现子相应的画面;因此,某一区域上方的所述画面亮度与所述光线最终穿透所述区域对应的所述最外层的封装膜层的光的量成正比。
在一实施例中,所述像素层200中的所述第一区域03、所述第二区域04 可以间隔设置,也可以先连续设置所述第一区域03、再连续设置所述第二区域 04;可以理解的,所述驱动电路101的排布情况应该和所述第一区域03、所述第二区域04的划分情况相适应,以保证所述像素层200中与所述驱动电路101 相对应的区域设置为所述第一子像素201。
在一实施例中,如图3所示,在同一所述第二子像素202中,所述第一像素部2021和所述第二像素部2022可以相邻设置,例如上下设置、左右设置、沿着某一方向相邻设置等等,此处以所述第一像素部2021和所述第二像素部 2022上下排布为例。具体的,所述第一像素部2021和所述第二像素部2022可以为四畴像素,所述四畴像素呈田字形排布,且所述第一像素部2021中的每一畴包括多个相互平行设置的第一像素电极2023,所述第二像素部2022中的每一畴包括多个相互平行设置的第二像素电极2024,且所述第一像素部2021中的多个所述第一像素电极2023以及所述第二像素部2022中的多个所述第二像素电极2024呈米字型排布,可以理解的,该排布方式可以增加画面的观看视角。进一步的,所述电路层100还包括多个薄膜晶体管电路102,所述薄膜晶体管电路102设于所述第一像素部2021和所述第二像素部2022之间区域的正下方。
在一实施例中,如图4所示,所述薄膜晶体管电路102包括栅极线1021、数据线1022、第一薄膜晶体管1023、第一液晶电容1024、第一存储电容1025、第二薄膜晶体管1026、第二液晶电容1027、第二存储电容1028、以及第三薄膜晶体管1029,其中所述栅极线1021和所述第一薄膜晶体管1023的栅极、所述第二薄膜晶体管1026 的栅极、以及所述第三薄膜晶体管1029的栅极电性连接,所述数据线1022和所述所述第一薄膜晶体管1023的源极/漏极、所述第二薄膜晶体管1026 的源极/漏极电性连接,所述第一液晶电容1024的一端、第一存储电容1025的一端均与所述第一薄膜晶体管1023的漏极/源极电性连接,所述第二液晶电容1027的一端、第二存储电容1028的一端、所述第三薄膜晶体管1029的源极/漏极与所述第二薄膜晶体管1026的漏极/源极电性连接,所述第一液晶电容1024的另一端、所述第二液晶电容1027的另一端均与第一公共电极05电性连接,所述第一存储电容1025的另一端、所述第二存储电容1028 的另一端、以及所述第三薄膜晶体管1029的漏极/源极均与第二公共电极06电性连接;需要注意的是,所述第一公共电极05和所述第二公共电极06的电位相同,所述第一公共电极05可以位于所述电路层100或者所述像素层200上,所述第一公共电极05在所述像素层200上的投影可以处于相邻的两所述第一子像素201之间的区域、或相邻的两所述第二子像素202之间的区域、或相邻的两所述第一子像素201和所述第二子像素202之间的区域,所述第二公共电极 06可以设于彩膜基板上,所述彩膜基板设于所述像素层200上。
除此以外,所述第一像素部2021与所述第一薄膜晶体管1023的漏极/源极电性连接,所述第二像素部2022与所述第二薄膜晶体管1026的漏极/源极电性连接。可以理解的,当所述显示面板00在工作时,由于所述第三薄膜晶体管 1029与所述第二公共电极06之间形成之间放电的通路,导致所述第二薄膜晶体管1026的漏极/源极的电压低于所述第一薄膜晶体管1023 的漏极/源极的电压,因此所述第一像素部2021的电压高于所述第二像素部2022的电压,故光线透过所述第一像素部2021上的液晶分子的能力大于所述光线透过所述第二像素部2022上的液晶分子的能力。
可以理解的,除了采用如图4的方式来实现“光线透过所述第一像素部2021 上的液晶分子的能力大于所述光线透过所述第二像素部2022上的液晶分子的能力”外,还可以去除图4中的所述第三薄膜晶体管1029,将所述数据线1022 的数目变为2,其中一条数据线1022向所述第一薄膜晶体管1023输入电信号,另一条数据线1022向所述第二薄膜晶体管1026输入电信号,使得所述第一像素部2021的电压高于所述第二像素部2022的电压。总体来说,所述薄膜晶体管电路102可以采用包括但不限于3TFT(3Thin Film Transistor)架构、Charge sharing架构、2D1G(2Data&1Gate)架构。
在一实施例中,所述驱动电路101在所述像素层200上的投影与所述第一子像素201重叠或者不重叠。具体可以包括但不限于如下几种实施例。
需要注意的是,所述第二子像素202的有效透光部分为对应的第一像素部 2021、对应的第二像素部2022的全部区域。
在一实施例中,当所述第一子像素201仅包括所述第三像素部2011时,若光线透过所述第三像素部2011上的液晶分子的能力等于光线透过所述第一像素部2021上的液晶分子的能力,则如图5-7所示,每一所述第一子像素201中的所述第三像素部2011的尺寸大于所述每一所述第二子像素202中的所述第一像素部2021的尺寸。进一步的,当所述驱动电路101在所述像素层200上的投影与所述第一子像素201重叠时,如图5所示,所述驱动电路101可以设于所述第三像素部2011正下方的任意位置,例如所述驱动电路101可以设于所述第三像素部2011正下方的靠近下侧的位置;或者如图6所示,所述驱动电路101 的一部分可以设于所述第三像素部2011正下方的任意位置,例如所述驱动电路 101靠近上侧的一部分可以与所述第三像素部2011靠近下侧的一部分在竖直方向的投影相交。可以理解的,由于所述驱动电路101不透光,所述第一子像素 201的有效透光部分为对应的第三像素部2011中与所述驱动电路101不相交的区域。当所述驱动电路101在所述像素层200上的投影与所述第一子像素201 不重叠时,即所述驱动电路101在所述像素层200上的投影与所述第一子像素 201完全没有交集,如图7所示,所述驱动电路101可以设于所述第三像素部 2011的任意一侧的正下方,例如所述驱动电路101可以设于所述第三像素部 2011的下侧的正下方。同理,所述第一子像素201的有效透光部分为对应的第三像素部2011中的全部区域。
在一实施例中,当所述第一子像素201仅包括所述第三像素部2011时,若光线透过所述第三像素部2011上的液晶分子的能力大于所述光线透过所述第一像素部2021上的液晶分子的能力,则如图5-7所示,每一所述第一子像素 201中的所述第三像素部2011的尺寸大于所述每一所述第二子像素202中的所述第一像素部2021的尺寸,相关描述可以参考上文;或者如图8-10所示,每一所述第一子像素201中的所述第三像素部2011的尺寸等于每一所述第二子像素202中的所述第一像素部2021的尺寸;或者如图11-13所示,每一所述第一子像素201中的所述第三像素部2011的尺寸小于每一所述第二子像素202中的所述第一像素部2021的尺寸。
可以理解的,每一所述第一子像素201中的第三像素部2011的尺寸、所述每一所述第二子像素202中的第一像素部2021的尺寸、第二像素部2022的尺寸、光线透过每一所述第一子像素201中的第三像素部2011上方的液晶分子的能力、光线透过每一所述第二子像素202中的第一像素部2021上方的液晶分子的能力、以及光线透过每一所述第二像素部2022上方的液晶分子的能力,以上六者应该综合考虑,以实现“所述第一区域03上方的画面亮度与所述第二区域 02上方的画面亮度趋于一致”为基准。
在一实施例中,如图14所示,所述第一子像素201还可以包括第四像素部 2012,所述第三像素部2011和所述第四像素2012部相邻设置。所述第三像素部2011和所述第四像素部2012可以相邻设置,例如上下设置、左右设置、沿着某一方向相邻设置等等,此处以所述第三像素部2011和所述第四像素部2012 上下排布为例。进一步的,所述第三像素部2011和所述第四像素部2012的具体内部结构可以参考如图3中的所述第一像素部2021和所述第二像素部2022 的内部结构。
在一实施例中,当所述第一子像素201包括所述第三像素部2011和所述第四像素2012时,若光线透过所述第三像素部2011上的液晶分子的能力等于所述光线透过所述第一像素部2021上的液晶分子的能力,则如图15-18所示,每一所述第一子像素201中的所述第三像素部2011的尺寸等于或者大于所述每一所述第二子像素202中的所述第一像素部2021的尺寸一定可行,此处以每一所述第一子像素201中的所述第三像素部2011的尺寸等于所述每一所述第二子像素202中的所述第一像素部2021的尺寸为例。
进一步的,当所述驱动电路101在所述像素层200上的投影与所述第一子像素201重叠时,如图15所示,所述驱动电路101设于所述第三像素部2011 和/或所述第四像素部2012正下方的任意位置,此处以所述驱动电路101设于所述第三像素部2011和所述第四像素部2012正下方的任意位置为例,例如所述驱动电路101在所述像素层200上的投影与所述第三像素部2011的下侧的一部分、所述第四像素部2012的上侧的一部分均重叠;或者如图16所示,所述驱动电路101的一部分设于所述第三像素部2011和/或所述第四像素部2012正下方的任意位置,此处以所述驱动电路101的一部分设于所述第三像素部2011 和所述第四像素部2012正下方的任意位置为例,例如所述驱动电路101在所述像素层200上的投影与所述第三像素部2011的左下侧的一部分、所述第四像素部2012的右上侧的一部分以及所述第一子像素201中的其他的某区域均重叠。可以理解的,由于所述驱动电路101不透光,所述第一子像素201的有效透光部分为对应的第三像素部2011、对应的第四像素部2012中与所述驱动电路101 不相交的区域。
当所述驱动电路101在所述像素层200上的投影与所述第一子像素201不重叠时,如图17所示,所述驱动电路101设于所述第三像素部2011与所述第四像素部2012之间区域的正下方;或者如图18所示,所述驱动电路101设于所述第三像素部2011和/或所述第四像素部2012的任意一侧的正下方,此处以所述驱动电路101设于所述第四像素部2012的下侧的正下方为例。同理,所述第一子像素201的有效透光部分为对应的第三像素部2011以及对应的第四像素部2012中的全部区域。
在一实施例中,如图19所示,所述驱动电路101包括多个驱动部1011,所述多个驱动部1011平行设置,且相邻两所述驱动部1011之间的距离相同,具体的,同一所述驱动电路101的多个驱动部1011可以沿横向、纵向、或者某一其他方向平行设置,此处以同一所述驱动电路101的多个驱动部1011沿横向平行设置为例,此处对所述多个驱动部1011的尺寸以及相邻的两驱动部1011 之间的间隙不作限制。可以理解的,所述驱动电路101可以根据实际情况设置所述多个驱动部1011,例如方便所述驱动部1011与其他线路的连接或者是增加透光的均匀性,只需满足所述多个驱动部1011均设置在所述第一区域03的正下方即可。
在一实施例中,当所述第一子像素201仅包括所述第三像素部2011时,如图20所示,所述薄膜晶体管电路102还可以设于所述第三像素部2011的任意一侧的正下方,此处以所述薄膜晶体管电路102设于所述第三像素部2011的下侧的正下方为例,可以理解的,此时所述薄膜晶体管电路102用于驱动所述第三像素部2011,所述薄膜晶体管电路102的具体结构可以参考如图4中所述栅极线1021以及其上侧的电路结构。
在一实施例中,当所述所述第一子像素201包括所述第三像素部2011和所述第四像素部2012时,如图21所示,所述薄膜晶体管电路102还可以设于所述第三像素部2011与所述第四像素部2012之间区域的正下方,或者所述薄膜晶体管电路102设于所述第三像素部2011和/或所述第四像素部2012的任意一侧的正下方,此处以所述薄膜晶体管电路102设于所述第三像素部2011与所述第四像素部2012之间区域的正下方为例,可以理解的,此时所述薄膜晶体管电路102用于驱动所述第三像素部2011和所述第四像素部2012,所述薄膜晶体管电路102的具体结构可以参考如图4中的电路结构的相关描述。
在一实施例中,本发明中所述第一子像素201、所述第二子像素202的驱动方式包括但不限于1G1D(1 Gate&1 Data)驱动方式、HG2D(Half Gate&2 Data驱动方式)、Tri-Gate(Three Gate)驱动方式、DLS(Data Line Sharing)驱动方式。
在一实施例中,本发明中所述第一子像素201、所述第二子像素202的形成工艺可以包括但不限于MVA(Multi-domain Vertical Alignment,多畴垂直配向)、PSA(PatternedSustained Alignment,聚合物稳定配向)、UV2A(Ultra Violet Vertical Alignment,紫外线垂直配向)。
在一实施例中,本发明中所述彩膜基板可以与所述像素层相对设置、也可以与所述电路层同层设置。
本发明还提供显示装置,所述显示装置包括但不限于以上实施中的所述显示面板。
本发明提供了显示面板以及显示装置,该显示面板由显示区和非显示区组成,包括电路层、以及设于所述电路层上的像素层;所述像素层包括多个用于承载第一子像素的第一区域、多个用于承载第二子像素的第二区域,所述第二子像素包括第一像素部和第二像素部,所述第一子像素包括第三像素部; M3≥M1>M2,其中M1、M2、M3分别为光线透过所述第一像素部、所述第二像素部、所述第三像素部上的液晶分子的能力;所述电路层包括多个设于所述显示区中的驱动电路,所述驱动电路与第一区域相对设置。本发明通过将位于所述第一子像素设置为符合:所述第一子像素的开口率和所述第二子像素的开口率差异较小,即使得显示面板工作时,所述第一区域上方的画面亮度与所述第二区域上方的画面亮度的差值处于一预设范围内,以提高显示面板的画面亮度的均匀性。
以上对本发明实施例所提供的显示面板以及包含所述显示面板的显示装置的结构进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的技术方案及其核心思想;本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例的技术方案的范围。

Claims (10)

1.一种显示面板,所述显示面板由显示区和非显示区组成,其特征在于,所述显示面板包括电路层、设于所述电路层上的像素层、以及设于所述像素层上的液晶层;
所述像素层包括多个第一区域、多个第二区域,所述第一区域用于承载第一子像素,所述第二区域用于承载第二子像素,所述第二子像素包括第一像素部和第二像素部,所述第一子像素包括第三像素部;
所述液晶层包括多个液晶分子,其中,当所述显示面板工作时,光线透过所述第一像素部上的多个液晶分子的能力大于所述光线透过所述第二像素部上的多个液晶分子的能力,光线透过所述第三像素部上的多个液晶分子的能力大于或者等于所述光线透过所述第一像素部上的多个液晶分子的能力,并且所述第三像素部的尺寸大于所述第一像素部的尺寸,使得所述第一区域上方的画面亮度与所述第二区域上方的画面亮度的差值处于一预设范围内;
所述电路层包括多个驱动电路,所述多个驱动电路设于所述显示区中,所述驱动电路与所述第一区域相对设置。
2.如权利要求1所述的显示面板,其特征在于,所述第一子像素还包括第四像素部,所述第三像素部和所述第四像素部相邻设置。
3.如权利要求2所述的显示面板,其特征在于,所述驱动电路在所述像素层上的投影与所述第一子像素重叠或者不重叠。
4.如权利要求3所述的显示面板,其特征在于,当所述驱动电路在所述像素层上的投影与所述第一子像素重叠,且所述第一子像素包括所述第三像素部时,所述驱动电路设于所述第三像素部正下方的任意位置,或者所述驱动电路的一部分设于所述第三像素部正下方的任意位置。
5.如权利要求3所述的显示面板,其特征在于,当所述驱动电路在所述像素层上的投影与所述第一子像素重叠,且所述第一子像素包括所述第三像素部和所述第四像素部时,所述驱动电路设于所述第三像素部和/或所述第四像素部正下方的任意位置,或者所述驱动电路的一部分设于所述第三像素部和/或所述第四像素部正下方的任意位置。
6.如权利要求3所述的显示面板,其特征在于,当所述驱动电路在所述像素层上的投影与所述第一子像素不重叠,且所述第一子像素包括所述第三像素部时,所述驱动电路设于所述第三像素部的任意一侧的正下方。
7.如权利要求3所述的显示面板,其特征在于,当所述驱动电路在所述像素层上的投影与所述第一子像素不重叠,且所述第一子像素包括所述第三像素部和所述第四像素部时,所述驱动电路设于所述第三像素部与所述第四像素部之间区域的正下方,或者所述驱动电路设于所述第三像素部和/或所述第四像素部的任意一侧的正下方。
8.如权利要求1所述的显示面板,其特征在于,所述驱动电路包括多个驱动部,所述多个驱动部平行设置,且相邻两所述驱动部之间的距离相同。
9.如权利要求2所述的显示面板,其特征在于,所述电路层还包括多个薄膜晶体管电路,所述薄膜晶体管电路与所述第一区域、所述第二区域相对设置;
所述薄膜晶体管电路设于所述第一像素部和第二像素部之间区域的正下方;
当所述第一子像素包括所述第三像素部时,所述薄膜晶体管电路设于所述第三像素部的任意一侧的正下方;
当所述第一子像素包括所述第三像素部和所述第四像素部时,所述薄膜晶体管电路设于所述第三像素部与所述第四像素部之间区域的正下方,或者所述薄膜晶体管电路设于所述第三像素部和/或所述第四像素部的任意一侧的正下方。
10.一种显示装置,其特征在于,所述显示装置包括如权利要求1-9任一所述的显示面板。
CN201911268783.0A 2019-12-11 2019-12-11 显示面板以及显示装置 Active CN111028801B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201911268783.0A CN111028801B (zh) 2019-12-11 2019-12-11 显示面板以及显示装置
PCT/CN2019/127064 WO2021114379A1 (zh) 2019-12-11 2019-12-20 显示面板以及显示装置
US16/627,302 US11373608B2 (en) 2019-12-11 2019-12-20 Display panel and display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201911268783.0A CN111028801B (zh) 2019-12-11 2019-12-11 显示面板以及显示装置

Publications (2)

Publication Number Publication Date
CN111028801A CN111028801A (zh) 2020-04-17
CN111028801B true CN111028801B (zh) 2021-08-24

Family

ID=70206005

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911268783.0A Active CN111028801B (zh) 2019-12-11 2019-12-11 显示面板以及显示装置

Country Status (3)

Country Link
US (1) US11373608B2 (zh)
CN (1) CN111028801B (zh)
WO (1) WO2021114379A1 (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8083348B2 (en) 2009-06-16 2011-12-27 Bausch & Lomb Incorporated Biomedical devices
JP2023534083A (ja) 2020-05-15 2023-08-08 京東方科技集團股▲ふん▼有限公司 表示パネル及びその製作方法、表示装置

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104536229A (zh) * 2015-01-12 2015-04-22 京东方科技集团股份有限公司 一种阵列基板及显示面板
KR20150069088A (ko) * 2013-12-12 2015-06-23 삼성디스플레이 주식회사 표시 장치
CN106782382A (zh) * 2016-12-28 2017-05-31 武汉华星光电技术有限公司 一种显示面板及显示装置
JP2017162255A (ja) * 2016-03-10 2017-09-14 株式会社ジャパンディスプレイ 表示装置及び表示装置のタッチ検出方法
CN107818993A (zh) * 2017-11-30 2018-03-20 武汉天马微电子有限公司 一种显示面板及显示装置
CN109192125A (zh) * 2018-10-10 2019-01-11 友达光电(昆山)有限公司 阵列基板
CN109658837A (zh) * 2017-10-12 2019-04-19 群创光电股份有限公司 半导体装置以及驱动半导体装置的方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100902244B1 (ko) * 2002-12-31 2009-06-11 엘지디스플레이 주식회사 박막 트랜지스터형 액정 표시 장치
JP4394512B2 (ja) * 2004-04-30 2010-01-06 富士通株式会社 視角特性を改善した液晶表示装置
JP4404072B2 (ja) * 2006-06-21 2010-01-27 エプソンイメージングデバイス株式会社 液晶パネル
BRPI0923708A2 (pt) * 2008-12-26 2016-01-19 Sharp Kk "dispositivo de tela de cristal líquido".
KR101589974B1 (ko) * 2009-05-06 2016-02-01 삼성디스플레이 주식회사 액정 표시 장치
KR102477954B1 (ko) * 2015-08-12 2022-12-16 삼성전자주식회사 전자 장치 및 전자 장치의 광원 밝기 제어 방법
CN107146573B (zh) * 2017-06-26 2020-05-01 上海天马有机发光显示技术有限公司 显示面板、其显示方法及显示装置
CN109036324B (zh) * 2018-10-08 2020-10-09 惠科股份有限公司 显示面板和显示装置
CN109521591B (zh) * 2018-12-17 2024-05-03 惠科股份有限公司 一种显示面板和显示装置
CN110392146A (zh) * 2019-07-17 2019-10-29 北京小米移动软件有限公司 终端屏幕及终端

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20150069088A (ko) * 2013-12-12 2015-06-23 삼성디스플레이 주식회사 표시 장치
CN104536229A (zh) * 2015-01-12 2015-04-22 京东方科技集团股份有限公司 一种阵列基板及显示面板
JP2017162255A (ja) * 2016-03-10 2017-09-14 株式会社ジャパンディスプレイ 表示装置及び表示装置のタッチ検出方法
CN106782382A (zh) * 2016-12-28 2017-05-31 武汉华星光电技术有限公司 一种显示面板及显示装置
CN109658837A (zh) * 2017-10-12 2019-04-19 群创光电股份有限公司 半导体装置以及驱动半导体装置的方法
CN107818993A (zh) * 2017-11-30 2018-03-20 武汉天马微电子有限公司 一种显示面板及显示装置
CN109192125A (zh) * 2018-10-10 2019-01-11 友达光电(昆山)有限公司 阵列基板

Also Published As

Publication number Publication date
CN111028801A (zh) 2020-04-17
WO2021114379A1 (zh) 2021-06-17
US11373608B2 (en) 2022-06-28
US20210327372A1 (en) 2021-10-21

Similar Documents

Publication Publication Date Title
US10996522B2 (en) Liquid crystal display device
US8314913B2 (en) Liquid crystal display with subpixels having alternately disposed branches
US8279385B2 (en) Liquid crystal display
US8045083B2 (en) Liquid crystal display
JP5102848B2 (ja) アクティブマトリクス基板及び液晶表示装置
WO2012002072A1 (ja) 表示パネル及び表示装置
KR20050003262A (ko) 4화소구조 횡전계모드 액정표시소자
JP5608505B2 (ja) 液晶表示装置
CN109116639B (zh) 液晶显示装置及其驱动方法
CN111028801B (zh) 显示面板以及显示装置
US9588383B2 (en) Curved liquid crystal display device
WO2013037236A1 (zh) 阵列基板及液晶显示面板
US9625780B2 (en) Liquid crystal display
US20240192534A1 (en) Display Device
US8045079B2 (en) Display device
JP2023502828A (ja) 薄膜トランジスタ、アレイ基板及び表示装置
KR20170001847A (ko) 액정 표시 장치
CN109270751B (zh) 阵列基板及液晶显示面板
US9541804B2 (en) Liquid crystal display
US20180210250A1 (en) Liquid crystal panel and array substrate thereof
KR20170039801A (ko) 박막트랜지스터 어레이 기판 및 이를 포함하는 액정 표시 장치
US10534229B2 (en) Liquid crystal display device and method of manufacturing the same
JP4501979B2 (ja) 液晶表示装置
CN219590639U (zh) 阵列基板、显示面板和显示装置
US10078249B2 (en) Liquid crystal display

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant