CN111383610B - Mura校正驱动器 - Google Patents
Mura校正驱动器 Download PDFInfo
- Publication number
- CN111383610B CN111383610B CN201911335880.7A CN201911335880A CN111383610B CN 111383610 B CN111383610 B CN 111383610B CN 201911335880 A CN201911335880 A CN 201911335880A CN 111383610 B CN111383610 B CN 111383610B
- Authority
- CN
- China
- Prior art keywords
- mura
- correction
- value
- coefficient
- display data
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/006—Electronic inspection or testing of displays and display drivers, e.g. of LED or LCD displays
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0819—Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0233—Improving the luminance or brightness uniformity across the screen
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0242—Compensation of deficiencies in the appearance of colours
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0271—Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0285—Improving the quality of display appearance using tables for spatial correction of display data
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/06—Adjustment of display parameters
- G09G2320/0626—Adjustment of display parameters for control of overall brightness
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/10—Dealing with defective pixels
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
- Transforming Electric Information Into Light Information (AREA)
- Controls And Circuits For Display Device (AREA)
Abstract
一种Mura校正驱动器,其对在通过拍摄显示面板获得的检测图像中检测到的Mura进行校正。Mura校正驱动器使用包括用于显示面板的Mura块的位置值和用于Mura块的系数值的Mura校正数据,并且通过使用将Mura块的系数值应用到其上的Mura校正方程式来校正与Mura块的位置值对应的显示数据。
Description
技术领域
各种实施方式总体涉及Mura校正系统,并且更具体地,涉及对在通过拍摄显示面板获得的检测图像中检测到的Mura进行校正的Mura校正驱动器。
背景技术
近来,LCD面板和OLED面板已被广泛用作显示面板。
由于制造过程中的误差等,可能在显示面板中出现亮度不均匀(Mura)。Mura表示显示图像在像素或某个区域处具有斑点形式的不均匀亮度。出现Mura的缺陷称为Mura缺陷。
需要对Mura缺陷进行检测和校正,以允许显示面板具有改善的图像质量。
发明内容
各种实施方式涉及这样一种Mura校正驱动器:其用于通过使用二次Mura校正方程式来校正基于亮度值检测的显示面板的Mura块或Mura像素的亮度值。
此外,各种实施方式涉及这样一种Mura校正驱动器:其能够通过将能够改变Mura块的亮度值表示范围的适应性范围应用于Mura校正方程式的系数来校正超出系数的基础范围比特的表示范围的Mura块的亮度值。
此外,各种实施方式涉及这样一种Mura校正驱动器:其能够通过将针对显示亮度值(DBV)控制的控制值应用于Mura校正方程式的输入值来消除在Mura校正中可能出现的误差。
在实施方式中,Mura校正驱动器可以包括Mura存储器和Mura校正单元,其中:Mura存储器配置成存储Mura校正数据,所述Mura校正数据包括用于显示面板的Mura块的位置值和用于Mura块的系数值;Mura校正单元配置成接收显示数据和Mura校正数据,将与Mura块的位置值对应的第一显示数据设置为将Mura块的系数值应用到其上的二次Mura校正方程式的第一输入值,生成Mura校正方程式的对应于第一输入值的解作为用于第一显示数据的第一校正显示数据,并且输出包括Mura块的位置值和第一校正显示数据的显示数据。
在实施方式中,Mura校正驱动器可以包括Mura存储器、显示亮度值控制单元、Mura校正方程式设置电路、输入值调整电路以及校正输出电路,其中:Mura存储器配置成存储Mura校正数据,所述Mura校正数据包括用于显示面板的Mura块的位置值和用于Mura块的系数值;显示亮度值控制单元配置成接收用于显示亮度值控制的控制信号,并提供与控制信号对应的控制值;Mura校正方程式设置电路配置成接收Mura校正数据,并且通过应用Mura块的系数值来设置针对第一输入值的Mura校正方程式;输入值调整电路配置成通过计算第一输入值和控制值来设置第三输入值,并且将Mura校正方程式改变成针对第三输入值的方程式;以及校正输出电路,配置成在与显示数据之中的Mura块的位置值对应的第一显示数据输出为第一输入值时,生成Mura校正方程式的对应于第三输入值的解作为针对第一显示数据的第一校正显示数据,并且输出包括Mura块的位置值和第一校正显示数据的显示数据。
根据本公开的实施方式,通过使用二次Mura校正方程式校正基于亮度值检测的显示面板的Mura块或Mura像素的亮度值,可以改善显示面板的图像质量。
此外,根据本公开的实施方式,由于将能够改变Mura块的亮度值表示范围的适应性范围应用于Mura校正方程式的系数,所以可以校正超出系数的基础范围比特的表示范围的Mura块的亮度值,从而可以更有效地改善显示面板的图像质量。
此外,根据本公开的实施方式,通过将用于显示亮度值控制的控制值应用于Mura校正方程式的输入值,可以有效地消除在通过应用二次Mura校正方程式并将适应性范围应用到系数来对Mura进行校正时可能出现的误差。
附图说明
图1是示出根据本公开的实施方式的Mura校正系统的示例的表示的框图。
图2A和图2B是示出测试图像的示例的表示的图。
图3是示出图1的Mura校正装置的示例的表示的框图。
图4是示出与用于相应灰度级的测试图像对应的检测图像的示例的表示的图。
图5是用于帮助对分析检测图像中的Mura块的方法进行说明的图的示例的表示。
图6是示出每个灰度级的Mura块的测量值、Mura校正值和显示面板的平均像素亮度值之间的关系的示例的表示的图。
图7是示出通过应用适应性范围来存储Mura校正方程式的系数值的存储器映射的示例的表示的图。
图8是示出存储普通系数值的存储器映射的示例的表示的图。
图9是用于帮助对用于通过改变Mura块的亮度值的表示范围来获得实际所需系数的方法进行说明的图的示例的表示。
图10是用于帮助对用于检测块中的Mura像素的方法进行说明的图的示例的表示。
图11是示出图1中所示的驱动器的实施方式的表示的框图。
图12是示出图11中所示的Mura校正单元的实施方式的表示的框图。
图13是用于帮助解释在应用DBV控制时Mura校正值的变化的图的示例的表示。
图14是用于帮助解释在应用偏移控制时Mura校正值的变化的图的示例的表示。
具体实施方式
在下文中,将参照附图详细描述本公开的实施方式。本文和权利要求书中使用的术语不应解释为受限于一般含义或词典含义,而是应基于与本公开的技术方面对应的含义和概念来解释。
本文中描述的实施方式和在附图中示出的配置是本公开的优选实施方式,但是并不代表本公开的所有技术特征。因此,在提交本申请时可以存在能够对本公开作出的多种等同和修改。
由于制造过程中的误差等,在显示图像的像素中会出现具有斑点形式的Mura。显示面板的Mura缺陷可以通过精确地检测在显示面板上显示的测试图像、分析检测图像中的Mura并对Mura进行校正作为分析Mura的结果来解决。
为此,根据本公开的实施方式的Mura校正系统可以如图1所示。
参照图1,Mura校正系统包括:测试图像供应单元20,其将每个灰度级的测试图像提供给显示面板10;图像检测单元30,其拍摄显示在显示面板10上的测试图像并提供拍摄的检测图像;相机校准单元40,其分析检测图像,并且从而提供用于允许图像检测单元30获得精确的检测图像的校准信息;以及Mura校正装置100,其对检测图像执行Mura分析,并生成与Mura分析对应的Mura校正数据。Mura校正装置100配置成将Mura校正数据提供给驱动器200。
在以上配置中,显示面板10可以使用LCD面板或OLED面板。
测试图像供应单元20可以提供如图2A和图2B所示的测试图像。图2A示出以矩阵结构形成小的方形白色图案,并且图2B示出以矩阵结构形成大的方形黑色图案。
与图2A和图2B不同,可以根据显示面板10的尺寸或形状来不同地应用测试图像。即,在测试图像中,图案的形状、尺寸、排列状态或数量可以根据显示面板10的尺寸或形状来确定。另外,不仅可以应用四边形形状而且可以应用与之不同的形状作为包括在测试图像中的图案的形状,并且四边形形状和所述不同形状可以单独地或组合地形成。
测试图像供应单元20可以分开提供用于校准图像检测单元30的拍摄状态的测试图像和用于分析显示面板10的Mura的测试图像。用于校准图像检测单元30的拍摄状态的测试图像可以配置成具有易于对图像的尺寸、旋转和畸变进行分析的图案,并且用于分析显示面板10的Mura的测试图像可以配置成容易获取到显示面板10的每个灰度级的像素亮度值。在本公开的实施方式的描述中,这两种情况都将统称为测试图像。
显示面板10可以接收测试图像(即,从测试图像供应单元20供应的测试图像数据),可以根据测试图像数据来驱动以矩阵形式布置的像素,并且可以通过像素的驱动来显示测试图像。
图像检测单元30可以理解为使用图像传感器的相机,并且其通过拍摄显示在显示面板10上的测试图像来获得检测图像以对Mura进行分析。可以根据显示面板10的形状或尺寸来不同地设置图像检测单元30的拍摄状态。图像检测单元30可以将拍摄的检测图像(即,检测图像数据)提供给相机校准单元40和Mura校正装置100。可以以与可以被相机校准单元40和Mura校正装置100接收的多种协议对应的格式来发送表示检测图像的检测图像数据。在下面的描述中,检测图像可以被理解为检测图像数据。
相机校准单元40可以配置成:在单独的显示装置(未示出)上显示校准信息,或将校准信息反馈回图像检测单元30,其中,所述校准信息用于根据对通过拍摄图2A或图2B所示的测试图像而获得的检测图像进行分析的结果来对拍摄状态进行校准。
在相机校准单元40在单独的显示装置上显示校准信息的情况下,用户可以检查校准信息并手动校准图像检测单元30的拍摄状态。在图像检测单元30配置成能够通过参考反馈回的校准信息来自动校准拍摄状态的情况下,可以在相机校准单元40将校准信息反馈给图像检测单元30时,自动实施拍摄状态的校准。
Mura分析使用由图像检测单元30拍摄的检测图像。因此,图像检测单元30的拍摄状态的设置可能对Mura分析结果产生实质性影响。
根据本公开的实施方式,通过使用相机校准单元40客观地确定出检测图像没有保持测试图像的原始值并且具有尺寸变化、旋转或畸变的情况,可以对图像检测单元30的拍摄状态进行校准,并且通过校准,可以减少可能因图像检测单元30而出现的误差。
Mura校正装置100从图像检测单元30接收检测图像,并对检测图像执行Mura分析并生成Mura校正数据。
Mura校正装置100可以例示为如图3所示的那样。在图3中,检测图像由V_DATA表示,并且Mura校正数据由C_DATA表示。
Mura校正装置100包括对检测图像V_DATA执行预处理操作的图像接收单元110和噪声衰减滤波器120,并且包括用于对经预处理的检测图像V_DATA进行Mura校正的Mura校正单元130。
图像接收单元110是用于接收从外部图像检测单元30发送的检测图像V_DATA并将所接收的检测图像V_DATA发送到噪声衰减滤波器120的接口部分。
噪声衰减滤波器120用于对检测图像V_DATA的噪声进行滤波。
从图像检测单元30提供的检测图像V_DATA由于图像传感器的电特性而具有噪声。噪声可能会成为在Mura分析中增加误差偏差的因素。
因此,应从检测图像V_DATA中对由于图像传感器的电特性引起的噪声进行滤波。为此,可以使用低通滤波器来配置噪声衰减滤波器120。低通滤波器可以理解为通常指定的高斯滤波器、均值滤波器、中值滤波器等。
检测图像V_DATA在经过图像接收单元110和噪声衰减滤波器120以进行预处理之后,被输入到Mura校正单元130。
Mura校正单元130接收其中的噪声被噪声衰减滤波器120衰减的检测图像V_DATA,并且通过确定每个检测图像V_DATA在包括多个像素的块单元中的亮度值,来检测具有Mura的Mura块。Mura校正单元130生成Mura校正方程式(其是二次方程式)系数的系数值,用于将Mura块的每个灰度级的测量值校正成显示面板10的平均像素亮度值。
Mura校正单元130将Mura校正方程式的系数之中的第一系数(例如,最高阶的系数)设置成包括能够改变Mura块的亮度表示范围的适应性范围比特。适应性范围比特用于将第一系数的系数值设置成使得Mura块的Mura测量值和Mura校正值之和近似于平均像素亮度值。Mura校正单元130生成Mura校正数据,其包括Mura块的位置值和Mura校正方程式系数的系数值。
为此,Mura校正单元130包括Mura块检测器140、系数生成器142、Mura像素检测器150、系数生成器152、存储器160和输出电路170。
Mura块检测器140接收其中的噪声被噪声衰减滤波器120衰减的检测图像V_DATA,并通过确定每个检测图像V_DATA在包括多个像素的块单元中的亮度值,来检测具有Mura的Mura块。
例如,可以从图像检测单元30以具有不同灰度值的帧单元A、B、C...D(如图4所示)提供检测图像V_DATA,并且Mura块检测器140针对每个帧单元在块单元中检测Mura块。图4可以理解为将18个灰度级、48个灰度级、100个灰度级和150个灰度级的帧表示为检测图像V_DATA。
例如,如图5所示,可以将每个帧的检测图像V_DATA划分成以矩阵形式排列的多个块,并且每个块包括以矩阵的形式排列的多个像素。在图5中,附图标记B11、B12...B23分别表示相应的块,并且附图标记P11、P12...P44分别表示相应的像素。
可以在图5的块单元中确定Mura块。Mura块可以基于显示面板10的检测图像V_DATA的每个灰度级的平均亮度值来确定。例如,块可以具有通过包括在所述块中的像素的亮度进行计算的平均亮度值。在块之中,可以将其平均亮度值相对于显示面板10的每个灰度级的平均亮度值偏离标准偏差至少预定水平的块确定为Mura块。
Mura块检测器140生成被确定为Mura块的块的位置值。例如,可以将Mura块的位置值指定为包括在Mura块中的像素中的特定一个像素的位置值。更具体地,当图5的块B23是Mura块并且块B23的像素P11的坐标是(5,9)时,Mura块的位置值可以被指定为(5,9)。
Mura块检测器140将包括Mura块的位置值的数据以及该块的检测图像V_DATA输出到系数生成器142,并且将用于检测图像V_DATA的块的信息(所述信息包括位置信息和检测图像V_DATA)输出到Mura像素检测器150。
系数生成器142生成Mura校正方程式(其是二次方程式)系数的系数值,用于将Mura块的每个灰度级的测量值校正为显示面板10的每个灰度级的平均像素亮度值,并且将Mura块的位置值和Mura校正方程式系数的系数值存储在存储器160中。将Mura块的位置值和Mura校正方程式系数的系数值存储在存储器160中以与彼此结合,并且可以限定为Mura校正数据。
在本公开的实施方式中,在驱动器200中执行用于Mura块的Mura校正。为了进行Mura校正,需要能够精确表示Mura块的每个灰度级的亮度值的近似方程式(即,Mura校正方程式)。在确定了Mura校正方程式的情况下,只要确定出每个灰度级的Mura校正方程式系数的系数值,则可以精确地执行Mura校正。
在本公开的实施方式中,Mura校正装置100可以生成用于对Mura块进行Mura校正的Mura校正方程式的系数值,作为Mura校正数据。驱动器200可以具有根据Mura校正方程式执行计算的算法,并且可以通过将输入数据(显示数据)应用于将从Mura校正装置100提供的系数值应用到其中的Mura校正方程式,来向显示面板10提供能够相应于显示数据显示具有改善的图像质量的屏幕的驱动信号。
本公开实施成使用二次Mura校正方程式,以将每个灰度级的Mura块的亮度值最大程度地近似于显示面板10的平均像素亮度值。因此,Mura校正装置100生成Mura校正方程式(其是二次方程式)系数的系数值,并且驱动器200将系数的系数值应用于Mura校正方程式,通过Mura校正方程式校正输入值(显示数据),并输出与经校正的显示数据对应的驱动信号。
下文中将参考图6描述Mura校正方程式。在图6中,曲线CM表示显示面板10的每个灰度级的平均像素亮度值,曲线CA表示每个灰度级的Mura校正值,并且曲线CB表示每个灰度级的Mura测量值。
【方程式1】
Y=aX2+bX+c+X
在方程式1中,每个灰度级的Mura校正值表示为aX2+bX+c,每个灰度级的Mura测量值表示为X,并且显示面板10的每个灰度级的平均像素亮度值表示为Y。在方程式1中,X是每个灰度级的Mura测量值(即,灰度级的灰度值),并且Mura校正方程式的各阶系数表示为a、b和c。
在本公开的实施方式中,可以使用如图7所示的存储器映射来存储Mura校正方程式的各阶的系数值。可以由存储器映射在存储容量范围内设置Mura校正方程式的系数。
在一般情况下,Mura校正方程式的各阶的系数值可以设置为例如由8比特表示,并且可以使用如图8所示的存储器映射进行存储。在图8中,PGA指的是表示系数a的系数值的比特,PGB指的是表示系数b的系数值的比特,并且PGC指的是表示系数c的系数值的比特。
如果Mura块的每个灰度级的亮度值没有显著变化,则通过图8中所示的8比特可以充分表示系数a、b和c的系数值。然而,如果Mura块的每个灰度级的亮度值的变化是很大的,则难以通过8比特来充分表示系数a、b和c的系数值。
为了解决这个问题,本公开的实施方式可以配置成通过应用适应性范围来设置系数中的至少一个指定系数。例如,为了解决图8的上述问题,本公开的实施方式配置成通过应用如图7所示的适应性范围来设置系数之中的最高阶的系数a。
参照图7,系数之中的最高阶的系数a设置成包括适应性范围比特AR和基础范围比特GA,并且其余系数b和c设置成包括基础范围比特GB和GC。系数a、b和c的基础范围比特GA、GB和GC可以设置成具有相同的比特数。适应性范围比特AR被示例为3比特,而基础范围比特GA、GB和GC被示例为7比特。
另一方面,各个系数的基础范围比特GA、GB和GC可以设置成具有不同比特数。换言之,系数a的基础范围比特GA的数量可以设置成m1,系数b的基础范围比特GB的数量可以设置成m2,系数a的基础范围比特GC的数量可以设置成m3,并且适应性范围比特AR的数量可以设置成n。这里,m1、m2、m3和n是自然数。
即,存储器映射的总容量是m1+m2+m3+n比特。在总容量中,可以指定除了被指定给系数a的m1+n比特之外的其余比特,以表示系数b和系数c的基础范围比特GB和GC。例如,可以将系数a设置成具有2比特(n=2)的适应性范围比特AR和7比特(m1=7)的基础范围比特GA,可以将系数b设置成具有7比特(m2=7)的基础范围比特GB,并且可以将系数c设置成具有8比特(m3=8)的基础范围比特GC。
上述的适应性范围比特AR将改变Mura块的亮度表示范围,以使得Mura块的Mura测量值和Mura校正值之和近似于平均像素亮度值。通过适应性范围比特AR的值的变化而确定的Mura块的亮度表示范围包括分辨率和亮度值范围。即,适应性范围比特AR的变化改变了Mura块的亮度表示范围、分辨率和亮度值范围。
在本公开的实施方式中,可以通过改变适应性范围比特AR来改变系数a。换言之,在Mura块的亮度值的变化很大并且因此Mura校正方程式的值不能通过设置系数a、b和c的基础范围比特来达到显示面板10的平均像素亮度值的情况下,可以通过改变适应性范围比特AR来改变系数a的系数值。通过设置适应性范围比特AR,系数a可以具有最接近于Mura块的亮度表示范围中的实际所需系数值的系数值。
下面将参照图9描述对根据本公开的实施方式的Mura校正方程式的对其应用适应性范围的系数a进行设置的方法。
系数a由适应性范围比特AR和基础范围比特GA表示。在适应性范围比特AR是3比特的情况下,系数a可以具有与8个级的表示范围(诸如,Range0至Range7)对应的值。
图9示出了Mura块的亮度表示范围改变成Range0、Range1和Range2,其中Mura块的亮度表示范围在Range0中最窄,并且在Range2中最宽。
随着适应性范围比特AR的值更高,Mura块的亮度表示范围变得更宽。即,Mura块的亮度值范围变宽,并且Mura块的分辨率变低。
表1示出了系数a的适应性范围比特AR的用于表示256个灰度级的变化。
【表1】
AR | -MAX~+MAX | 亮度值范围 | 分辨率 |
0 | -2<sup>-8</sup>~2<sup>-8</sup> | 2×2<sup>-8</sup> | (2×2<sup>-8</sup>)/256 |
1 | -2<sup>-9</sup>~2<sup>-9</sup> | 2×2<sup>-9</sup> | (2×2<sup>-9</sup>)/256 |
2 | -2<sup>-10</sup>~2<sup>-10</sup> | 2×2<sup>-10</sup> | (2×2<sup>-10</sup>)/256 |
在表1中,在系数a的适应性范围比特AR是3比特的情况下,适应性范围比特AR的值(000)2表示为0,并且与图9的Range0对应;适应性范围比特AR的值(001)2表示为1,并且与图9的Range1对应;以及适应性范围比特AR的值(010)2表示为2,并且与图9的Range2对应。
如表1所示,当适应性范围比特AR的值改变时,Range0、Range1和Range2的表示范围、亮度值范围和分辨率随着适应性范围比特AR的值变得更高而改变。
在上文中,Range0与可以由系数a的基础范围比特GA表示的最大值对应。
如图9所示,在将系数a设置成表示范围Range0并且近似于平均像素亮度值实际所需的系数值REF与表示范围Range0有所偏离的情况下,出现误差F1。
为了消除误差F1,在本公开的实施方式中,可以改变适应性范围比特AR的值。
在适应性范围比特AR的值为2的情况下,可以由实际所需的系数值REF表示的平均像素亮度值被包括在表示范围Range2中。然而,在可以由实际所需的系数值REF表示的平均像素亮度值与可以由表示范围Range2的灰度值表示的值之中最接近的值之间,出现误差F2。
在适应性范围比特AR的值为1的情况下,可以由实际所需的系数值REF表示的平均像素亮度值被包括在表示范围Range1中。可以由实际所需的系数值REF表示的平均像素亮度值与表示范围Range1的最大值+MAX对应。
根据本公开的实施方式,在以上所描述的图9和表1的情况下,可以将适应性范围比特AR的值设置成1,并且系数a的系数值可以通过将与1对应的适应性范围比特AR的值与基础范围比特GA的最大值相结合而获得。
在本公开的实施方式中,可以如以上参考图9和表1描述的方法中那样设置Mura校正方程式的系数a。
在与适应性范围比特AR的变化对应的表示范围中不存在与所需的系数值REF完全对应的值的情况下,系数a的系数值可以通过将与在其中存在最接近值的表示范围对应的适应性范围比特AR的值与基础范围比特GA的最大值相结合而获得。
如上所述,系数生成器142首先通过使用基础范围比特GA、GB和GC来确定Mura校正方程式的系数a、b和c的系数值。在显示面板10的每个灰度级的平均像素亮度值与通过Mura校正方程式得到的值范围偏离的情况下,将最高阶的系数a的适应性范围比特AR设置成使得实际所需的系数值REF具有最接近平均像素亮度值的值。
当如上所述生成用于Mura块的Mura校正方程式的系数的系数值时,系数生成器142将Mura块的位置值和Mura校正方程式的系数的系数值存储在存储器160中,作为Mura校正数据。Mura块的位置值和Mura校正方程式的系数的系数值以查找表的形式存储在存储器160中。Mura块的位置值被用作索引。Mura块的位置值和Mura校正方程式的系数的系数值与彼此结合,使得可以从Mura块的位置值读取Mura校正方程式的系数的系数值。
如上所述,在Mura校正单元130中,Mura块检测器140检测到Mura块,并且由此生成Mura块的位置值,并且系数生成器142生成Mura校正方程式的系数的系数值。
此后,Mura块检测器140可以以帧单元或块单元的形式将检测图像V_DATA输出到Mura像素检测器150。Mura块检测器140将用于普通块和Mura块的检测图像V_DATA的块的信息(所述信息包括位置信息和检测图像V_DATA)输出到Mura像素检测器150。
Mura像素是指具有缺陷并且表示由于制造过程中的误差等而出现的具有像素尺寸的点状Mura的像素。
Mura像素可以在检测图像V_DATA的块单元中进行确定。可以基于显示面板10的平均像素亮度值和相邻像素的亮度值来检测Mura像素。
更具体地,在Mura像素(诸如白点Mura、黑点Mura和黑白点Mura)的亮度值等于或大于基于平均像素亮度值、基于相邻像素的亮度值或者基于平均像素亮度值和相邻像素的亮度值两者设置的参考值的情况下,将相应像素检测为Mura像素。
例如,如图10所示,块B23包括以矩阵形式排列的多个像素。
在图10的块B23中,可以将具有等于或大于参考值的亮度值的像素确定为Mura像素。图10示出了将像素P33确定为Mura像素。
Mura像素检测器150生成Mura像素的位置值。在图10中,在像素P11的坐标是(5,9)的情况下,可以生成Mura像素P33的坐标(7,11)作为位置值。
Mura像素检测单元150可以将包括Mura像素的位置值和针对该Mura像素的检测图像V_DATA的数据输出到系数生成器152,并且可以将从Mura块检测器140传送的Mura块位置值以及自生成的Mura像素位置值输出到输出电路170。
系数生成器152生成Mura像素校正方程式(其是二次方程式)系数的系数值以将Mura像素的每个灰度级的测量值校正成平均像素亮度值,生成包括Mura像素的位置值和Mura像素校正方程式系数的系数值的Mura像素校正数据,并且将Mura像素校正数据输出到存储器160。
在本公开的实施方式中,在驱动器200中执行针对Mura像素的Mura校正。以与用于Mura块的Mura校正相同的方式,针对Mura像素的Mura校正需要能够精确表示Mura像素的每个灰度级的亮度值的近似方程式,即Mura像素校正方程式。在确定出Mura像素校正方程式的情况下,只要确定出每个灰度级的Mura像素校正方程式的系数的系数值,便可以精确地执行针对Mura像素的Mura校正。
在本公开的实施方式中,Mura校正装置100可以生成用于Mura像素的Mura校正的Mura像素校正方程式的系数值,作为Mura像素校正数据。驱动器200可以具有根据Mura像素校正方程式执行计算的算法,并且可以通过将输入数据(显示数据)应用于将从Mura校正装置100提供的系数值应用到其中的Mura像素校正方程式,来向显示面板10提供能够显示具有改善的图像质量的Mura像素的驱动信号。
本公开实施成使用Mura像素校正方程式(其是二次方程式),以将Mura像素的每个灰度级的亮度值最大程度地近似于显示面板10的平均像素亮度值。因此,Mura校正装置100生成Mura像素校正方程式(其是二次方程式)的系数的系数值,并且驱动器200将系数的系数值应用于Mura像素校正方程式,通过Mura像素校正方程式来对输入值(显示数据)进行校正,并将与经校正的显示数据对应的驱动信号输出到Mura像素。
可以通过与Mura校正方程式的系数的系数值相同的方法来生成针对Mura像素的Mura像素校正方程式的系数的系数值。
另外,可以以与Mura校正方程式相同的方法来配置通过应用适应性范围来设置Mura像素校正方程式的系数中的最高阶的系数a。
可以将针对Mura像素的Mura像素校正方程式的最高阶系数设置成包括能够改变Mura像素的亮度表示范围以使得Mura像素的Mura测量值与Mura校正值之和近似于平均像素亮度值的适应性范围比特。
这样,Mura校正方程式和Mura像素校正方程式的系数可以具有相同的格式,并且可以以相同的方法进行设置。因此,这里将省略对用于生成Mura像素校正方程式的系数的系数值的方法的详细描述。
通过以上描述,存储器160可以存储从系数生成器142提供的包括Mura块的位置值和Mura校正方程式的系数的系数值的Mura校正数据,以及从系数生成器152提供的包括Mura像素的位置值和Mura像素校正方程式的系数的系数值的Mura像素校正数据。
如果完成了通过Mura块检测器140进行的Mura块检测和通过Mura像素检测器150进行的Mura像素检测,则输出电路170从存储器160接收从Mura块检测器140传送的与Mura块的位置值对应的Mura校正数据以及从Mura像素检测器150传送的与Mura像素的位置值对应的Mura像素校正数据,并将Mura校正数据和Mura像素校正数据提供给驱动器200。
驱动器200将Mura校正数据和Mura像素校正数据存储在诸如配置在其中的闪速存储器的存储位置中。
通过上述方法测试的显示面板10可以制作为具有驱动器200的集合,在其中存储有Mura校正数据和Mura像素校正数据。驱动器200可以通过使用Mura校正数据和Mura像素校正数据来校正Mura块或Mura像素的显示数据。
结果,显示面板10可以通过校正显示数据来显示具有改善的图像质量的屏幕。
更具体地,下文中将参考图11描述驱动器200的实施方式。下文中,驱动器200可以被理解为Mura校正驱动器。
驱动器200配置成包括Mura存储器210、Mura校正单元220和显示亮度值(DBV)控制单元240。驱动器200的实施方式被示例为配置成包括时序控制器230和信号驱动单元250。根据本公开的实施方式,Mura存储器210、Mura校正单元220和DBV控制单元240可以在用于对显示数据进行Mura校正的多种应用中实施,并且这些应用可以不包括时序控制器230和信号驱动单元250。
信号驱动单元250可以包括数据锁存器260、数模转换器(DAC)270、伽马电路280和驱动电路290。
时序控制器230接收Mura校正单元220的显示数据,在其中执行Mura块和Mura像素的Mura校正。时序控制器230配置成在显示数据经过内部处理(诸如用于信号传输的显示数据的协议改变)之后,将显示数据提供给信号驱动单元250的数据锁存器260。
信号驱动单元250配置成接收显示数据,并向连接到驱动电路290的显示面板10提供与显示数据对应的源信号Sout。
数据锁存器260可以配置成包括多个锁存元件,这些锁存元件锁存与显示面板10的一行对应的显示数据,以同时处理显示数据。
伽马电路280配置成向DAC 270提供针对相应灰度级的伽马电压。
DAC 270配置成接收数据锁存器260的显示数据,选择伽马电路280的伽马电压之中的与显示数据对应的灰度级的伽马电压,并将选定的驱动电压输出到驱动电路290。
驱动电路290是用于驱动DAC 270的输出并由此输出源信号Sout的输出缓冲器。驱动电路290的源信号Sout被提供给显示面板10。
根据本公开的驱动器200的实施方式通过使用二次Mura校正方程式来校正包括在显示数据中的Mura块的亮度值,并且为此,包括Mura存储器210和Mura校正单元220。驱动器200可以通过使用二次Mura像素校正方程式来校正包括在显示数据中的Mura像素的亮度值,并且Mura存储器210和Mura校正单元220也可以用于校正Mura像素。
Mura存储器210存储Mura校正数据和Mura像素校正数据,所述Mura校正数据包括用于显示面板10的Mura块的位置值和用于Mura块的系数值,所述Mura像素校正数据包括用于显示面板10的Mura像素的位置值和用于Mura像素的系数值。可以将Mura存储器210的Mura校正数据C_DATA理解为是从上述Mura校正装置100提供的,并且还可以将其理解为Mura像素校正数据。
Mura块、Mura块的位置值、Mura像素和Mura像素的位置值可以如上文参考图5描述的那样进行理解。此外,Mura校正方程式、Mura校正方程式的系数的系数值、Mura像素校正方程式和Mura像素校正方程式的系数的系数值可以如上文参考图6至图9描述的那样进行理解。
在上文参考图5描述的Mura校正方程式的系数中,如上所述,具有最高阶的系数a与其他系数相比还包括适应性范围比特AR。
驱动器200可以通过使用Mura存储器210的Mura校正数据和Mura块的位置值来对Mura块执行Mura校正。此外,驱动器200可以通过使用Mura存储器210的Mura像素校正数据和Mura像素的位置值来对Mura像素执行Mura校正。
首先,下面将描述驱动器200的用于对Mura块进行Mura校正的配置和操作。
Mura校正单元220接收Mura存储器210的Mura校正数据C_DATA,并接收显示数据D_DATA。可以理解,显示数据D_DATA从外部数据源提供给驱动器200,以用于屏幕的显示。
Mura校正单元220将显示数据D_DATA之中的与Mura块的位置值对应的显示数据(第一显示数据)设置为Mura校正方程式的第一输入值X。Mura校正方程式是将用于Mura块的Mura校正数据C_DATA的系数值应用到其中的方程式。Mura校正方程式可以理解为如方程式1中的Y=aX2+bX+c+X。
Mura校正单元220将Mura校正方程式的系数之中的系数a如图7所示地设置为包括适应性范围比特AR和基础范围比特GA,并且将其余系数b和c如图7所示地设置为包括基础范围比特GB和GC。通过改变基础范围比特GA、GB和GC的表示范围,适应性范围比特AR可以设置成具有与其值最接近于实际所需的系数值a的表示范围对应的值。
Mura校正单元220生成与第一输入值X对应的Mura校正方程式的解作为用于第一显示数据的第一校正显示数据,并将包括Mura块的位置值和第一校正显示数据的显示数据输出到时序控制器230。
同时,Mura校正单元220如图11所示地与用于DBV控制功能的DBV控制单元240连接。
DBV控制单元240接收用于DBV控制的控制信号DBV_C,并向Mura校正单元220提供与控制信号DBV_C对应的控制值X0。控制信号DBV_C是从驱动器200外部提供的电信号,以消除在Mura校正中可能出现的误差,并且可以具有其值在预定范围内变化的电平。控制值X0可以具有与控制信号DBV_C的电平对应的值。下面将参考图12描述Mura校正单元220的与控制值X0对应的操作。
Mura校正单元220可以如图12所示地配置成对Mura块执行Mura校正和DBV控制。
参考图12,Mura校正单元220包括Mura校正方程式设置电路310、输入值调整电路320和校正输出电路330。
Mura校正方程式设置电路310接收Mura校正数据C_DATA,并通过应用Mura块的系数值来设置针对第一输入值X的Mura校正方程式。Mura校正方程式可以被理解为如方程式1中的Y=aX2+bX+c+X。
输入值调整电路320通过计算用于DBV控制的控制值X0和第一输入值X来设置第三输入值X1,并且将Mura校正方程式改变成针对第三输入值X1的方程式。即,第三输入值X1可以理解为X1=X-X0,并且Mura校正方程式被改变成如Y=aX12+bX1+c+X1那样的针对第三输入值X1的方程式。
第一输入值X和控制值X0的计算可以选择为将第一输入值X和控制值X0相加和相乘中的一种。在本公开的实施方式中,计算可以理解为将第一输入值X与负控制值-X0相加。
校正输出电路330可以生成Mura校正方程式的对应于第三输入值的解作为用于第一显示数据的第一校正显示数据,并且输出包括Mura块的位置值和第一校正显示数据的显示数据D_DATA,其中,所述第三输入值是通过将显示数据D_DATA之中的Mura块的第一显示数据替换成第一输入值X而设置的。
例如,假设系数a的值是0.1,系数b的值是1并且系数c的值是0,在第一输入值X是100的情况下,Mura校正值为Mura校正方程式0.1(100)2+1(100)+0,即1100。
在上述情况下,在输入值在DBV方面变暗5的情况下,第三输入值X1被计算为X1=100-5=95,并且Mura校正方程式的Mura校正值变为0.1(95)2+1(95)+0,即997.5。
如上所述,根据本公开的实施方式,Mura校正方程式的Mura校正值可以如图13所描绘出的那样变化,并且因此,可以使通过Mura校正得到的亮度值Y变化输入值变暗的量。
然而,在应用一般的偏移控制的情况下,在Mura校正方程式Y=aX12+bX1+c+X1中仅改变c的值。在这种情况下,Mura校正方程式的Mura校正值可以如图14所描绘出的那样变化。
在偏移控制中输入值变暗5的情况下,Mura校正方程式的Mura校正值变为0.1(100)2+1(100)+(0-5),即1095。换句话说,在一般偏移控制的情况下,当通过Mura校正考虑亮度值Y时,改变Mura校正值不与输入值变暗相对应。
如可以从上文描述的图13和图14的对比看出的,本公开的实施方式可以通过经由DBV控制将二次Mura校正方程式和适应性范围应用到系数来精确地校正在Mura校正中可能出现的误差。
除了使用Mura存储器210的Mura像素的位置值和Mura像素校正数据之外,由驱动器200对Mura像素进行的Mura校正可以以与上文描述的对Mura块的Mura校正基本相同的方法来执行。
即,Mura校正单元220接收Mura像素校正数据,将与Mura像素的位置值对应的显示数据(第二显示数据)设置为二次Mura像素校正方程式的第二输入值X,对该二次Mura像素校正方程式应用针对Mura像素的系数。Mura像素校正方程式是对其应用针对Mura像素的Mura像素校正数据的系数值的方程式。Mura像素校正方程式可以被理解为如方程式1中的Y=aX2+bX+c+X。
Mura校正单元220生成Mura像素校正方程式的对应于第二输入值的解作为用于第二显示数据的第二校正显示数据,并且将包括Mura像素的位置值和第二校正显示数据的显示数据输出到时序控制器230。
在本公开的实施方式中,可以顺序地执行对Mura像素的第一Mura校正和对Mura块的第二Mura校正。
在这种情况下,Mura校正单元220通过对Mura像素执行第一Mura校正,来通过用于第二显示数据的第二校正显示数据来校正显示数据,并且然后,对Mura块执行第二Mura校正。
Mura校正单元220通过第二Mura校正来利用用于第一显示数据的第一校正显示数据来校正显示数据,并将完成第一Mura校正和第二Mura校正的显示数据输出到时序控制器230。
从以上描述中显而易见的是,根据本公开的实施方式,通过使用二次Mura校正方程式校正显示面板的Mura块或Mura像素的亮度值,能够驱动显示面板具有高图像质量。
此外,根据本公开的实施方式,可以通过将适应性范围应用于Mura校正方程式的系数来改变Mura块的亮度值表示范围,并且因此,可以将对超出系数的基础范围比特的表示范围的Mura块的亮度值进行校正,从而可以更有效地改善显示面板的图像质量。
此外,根据本公开的实施方式,可以通过DBV控制来有效地消除在Mura校正中可能出现的误差。
虽然上文已经描述了各种实施方式,但是本领域的技术人员将理解,所描述的实施方式仅是示例性的。因此,不应基于所描述的实施方式来限制本文所描述的公开内容。
Claims (15)
1.Mura校正驱动器,包括:
Mura存储器,配置成存储Mura校正数据,所述Mura校正数据包括用于显示面板的Mura块的位置值和用于所述Mura块的系数值;以及
Mura校正单元,配置成:
接收显示数据和所述Mura校正数据;
将与所述Mura块的位置值对应的第一显示数据设置为将所述Mura块的系数值应用到其上的二次Mura校正方程式的第一输入值;
生成所述二次Mura校正方程式的对应于所述第一输入值的解,作为用于所述第一显示数据的第一校正显示数据;以及
输出包括所述Mura块的位置值和所述第一校正显示数据的显示数据,
其中,所述Mura存储器存储所述Mura块的位置值,所述Mura块被确定为具有Mura,作为在所述显示面板的每个灰度级的检测图像的块单元中确定亮度值的结果。
2.根据权利要求1所述的Mura校正驱动器,其中,所述Mura存储器存储所述Mura校正方程式的系数的系数值,以通过使用所述Mura校正方程式来将所述Mura块的每个灰度级的测量值校正成所述显示面板的平均像素亮度值。
3.根据权利要求1所述的Mura校正驱动器,其中,所述Mura存储器存储所述Mura校正方程式的系数的第一系数,所述第一系数与其它系数相比进一步包括适应性范围比特。
4.根据权利要求1所述的Mura校正驱动器,其中,所述Mura校正单元对表示为Mura校正值aX2+bX+c与Mura测量值X之和的所述Mura校正方程式进行设置,将所述Mura块的系数值输入到a、b和c作为所述Mura校正方程式的系数,并且将所述第一输入值输入到X。
5.根据权利要求4所述的Mura校正驱动器,其中,所述Mura校正单元:
将所述系数a设置成包括适应性范围比特和基础范围比特,
利用存储器映射的全部比特之中的除了表示所述系数a的比特之外的其余比特,将所述系数b和所述系数c设置成包括基础范围比特,以及
将所述适应性范围比特的值设置成具有与包括最接近于所述Mura块的亮度值的所述系数a的表示范围对应的值,所述Mura块的亮度值与所述基础范围比特的表示范围偏离。
6.根据权利要求1所述的Mura校正驱动器,
其中,所述Mura存储器还存储Mura像素校正数据,所述Mura像素校正数据包括用于所述显示面板的Mura像素的位置值和用于所述Mura像素的系数值,以及
其中,所述Mura校正单元还接收所述Mura像素校正数据,将与所述Mura像素的位置值对应的第二显示数据设置为将用于所述Mura像素的系数值应用到其上的二次Mura像素校正方程式的第二输入值,生成Mura像素校正方程式的对应于所述第二输入值的解作为用于所述第二显示数据的第二校正显示数据,以及将所述第二校正显示数据包括在所述显示数据的Mura像素的位置值中。
7.根据权利要求6所述的Mura校正驱动器,其中,所述Mura校正单元通过使用包括所述第二校正显示数据的所述显示数据来生成所述第一校正显示数据。
8.根据权利要求1所述的Mura校正驱动器,还包括:
显示亮度值控制单元,配置成接收用于显示亮度值控制的控制信号,并将与所述控制信号对应的控制值提供给所述Mura校正单元;
其中,所述Mura校正单元通过计算所述第一输入值和所述控制值来设置第三输入值,将所述Mura校正方程式改变成针对所述第三输入值的方程式,并生成所述Mura校正方程式的、对应于通过将所述第一显示数据替换成所述第一输入值而设置的第三输入值的解作为用于所述第一显示数据的第一校正显示数据。
9.根据权利要求8所述的Mura校正驱动器,其中,所述Mura校正单元通过将所述第一输入值与所述控制值相加或相乘来生成所述第三输入值。
10.根据权利要求8所述的Mura校正驱动器,其中,所述Mura校正单元包括:
Mura校正方程式设置电路,配置成接收所述Mura校正数据,并且通过应用所述Mura块的系数值来设置针对所述第一输入值的Mura校正方程式;
输入值调整电路,配置成通过计算所述第一输入值和用于显示亮度值控制的所述控制值来设置所述第三输入值,并且将所述Mura校正方程式改变成针对所述第三输入值的方程式;以及
校正输出电路,配置成生成所述Mura校正方程式的、对应于通过将所述第一显示数据替换成所述第一输入值而设置的第三输入值的解作为用于所述第一显示数据的第一校正显示数据,并且输出包括所述Mura块的位置值和所述第一校正显示数据的显示数据。
11.Mura校正驱动器,包括:
Mura存储器,配置成存储Mura校正数据,所述Mura校正数据包括用于显示面板的Mura块的位置值和用于所述Mura块的系数值;
显示亮度值控制单元,配置成接收用于显示亮度值控制的控制信号,并提供与所述控制信号对应的控制值;
Mura校正方程式设置电路,配置成接收所述Mura校正数据,并且通过应用所述Mura块的系数值来设置针对第一输入值的Mura校正方程式;
输入值调整电路,配置成通过计算所述第一输入值和所述控制值来设置第三输入值,并且将所述Mura校正方程式改变成针对所述第三输入值的方程式;以及
校正输出电路,配置成在与显示数据之中的所述Mura块的位置值对应的第一显示数据输出为所述第一输入值时,生成Mura校正方程式的对应于所述第三输入值的解作为用于所述第一显示数据的第一校正显示数据,并且输出包括所述Mura块的位置值和所述第一校正显示数据的显示数据。
12.根据权利要求11所述的Mura校正驱动器,其中,所述Mura存储器:
存储所述Mura块的位置值,所述Mura块被确定为具有Mura,作为在所述显示面板的每个灰度级的检测图像的块单元中确定亮度值的结果;以及
存储所述Mura校正方程式的系数的系数值,以通过使用所述Mura校正方程式来将所述Mura块的每个灰度级的测量值校正成所述显示面板的平均像素亮度值。
13.根据权利要求11所述的Mura校正驱动器,其中,所述Mura存储器存储所述Mura校正方程式的系数的第一系数,所述第一系数与其它系数相比还包括适应性范围比特。
14.根据权利要求11所述的Mura校正驱动器,其中,所述Mura校正方程式设置电路对表示为Mura校正值aX2+bX+c与Mura测量值X之和的所述Mura校正方程式进行设置,将所述Mura块的系数值输入到a、b和c作为所述Mura校正方程式的系数,并且X是所述第一输入值。
15.根据权利要求14所述的Mura校正驱动器,所述Mura校正单元:
将所述系数a设置成包括适应性范围比特和基础范围比特,
利用存储器映射的全部比特之中的除了表示所述系数a的比特之外的其余比特,将所述系数b和所述系数c设置成包括基础范围比特,以及
将所述适应性范围比特的值设置成具有与包括最接近于所述Mura块的亮度值的所述系数a的表示范围对应的值,所述Mura块的亮度值与所述基础范围比特的表示范围偏离。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020180169627A KR102552033B1 (ko) | 2018-12-26 | 2018-12-26 | 무라 보상 드라이버 |
KR10-2018-0169627 | 2018-12-26 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN111383610A CN111383610A (zh) | 2020-07-07 |
CN111383610B true CN111383610B (zh) | 2022-12-06 |
Family
ID=71122999
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201911335880.7A Active CN111383610B (zh) | 2018-12-26 | 2019-12-23 | Mura校正驱动器 |
Country Status (5)
Country | Link |
---|---|
US (1) | US11114017B2 (zh) |
JP (1) | JP7514616B2 (zh) |
KR (1) | KR102552033B1 (zh) |
CN (1) | CN111383610B (zh) |
TW (1) | TWI827774B (zh) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107045863B (zh) * | 2017-06-26 | 2018-02-16 | 惠科股份有限公司 | 一种显示面板的灰阶调整方法及装置 |
KR20210157953A (ko) * | 2020-06-22 | 2021-12-30 | 삼성디스플레이 주식회사 | 표시 장치를 검사하는 검사 장치, 얼룩 보상을 수행하는 표시 장치 및 얼룩 보상 방법 |
KR20220093675A (ko) | 2020-12-28 | 2022-07-05 | 삼성전자주식회사 | 휘도 보상기 및 이를 포함하는 디스플레이 시스템 |
CN113140186B (zh) * | 2021-04-22 | 2022-11-01 | 武汉华星光电半导体显示技术有限公司 | 显示面板的补偿方法及显示装置 |
CN116524858B (zh) * | 2023-06-29 | 2023-08-29 | 宜宾邦华智慧科技有限公司 | 一种显示屏的显示不均匀补偿方法 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1991945A (zh) * | 2005-12-27 | 2007-07-04 | 联詠科技股份有限公司 | 用于平面显示器的非均匀区域补偿装置及其方法 |
CN105280098A (zh) * | 2014-06-10 | 2016-01-27 | 三星电子株式会社 | 用于校正显示不均匀性的显示装置 |
CN105590604A (zh) * | 2016-03-09 | 2016-05-18 | 深圳市华星光电技术有限公司 | Mura现象补偿方法 |
CN105702218A (zh) * | 2014-12-10 | 2016-06-22 | 三星显示有限公司 | 显示装置、驱动该显示装置的方法及其视觉检查装置 |
TW201642238A (zh) * | 2015-05-19 | 2016-12-01 | 奇景光電股份有限公司 | 顯示面板的校正電路與校正方法 |
CN106887220A (zh) * | 2015-10-26 | 2017-06-23 | 弘益技术株式会社 | 显示面板校正方法及校正模块 |
CN108845784A (zh) * | 2018-05-25 | 2018-11-20 | 深圳吉迪思电子科技有限公司 | 一种显示屏Mura补偿方法及装置 |
Family Cites Families (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW200723169A (en) * | 2005-12-12 | 2007-06-16 | Novatek Microelectronics Corp | Compensating hardware for non-uniform regions in flat display |
KR101374989B1 (ko) | 2006-12-27 | 2014-03-17 | 엘지디스플레이 주식회사 | 무라 검출장치 및 그의 구동방법 |
TWI375198B (en) * | 2007-05-17 | 2012-10-21 | Tpo Displays Corp | A system for displaying images |
US8665295B2 (en) | 2008-11-20 | 2014-03-04 | Global Oled Technology Llc | Electroluminescent display initial-nonuniformity-compensated drve signal |
JP5026545B2 (ja) * | 2010-03-30 | 2012-09-12 | シャープ株式会社 | 表示装置、輝度ムラ補正方法、補正データ作成装置、および補正データ作成方法 |
KR101958634B1 (ko) | 2012-12-13 | 2019-03-15 | 엘지디스플레이 주식회사 | 디스플레이 장치의 무라 검출 장치 및 방법 |
KR102090706B1 (ko) * | 2012-12-28 | 2020-03-19 | 삼성디스플레이 주식회사 | 디스플레이 장치, 광학 보상 시스템 및 광학 보상 방법 |
KR102132866B1 (ko) | 2013-12-31 | 2020-07-10 | 엘지디스플레이 주식회사 | 유기 발광 디스플레이 장치와 이의 구동 방법 |
KR102169720B1 (ko) * | 2014-04-02 | 2020-10-26 | 삼성디스플레이 주식회사 | 표시 패널, 이의 얼룩 보정 시스템 및 이의 얼룩 보정 방법 |
JP2015222332A (ja) * | 2014-05-22 | 2015-12-10 | 株式会社Joled | 表示パネルの製造方法 |
CN104409066B (zh) * | 2014-12-10 | 2017-04-19 | 深圳市华星光电技术有限公司 | 一种获取像素的灰阶补偿值的方法 |
CN107408367B (zh) | 2015-03-20 | 2020-08-07 | 华为技术有限公司 | 一种校正显示屏不均匀的方法、装置及系统 |
KR102537463B1 (ko) | 2016-01-20 | 2023-05-30 | 삼성디스플레이 주식회사 | 표시 패널의 얼룩 보상 장치, 이를 이용하는 표시 패널의 얼룩 보상 방법 및 이를 포함하는 표시 패널의 구동 방법 |
CN105741762B (zh) | 2016-03-31 | 2018-01-30 | 深圳市华星光电技术有限公司 | 消除OLED显示面板Mura的方法 |
US10699662B2 (en) * | 2016-09-12 | 2020-06-30 | Novatek Microelectronics Corp. | Integrated circuit for driving display panel and method thereof |
US10283071B2 (en) | 2016-09-12 | 2019-05-07 | Novatek Microelectronics Corp. | Driving apparatus and method |
KR101747405B1 (ko) | 2017-01-06 | 2017-06-15 | 주식회사 브이오 | 디스플레이 패널의 무라 보정방법 |
KR102552012B1 (ko) * | 2018-12-26 | 2023-07-05 | 주식회사 엘엑스세미콘 | 무라 보정 시스템 |
-
2018
- 2018-12-26 KR KR1020180169627A patent/KR102552033B1/ko active IP Right Grant
-
2019
- 2019-12-20 US US16/723,336 patent/US11114017B2/en active Active
- 2019-12-23 TW TW108147244A patent/TWI827774B/zh active
- 2019-12-23 CN CN201911335880.7A patent/CN111383610B/zh active Active
- 2019-12-25 JP JP2019234793A patent/JP7514616B2/ja active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1991945A (zh) * | 2005-12-27 | 2007-07-04 | 联詠科技股份有限公司 | 用于平面显示器的非均匀区域补偿装置及其方法 |
CN105280098A (zh) * | 2014-06-10 | 2016-01-27 | 三星电子株式会社 | 用于校正显示不均匀性的显示装置 |
CN105702218A (zh) * | 2014-12-10 | 2016-06-22 | 三星显示有限公司 | 显示装置、驱动该显示装置的方法及其视觉检查装置 |
TW201642238A (zh) * | 2015-05-19 | 2016-12-01 | 奇景光電股份有限公司 | 顯示面板的校正電路與校正方法 |
CN106887220A (zh) * | 2015-10-26 | 2017-06-23 | 弘益技术株式会社 | 显示面板校正方法及校正模块 |
CN105590604A (zh) * | 2016-03-09 | 2016-05-18 | 深圳市华星光电技术有限公司 | Mura现象补偿方法 |
CN108845784A (zh) * | 2018-05-25 | 2018-11-20 | 深圳吉迪思电子科技有限公司 | 一种显示屏Mura补偿方法及装置 |
Also Published As
Publication number | Publication date |
---|---|
JP7514616B2 (ja) | 2024-07-11 |
US11114017B2 (en) | 2021-09-07 |
US20200211442A1 (en) | 2020-07-02 |
JP2020106839A (ja) | 2020-07-09 |
KR20200079921A (ko) | 2020-07-06 |
TWI827774B (zh) | 2024-01-01 |
TW202036533A (zh) | 2020-10-01 |
KR102552033B1 (ko) | 2023-07-05 |
CN111383610A (zh) | 2020-07-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN111383566B (zh) | Mura校正系统 | |
CN111383565B (zh) | Mura校正系统 | |
CN111383610B (zh) | Mura校正驱动器 | |
KR101286536B1 (ko) | 디지털 감마 보정 시스템 및 보정방법 | |
KR101362169B1 (ko) | 감마 보정 시스템 및 그의 보정방법 | |
KR20130142748A (ko) | 영상 처리 장치 및 방법 | |
KR100442004B1 (ko) | 표시농도 변환방법 및 표시장치 | |
KR20220077553A (ko) | 무라 보상을 위한 무라 보상장치 및 데이터처리회로 | |
US20190265937A1 (en) | Display calibration device, display calibration system, and display device | |
JP2015031874A (ja) | 表示装置、表示装置の制御方法、及び、プログラム | |
CN110728953B (zh) | 一种灰阶电压校正方法、驱动方法、校正系统和存储介质 | |
KR102303685B1 (ko) | 표시 장치의 검사 방법 및 이에 의해 검사되는 표시 장치 | |
CN111443754B (zh) | 伽马电压输出电路及模块、校准方法及装置、显示装置 | |
US20220415240A1 (en) | Voltage drop compensation system of display panel, and display driving device for compensating for voltage drop of display panel | |
KR101826112B1 (ko) | Tft―lcd 모니터 기반의 블라인드 조정 시스템 및 블라인드 조정 방법 | |
JP2011203671A (ja) | 携帯機器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |