CN111382102A - 一种硬盘扩展系统与电子设备 - Google Patents
一种硬盘扩展系统与电子设备 Download PDFInfo
- Publication number
- CN111382102A CN111382102A CN201811626210.6A CN201811626210A CN111382102A CN 111382102 A CN111382102 A CN 111382102A CN 201811626210 A CN201811626210 A CN 201811626210A CN 111382102 A CN111382102 A CN 111382102A
- Authority
- CN
- China
- Prior art keywords
- connectors
- connector
- hard disk
- expansion system
- assignment
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 description 23
- 238000010586 diagram Methods 0.000 description 9
- 238000013461 design Methods 0.000 description 8
- 238000003780 insertion Methods 0.000 description 6
- 230000037431 insertion Effects 0.000 description 6
- 230000000694 effects Effects 0.000 description 5
- 230000005856 abnormality Effects 0.000 description 3
- 238000009434 installation Methods 0.000 description 3
- 238000004891 communication Methods 0.000 description 2
- 238000004590 computer program Methods 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 230000009365 direct transmission Effects 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000002265 prevention Effects 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4063—Device-to-bus coupling
- G06F13/409—Mechanical coupling
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
- G06F13/4282—Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Details Of Connecting Devices For Male And Female Coupling (AREA)
Abstract
本申请涉及一种硬盘扩展系统与电子设备,其中,硬盘扩展系统包括:硬盘背板,硬盘背板上设有至少两个第一连接器;硬盘控制卡,硬盘控制卡上设有至少两个第二连接器,至少两个第一连接器与至少两个第二连接器一一对应;至少两条线缆,至少两条线缆中的任一条连接至少两个第一连接器中的一个及与之对应的一个第二连接器;赋值模块,与至少两个第一连接器相连接,赋值模块上电时,为至少两个第一连接器中的每一个第一连接器赋值,其中,任意两个赋值不同;逻辑器件,与至少两个第二连接器相连接,接收赋值生成对比值,进而实现线缆连接是否正确的自动化判断,且该设计高效,且判断结果准确,无需采用特制线缆,成本低,易于实现。
Description
技术领域
本申请涉及机架服务器领域,尤其涉及一种硬盘扩展系统与一种电子设备。
背景技术
随着互联网的发展,全球对于服务器的需求显著提高,为了满足大型的数据中心或者网络中心需求,机架服务器已经大量用于数据中心及通信领域。
机架服务器可支持多颗高性能CPU、大容量内存、大容量存储,采用高密度、模块化设计,具有高性能、高可靠、高可扩展、易管理等特点,广泛适用于互联网、云计算、大数据、NFV、SDN等领域。
出于组件化、易用性、易维护性等考虑,机架服务器一般为分组模块化设计,由处理器、主板、内存、硬盘处理器、硬盘背板、PCIE卡、机框、电源板等等部件组成,各部件之间由各种通讯总线相连,实现各模块之间的互联互通。
为了应对越来越大的存储需求,机架服务器中支持的硬盘数量越来越多,对硬盘的性能要求越来越高。在机架服务器设计中,由于硬盘的IOPS(Input/Output OperationsPer Second,即计算机存储设备)高性能要求,硬盘控制卡[RAID(磁盘阵列)卡或其它硬盘直通卡]通过Mini SAS HD(Mini Serial Attached SCSI Hard Disk,即迷你串行硬盘或迷你串行高清硬盘)线缆(符合SFF-8643标准,以下皆同)与硬盘背板连接是一种常见设计。每一根Mini SAS HD线缆可以支持4个高速LANE(LAN Emulation,即局域网仿真或LAN仿真)通道,也就是可以通过背板直接连接4个SAS(Serial Attached SCSI)/SATA(Serial ATA)硬盘。当机架服务器中硬盘控制卡和硬盘背板之间直连的SAS/SATA硬盘越多,需要的MiniSAS HD线缆越多。如图1所示,以机架服务器中常见的16个SAS/SATA盘直连计算,至少需要4根Mini SAS HD线缆。
出于机架服务器对硬盘管理的需要,设计中要求Mini SAS HD线缆每个LANE与硬盘的连接顺序固定。因此在机架服务器内部,硬盘处理器和硬盘背板之间,每根Mini SASHD线缆的连接位置需要固定,不能随意连接,否则可能会出现管理界面上硬盘槽位混乱、处理器连接错误等异常。
当一台机架服务器内,多根Mini SAS HD线缆都需要插在固定位置时,线缆插错位置就成为大概率事件。
目前各服务器厂家为解决该问题,一般采用两种办法:
1、人工检测线缆安装顺序。此种办法效率低下,易出错,成本高,不适合于大批量生成。
2、如图2所示,通过定制线缆的方法解决,将多根线缆捆绑在一起,根据不同长度,限定插在指定位置。这种方式虽然可以缓解线缆误插问题,但同时也会导致线缆不通用,价格偏贵。
发明内容
为了解决上述技术问题或者至少部分地解决上述技术问题,本申请提供了一种利用通用线缆,确保服务器上的多根线缆都能安装在正确位置的硬盘扩展系统。
第一方面,本申请提供了一种硬盘扩展系统,包括:硬盘背板,硬盘背板上设有至少两个第一连接器;硬盘控制卡,硬盘控制卡上设有至少两个第二连接器,至少两个第一连接器与至少两个第二连接器一一对应;至少两条线缆,至少两条线缆中的任一条连接至少两个第一连接器中的一个及与之对应的一个第二连接器;赋值模块,与至少两个第一连接器相连接,赋值模块上电时,为至少两个第一连接器中的每一个第一连接器赋值,其中,任意两个赋值不同;逻辑器件,与至少两个第二连接器相连接,接收赋值生成对比值。
可选地,赋值模块包括:设置在硬盘背板上的高电平电路与低电平电路;其中,赋值模块上电时,通过高电平电路与低电平电路为至少两个第一连接器提供电平信号,至少两个第一连接器任意两个接收到的电平信号不同。
可选地,至少两个第一连接器中的任一个包括:第一引脚,与高电平电路连接;和/或第二引脚,与低电平电路连接。
可选地,低电平电路为接地电路。
可选地,高电平电路与第一引脚之间设置有阻性元件。
可选地,逻辑器件设于硬盘控制卡;至少两个第二连接器的引脚与逻辑器件的管脚一一对应连接。
第二方面,本申请提供了一种电子设备,包括:如上述技术方案中任一项所述的硬盘扩展系统;以及处理器,与逻辑器件相连接,获取逻辑器件生成的对比值;存储器,与处理器相连接,用于存储至少两个第一连接器、赋值与至少两个第二连接器的对应关系;处理器根据对应关系与对比值,判断至少两个第一连接器与至少两个第二连接器的连接是否为一一对应的连接。
可选地,根据对应关系与对比值,判断至少两个第一连接器与至少两个第二连接器的连接是否为一一对应的连接具体包括:判断至少两个第一连接器的赋值与至少两个第一连接器对应的对比值是否相等;其中,若判断结果为相等,则说明赋值对应的至少两个第一连接器与至少两个第二连接器是一一对应连接;若判断结果为不等,则说明赋值对应的至少两个第一连接器与至少两个第二连接器未一一对应连接。
可选地,还包括:处理器在判断至少两个第一连接器与至少两个第二连接器未一一对应的连接时,处理器还根据对应关系,以及对比值,推荐至少两个第一连接器与至少两个第二连接器的连接方式。
可选地,还包括:显示装置,与处理器相连接,用于显示推荐的至少两个第一连接器与至少两个第二连接器的连接方式。
可选地,还包括:至少两个提示灯,与处理器相连接,并与至少两个第二连接器一一对应;在判断至少两个第一连接器与至少两个第二连接器未一一对应的连接时,至少两个提示灯中的至少一个发出提示,以提示至少两个第二连接器中的任一个未与至少两个第一连接器一一对应连接。
本申请实施例提供的上述技术方案与现有技术相比具有如下优点:
本申请实施例提供的该硬盘扩展系统与电子设备,通过赋值模块为每个第一连接器赋值,使得每一个第一连接器携带一个不同的赋值,在进行线缆的连接时,通过线缆将赋值传输至逻辑器件,逻辑器件根据接收到的赋值,生成对比值,对比值与赋值为一一对应的关系,因此,根据对比值与赋值可直接反映出第一连接器与第二连接器是否进行了一一对应的连接,以此实现了线缆连接是否正确的自动化判断,且该设计高效,且判断结果准确,无需采用特制线缆,成本低,易于实现。
附图说明
此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本申请的实施例,并与说明书一起用于解释本申请的原理。
为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,对于本领域普通技术人员而言,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为现有技术中机架服务器内部硬盘控制器与硬盘背板之间通过4根线缆连接的安装图;
图2为现有技术中定制的2根线缆捆绑的示意图;
图3为本申请实施例提供的一种硬盘扩展系统中硬盘控制卡与硬盘背板之间通过4根线缆连接的安装图;
图4为本申请实施例提供的一种硬盘扩展系统中硬盘控制卡与硬盘背板通过线缆连接的示意图;
图5为本申请实施例提供的一种硬盘扩展系统中线缆的信号定义;
图6为本申请实施例提供的一种硬盘扩展系统第一连接器的结构示意图;
图7为如图6所示的第一连接器的另一方向的结构示意图;
图8为本申请实施例提供的一种硬盘扩展系统的原理图框图;
图9为本申请实施例提供的一种硬盘扩展系统中线缆的插座位置定义图;
图10为本申请实施例提供的一种电子设备的原理图框图;
图11为本申请实施例提供的一种电子设备中的线缆插接错误的显示界面。
其中,图1至图11中附图标记与部件名称之间的对应关系为:
1电子设备,10硬盘扩展系统,102硬盘背板,104硬盘控制卡,106第一连接器a,108第一连接器b,110第一连接器c,112第一连接器d,114第二连接器a,116第二连接器b,118第二连接器c,120第二连接器d,122线缆,124赋值模块,1242高电平电路,1244低电平电路,126逻辑器件,128阻性元件,20处理器,22总线。
具体实施方式
为使本申请实施例的目的、技术方案和优点更加清楚,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本申请的一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本申请保护的范围。
如图3、图4与图8所示,本申请的第一方面实施例提供了一种硬盘扩展系统10,包括:硬盘背板102,硬盘背板102上设有至少两个第一连接器;硬盘控制卡104,硬盘控制卡104上设有至少两个第二连接器,至少两个第一连接器与至少两个第二连接器一一对应;至少两条线缆122,至少两条线缆中的任一条连接至少两个第一连接器中的一个及与之对应的一个第二连接器;赋值模块124,与至少两个第一连接器相连接,赋值模块124上电时,为至少两个第一连接器中的每一个第一连接器赋值,其中,任意两个赋值不同;逻辑器件126,与至少两个第二连接器相连接,接收赋值生成对比值。
本申请实施例提供的该硬盘扩展系统10,通过赋值模块124为每个第一连接器赋值,使得每一个第一连接器携带一个不同的赋值,在进行线缆122的连接时,通过线缆122将赋值传输至逻辑器件126,逻辑器件126根据接收到的赋值,生成对比值,对比值与赋值为一一对应的关系,因此,根据对比值与赋值可直接反映出第一连接器与第二连接器是否进行了一一对应的连接,以此实现了线缆122连接是否正确的自动化判断,且该设计高效,且判断结果准确,无需采用特制线缆122,成本低,易于实现。
在本申请的一个实施例中,可选地,如图8所示,赋值模块124包括:设置在硬盘背板102上的高电平电路1242与低电平电路1244;其中,赋值模块124上电时,通过高电平电路1242与低电平电路1244为至少两个第一连接器提供电平信号,至少两个第一连接器任意两个接收到的电平信号不同。
在该实施例中,赋值模块124高电平电路1242与低电平电路1244,在赋值时,实现二进制赋值效果,例如:低电平代表0,高电平代表1,即可实现对第一连接器的二进制赋值,该设计简单易行,且符合计算机程序的二进制标准,且成本低,在具体实施例时,可以直接在硬盘背板102上印制高电平电路1242与低电平电路1244,也可以通过外接模块实现赋值。
在本申请的一个实施例中,可选地,如图8所示,所述至少两个第一连接器中的任一个包括:
第一引脚,与所述高电平电路连接;和/或
第二引脚,与所述低电平电路连接。
至少两个第一连接器包括:第一引脚,与高电平电路1242连接;第二引脚,与低电平电路1244连接。
在该实施例中,通过第一连接器的第一引脚与高电平电路1242连接,在赋值时,为第一连接器提供一个二进制数1的效果,第一连接器的第二引脚与低电平电路1244连接,在赋值时,为第一连接器提供一个二进制数0的效果,从而实现为第一连接器提供不同的赋值,在具体实施过程中,为每个第一连接器的赋值数,通过为每一个第一连接器的第一引脚与第二引脚的数量决定,其中,可选地,每个第一连接器的第一引脚的数量的取值范围为0至8个;每个第一连接器的第二引脚的数量的取值范围为0至8个,进一步可选地,每个第一连接器中第一引脚与第二引脚的数量总和不超过8个,且该设计直接将第一连接器的引脚与赋值模块124进行连接,无需定制第一连接器,降低了成本,全部第一连接器中包括第一引脚与第二引脚。
在本申请的一个实施例中,可选地,如图8所示,低电平电路1244为接地电路。
在该实施例中,低电平电路1244为接地电路,将第一连接地的第一引脚下拉到地,以实现二进制赋值0的效果,并且,接地电路安全易设置,无需添加其他电子元件,节约了成本。
在本申请的一个实施例中,可选地,如图8所示,高电平电路与第一引脚之间设置有阻性元件128。
在该实施例中,第二引脚通过阻性元件128上拉,以降低第二引脚的电流,避免出现短路或电流过大“烧坏”等问题。
在本申请的一个实施例中,可选地,如图8与图9所示,逻辑器件126设于硬盘控制卡104;至少两个第二连接器的引脚与逻辑器件126的管脚一一对应连接。
在该实施例中,逻辑器件126焊接于硬盘控制卡104上,并且,第二连接器的引脚与逻辑器件126的管脚一一对应连接,以使逻辑器件126生成的对比值与第一连接器一一对应。
其中,逻辑器件126为可编程逻辑器件,即EPLD。
具体地,本申请的目的在于,提供一种机架服务器上Mini SAS HD线缆122的防误插的硬盘扩展系统10,可确保服务器上的多根Mini SAS HD线缆122都安装在正确位置,避免误插导致故障,利用这这种方法,可直接利用普通Mini SAS HD线缆122,实现机架服务器内的多根硬盘线缆122无错连接。
如图3与图4所示,以4条线缆122连接第一连接器与第二连接器为例,即硬盘背板102上设置有4个第一连接器,包括:第一连接器a106、第一连接器b108、第一连接器c110、第一连接器d112;硬盘控制卡104上设置有4个第二连接器,包括:第二连接器a114、第二连接器b116、第二连接器c118、第二连接器d120,其中,第一连接器a106应与第二连接器a114对应连接,第一连接器b108应与第二连接器b116对应连接,第一连接器c110应与第二连接器c118对应连接,第一连接器d112应与第二连接器d120对应连接。而在实际操作的过程中,极易出现第一连接器a106与第二连接器b116连接的或者其他类似的错误连接,而这种错误连接会导致机架服务器的硬盘管理出现混乱,容易引发误操作从而导致服务异常。
本申请提供的一个实施例,如图5所示,按SFF-8643标准,为线缆122信号定义,其中,A1、A2、B1、B2、C1、C2、D1、D2为预留边带,而本申请提供的实施例基于SFF-8643标准的情况下,选取部分预留边带进行定义,实现为4个第一连接器赋值,每个第一连接器的赋值通过线缆122传输至第二连接器,而第二连接器再将赋值传输至逻辑器件126,逻辑器件126记录第二连接器传输的赋值,生成对比值,与赋值进行对比,从而判断第一连接器与第二连接器之间的线缆122是否一一对应的连接。需要说明的是上述预留边带信息仅作为说明需要,并非单一的情况,在本申请的其他实施例中,可以对其他边带进行定义,实现赋值。
如图6与图7所示,第一连接器a106(第一连接器a106、第一连接器b108、第一连接器c110、第一连接器d112、第二连接器a114、第二连接器b116、第二连接器c118、第二连接器d120结构相同),由上至下,其信号脚第一排由一端向另一端为D1至D9;其信号脚第二排由一端向另一端为C1至C9;其信号脚第三排由一端向另一端为B1至B9;其信号脚第四排由一端向另一端为A1至A9;
进一步地,如图8所示,对第一连接器a106边带管脚中的3个信号脚A2、C1、D1下拉到地,即对第一连接器a106的第一引脚下拉到地,即定义第一连接器a106的位置信息为二进制的“000”;对第一连接器b108边带管脚中的3个信号脚C1、D1下拉到地,A2通过电阻上拉,即对第一连接器b108的第一引脚下拉到地,第二引脚通过电阻上拉,即定义第一连接器b108的位置信息为二进制的“001”;对第一连接器c110边带管脚中的3个信号脚A2、D1下拉到地,C1通过电阻上拉,即对第一连接器c110的第一引脚下拉到地,第二引脚通过电阻上拉,即定义第一连接器c110的位置信息为二进制的“010”;对第一连接器d112边带管脚中的3个信号脚D1下拉到地,A2、C1通过电阻上拉,即对第一连接器d112的第一引脚下拉到地,第二引脚通过电阻上拉,即定义第一连接器d112的位置信息为二进制的“011”。
通过硬盘控制卡104上的EPLD(可编程逻辑器件),将硬盘控制卡104上第一连接器a106、第一连接器b108、第一连接器c110、第一连接器d112的边带(sideband)中的3个信号A1、C1、D2分别接入EPLD。其中第一连接器a106的D2、C1、A1分别接入EPLD的P2、P1、P0管脚,第一连接器b108的D2、C1、A1分别接入EPLD的P5、P4、P3管脚,第一连接器c110的D2、C1、A1分别接入EPLD的P8、P7、P6管脚,第一连接器d112的D2、C1、A1分别接入EPLD的P11、P10、P9管脚。需要说明的是,上述第一连接器的边带与逻辑器件126管脚的对应关系为距离说明,并非单一情况,在本申请的其他实施例中,可以将第一连接器边带与逻辑器件126的其他管脚相连。
如图10所示,本申请的第二方面实施例提供了一种硬盘扩展系统10,电子设备1,包括:如上述任一实施例提供的硬盘扩展系统10;以及处理器20,与逻辑器件126相连接,获取逻辑器件126生成的对比值;存储器,与处理器20相连接,用于存储至少两个第一连接器、赋值与至少两个第二连接器的对应关系;处理器20根据对应关系与对比值,判断至少两个第一连接器与至少两个第二连接器的连接是否为一一对应的连接。
本申请实施例提供的该电子设备1,通过处理器20获取逻辑器件126生成的对比值,由于赋值为通过第一连接器、线缆122、与第二连接器逐一传输至逻辑器件126,因此,逻辑器件126生成的对比值与赋值存在对应关系,从而能够根据对比值与存储器中存储的至少两个第一连接器、赋值与至少两个第二连接器的对应关系,判断至少两个第一连接器与至少两个第二连接器的连接是否为一一对应的连接。
在本申请的一个实施例中,可选地,根据对应关系与对比值,判断至少两个第一连接器与至少两个第二连接器的连接是否为一一对应的连接具体包括:判断至少两个第一连接器的赋值与至少两个第一连接器对应的对比值是否相等;其中,若判断结果为相等,则说明赋值对应的至少两个第一连接器与至少两个第二连接器是一一对应连接;若判断结果为不等,则说明赋值对应的至少两个第一连接器与至少两个第二连接器未一一对应连接。
在该实施例中,对比值为赋值的直接传输结果,因此,若根据第二连接器传输的赋值生成的对比值与,第二连接器所对应的第一连接器应被赋予的赋值相等则说明线缆122连接正确,若根据第二连接器传输的赋值生成的对比值与,第二连接器所对应的第一连接器应被赋予的赋值不等则说明线缆122连接错误。
在本申请的一个实施例中,可选地,还包括:处理器20在判断至少两个第一连接器与至少两个第二连接器未一一对应的连接时,处理器20还根据对应关系,以及对比值,推荐至少两个第一连接器与至少两个第二连接器的连接方式。
在该实施例中,在处理器20判断线缆122连接错误后,推荐线缆122正确的连接方式,即,根据对应关系,以及对比值,推荐第一连接器与第二连接器的连接方式具体为,根据对应关系,以及对比值,推荐对应值与赋值相等的第一连接器与第二连接器的连接方式,具体地,下面以4条线缆122拦截4个第一连接器与4个第二连接器为例:第一连接器a106、第二连接器a114、赋值a为对应关系;第一连接器b108、第二连接器b116、赋值b为对应关系;第一连接器c110、第二连接器c118、赋值c为对应关系;第一连接器d112、第二连接器d120、赋值d为对应关系,若根据第二连接器a114传输的赋值生成的对比值与赋值b相等,则推荐现连接第二连接器a114的线缆122连接至第二连接器b116;若根据第二连接器b116传输的赋值生成的对比值与赋值a相等,则推荐现连接第二连接器b116的线缆122连接至第二连接器a114;若根据第二连接器c118传输的赋值生成的对比值与赋值c相等,则说明第一连接器c110与第二连接器c118的连接正确;若根据第二连接器d120传输的赋值生成的对比值与赋值d相等,则说明第一连接器d112与第二连接器d120的连接正确。
在本申请的一个实施例中,可选地,还包括:显示装置,与处理器20相连接,用于显示推荐的至少两个第一连接器与至少两个第二连接器的连接方式。
在该实施例中,通过显示装置显示处理器20推荐的至少两个第一连接器与至少两个第二连接器的连接方式,以便用户根据显示内容调整线缆122。
在本申请的一个实施例中,可选地,还包括:至少两个提示灯,与处理器20相连接,并与至少两个第二连接器一一对应;在判断至少两个第一连接器与至少两个第二连接器未一一对应的连接时,至少两个提示灯中的至少一个发出提示,以提示至少两个第二连接器中的任一个未与至少两个第一连接器一一对应连接。
在该实施例中,在处理器20判断线缆122连接错误时,连接错误的第二连接器所对应的指示灯发出提示,以显示哪一第二连接器连接错误,便于用户查找连接错误的线缆122。
具体地,本申请的目的在于,提供一种机架服务器上Mini SAS HD线缆122的防误插的硬盘扩展系统10,可确保服务器上的多根Mini SAS HD线缆122都安装在正确位置,避免误插导致故障,利用这这种方法,可直接利用普通Mini SAS HD线缆122,实现机架服务器内的多根硬盘线缆122无错连接。
如图3与图4所示,以4条线缆122连接第一连接器与第二连接器为例,即硬盘背板102上设置有4个第一连接器,包括:第一连接器a106、第一连接器b108、第一连接器c110、第一连接器d112;硬盘控制卡104上设置有4个第二连接器,包括:第二连接器a114、第二连接器b116、第二连接器c118、第二连接器d120,其中,第一连接器a106应与第二连接器a114对应连接,第一连接器b108应与第二连接器b116对应连接,第一连接器c110应与第二连接器c118对应连接,第一连接器d112应与第二连接器d120对应连接。而在实际操作的过程中,极易出现第一连接器a106与第二连接器b116连接的或者其他类似的错误连接,而这种错误连接会导致机架服务器的硬盘管理出现混乱,容易引发误操作从而导致服务异常。
本申请提供的一个实施例,如图5所示,按SFF-8643标准,为线缆122信号定义,其中,A1、A2、B1、B2、C1、C2、D1、D2为预留边带,而本申请提供的实施例基于SFF-8643标准的情况下,选取部分预留边带进行定义,实现为4个第一连接器赋值,每个第一连接器的赋值通过线缆122传输至第二连接器,而第二连接器再将赋值传输至逻辑器件126,逻辑器件126记录第二连接器传输的赋值,生成对比值,与赋值进行对比,从而判断第一连接器与第二连接器之间的线缆122是否一一对应的连接。需要说明的是上述预留边带信息仅作为说明需要,并非单一的情况,在本申请的其他实施例中,可以对其他边带进行定义,实现赋值。
进一步地,如图8所示,对第一连接器a106边带管脚中的3个信号脚A2、C1、D1下拉到地,即对第一连接器a106的第一引脚下拉到地,即定义第一连接器a106的位置信息为二进制的“000”;对第一连接器b108边带管脚中的3个信号脚C1、D1下拉到地,A2通过电阻上拉,即对第一连接器b108的第一引脚下拉到地,第二引脚通过电阻上拉,即定义第一连接器b108的位置信息为二进制的“001”;对第一连接器c110边带管脚中的3个信号脚A2、D1下拉到地,C1通过电阻上拉,即对第一连接器c110的第一引脚下拉到地,第二引脚通过电阻上拉,即定义第一连接器c110的位置信息为二进制的“010”;对第一连接器d112边带管脚中的3个信号脚D1下拉到地,A2、C1通过电阻上拉,即对第一连接器d112的第一引脚下拉到地,第二引脚通过电阻上拉,即定义第一连接器d112的位置信息为二进制的“011”。
通过硬盘控制卡104上的EPLD(可编程逻辑器件),将硬盘控制卡104上第一连接器a106、第一连接器b108、第一连接器c110、第一连接器d112的边带(sideband)中的3个信号A1、C2、D2分别接入EPLD。其中第一连接器a106的D2、C2、A1分别接入EPLD的P2、P1、P0管脚,第一连接器b108的D2、C2、A1分别接入EPLD的P5、P4、P3管脚,第一连接器c110的D2、C2、A1分别接入EPLD的P8、P7、P6管脚,第一连接器d112的D2、C2、A1分别接入EPLD的P11、P10、P9管脚。需要说明的是,上述第一连接器的边带与逻辑器件126管脚的对应关系为距离说明,并非单一情况,在本申请的其他实施例中,可以将第一连接器边带与逻辑器件126的其他管脚相连。
当硬盘控制卡104和硬盘背板102,通过Mini SAS HD线缆122连接时,机架服务器的处理器20(可选地,处理器20为BMC管理模块)可以通过总线22(可选地,总线22为I2C总线),读取EPLD中的对应值,即Mini SAS HD对应的槽位信息。当BMC读取到硬盘控制卡104上P2-P0、P5-P3、P8-P6、P11-P9数值如图9所示,则表示线缆122正确连接,否则代表线缆122连接错误。如图11所示,出现错误时,可以读取到a、b、c、d各插座的误接线位置,BMC管理模块在图形界面上给出错误告警,并指出线缆122应连接的正确位置与实际误接位置对比,便于更换。
相对于相关技术而言,本申请提供的硬盘扩展系统10与电子设备1,分别在位于硬盘控制卡104和硬盘背板102的Mini SAS HD连接器上,利用Mini SAS HD线缆122中预留的边带(sideband)信号,定义每根线缆122的位置信息。通过机架服务器BMC管理模块的I2C总线,从硬盘控制卡104已有的EPLD(可编程逻辑器件)中读取Mini SAS HD线缆122的位置信息,判断线缆122是否已插在正确的位置。本申请的设计灵活,减少成本与设计复杂度,检测线缆122误插准确率可达100%。
本申请中利用了SFF-8643标准Mini SAS HD线缆122中边带(sideband)的至少一个信号进行线缆122位置检测,可以同时准确检测至少2根线缆122的误插问题,其中,可选地,通过3个信号进行线缆122的位置检测,可以通知准确检测2至7根线缆122的误插问题。本申请提供的硬盘扩展系统10与电子设备1可以根据机架服务器中实际使用的线缆122数量,自行选择所需边带(sideband)信号。
在此需要说明的是,在不同的场合边带(sideband)信号用作其它用途。
本申请通过提供一种机架服务器上Mini SAS HD线缆122的防误插设计方法,可实时检查服务器上的Mini SAS HD线缆122是否插错位置。利用这这种方法,可直接利用普通Mini SAS HD线缆122,实现机架服务器内的多根硬盘线缆122无错连接。通过减少出错降低成本,对于机架服务器的智能化生成与加工,具有显著的作用。
需要说明的是,在本文中,诸如“第一”和“第二”等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
以上所述仅是本申请的具体实施方式,使本领域技术人员能够理解或实现本申请。对这些实施例的多种修改对本领域的技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本申请的精神或范围的情况下,在其它实施例中实现。因此,本申请将不会被限制于本文所示的这些实施例,而是要符合与本文所申请的原理和新颖特点相一致的最宽的范围。
Claims (11)
1.一种硬盘扩展系统,其特征在于,包括:
硬盘背板,所述硬盘背板上设有至少两个第一连接器;
硬盘控制卡,所述硬盘控制卡上设有至少两个第二连接器,所述至少两个第一连接器与所述至少两个第二连接器一一对应;
至少两条线缆,所述至少两条线缆中的任一条连接所述至少两个第一连接器中的一个及与之对应的一个第二连接器;
赋值模块,与所述至少两个第一连接器相连接,所述赋值模块上电时,为所述至少两个第一连接器中的每一个第一连接器赋值,其中,任意两个所述赋值不同;
逻辑器件,与所述至少两个第二连接器相连接,接收所述赋值生成对比值。
2.根据权利要求1所述的硬盘扩展系统,其特征在于,
所述赋值模块包括:设置在所述硬盘背板上的高电平电路与低电平电路;
其中,所述赋值模块上电时,通过所述高电平电路与所述低电平电路为所述至少两个第一连接器提供电平信号,所述至少两个第一连接器任意两个接收到的所述电平信号不同。
3.根据权利要求2所述的硬盘扩展系统,其特征在于,
所述至少两个第一连接器中的任一个包括:
第一引脚,与所述高电平电路连接;和/或
第二引脚,与所述低电平电路连接。
4.根据权利要求2所述的硬盘扩展系统,其特征在于,
所述低电平电路为接地电路。
5.根据权利要求3所述的硬盘扩展系统,其特征在于,
所述高电平电路与所述第一引脚之间设置有阻性元件。
6.根据权利要求1至5中任一项所述的硬盘扩展系统,其特征在于,
所述逻辑器件设于所述硬盘控制卡;
所述至少两个第二连接器的引脚与所述逻辑器件的管脚一一对应连接。
7.一种电子设备,其特征在于,包括:如上述权利要求1至6中任一项所述的硬盘扩展系统;以及
处理器,与逻辑器件相连接,获取所述逻辑器件生成的对比值;
存储器,与所述处理器相连接,用于存储所述至少两个第一连接器、所述赋值与所述至少两个第二连接器的对应关系;
所述处理器根据所述对应关系与所述对比值,判断所述至少两个第一连接器与所述至少两个第二连接器的连接是否为一一对应的连接。
8.根据权利要求7所述的电子设备,其特征在于,所述根据所述对应关系与所述对比值,判断至少两个第一连接器与至少两个第二连接器的连接是否为一一对应的连接具体包括:
判断所述至少两个第一连接器的所述赋值与所述至少两个第一连接器对应的所述对比值是否相等;
其中,若判断结果为相等,则说明所述赋值对应的所述至少两个第一连接器与所述至少两个第二连接器是一一对应连接;
若判断结果为不等,则说明所述赋值对应的所述至少两个第一连接器与所述至少两个第二连接器未一一对应连接。
9.根据权利要求8所述的电子设备,其特征在于,还包括:
所述判断结果为不等,则说明所述赋值对应的所述至少两个第一连接器与至少两个第二连接器未一一对应连接后,所述处理器还根据所述对应关系以及所述对比值,推荐所述至少两个第一连接器与所述至少两个第二连接器的连接方式。
10.根据权利要求9所述的电子设备,其特征在于,还包括:
显示装置,与所述处理器相连接,用于显示推荐的所述至少两个第一连接器与所述至少两个第二连接器的连接方式。
11.根据权利要求7至10中任一项所述的电子设备,其特征在于,还包括:
至少两个提示灯,与所述处理器相连接,并与所述至少两个第二连接器一一对应;
在判断所述至少两个第一连接器与所述至少两个第二连接器未一一对应的连接时,所述至少两个提示灯中的至少一个发出提示,以提示所述至少两个第二连接器中的任一个未与所述至少两个第一连接器一一对应连接。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811626210.6A CN111382102A (zh) | 2018-12-28 | 2018-12-28 | 一种硬盘扩展系统与电子设备 |
PCT/CN2019/110425 WO2020134340A1 (zh) | 2018-12-28 | 2019-10-10 | 一种硬盘扩展系统与电子设备 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811626210.6A CN111382102A (zh) | 2018-12-28 | 2018-12-28 | 一种硬盘扩展系统与电子设备 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN111382102A true CN111382102A (zh) | 2020-07-07 |
Family
ID=71127338
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201811626210.6A Pending CN111382102A (zh) | 2018-12-28 | 2018-12-28 | 一种硬盘扩展系统与电子设备 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN111382102A (zh) |
WO (1) | WO2020134340A1 (zh) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111176913A (zh) * | 2019-12-16 | 2020-05-19 | 苏州浪潮智能科技有限公司 | 一种检测服务器中Cable Port的电路和方法 |
CN112363878A (zh) * | 2020-11-13 | 2021-02-12 | 浪潮电子信息产业股份有限公司 | 一种服务器组件及其线缆连接正确性检测机构 |
CN112596983A (zh) * | 2020-12-30 | 2021-04-02 | 苏州浪潮智能科技有限公司 | 一种服务器内连接器的监测方法 |
CN113849234A (zh) * | 2021-09-24 | 2021-12-28 | 联想(北京)有限公司 | 一种连接状态识别方法和电子设备 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103970644A (zh) * | 2013-02-04 | 2014-08-06 | 鸿富锦精密电子(天津)有限公司 | 硬盘背板以及具有该硬盘背板的服务器系统 |
US20140310441A1 (en) * | 2011-09-21 | 2014-10-16 | Kevin Mark Klughart | Data Storage Architecture Extension System and Method |
CN104635873A (zh) * | 2013-11-11 | 2015-05-20 | 鸿富锦精密电子(天津)有限公司 | 硬盘扩展系统 |
CN107357753A (zh) * | 2017-07-12 | 2017-11-17 | 郑州云海信息技术有限公司 | 一种实现PCIE port和硬盘地址自动匹配的方法及系统 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN204028898U (zh) * | 2014-06-19 | 2014-12-17 | 浪潮(北京)电子信息产业有限公司 | 一种硬盘、兼容多种固态硬盘任意混插的服务器 |
CN204650401U (zh) * | 2015-06-10 | 2015-09-16 | 浪潮电子信息产业股份有限公司 | 一种兼容nvme硬盘的硬盘背板 |
CN108829619A (zh) * | 2018-05-23 | 2018-11-16 | 郑州云海信息技术有限公司 | 一种硬盘id连续拓扑结构及硬盘id定位方法 |
-
2018
- 2018-12-28 CN CN201811626210.6A patent/CN111382102A/zh active Pending
-
2019
- 2019-10-10 WO PCT/CN2019/110425 patent/WO2020134340A1/zh active Application Filing
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20140310441A1 (en) * | 2011-09-21 | 2014-10-16 | Kevin Mark Klughart | Data Storage Architecture Extension System and Method |
CN103970644A (zh) * | 2013-02-04 | 2014-08-06 | 鸿富锦精密电子(天津)有限公司 | 硬盘背板以及具有该硬盘背板的服务器系统 |
CN104635873A (zh) * | 2013-11-11 | 2015-05-20 | 鸿富锦精密电子(天津)有限公司 | 硬盘扩展系统 |
CN107357753A (zh) * | 2017-07-12 | 2017-11-17 | 郑州云海信息技术有限公司 | 一种实现PCIE port和硬盘地址自动匹配的方法及系统 |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111176913A (zh) * | 2019-12-16 | 2020-05-19 | 苏州浪潮智能科技有限公司 | 一种检测服务器中Cable Port的电路和方法 |
CN112363878A (zh) * | 2020-11-13 | 2021-02-12 | 浪潮电子信息产业股份有限公司 | 一种服务器组件及其线缆连接正确性检测机构 |
CN112596983A (zh) * | 2020-12-30 | 2021-04-02 | 苏州浪潮智能科技有限公司 | 一种服务器内连接器的监测方法 |
CN113849234A (zh) * | 2021-09-24 | 2021-12-28 | 联想(北京)有限公司 | 一种连接状态识别方法和电子设备 |
Also Published As
Publication number | Publication date |
---|---|
WO2020134340A1 (zh) | 2020-07-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN111382102A (zh) | 一种硬盘扩展系统与电子设备 | |
CN107193763B (zh) | 一种信息处理的方法及电子设备 | |
CN104484264A (zh) | 一种硬盘状态指示方法及装置 | |
US8812762B2 (en) | Presence detectable baffle for electrical components in a computing system | |
CN104516838A (zh) | 管理路径确定方法及装置 | |
WO2014082275A1 (zh) | 线缆插接情况的检测方法及装置 | |
CN101620580B (zh) | 计算机系统及其控制方法 | |
CN110824387B (zh) | 一种检测线缆连接的装置及方法 | |
CN111176913A (zh) | 一种检测服务器中Cable Port的电路和方法 | |
CN113076270A (zh) | 一种io接口的协议配置装置、方法及相关组件 | |
US8521936B2 (en) | Administering computing system resources in a computing system | |
CN112579366A (zh) | 硬盘在位检测系统 | |
CN112506291A (zh) | 一种背板级联装置及电子设备 | |
CN115129560A (zh) | 一种服务器及其接线告警系统 | |
US9807838B1 (en) | System and method for providing downloadable custom LED blinking pattern for backplane controller or enclosure management controller | |
CN117667818B (zh) | 信号传输结构、服务器以及信号传输方法 | |
CN113204475A (zh) | 一种服务器背板硬盘点灯装置、方法及服务器 | |
CN213814665U (zh) | 一种双控存储设备vpd信息写入结构 | |
CN113505033B (zh) | 线缆防插错系统、主板、子卡组件及方法 | |
CN113505045B (zh) | 一种硬盘故障展示方法、装置以及服务器 | |
CN113609035B (zh) | 一种实现硬盘背板线缆防呆的装置及方法 | |
CN210983379U (zh) | 一种硬盘点灯结构 | |
CN117971608B (zh) | 一种硬盘日志的获取方法、发送方法、装置、设备及介质 | |
US10848385B2 (en) | Circuit board for a server system and server system | |
CN116450421A (zh) | 转接板的侦测方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
WD01 | Invention patent application deemed withdrawn after publication | ||
WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20200707 |