CN113849234A - 一种连接状态识别方法和电子设备 - Google Patents
一种连接状态识别方法和电子设备 Download PDFInfo
- Publication number
- CN113849234A CN113849234A CN202111121787.3A CN202111121787A CN113849234A CN 113849234 A CN113849234 A CN 113849234A CN 202111121787 A CN202111121787 A CN 202111121787A CN 113849234 A CN113849234 A CN 113849234A
- Authority
- CN
- China
- Prior art keywords
- connector
- hardware
- hardware identifier
- equipment
- backboard
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims abstract description 46
- 230000001360 synchronised effect Effects 0.000 claims abstract description 9
- 238000004891 communication Methods 0.000 description 11
- 239000000306 component Substances 0.000 description 8
- 238000012545 processing Methods 0.000 description 6
- 238000012423 maintenance Methods 0.000 description 4
- 230000009471 action Effects 0.000 description 3
- 230000006870 function Effects 0.000 description 3
- 230000002093 peripheral effect Effects 0.000 description 3
- 230000008569 process Effects 0.000 description 3
- 238000010586 diagram Methods 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 239000008358 core component Substances 0.000 description 1
- 230000003993 interaction Effects 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 230000000750 progressive effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/44—Arrangements for executing specific programs
- G06F9/4401—Bootstrapping
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4004—Coupling between buses
- G06F13/4022—Coupling between buses using switching circuits, e.g. switching matrix, connection or expansion network
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/44—Arrangements for executing specific programs
- G06F9/445—Program loading or initiating
- G06F9/44505—Configuring for program initiating, e.g. using registry, configuration files
- G06F9/4451—User profiles; Roaming
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2213/00—Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F2213/0026—PCI express
Landscapes
- Engineering & Computer Science (AREA)
- Software Systems (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Mathematical Physics (AREA)
- Computer Hardware Design (AREA)
- Computer Security & Cryptography (AREA)
- Debugging And Monitoring (AREA)
Abstract
本申请公开一种连接状态识别方法和电子设备,该方法预先为设备主板上的第二连接器分配有对应的第二硬件标识,在将设备背板上的第一连接器连接于设备主板上的第二连接器之后,由第一连接器同步所接入的第二连接器的第二硬件标识,并将同步的第二连接器的第二硬件标识作为该第一连接器的第一硬件标识,在此基础上,通过识别设备背板上的各个第一连接器的第一硬件标识,得到各个第一连接器与相应第一硬件标识的对应关系信息,根据该对应关系信息并结合各个第二连接器与被分配的相应第二硬件标识间的对应关系信息,识别设备背板的连接状态。
Description
技术领域
本申请属于计算机技术领域,尤其涉及一种连接状态识别方法和电子设备。
背景技术
硬盘背板通过设置一系列插槽槽位(slot),提供硬盘接入功能,并负责设备(如,服务器)主板与硬盘间的信号连通。设备启动时需获知硬盘背板在主板的连接状态来进行相关初始化操作。
目前,一般预先人为配置好背板与主板的连接规则,在设备启动时读取人为配置的该连接规则,并按连接规则解析背板在主板的连接状态。这导致需要在设备进行规则的配置与维护,尤其是服务器通常支持多种不同类型的背板,相应可能需要配置与维护多种不同的连接规则;另外,该方式还要求在将背板与主板连接时,需严格按照配置的连接规则进行连接,不够灵活且容易出错,一旦背板与主板的实际连接状态与配置的连接规则不符,则将导致初始化出现问题,如硬盘定位错误,插槽的热插拔属性设置错误等。
发明内容
为此,本申请公开如下技术方案:
一种连接状态识别方法,所述方法包括:
识别设备背板上的各个第一连接器的第一硬件标识,得到各个第一连接器与相应第一硬件标识的对应关系信息;其中,所述设备背板上的第一连接器连接于设备主板上的相应第二连接器,预先为设备主板上的第二连接器分配有对应的第二硬件标识;第一连接器的第一硬件标识为:第一连接器从所接入的第二连接器同步的所述第二连接器的第二硬件标识;
获取各个第一连接器与相应第一硬件标识的对应关系信息,并获取各个第二连接器与被分配的相应第二硬件标识的对应关系信息;
根据各个第一连接器与相应第一硬件标识的对应关系信息和各个第二连接器与被分配的相应第二硬件标识的对应关系信息,识别所述设备背板的连接状态。
可选的,所述识别设备背板上的各个第一连接器的第一硬件标识,包括:
在电子设备启动时,设备背板上的第一处理器通过侦测各个第一连接器的第一预定引脚,识别各个第一连接器的第一硬件标识。
可选的,上述方法中,第一连接器的第一预定引脚通过信号线与所述第一连接器所接入的第二连接器的第二预定引脚相连,并通过所述信号线在第一预定引脚同步所连接的第二预定引脚的信号状态;
所述第二预定引脚用于通过对应的信号状态指示所属的第二连接器的第二硬件标识。
可选的,所述获取各个第一连接器与相应第一硬件标识的对应关系信息,包括:
设备主板上的第二处理器读取所述第一处理器通过识别各个第一连接器的第一硬件标识得到的各个第一连接器与相应第一硬件标识的对应关系信息;
设备的引导固件从所述第二处理器读取各个第一连接器与相应第一硬件标识的对应关系信息。
可选的,所述根据各个第一连接器与相应第一硬件标识的对应关系信息和各个第二连接器与被分配的相应第二硬件标识的对应关系信息,识别所述设备背板的连接状态,包括:
比对第一连接器的第一硬件标识和第二连接器的第二硬件标识;
将硬件标识一致的第一连接器和第二连接器识别为具备连接关系,得到表征各个所述第一连接器与各个所述第二连接器间的连接关系的连接状态信息。
可选的,在所述识别所述设备背板的连接状态之后,上述方法还包括:
获取所述设备背板的背板信息;
根据所述设备背板的连接状态和背板信息,执行相应的初始化操作。
可选的,上述方法中,所述设备背板为硬盘背板;所述根据所述设备背板的连接状态和背板信息,执行相应的初始化操作,包括:
根据所述设备主板上硬盘控制器的各个端口与各个所述第二连接器的连接关系,和所述硬盘背板上的各个插槽与各个所述第一连接器的连接关系,确定所述硬盘控制器的各个端口与所述硬盘背板上的各个插槽的连接关系;
根据所述硬盘控制器的各个端口与所述硬盘背板上的各个插槽的连接关系,和所述设备背板的背板信息,执行相应的初始化操作。
一种电子设备,所述电子设备包括:
设备背板,设置有多个第一连接器;
设备主板,设置有多个第二连接器;其中,所述设备背板上的第一连接器连接于设备主板上的相应第二连接器,预先为设备主板上的第二连接器分配有对应的第二硬件标识;第一连接器的第一硬件标识为:第一连接器从所接入的第二连接器同步的所述第二连接器的第二硬件标识;
处理器,用于:
识别设备背板上的各个第一连接器的第一硬件标识,得到各个第一连接器与相应第一硬件标识的对应关系信息;
获取各个第一连接器与相应第一硬件标识的对应关系信息,并获取各个第二连接器与被分配的相应第二硬件标识的对应关系信息;
根据各个第一连接器与相应第一硬件标识的对应关系信息和各个第二连接器与被分配的相应第二硬件标识的对应关系信息,识别所述设备背板的连接状态。
可选的,所述处理器包括:
设置于所述设备背板上的第一处理器,用于:在电子设备启动时,通过侦测各个第一连接器的第一预定引脚,识别各个第一连接器的第一硬件标识,以得到各个第一连接器与相应第一硬件标识的对应关系信息;
设置于所述设备主板上的第二处理器,用于:读取所述第一处理器通过识别各个第一连接器的第一硬件标识得到的各个第一连接器与相应第一硬件标识的对应关系信息;
设置于所述设备主板上的第三处理器,用于:通过设备的引导固件从所述第二处理器读取各个第一连接器与相应第一硬件标识的对应关系信息,并读取各个第二连接器与被分配的相应第二硬件标识间的对应关系信信息;根据各个第一连接器与相应第一硬件标识的对应关系信息和各个第二连接器与被分配的相应第二硬件标识间的对应关系信信息,识别所述设备背板的连接状态。
可选的,所述第三处理器在识别所述设备背板的连接状态时,具体用于:
比对第一连接器的第一硬件标识和第二连接器的第二硬件标识;
将硬件标识一致的第一连接器和第二连接器识别为具备连接关系,得到表征各个所述第一连接器与各个所述第二连接器间的连接关系的连接状态信息。
由以上方案可知,本申请公开的连接状态识别方法和电子设备,预先为设备主板上的第二连接器分配有对应的第二硬件标识,在将设备背板上的第一连接器连接于设备主板上的第二连接器之后,由第一连接器同步所接入的第二连接器的第二硬件标识,并将同步的第二连接器的第二硬件标识作为该第一连接器的第一硬件标识,在此基础上,通过识别设备背板上的各个第一连接器的第一硬件标识,得到各个第一连接器与相应第一硬件标识的对应关系信息,根据该对应关系信息并结合各个第二连接器与被分配的相应第二硬件标识间的对应关系信息,识别设备背板的连接状态。
从而,本申请提出了基于硬件标识并通过在设备背板与主板间具有连接关系的连接器之间进行硬件标识同步,来识别设备背板的连接状态的方式,无需在设备进行背板与主板间连接规则的配置与维护,相应无需限制按照配置的连接规则进行连接,降低了工作量,且支持背板与主板间的灵活连接,避免初始化出错。
附图说明
为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
图1是本申请提供的连接状态识别方法的一种流程示意图;
图2是本申请提供的连接状态识别方法的另一种流程示意图;
图3是本申请提供的设备背板与设备主板的连接状态示例图;
图4是本申请提供的连接状态识别方法的又一种流程示意图;
图5是本申请提供的电子设备的结构示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
传统技术预先在设备中人为配置好背板与主板的连接规则,如,预先配置好用于约束设备背板上不同连接器与主板上不同连接器间的连接关系的配置表和相关代码,在设备启动时读取人为配置的该配置表,并按配置表解析背板在主板的连接状态。申请人发现,该方式存在一系列缺陷,如,需要更高的人工成本进行连接规则配置表的配置与维护、需严格按照配置表进行背板与主板间的连接、不够灵活且容易出错,一旦连接错误会导致设备启动初始化错误等等。
为解决上述问题,本申请实施例公开一种连接状态识别方法和电子设备。该连接状态识别方法可应用于具备设备主板与设备背板的电子设备(也即,本申请所公开的电子设备),该电子设备可以是但不限于众多通用或专用的计算装置环境或配置下的设备。例如:个人计算机、服务器计算机、多处理器装置等等。
如图1所示,本申请实施例公开的连接状态识别方法的处理过程包括:
步骤101、识别设备背板上的各个第一连接器的第一硬件标识,得到各个第一连接器与相应第一硬件标识的对应关系信息。
本申请实施例中,设备背板可以是但不限于硬盘背板或PCIE(peripheralcomponent interconnect express,高速串行计算机扩展总线标准)转接板(switchboard),通过设置在背板上的连接器(第一连接器)与设备主板上的连接器(第二连接器)相连,实现设备背板与设备主板间的信号连通,进而实现设备主板上相关部件如硬件控制器与设备背板上相关部件如硬盘间的信息(数据或指令)交互。
设备背板上的第一连接器与设置于背板的相应部件连接,以硬盘背板为例,位于硬盘背板上的第一连接器与硬盘背板上设置的相应硬盘插槽(slot)连接,以实现与插接至插槽中的硬盘间的信号连通。
设备主板,又叫主机板(mainboard)、系统板(systemboard)或母板(motherboard),上面安装了组成计算机的核心部件及主要电路系统,如CPU、BIOS芯片、I/O(Input/Output,输入/输出)控制芯片及其相关外围电路等。
主板上的第二连接器与设置于主板的相应部件连接,例如,第二连接器通过接入主板上硬盘控制器的端口(port)实现与主板上的硬盘控制器连接等,硬盘控制器可以是但不限于PCIE控制器或SATA(Serial Advanced Technology Attachment hard disk,串口硬盘)控制器。其中,一个第二连接器可连接硬盘控制器等部件的多个端口,如一个硬盘控制器有8个端口,一个第二连接器连接该硬盘控制器的2个或4个端口等。
设备启动时,需获知设备背板在主板的连接状态来进行相关初始化操作。
与现有技术相区别,本申请提出基于硬件标识(硬件ID)的方式识别设备背板的连接状态。
其中,预先为设备主板上的各个第二连接器分配有对应的第二硬件标识(硬件ID),每一第二硬件标识用于唯一标识所对应的第二连接器。并在将设备背板上的第一连接器连接于设备主板上的相应第二连接器后,在第一连接器同步其所接入的第二连接器的第二硬件标识,且将同步的第二硬件标识作为该第一连接器的第一硬件标识。也就是说,设备背板上第一连接器的第一硬件标识为:第一连接器从所接入的第二连接器同步的该所接入的第二连接器的第二硬件标识。
在此基础上,当设备启动时,检测并识别设备背板上的各个第一连接器的第一硬件标识,从而得到设备背板上各个第一连接器与相应第一硬件标识的对应关系信息,其中,各个第一连接器与第一硬件标识的对应关系,可以但不限于是指第一连接器的名称、编号和/或在背板上的位置与第一硬件标识的对应关系。
步骤102、获取各个第一连接器与相应第一硬件标识的对应关系信息,并获取各个第二连接器与被分配的相应第二硬件标识的对应关系信息。
在通过检测与识别设备背板上的各个第一连接器的第一硬件标识,得到设备背板上各个第一连接器与相应第一硬件标识的对应关系信息后,获取该对应关系信息,并同时获取设备主板上各个第二连接器与被分配的相应第二硬件标识间的对应关系信息,以作为识别设备背板的连接状态的依据。
其中,设备主板上各个第二连接器与被分配的相应第二硬件标识间的对应关系信息,可预先写入设备相应位置,如预先写入BIOS固件并存放在BIOS固件代码所在的芯片(芯片的内部存储器)中等,以便于在需要时直接读取。
步骤103、根据各个第一连接器与相应第一硬件标识的对应关系信息和各个第二连接器与被分配的相应第二硬件标识的对应关系信息,识别设备背板的连接状态。
本申请实施例中,设备背板的连接状态,是指在将设备背板接入设备主板后,设备背板上的各个第一连接器与设备主板上的各个第二连接器间的接入关系信息,即,设备背板上的不同第一连接器分别接入设备主板上的哪个第二连接器。
在获得上述两种对应关系信息后,以获得的两种对应关系信息为依据,识别设备背板的连接状态。设备背板上第一连接器的第一硬件标识是第一连接器从所接入的第二连接器同步的该所接入的第二连接器的第二硬件标识,基于这一特点,本实施例具体将具备同一硬件标识的第一连接器和第二连接器识别为具备连接关系,从而得到设备背板上各个第一连接器与设备主板上各第个二连接器间的接入关系信息,实现对设备背板连接状态的识别。
由以上方案可知,本申请实施例的方法,预先为设备主板上的第二连接器分配有对应的第二硬件标识,在将设备背板上的第一连接器连接于设备主板上的第二连接器之后,由第一连接器同步所接入的第二连接器的第二硬件标识,并将同步的第二连接器的第二硬件标识作为该第一连接器的第一硬件标识,在此基础上,通过识别设备背板上的各个第一连接器的第一硬件标识,得到各个第一连接器与相应第一硬件标识的对应关系信息,根据该对应关系信息并结合各个第二连接器与被分配的相应第二硬件标识间的对应关系信息,识别设备背板的连接状态。
从而,本申请提出了基于硬件标识并通过在设备背板与主板间具有连接关系的连接器之间进行硬件标识的同步,来识别设备背板的连接状态的方式,无需在设备进行背板与主板间连接规则的配置与维护,相应无需限制按照配置的连接规则进行连接,降低了工作量,且支持背板与主板间的灵活连接,避免初始化出错。
在一实施例中,参见图2提供的连接状态识别方法的处理流程,本申请实施例公开的连接状态识别方法可进一步实现为:
步骤201、在电子设备启动时,设备背板上的第一处理器通过侦测各个第一连接器的第一预定引脚,识别各个第一连接器的第一硬件标识。
本实施例中,预先在设备主板的第二连接器上设置预定数量的用于作为第二连接器的ID引脚的第二预定引脚,第二预定引脚用于通过对应的信号状态指征其所属的第二连接器的第二硬件标识。每一第二预定引脚即第二连接器的每一ID引脚的信号状态是指该ID引脚的高低电平状态。第二连接器的第二硬件标识,具体为第二连接器的各ID引脚的高低电平状态对应的0、1比特位串代表的数字,其中,0表示低电平,1表示高电平。
一个第二连接器上所设置的ID引脚(即第二预定引脚)的数目n,可视为主板上不同第二连接器分别分配的硬件标识的数量N而定,两者需满足2n≥N这一关系,以能够通过所设数量的ID引脚的信号状态组合,区别化指征数量为N的第二连接器的不同硬件标识,以设备主板上第二连接器的数目为8,相应分配与8个第二连接器一一对应的8个硬件ID为例,每一第二连接器上所设置的ID引脚的数目至少为3。
结合参见图3,预先为设备主板上的第二连接器CON0、CON1、CON2、CON3依次分配硬件ID:0、1、2、3,并通过各第二连接器的至少2个ID引脚的信号状态组合来指征各自对应的硬件ID。
当将设备背板上的第一连接器连接于设备主板上的相应第二连接器后,第一连接器同步其所接入的第二连接器的第二硬件标识,并作为该第一连接器的第一硬件标识。
可选的,本实施例在设备主板的第二连接器与设备背板的第一连接器间的连接线中增加信号线,利用增加的信号线来传递硬件ID,实现第二连接器的第二硬件标识向第一连接器的同步。第一连接器上设置有不少于第二连接器的ID引脚数目的ID引脚,本实施例将第一连接器的ID引脚称为第一预定引脚,通过连接线中增加的信号线,将第二连接器的用于指征其第二硬件标识的ID引脚的信号状态同步至第一连接器的各个相对应ID引脚上,也即,第一连接器的第一预定引脚通过信号线与第一连接器所接入的第二连接器的第二预定引脚相连,并通过信号线在第一预定引脚同步所连接的第二预定引脚的信号状态。
在此基础上,当电子设备启动时,检测设备背板上第一连接器的第一预定引脚,即可识别得到各个第一连接器的第一硬件标识。
可选的,本实施例采用设置于设备背板的第一处理器来侦测设备背板上各个第一连接器的各个ID引脚的信号状态,通过识别各ID引脚的高低电平状态对应的0、1比特位串,得到第一连接器的第一硬件标识。
参见图3,可以但不限于将设备背板上的PSOC(Programmable System on Chip,可编程化系统单芯片)作为第一处理器,来侦测与识别设备背板上各个第一连接器的第一硬件标识,相应得到各个第一连接器与第一硬件标识的对应关系信息,例如,在图3中,PSOC侦测得到背板上各连接器CON A、CON B、CON C、CON D的硬件ID分别为3、0、1、2,相应得到第一连接器与其硬件ID的对应关系信息:CON A-3,CON B-0,CON C-1,CON D-2。
步骤202、设备主板上的第二处理器读取第一处理器通过识别各个第一连接器的第一硬件标识得到的各个第一连接器与相应第一硬件标识的对应关系信息。
第二处理器可以为电子设备的CPU,或区别于CPU的具有计算/处理功能的部件,如BMC(Baseboard Management Controller,基板管理控制器)、FPGA(Field ProgrammableGate Array,现场可编程逻辑门阵列)、CPLD(Complex Programmable logic device,复杂可编程逻辑器件)等,在此不做限制。
在第一处理器通过对各个第一连接器硬件ID的侦测与识别,得到设备背板上各个第一连接器与第一硬件标识的对应关系信息后,设备主板上的第二处理器读取第一处理器获得的该对应关系信息。
步骤203、设备的引导固件从第二处理器读取各个第一连接器与相应第一硬件标识的对应关系信息;读取各个第二连接器与被分配的相应第二硬件标识的对应关系信息。
设备的引导固件,为用于在电子设备启动时进行设备初始化并引导操作系统的固件,如BIOS固件。
在第二处理器从第一处理器读取各个第一连接器与第一硬件标识的对应关系信息之后,设备引导固件如BIOS固件,从第二处理器读取各个第一连接器与相应第一硬件标识的对应关系信息。通常,电子设备利用CPU执行BIOS固件代码,在第二处理器为CPU的情况下,可直接由CPU通过执行相应BIOS代码从自身存储中读取各个第一连接器与相应第一硬件标识的对应关系信息,而在第二处理器为BMC、FPGA等非CPU的情况下,则由CPU通过执行相应BIOS代码从BMC、FPGA等中读取各个第一连接器与相应第一硬件标识的对应关系信息。
除此之外,还获取各个第二连接器与被分配的相应第二硬件标识的对应关系信息,该对应关系信息可预先写入BIOS固件中,由CPU直接读取。
步骤204、比对第一连接器的第一硬件标识和第二连接器的第二硬件标识。
步骤205、将硬件标识一致的第一连接器和第二连接器识别为具备连接关系,得到表征各个所述第一连接器与各个所述第二连接器间的连接关系的连接状态信息。
之后,可基于读取的各个第一连接器与相应第一硬件标识的对应关系信息,及各个第二连接器与被分配的相应第二硬件标识的对应关系信息,比对设备背板上第一连接器的第一硬件标识和设备主板第二连接器的第二硬件标识,并将硬件标识一致的第一连接器和第二连接器识别为具备连接关系,也即,将具有相同硬件标识的第一连接器和第二连接器识别为具备连接关系。
例如,在图3的示例中,通过比对第一连接器和第二连接器的硬件标识,将具有相同硬件ID“3”的CON A与CON 3识别为具备连接关系,将具有相同硬件ID“2”的CON D与CON 2识别为具备连接关系等,从而实现设备背板如硬件背板的连接状态识别,得到设备背板上各个第一连接器与设备主板上各个第二连接器的接入关系信息。
本实施例通过在设备主板的第二连接器增设ID引脚,利用ID引脚的信号状态指征第二连接器的硬件ID,并在设备背板的第一连接器同步第二连接器的硬件ID,使得可基于硬件ID方式实现对设备背板连接状态的识别,该基于硬件ID的识别方式,无需在设备进行背板与主板间连接规则的配置与维护,相应无需限制按照配置的连接规则进行连接,降低了工作量,且支持背板与主板间的灵活连接,避免初始化出错。
在一实施例中,参见图4提供的连接状态识别方法的处理流程,本申请实施例公开的连接状态识别方法,在识别设备背板的连接状态之后,还可以包括以下处理:
步骤104、获取设备背板的背板信息。
具体地,设备引导固件如BIOS可通过第二处理器如BMC或FPGA等从设备背板的FRU(Field Replace Unit,现场可更换单元)中读取设备背板的背板信息。
设备背板的FRU中存储有背板资产信息,以硬盘背板为例,至少包括背板类型,除此之外,可选的,还可以包括但不限于插槽数量、支持的硬件型号(如,硬盘型号)、尺寸等信息。
在一实施方式中,设备固件(如,BIOS)中预先配置有不同类型背板的相关信息,如插槽数量,支持的硬盘型号、尺寸等,该实施方式中,本步骤104获得的背板信息至少包括背板类型;在另一实施方式中,设备固件中未预先配置不同类型背板的相关信息,该实施方式中,本步骤104获得的背板信息包括设备背板的更详细的信息,如硬盘背板的类型、插槽数量、不同插槽分别支持的硬件型号等信息。
步骤105、根据设备背板的连接状态和背板信息,执行相应的初始化操作。
在获得设备背板的连接状态和背板信息后,结合这两种信息,对设备主板和/或设备背板等执行相应的初始化操作。
具体的,以硬盘背板为例,可进一步根据设备主板上硬盘控制器的各个端口与各个第二连接器的连接关系,和硬盘背板上的各个插槽与各个第一连接器的连接关系,确定硬盘控制器的各个端口与硬盘背板上的各个插槽的连接关系。之后,根据硬盘控制器的各个端口与硬盘背板上的各个插槽的连接关系,和设备背板的背板信息,执行相应的初始化操作。
仍以硬盘背板为例,包括但不限于对主板上硬盘控制器的初始化,以及根据硬盘控制器的各个端口与硬盘背板上的各个插槽的连接关系,并结合硬盘背板上的插槽数量、不同插槽分别支持的硬件型号等信息,将硬盘控制器某些端口所连接的插槽初始化为具备或不具备热插拔属性等。
由于本申请通过实时检测设备背板上各个第一连接器的硬件ID(第一连接器的硬件ID决定于设备背板上的第一连接器与设备主板上的第二连接器的实际连接状态),来识别设备背板的连接状态,无需按预先配置的连接规则解析设备背板的连接状态,从而,不会因未将设备背板按规则与主板连接而导致初始化出错。
本申请实施例还公开一种电子设备,该电子设备的组成结构如图5所示,具体包括:
设备背板501,设置有多个第一连接器;
设备主板502,设置有多个第二连接器;其中,设备背板上501的第一连接器连接于设备主板502上的相应第二连接器,预先为设备主板502上的第二连接器分配有对应的第二硬件标识;第一连接器的第一硬件标识为:第一连接器从所接入的第二连接器同步的该所接入的第二连接器的第二硬件标识;
处理器503,用于通过执行计算机指令集,实现如上文任一方法实施例公开的连接状态识别方法。
处理器503可以为中央处理器(Central Processing Unit,CPU),特定应用集成电路(application-specific integrated circuit,ASIC),数字信号处理器(DSP)、专用集成电路(ASIC)、现场可编程门阵列(FPGA)或者其他可编程逻辑器件等。
其中,处理器503进一步包括:
设置于设备背板上的第一处理器,用于:在电子设备启动时,通过侦测各个第一连接器的第一预定引脚,识别各个第一连接器的第一硬件标识,以得到各个第一连接器与相应第一硬件标识的对应关系信息;
设置于设备主板上的第二处理器,用于:读取第一处理器通过识别各个第一连接器的第一硬件标识得到的各个第一连接器与相应第一硬件标识的对应关系信息;
设置于设备主板上的第三处理器,用于:通过设备的引导固件从第二处理器读取各个第一连接器与相应第一硬件标识的对应关系信息,并读取各个第二连接器与被分配的相应第二硬件标识间的对应关系信信息;根据各个第一连接器与相应第一硬件标识的对应关系信息和各个第二连接器与被分配的相应第二硬件标识间的对应关系信信息,识别所述设备背板的连接状态。
第三处理器在识别设备背板的连接状态时,具体用于:
比对第一连接器的第一硬件标识和第二连接器的第二硬件标识;
将硬件标识一致的第一连接器和第二连接器识别为具备连接关系,得到表征各个第一连接器与各个第二连接器间的连接关系的连接状态信息。
可选的,第一处理器为设置于设备背板如硬盘背板上的PSOC,第二处理器为CPU,或BMC/FPGA等部件,第二处理器为CPU。
除此之外,电子设备还可以包括存储器、通信接口、通信总线等组成部分。设备主板、设备主板、存储器、处理器和通信接口通过通信总线完成相互间的通信。
通信接口用于电子设备与其他设备之间的通信。通信总线可以是外设部件互连标准(Peripheral Component Interconnect,PCI)总线或扩展工业标准结构(ExtendedIndustry Standard Architecture,EISA)总线等,该通信总线可以分为地址总线、数据总线、控制总线等。
需要说明的是,本说明书中的各个实施例均采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似的部分互相参见即可。
为了描述的方便,描述以上系统或装置时以功能分为各种模块或单元分别描述。当然,在实施本申请时可以把各单元的功能在同一个或多个软件和/或硬件中实现。
通过以上的实施方式的描述可知,本领域的技术人员可以清楚地了解到本申请可借助软件加必需的通用硬件平台的方式来实现。基于这样的理解,本申请的技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品可以存储在存储介质中,如ROM/RAM、磁碟、光盘等,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本申请各个实施例或者实施例的某些部分所述的方法。
最后,还需要说明的是,在本文中,诸如第一、第二、第三和第四等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
以上所述仅是本申请的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本申请原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本申请的保护范围。
Claims (10)
1.一种连接状态识别方法,所述方法包括:
识别设备背板上的各个第一连接器的第一硬件标识,得到各个第一连接器与相应第一硬件标识的对应关系信息;其中,所述设备背板上的第一连接器连接于设备主板上的相应第二连接器,预先为设备主板上的第二连接器分配有对应的第二硬件标识;第一连接器的第一硬件标识为:第一连接器从所接入的第二连接器同步的所述第二连接器的第二硬件标识;
获取各个第一连接器与相应第一硬件标识的对应关系信息,并获取各个第二连接器与被分配的相应第二硬件标识的对应关系信息;
根据各个第一连接器与相应第一硬件标识的对应关系信息和各个第二连接器与被分配的相应第二硬件标识的对应关系信息,识别所述设备背板的连接状态。
2.根据权利要求1所述的方法,所述识别设备背板上的各个第一连接器的第一硬件标识,包括:
在电子设备启动时,设备背板上的第一处理器通过侦测各个第一连接器的第一预定引脚,识别各个第一连接器的第一硬件标识。
3.根据权利要求2所述的方法,其中,第一连接器的第一预定引脚通过信号线与所述第一连接器所接入的第二连接器的第二预定引脚相连,并通过所述信号线在第一预定引脚同步所连接的第二预定引脚的信号状态;
所述第二预定引脚用于通过对应的信号状态指示所属的第二连接器的第二硬件标识。
4.根据权利要求2所述的方法,所述获取各个第一连接器与相应第一硬件标识的对应关系信息,包括:
设备主板上的第二处理器读取所述第一处理器通过识别各个第一连接器的第一硬件标识得到的各个第一连接器与相应第一硬件标识的对应关系信息;
设备的引导固件从所述第二处理器读取各个第一连接器与相应第一硬件标识的对应关系信息。
5.根据权利要求1所述的方法,所述根据各个第一连接器与相应第一硬件标识的对应关系信息和各个第二连接器与被分配的相应第二硬件标识的对应关系信息,识别所述设备背板的连接状态,包括:
比对第一连接器的第一硬件标识和第二连接器的第二硬件标识;
将硬件标识一致的第一连接器和第二连接器识别为具备连接关系,得到表征各个所述第一连接器与各个所述第二连接器间的连接关系的连接状态信息。
6.根据权利要求5所述的方法,在所述识别所述设备背板的连接状态之后,还包括:
获取所述设备背板的背板信息;
根据所述设备背板的连接状态和背板信息,执行相应的初始化操作。
7.根据权利要求6所述的方法,其中,所述设备背板为硬盘背板;所述根据所述设备背板的连接状态和背板信息,执行相应的初始化操作,包括:
根据所述设备主板上硬盘控制器的各个端口与各个所述第二连接器的连接关系,和所述硬盘背板上的各个插槽与各个所述第一连接器的连接关系,确定所述硬盘控制器的各个端口与所述硬盘背板上的各个插槽的连接关系;
根据所述硬盘控制器的各个端口与所述硬盘背板上的各个插槽的连接关系,和所述设备背板的背板信息,执行相应的初始化操作。
8.一种电子设备,所述电子设备包括:
设备背板,设置有多个第一连接器;
设备主板,设置有多个第二连接器;其中,所述设备背板上的第一连接器连接于设备主板上的相应第二连接器,预先为设备主板上的第二连接器分配有对应的第二硬件标识;第一连接器的第一硬件标识为:第一连接器从所接入的第二连接器同步的所述第二连接器的第二硬件标识;
处理器,用于:
识别设备背板上的各个第一连接器的第一硬件标识,得到各个第一连接器与相应第一硬件标识的对应关系信息;
获取各个第一连接器与相应第一硬件标识的对应关系信息,并获取各个第二连接器与被分配的相应第二硬件标识的对应关系信息;
根据各个第一连接器与相应第一硬件标识的对应关系信息和各个第二连接器与被分配的相应第二硬件标识的对应关系信息,识别所述设备背板的连接状态。
9.根据权利要求8所述的电子设备,所述处理器包括:
设置于所述设备背板上的第一处理器,用于:在电子设备启动时,通过侦测各个第一连接器的第一预定引脚,识别各个第一连接器的第一硬件标识,以得到各个第一连接器与相应第一硬件标识的对应关系信息;
设置于所述设备主板上的第二处理器,用于:读取所述第一处理器通过识别各个第一连接器的第一硬件标识得到的各个第一连接器与相应第一硬件标识的对应关系信息;
设置于所述设备主板上的第三处理器,用于:通过设备的引导固件从所述第二处理器读取各个第一连接器与相应第一硬件标识的对应关系信息,并读取各个第二连接器与被分配的相应第二硬件标识间的对应关系信信息;根据各个第一连接器与相应第一硬件标识的对应关系信息和各个第二连接器与被分配的相应第二硬件标识间的对应关系信信息,识别所述设备背板的连接状态。
10.根据权利要求9所述的电子设备,所述第三处理器在识别所述设备背板的连接状态时,具体用于:
比对第一连接器的第一硬件标识和第二连接器的第二硬件标识;
将硬件标识一致的第一连接器和第二连接器识别为具备连接关系,得到表征各个所述第一连接器与各个所述第二连接器间的连接关系的连接状态信息。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111121787.3A CN113849234A (zh) | 2021-09-24 | 2021-09-24 | 一种连接状态识别方法和电子设备 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111121787.3A CN113849234A (zh) | 2021-09-24 | 2021-09-24 | 一种连接状态识别方法和电子设备 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN113849234A true CN113849234A (zh) | 2021-12-28 |
Family
ID=78979107
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202111121787.3A Pending CN113849234A (zh) | 2021-09-24 | 2021-09-24 | 一种连接状态识别方法和电子设备 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN113849234A (zh) |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20020180554A1 (en) * | 2001-05-31 | 2002-12-05 | Harris Corporation | Interconnect structure for interconnecting electronic modules |
US20120151097A1 (en) * | 2010-12-09 | 2012-06-14 | Dell Products, Lp | System and Method for Mapping a Logical Drive Status to a Physical Drive Status for Multiple Storage Drives Having Different Storage Technologies within a Server |
CN107357753A (zh) * | 2017-07-12 | 2017-11-17 | 郑州云海信息技术有限公司 | 一种实现PCIE port和硬盘地址自动匹配的方法及系统 |
CN110377553A (zh) * | 2019-06-26 | 2019-10-25 | 苏州浪潮智能科技有限公司 | 一种检测硬盘背板与主板port对应关系的方法及装置 |
CN111176913A (zh) * | 2019-12-16 | 2020-05-19 | 苏州浪潮智能科技有限公司 | 一种检测服务器中Cable Port的电路和方法 |
CN111382102A (zh) * | 2018-12-28 | 2020-07-07 | 中兴通讯股份有限公司 | 一种硬盘扩展系统与电子设备 |
CN111475385A (zh) * | 2020-03-08 | 2020-07-31 | 苏州浪潮智能科技有限公司 | 一种支持线缆混插的nvme硬盘背板点灯系统及方法 |
CN111831345A (zh) * | 2020-07-17 | 2020-10-27 | 深圳市同泰怡信息技术有限公司 | 服务器硬盘背板的管理方法、装置、存储介质和设备 |
-
2021
- 2021-09-24 CN CN202111121787.3A patent/CN113849234A/zh active Pending
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20020180554A1 (en) * | 2001-05-31 | 2002-12-05 | Harris Corporation | Interconnect structure for interconnecting electronic modules |
US20120151097A1 (en) * | 2010-12-09 | 2012-06-14 | Dell Products, Lp | System and Method for Mapping a Logical Drive Status to a Physical Drive Status for Multiple Storage Drives Having Different Storage Technologies within a Server |
CN107357753A (zh) * | 2017-07-12 | 2017-11-17 | 郑州云海信息技术有限公司 | 一种实现PCIE port和硬盘地址自动匹配的方法及系统 |
CN111382102A (zh) * | 2018-12-28 | 2020-07-07 | 中兴通讯股份有限公司 | 一种硬盘扩展系统与电子设备 |
CN110377553A (zh) * | 2019-06-26 | 2019-10-25 | 苏州浪潮智能科技有限公司 | 一种检测硬盘背板与主板port对应关系的方法及装置 |
CN111176913A (zh) * | 2019-12-16 | 2020-05-19 | 苏州浪潮智能科技有限公司 | 一种检测服务器中Cable Port的电路和方法 |
CN111475385A (zh) * | 2020-03-08 | 2020-07-31 | 苏州浪潮智能科技有限公司 | 一种支持线缆混插的nvme硬盘背板点灯系统及方法 |
CN111831345A (zh) * | 2020-07-17 | 2020-10-27 | 深圳市同泰怡信息技术有限公司 | 服务器硬盘背板的管理方法、装置、存储介质和设备 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6496790B1 (en) | Management of sensors in computer systems | |
US7694029B2 (en) | Detecting miscabling in a storage area network | |
CN111289922B (zh) | 线缆插接检测方法及相关设备 | |
US20080065874A1 (en) | System and method for dynamic determination of system topology in a multiple building block server system | |
CN111722990A (zh) | 一种主背板间的线缆连接校验方法和装置 | |
CN114327571B (zh) | 文件配置方法、芯片测试机及计算机可读取存储介质 | |
US6963947B2 (en) | Driver supporting bridge method and apparatus | |
US11106624B2 (en) | System and method for generation of configuration descriptors for a chipset | |
US9946552B2 (en) | System and method for detecting redundant array of independent disks (RAID) controller state from baseboard management controller (BMC) | |
CN102063341A (zh) | 高密度服务器 | |
CN220473935U (zh) | 一种支持识别检测的pcie扩展系统 | |
CN117632637A (zh) | 硬盘管理方法、装置、计算机可读存储介质及电子设备 | |
CN106293708B (zh) | 信息处理方法及存储设备 | |
CN113849234A (zh) | 一种连接状态识别方法和电子设备 | |
CN109582334B (zh) | 可编程逻辑器件的升级方法及装置 | |
CN114077452B (zh) | 一种pcie设备定位方法、装置及相关设备 | |
CN215729742U (zh) | 一种硬盘接口电路及主板 | |
CN114741350A (zh) | 一种多个nvme硬盘背板级联方法、系统、设备及介质 | |
CN108710508B (zh) | 一种处理方法、装置及电子设备 | |
US11093431B2 (en) | Automated device discovery system | |
CN112596983A (zh) | 一种服务器内连接器的监测方法 | |
KR101265233B1 (ko) | 초기 저장장치 생산 및 테스트용 호스트 버스 아답터 | |
CN112486578B (zh) | 一种bmc动态加载传感器的方法、系统、终端及存储介质 | |
CN217088000U (zh) | 图像采集卡及其信号底板 | |
CN118860938A (zh) | 服务器、快速外围组件互连资源管理方法存储介质 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |