CN111341244B - 时序控制芯片的复位方法、装置及显示面板 - Google Patents

时序控制芯片的复位方法、装置及显示面板 Download PDF

Info

Publication number
CN111341244B
CN111341244B CN202010290245.8A CN202010290245A CN111341244B CN 111341244 B CN111341244 B CN 111341244B CN 202010290245 A CN202010290245 A CN 202010290245A CN 111341244 B CN111341244 B CN 111341244B
Authority
CN
China
Prior art keywords
control chip
time sequence
sequence control
reset
display panel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202010290245.8A
Other languages
English (en)
Other versions
CN111341244A (zh
Inventor
肖光星
方晓莉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TCL Huaxing Photoelectric Technology Co Ltd
Original Assignee
TCL Huaxing Photoelectric Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by TCL Huaxing Photoelectric Technology Co Ltd filed Critical TCL Huaxing Photoelectric Technology Co Ltd
Priority to CN202010290245.8A priority Critical patent/CN111341244B/zh
Publication of CN111341244A publication Critical patent/CN111341244A/zh
Application granted granted Critical
Publication of CN111341244B publication Critical patent/CN111341244B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请提供了一种时序控制芯片的复位方法、装置及显示面板,该复位方法包括:时序控制芯片控制源极驱动器向每行像素点输入数据完毕后,时序控制芯片均分别进行复位,以使内部的所有寄存器均被重新赋予初始值,即时序控制芯片的复位机制不再是传统的仅仅在上电瞬间进行一次复位,而是改为每行像素点输入数据完毕后都进行一次复位。本申请可以使时序控制芯片内部的各寄存器即使在系统上电瞬间或稳定运行期间由于受到干扰而使初始值被改变,也可以在每行像素点的数据输入完毕后随时序控制芯片复位而重新被赋予初始值,从而使时序控制芯片内部的各模块正常运行,自动改善时序控制芯片的异常,画面异常现象自动消失,不影响显示面板的整体显示。

Description

时序控制芯片的复位方法、装置及显示面板
技术领域
本申请涉及显示技术领域,尤其涉及一种时序控制芯片的复位方法及装置。
背景技术
目前的显示屏幕的整体架构为:系统级芯片(SOC)经过控制板(CB)连接到显示面板。其中,控制板上集成有时序控制芯片(TCON)。时序控制芯片主要起到接口转换、时序控制和改善显示画质的作用。
图1为现有的时序控制芯片的复位方法的流程示意图。参考图1,在时序控制芯片上电瞬间,其内部电路会进行复位操作,将内部各寄存器值恢复到初始状态后再撤销复位,随之内部各工作模块启动。但是,由于时序控制芯片在上电瞬间会受到外部电源噪声的干扰,并且其内部各时钟树和各工作模块由于同时开启而产生较大的抽载电流,从而产生大电源噪声,由此导致芯片内部某些敏感寄存器的初始值受到干扰而发生改变。这会导致内部各工作模块启动时处于非正常状态,使时序控制芯片功能异常,从而导致显示面板显示异常。另外,系统在稳定运行期间,也可能发生不可预知的错误或由于非常规操作导致的计算紊乱而使得寄存器的初始值改变。这种异常在时序控制芯片不再重启或不再复位的情况下不可恢复。
因此,有必要对时序控制芯片的复位方法进行改进,使得时序控制芯片在上电瞬间及稳定运行期间,其内部各寄存器不会由于受到干扰而使初始值发生改变。
发明内容
为了解决上述问题,本申请提供一种时序控制芯片的复位方法及装置。
第一方面,本申请提供一种时序控制芯片的复位方法,该方法包括:在所述时序控制芯片控制源极驱动器向显示面板的每行像素点输入数据完毕后,复位所述时序控制芯片,以使所述时序控制芯片内部的所有寄存器均被重新赋予初始值。
在一些实施例中,在所述时序控制芯片控制源极驱动器向显示面板的每行像素点输入数据之前,所述时序控制芯片的复位方法还包括:在系统上电时,复位所述时序控制芯片,以使所述时序控制芯片内部的所有寄存器均分别被赋予所述初始值。
第二方面,本申请提供一种时序控制芯片的复位装置,该装置包括:处理器、存储器和行复位单元,所述存储器和所述行复位单元分别与所述处理器连接,所述存储器用以存储若干能够被所述处理器执行的指令,所述处理器用于执行:
在所述时序控制芯片控制源极驱动器向显示面板的每行像素输入数据完毕后,控制所述行复位单元复位所述时序控制芯片,以使所述时序控制芯片内部的所有寄存器均分别被重新赋予初始值。
在一些实施例中,所述时序控制芯片的复位装置还包括:上电复位单元,所述上电复位单元与所述处理器连接,所述处理器还用于执行:
在所述时序控制芯片控制源极驱动器向显示面板的每行像素输入数据之前,在系统上电时,控制所述上电复位单元复位所述时序控制芯片,以使所述时序控制芯片内部的所有寄存器均分别被赋予所述初始值。
第三方面,本申请提供一种显示面板,该显示面板包括如上所述的时序控制芯片的复位装置。
本申请提供一种时序控制芯片的复位方法、装置及显示面板,通过在源极驱动器向每行像素点输入数据完毕后,时序控制芯片均分别进行复位,使得时序控制芯片内部的所有寄存器均被重新赋予初始值。即,时序控制芯片的复位机制不再是传统的仅仅在上电瞬间进行一次复位,而是改为向每行像素点输入数据完毕后都进行一次复位。由于某一行像素点的显示时间在显示面板整体的显示时间中所占比例极小、人眼几乎不能分辨,所以某一行像素点的显示异常不会被看出来,因此即使在上电瞬间或稳定运行期间,即使时序控制芯片内部的各寄存器的初始值由于受到干扰而被改变,也可以在该行像素点的数据输入完毕后随时序控制芯片复位而重新被赋予初始值,使得时序控制芯片内部的各模块正常运行,从而自动改善时序控制芯片的异常,使画面异常现象自动消失,而不影响显示面板的整体显示。
附图说明
下面结合附图,通过对本申请的具体实施方式详细描述,将使本申请的技术方案及其它有益效果显而易见。
图1为现有的时序控制芯片的复位方法的流程示意图;
图2为本申请实施例提供的时序控制芯片的复位方法的流程示意图;
图3为本申请实施例提供的时序控制装置的结构示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
本申请实施例提供一种时序控制芯片的复位方法,该方法包括:时序控制芯片控制源极驱动器向显示面板的每行像素点输入数据完毕后,复位时序控制芯片,以使时序控制芯片内部的所有寄存器均被重新赋予初始值。
具体地,传统的时序控制芯片的复位方法一般只在系统上电瞬间进行一次复位,对内部的各寄存器赋予初始值,但是系统上电瞬间各寄存器可能会受到干扰而使初始值改变,这样会使时序控制芯片异常。而本申请的时序控制芯片在每行像素点输入数据完毕后都进行一次复位,从而使内部各寄存器在每行像素点输入数据完毕后被重新赋予初始值,因此即使在上电瞬间或稳定运行期间,该时序控制芯片内部的各寄存器的初始值由于受到干扰而被改变,也可在每行数据输入完毕后随时序控制芯片复位而重新被赋予初始值,使得时序控制芯片内部的各模块正常运行,从而自动改善时序控制芯片的异常,使画面异常现象自动消失,不影响显示面板的整体显示。
图2为本申请实施例提供的时序控制芯片的复位方法的流程示意图。参考图2,在该时序控制芯片控制源极驱动器向显示面板的每行像素点输入数据之前,该方法还包括:在系统上电时,复位时序控制芯片,以使时序控制芯片内部的所有寄存器均分别被赋予初始值。
具体地,本申请实施例提供的时序控制芯片的复位方法与传统的复位方法一样,仍然在系统上电时使时序控制芯片进行一次复位,以使内部的所有寄存器均分别被赋予初始值。
接下来,该时序控制芯片向显示面板的第一行像素点输入数据完毕后进行一次复位,是为了消除上电瞬间寄存器可能受到噪声干扰导致的初始值改变;而该时序控制芯片向第一行以后的每行像素点输入数据完毕后分别进行一次复位,是为了消除在系统稳定运行期间、可能发生的不可预知的错误或由于非常规操作导致的计算紊乱而使得寄存器的初始值改变。因为某一行像素点的显示时间在显示面板整体的显示时间中所占比例极小、人眼几乎不能分辨,所以某一行像素点的显示异常不会被看出来,这样即使某一行像素点出现显示异常,也会在该行像素点输入数据完毕后恢复正常,相当于不会出现画面异常现象。
由此,该时序控制芯片的复位方法不仅能自动恢复上电瞬间受到的大噪声干扰、还能防止在稳定运行期间发生的不可预知的错误或者由于非常规操作导致的计算紊乱而导致寄存器初始值被改变,进而防止时序控制芯片功能异常,增强了时序控制芯片的鲁棒性。
可以理解的是,时序控制芯片每次复位后对各寄存器赋予初始值后,会进行复位撤销操作,以进行后续其他步骤。
图3为本申请实施例提供的时序控制装置的结构示意图。参考图3,本申请提供一种时序控制芯片的复位装置,该装置包括处理器、存储器和行复位单元,存储器和行复位单元分别与处理器连接,存储器用以存储若干能够被处理器执行的指令,其中,处理器用于执行:
在时序控制芯片控制源极驱动器向显示面板的每行像素输入数据完毕后,控制行复位单元复位时序控制芯片,以使时序控制芯片内部的所有寄存器均分别被重新赋予初始值。
具体地,行复位单元使时序控制芯片在每行像素点输入数据完毕后都进行一次复位,从而使内部各寄存器在每行像素点输入数据完毕后被重新赋予初始值,因此即使在上电瞬间或稳定运行期间,该时序控制芯片内部的各寄存器的初始值由于受到干扰而被改变,也可在每行数据输入完毕后随时序控制芯片复位而重新被赋予初始值,使得时序控制芯片内部的各模块正常运行,从而自动改善时序控制芯片的异常,使画面异常现象自动消失,不影响显示面板的整体显示。
进一步地,参考图3,该装置还包括上电复位单元,上电复位单元与处理器连接,处理器还用于执行:
在时序控制芯片控制源极驱动器向显示面板的每行像素输入数据之前,在系统上电时,控制上电复位单元复位时序控制芯片,以使时序控制芯片内部的所有寄存器均分别被赋予初始值。
具体地,上电复位单元在系统上电时使时序控制芯片进行一次复位,以使内部的所有寄存器均分别被赋予初始值。
基于上述实施例,本申请还提供一种显示面板,该显示面板包括如上所述的时序控制芯片的复位装置。
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见其他实施例的相关描述。
以上实施例的说明只是用于帮助理解本申请的技术方案及其核心思想;本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例的技术方案的范围。

Claims (3)

1.一种时序控制芯片的复位方法,其特征在于,包括:
在所述时序控制芯片控制源极驱动器向显示面板的每行像素点输入数据之前,在系统上电时,复位所述时序控制芯片,以使所述时序控制芯片内部的所有寄存器均分别被赋予初始值;
在所述时序控制芯片控制源极驱动器向显示面板的每行像素点输入数据完毕后,复位所述时序控制芯片,以使所述时序控制芯片内部的所有寄存器均被重新赋予初始值;
其中,所述时序控制芯片每次复位后对各寄存器赋予初始值后,会进行复位撤销操作。
2.一种时序控制芯片的复位装置,其特征在于,包括:处理器、存储器和行复位单元,所述存储器和所述行复位单元分别与所述处理器连接,所述存储器用以存储若干能够被所述处理器执行的指令,所述处理器用于执行:
在所述时序控制芯片控制源极驱动器向显示面板的每行像素输入数据之前,在系统上电时,控制上电复位单元复位所述时序控制芯片,以使所述时序控制芯片内部的所有寄存器均分别被赋予初始值;
在所述时序控制芯片控制源极驱动器向显示面板的每行像素输入数据完毕后,控制所述行复位单元复位所述时序控制芯片,以使所述时序控制芯片内部的所有寄存器均分别被重新赋予初始值;
其中,所述时序控制芯片每次复位后对各寄存器赋予初始值后,会进行复位撤销操作。
3.一种显示面板,其特征在于,包括如权利要求2所述的时序控制芯片的复位装置。
CN202010290245.8A 2020-04-14 2020-04-14 时序控制芯片的复位方法、装置及显示面板 Active CN111341244B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010290245.8A CN111341244B (zh) 2020-04-14 2020-04-14 时序控制芯片的复位方法、装置及显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010290245.8A CN111341244B (zh) 2020-04-14 2020-04-14 时序控制芯片的复位方法、装置及显示面板

Publications (2)

Publication Number Publication Date
CN111341244A CN111341244A (zh) 2020-06-26
CN111341244B true CN111341244B (zh) 2023-01-24

Family

ID=71182884

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010290245.8A Active CN111341244B (zh) 2020-04-14 2020-04-14 时序控制芯片的复位方法、装置及显示面板

Country Status (1)

Country Link
CN (1) CN111341244B (zh)

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101281667B1 (ko) * 2006-05-11 2013-07-03 엘지디스플레이 주식회사 액정표시장치의 소프트 페일 처리 회로 및 방법
CN101714346A (zh) * 2009-11-20 2010-05-26 友达光电股份有限公司 一种用于控制显示画面左右翻转的系统
JP2017083482A (ja) * 2015-10-22 2017-05-18 シャープ株式会社 表示装置及びテレビジョン受像機
CN106782410B (zh) * 2017-02-21 2019-09-06 昆山龙腾光电有限公司 液晶显示装置及其驱动方法
CN108172180B (zh) * 2017-12-18 2020-06-05 深圳市华星光电技术有限公司 一种液晶显示器的驱动装置及其复位的方法
CN109377950B (zh) * 2018-10-31 2020-12-29 惠科股份有限公司 一种显示面板的驱动方法及其显示面板

Also Published As

Publication number Publication date
CN111341244A (zh) 2020-06-26

Similar Documents

Publication Publication Date Title
TW522297B (en) Automatic over-clock method for CPU
US8055889B2 (en) BIOS management device and method for managing BIOS setting value
US8954801B2 (en) Microcomputer and method of operation thereof
EP3306470A1 (en) Method and apparatus for executing non-maskable interrupt
JPH09282056A (ja) ネットワークハイバネーションシステムおよびその制御方法
TWI522963B (zh) 超頻設定系統及其超頻設定方法
CN105159722B (zh) Rtc唤醒系统的方法及计算机
CN111341244B (zh) 时序控制芯片的复位方法、装置及显示面板
CN103890713B (zh) 用于管理处理系统内的寄存器信息的装置及方法
US9392133B2 (en) Information processing apparatus and image forming apparatus
US8392642B2 (en) Timeout preventing device, a timeout preventing method and a program thereof
US7334167B2 (en) Circuit for detection of internal microprocessor watchdog device execution and method for resetting microprocessor system
US8334875B2 (en) Operation displaying device and image forming device
JP6253433B2 (ja) 制御装置
US8296592B2 (en) Semiconductor integrated circuit
US20050144498A1 (en) [method and apparatus for tuning over clock and tuning method for sub-stable state with high performance]
JP2011090597A (ja) 画像表示装置およびその制御方法
JP7222369B2 (ja) 表示制御装置、表示制御方法及びプログラム
CN111427719B (zh) 一种提升soc系统可靠性和异常重启性能的方法和装置
US11863721B2 (en) Image forming apparatus for supplying power to a first controller based on detection of an abnormality in a second controller
JP7183885B2 (ja) 起動制御装置、画像形成装置、起動制御方法、およびプログラム
JP4976817B2 (ja) プログラム処理装置及びプログラム処理方法
US20220206823A1 (en) Information processing method and electronic apparatus
CN115016864A (zh) 一种服务器的重启优化方法、系统、装置及存储介质
JP2017162392A (ja) 半導体装置及びその制御方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant