CN111290464B - 稳压器和硅基显示面板 - Google Patents

稳压器和硅基显示面板 Download PDF

Info

Publication number
CN111290464B
CN111290464B CN202010394861.8A CN202010394861A CN111290464B CN 111290464 B CN111290464 B CN 111290464B CN 202010394861 A CN202010394861 A CN 202010394861A CN 111290464 B CN111290464 B CN 111290464B
Authority
CN
China
Prior art keywords
voltage
electrically connected
control signal
electrode
power supply
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202010394861.8A
Other languages
English (en)
Other versions
CN111290464A (zh
Inventor
刘炳麟
叶之朴
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Shiya Technology Co ltd
Original Assignee
Shanghai Shiou Photoelectric Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Shiou Photoelectric Technology Co ltd filed Critical Shanghai Shiou Photoelectric Technology Co ltd
Priority to CN202010394861.8A priority Critical patent/CN111290464B/zh
Publication of CN111290464A publication Critical patent/CN111290464A/zh
Application granted granted Critical
Publication of CN111290464B publication Critical patent/CN111290464B/zh
Priority to US17/316,881 priority patent/US11157029B1/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/56Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/56Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
    • G05F1/575Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices characterised by the feedback circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/066Waveforms comprising a gently increasing or decreasing portion, e.g. ramp
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/04Display protection

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Electromagnetism (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Automation & Control Theory (AREA)
  • Continuous-Control Power Sources That Use Transistors (AREA)

Abstract

本发明实施例公开了一种稳压器和硅基显示面板,该稳压器包括误差放大电路、电压侦测电路、回流抑制电路、电压调节电路以及稳压输出端;在第一电源的电压小于第二电源的电压时,电压侦测电路输出第一控制信号和第二控制信号;在第一电源的电压大于第二电源的电压时,电压侦测电路输出第三控制信号和第四控制信号;电压调节电路接收到第一控制信号和第二控制信号时,输出第二电源的电压至稳压输出端,接收到第三控制信号和第四控制信号时,停止输出第二电源的电压;回流抑制电路接收到第一控制信号和第二控制信号时,抑制第一电源与稳压输出端形成回路,接收到第三控制信号和第四控制信号时,控制误差放大电路输出误差放大信号至稳压输出端。

Description

稳压器和硅基显示面板
技术领域
本发明涉及电路技术领域,尤其涉及一种稳压器和硅基显示面板。
背景技术
稳压器是一种能自动调整输出电压的供电电路或供电设备,其作用是将波动较大和达不到电路器件要求的电源电压稳定在它的设定值范围内,使各种电路或器件能在额定工作电压下正常工作。
当前,应用于手机、电视等各类电子产品中的稳压器,例如可以为低压差稳压器。该低压差稳压器输出的电压与其输入端输入的电源相关,且当稳压器输入端的电源达到相应电压值时,稳压器的输出端才能输出稳定的供电电压,而在稳压器输入的端的输入端未达到相应的电压值,稳压器输出的电压为0V。如此,与稳压器的输出端电连接的负载电路中还有其它稳压电源需与稳压器输出的电压共同配合,实现相应功能时,会在上电的初始时刻,由于稳压器输出的电压为0V,而发生误操作,影响负载的正常运转,甚至损坏负载。
发明内容
本发明实施例提供一种稳压器和硅基显示面板,以使稳压器输出稳定的电压信号,避免与稳压器电连接的负载电路出现误操作,提高稳压器的运行稳定性和可靠性。
第一方面,本发明实施例提供了一种稳压器,包括:误差放大电路、电压侦测电路、回流抑制电路、电压调节电路以及稳压输出端;
所述电压侦测电路分别与第一电源、第二电源、所述回流抑制电路和所述电压调节电路电连接;所述电压侦测电路用于在所述第一电源的电压小于所述第二电源的电压时,输出第一控制信号和第二控制信号至所述回流抑制电路和所述电压调节电路;在所述第一电源的电压大于第二电源的电压时,输出第三控制信号和第四控制信号至所述回流抑制电路和所述电压调节电路;
所述电压调节电路还电连接于所述第二电源和所述稳压输出端之间;所述电压调节电路用于在接收到所述第一控制信号和所述第二控制信号时,输出所述第二电源的电压至所述稳压输出端;在接收到所述第三控制信号和所述第四控制信号时,停止输出所述第二电源的电压至所述稳压输出端;
所述回流抑制电路还分别与所述第一电源、误差放大电路以及稳压输出端电连接;所述回流抑制电路用于在接收到所述第一控制信号和所述第二控制信号时,抑制所述第一电源与所述稳压输出端形成回路;在接收到所述第三控制信号和所述第四控制信号时,控制所述误差放大电路输出误差放大信号至所述稳压输出端;其中,所述误差放大信号的电压大于所述第二电源的电压。
第二方面,本发明实施例还提供一种硅基显示面板,包括:硅基衬底、显示单元和上述稳压器;
所述稳压器和所述显示单元均形成于所述硅基衬底上;所述稳压器用于为所述显示单元提供稳压信号。
本发明实施例提供了一种稳压器和硅基显示面板,通过电压侦测电路侦测第一电源和第二电源的电压,并在电压侦测电路侦测到第一电源的电压小于第二电源的电压时,输出第一控制信号和第二控制信号至回流抑制电路和电压调节电路,以使电压调节电路输出第二电源的电压至稳压输出端,此时回流抑制电路会抑制第一电源与稳压输出端形成回路;而在电压侦测电路侦测到第一电源的电压大于第二电源的电压时,输出第三控制信号和第四控制信号至回流抑制电路和电压调节电路,以使电压调节电路停止输出第二电源的电压至稳压输出端,此时回流抑制电流会控制误差放大电流输出误差放大信号至稳压输出端,且误差放大信号的电压大于第二电源的电压;如此,通过实时侦测第一电源和第二电源的电压,控制稳压输出端输出较大的电压信号,以满足相应负载电路的需求,能够防止因稳压器的稳压输出端输出的电压信号较小,致使其负载电路误操作,造成器件损坏的现象产生。本发明实施例的提供稳压器能够输出满足负载电路需求的电压信号,具有较高的运行稳定性和可靠性。
附图说明
图1为一种现有技术的稳压器的结构示意图;
图2为一种负载电路的结构示意图;
图3是与图1和图2对应的一种时序图;
图4是本发明实施例提供的一种稳压器的结构示意图;
图5是本发明实施例提供的一种负载电路的结构示意图;
图6是与图4对应的一种稳压器的时序图;
图7是本发明实施例提供的又一种电压侦测电路的结构示意图;
图8是本发明实施例提供的又一种稳压器的结构示意图;
图9是本发明实施例提供的一种稳压器的具体电路结构示意图;
图10是本发明实施例提供的又一种稳压器的具体电路结构示意图;
图11是本发明实施例提供的一种硅基显示面板的结构示意图。
具体实施方式
下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
图1为一种现有技术的稳压器的结构示意图,图2为一种负载电路的结构示意图,图3是与图1和图2对应的一种时序图。如图1所示,稳压器001的输出端OUT1与负载电路002电连接,以为负载电极002提供稳定的供电电源。其中,稳压器001包括误差放大器U01、功率晶体管Q01、电阻R01和R02,误差放大器U01的电源信号输入端与电源信号VP01电连接,并在该电源信号Vp01达到误差放大器U01的工作电压时,误差放大器U01才能够工作,并输出参考电压信号Vref'至功率晶体管Q01的栅极,以控制功率晶体管Q01导通,使得电源信号Vp01能够通过导通的功率晶体管Q01以及电阻R1和R2后输出稳定的供电电源至负载电路002。
如图2所示,负载电路002包括反相器结构021、晶体管T01和晶体管T02,该反相器结构021包括P型晶体管M01和N型晶体管M02,其中P型晶体管M01的栅极和N型晶体管M02的栅极均与脉冲信号IN1电连接;P型晶体管的第一电极与稳压器001的输出端OUT1电连接,P型晶体管M01的第二电极与晶体管T01的栅极电连接;N型晶体管M02的第一电极接地,N型晶体管M02的第二电极与晶体管T01的栅极电连接;晶体管T01的第一电极与电源信号Vp02电连接,晶体管T01的第二电极与负载电路002的输出端OUT2电连接;晶体管T02的栅极与时钟脉冲信号CK1电连接,晶体管T02的第一电极与时钟信号IN2电连接,晶体管T02的第二电极与负载电路002的输出端OUT2电连接。如此,当晶体管T01导通时,负载电路002的输出端OUT2输出电源信号Vp02,而当晶体管T02导通时,负载电路022的输出端OUT2输出时钟信号IN2。
结合图1、图2和图3所示,当晶体管T01和晶体管T02均为P型晶体管时,在t01时刻,Vp01小于误差放大器U01的工作电压,而此时Vp02已达到一定的电压值,误差放大器U01无法正常工作,使得稳压器001的输出端OUT1输出低电平信号;此时当脉冲信号IN1为低电平信号时,晶体管T02导通,反相器结构021的P型晶体管M01导通,稳压器001的输出端OUT1输出的低电平信号通过导通的P型晶体管M01输出至晶体管T01的栅极,由于稳压器001的输出端OUT1输出的低电平信号与电源信号Vp02之间的差值小于晶体管T01的阈值电压,使得晶体管T01导通;即在t01时刻晶体管T01和晶体管T02同时导通,电源信号Vp02会通过导通的晶体管T01和晶体管T02传输至时钟信号IN2端,使得负载电路002发生短路,造成器件损坏。如此,由于现有技术的稳压器001的输出端OUT1输出的信号无法满足负载电路002正常运转的需要,致使其负载电路002误操作,甚至造成器件损坏。
为解决上述技术问题,本发明实施例提供一种稳压器,该稳压器能够输出稳定的电压信号,该稳压器包括误差放大电路、电压侦测电路、回流抑制电路、电压调节电路以及稳压输出端;电压侦测电路分别与第一电源、第二电源、回流抑制电路和电压调节电路电连接;该电压侦测电路用于在第一电源的电压小于第二电源的电压时,输出第一控制信号和第二控制信号至回流抑制电路和电压调节电路;在第一电源的电压大于第二电源的电压时,输出第三控制信号和第四控制信号至回流抑制电路和电压调节电路;电压调节电路还电连接于第二电源和稳压输出端之间;该电压调节电路用于在接收到第一控制信号和第二控制信号时,输出第二电源的电压至稳压输出端,且在接收到第三控制信号和第四控制信号时,停止输出第二电源的电压至稳压输出端;回流抑制电路还分别与第一电源、误差放大电路以及稳压输出端电连接;该回流抑制电路用于在接收到第一控制信号和第二控制信号时,抑制第一电源与稳压输出端形成回路;在接收到第三控制信号和第四控制信号时,控制误差放大电路输出误差放大信号至稳压输出端;其中,误差放大信号的电压大于第二电源的电压。
采用上述技术方案,通过电压侦测电路侦测第一电源和第二电源的电压,并在电压侦测电路侦测到第一电源的电压小于第二电源的电压时,输出第一控制信号和第二控制信号至回流抑制电路和电压调节电路,以使电压调节电路输出第二电源的电压至稳压输出端,此时回流抑制电路会抑制第一电源与稳压输出端形成回路;而在电压侦测电路侦测到第一电源的电压大于第二电源的电压时,输出第三控制信号和第四控制信号至回流抑制电路和电压调节电路,以使电压调节电路停止输出第二电源的电压至稳压输出端,此时回流抑制电流会控制误差放大电流输出误差放大信号至稳压输出端,且误差放大信号的电压大于第二电源的电压;如此,通过实时侦测第一电源和第二电源的电压,控制稳压输出端输出较大的电压信号,以满足相应负载电路的需求,能够防止因稳压器的稳压输出端输出的电压信号较小,致使其负载电路误操作,造成器件损坏的现象产生。本发明实施例的提供稳压器能够输出满足负载电路需求的电压信号,具有较高的运行稳定性和可靠性。
以上是本发明的核心思想,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下,所获得的所有其他实施例,都属于本发明保护的范围。
图4是本发明实施例提供的一种稳压器的结构示意图。如图4所示,稳压器100包括电压侦测电路10、电压调节电路20、回流抑制电路30、误差放大电路40和稳压输出端OUT;其中,电压侦测电路10分别与第一电源VP1、第二电源VP2、回流抑制电路30和电压调节电路20电连接;该电压侦测电路10用于在第一电源VP1的电压V1小于第二电源VP2的电压V2时,输出第一控制信号con1和第二控制信号con2至回流抑制电路30和电压调节电路20,而在第一电源VP1的电压V1大于第二电源VP2的电压V2时,输出第三控制信号con3和第四控制信号con4至回流抑制电路30和电压调节电路20;电压调节电路20还电连接于第二电源VP2和稳压输出端OUT之间;该电压调节电路20用于在接收到第一控制信号con1和第二控制信号con2时,输出第二电源VP2的电压V2至稳压输出端OUT;在接收到第三控制信号con3和第四控制信号con4时,停止输出第二电源VP2的电压V2至稳压输出端OUT;回流抑制电路30还分别与第一电源VP1、误差放大电路40以及稳压输出端OUT电连接;回流抑制电路30用于在接收到第一控制信号con1和第二控制信号con2时,抑制第一电源VP1与稳压输出端OUT形成回路,而在接收到第三控制信号con3和第四控制信号con4时,控制误差放大电路40输出误差放大信号VG至稳压输出端OUT;其中,误差放大信号VG的电压Vg大于第二电源VP2的电压V2。
示例性的,图5是本发明实施例提供的一种负载电路的结构示意图。结合图4和图5所示,负载电路200包括反相器结构210、晶体管T21和晶体管T22,该反相器结构210包括P型晶体管M1和N型晶体管M2,其中P型晶体管M1的栅极和N型晶体管M2的栅极均与时钟脉冲信号CK1电连接;P型晶体管的第一电极与稳压器100的稳压输出端电连接,P型晶体管M1的第二电极与晶体管T21的栅极电连接;N型晶体管M2的第一电极接地,N型晶体管M2的第二电极与晶体管T21的栅极电连接;晶体管T21的第一电极与第二电源VP2电连接,晶体管T21的第二电极与负载电路200的输出端OUT'电连接;晶体管T22的栅极与时钟脉冲信号CK1电连接,晶体管T22的第一电极与第三电源VP3电连接,晶体管T22的第二电极与负载电路200的输出端OUT'电连接。
图6是与图4对应的一种稳压器的时序图。结合图4、图5和图6所示,以晶体管T21和晶体管T22均为P型晶体管为例,在t1时间段,第一电源VP1的电压V1小于第二电源VP2,当稳压器100的电压侦测电路10侦测到第一电源VP1的电压V1小于第二电源VP2的电压时,电压侦测电路10输出第一控制信号con1和第二控制信号con2至电压调节电路20和回流抑制电路30,该电压调节电路20在第一控制信号con1和第二控制信号con2的控制下,能够使较大的第二电源VP2的电压V2输出至稳压输出端OUT,并由稳压输出端OUT输出至负载电路200;同时,回流抑制电路30在第一控制信号con1和第二控制信号con2的控制下,抑制第一电源VP1与稳压输出端OUT形成回路,能够防止较小的第一电源VP1输出至稳压输出端OUT;如此,在t1时间段,当负载电路200的反相器结构210中P型晶体管M1的栅极和N型晶体管的栅极接收到的时钟脉冲信号CK1为低电平信号时,P型晶体管M1导通,稳压器100的稳压输出端OUT所输出的第二电源VP2的电压V2通过导通的P型晶体管输出至晶体管T21的栅极,此时晶体管T21的栅极接收的第二电源VP2的电压V2与晶体管T21的第一电极接收的第二电源VP2的电压V2的差值为0,此差值大于P型的晶体管T21的阈值电压,晶体管T21无法导通,第二电源VP2无法通过晶体管T21;相应的,当时钟脉冲信号CK1为低电平信号,P型的晶体管T22会导通,使得第三电源VP3通过导通的晶体管T22输出至负载电路200的输出端OUT'。
在t2时间段,第一电源VP1的电压V1大于第二电源VP2,当稳压器100的电压侦测电路10侦测到第一电源VP1的电压V1大于第二电源VP2的电压时,电压侦测电路10输出第三控制信号con3和第四控制信号con4至电压调节电路20和回流抑制电路30,该电压调节电路20在第三控制信号con3和第四控制信号con4的控制下,能够阻止较小的第二电源VP2的电压V2输出至稳压输出端OUT;同时,回流抑制电路30在第三控制信号con3和第四控制信号con4的控制下,能够使误差放大电路40与稳压输出端OUT形成回路,使得误差放大器输出误差放大信号VG至稳压输出端OUT,并由稳压输出端OUT输出至负载电路200;由于稳压放大信号VG的电压Vg大于第二电源VP2的电压V2,因此在t1时间段,当负载电路200的反相器结构210中P型晶体管M1的栅极和N型晶体管的栅极接收到的时钟脉冲信号CK1为低电平信号时,P型晶体管M1导通,稳压器100的稳压输出端OUT所输出的第二电源VP2的电压V2通过导通的P型晶体管输出至晶体管T21的栅极,此时晶体管T21的栅极接收的误差放大信号VG的电压Vg与晶体管T21的第一电极接收的第二电源VP2的电压V2的差值大于0,此差值大于P型的晶体管T21的阈值电压,晶体管T21无法导通,第二电源VP2无法通过晶体管T21;相应的,当时钟脉冲信号CK1为低电平信号,P型的晶体管T22会导通,使得第三电源VP3通过导通的晶体管T22输出至负载电路200的输出端OUT'。
可以理解的是,在t1和t2时间段,当时钟脉冲信号CK2位高电平时,晶体管T22不会导通,反相器结构210的N型晶体管M2导通,使得接地信号GND通过导通的N型晶体管M2输出至晶体管T21的栅极,此时晶体管T21的栅极的接地信号与晶体管T21的第一电极的第二电源VP2之间的差值小于晶体管T21的阈值电压,使得晶体管T21导通,从而能够控制第二电源VP2通过导通的晶体管T21输出至负载电路200的输出端OUT'。
如此,在第一电源VP1的电压V1小于第二电源VP2的电压V2,或者在第一电源VP1的电压V1大于第二电源VP2的电压V2时,稳压器100的稳压输出端OUT输出的电压均不会使负载电路200的晶体管T21和晶体管T22同时导通,以避免因稳压器100的稳压输出端OUT输出的电压较小而使负载电路200发生误操作,使得稳压器100具有较高的运行稳定信号和可靠性,从而能够确保与稳压器100电连接的负载电路200的运行稳定性。
需要说明的是,图5所示的负载电路仅为本发明实施例示例性的负载电路,本发明实施例提供的稳压器的稳压输出端输出的电压也可以提供给其它负载电路,以确保相应的负载电路稳定运行,本发明实施例对稳压器电连接的负载电路的结构不做具体限定。此外,在能够满足本发明实施例核心发明点的前提下,本发明实施例对稳压器的电压侦测电路、电压调节电路、回流抑制电路以及误差放大电路的结构不做具体限定。以下结合附图对本发明实施例提供的稳压器中各电路的结构进行示例性的说明。
可选的,图7是本发明实施例提供的又一种电压侦测电路的结构示意图。如图7所示,电压侦测电路10包括比较器单元11和反相器12;该比较器单元11的第一输入端与第一电源VP1电连接,比较器单元11的第二输入端与第二电源VP2电连接,比较器单元11的第一输出端与反相器12的输入端电连接;比较器单元11的第一电源端与第一电源VP1电连接,比较器单元11的第二电源端接地;比较器单元11用于在第一电源VP1小于第二电源VP2时输出第一控制信号con1至反相器12、回流抑制电路30和电压调节电路20,以及在第一电源VP1大于第二电源VP2时输出第三控制信号con3至反相器、回流抑制电路30和电压调节电路20;反相器12的高电平信号端与第二电源VP2电连接,反相器12的低电平信号端接地;反相器12用于在接收到第一控制信号con1时输出第二控制信号con2至回流抑制电路30和电压调节电路20,以及在接收到第三控制信号con3时输出第四控制信号con4至回流抑制电路30和电压调节电路20;其中,第一控制信号con1和第四控制信号con4为低电平信号,第二控制信号con2为第二电源VP2的电压信号,第三控制信号con3为第一电源VP1的电压信号。
具体的,比较器单元11例如可以包括比较器以及与该比较器电连接的周边电路。第一电源VP1可与比较器单元11中比较器的同相输入端电连接,第二电源VP2可与比较器单元11中比较器的反相输入端电连接;当与比较器的同相输入端电连接的第一电源VP1的电压小于与该比较器的反相输入端电连接的第二电源VP2的电压时,比较器会输出低电平信号,即输出低电平信号的第一控制信号con1;此时比较器输出的低电平的第一控制信号con1会输入至反相器12,使得反相器12输出其高电平信号端的第二电源VP2,即输出高电平的第二控制信号con2;而当与比较器的同相输入端电连接的第一电源VP1的电压大于与该比较器的反相输入端电连接的第二电源VP2的电压时,比较器会输出高电平的第一电源VP1的电压信号,即输出高电平的第三控制信号con3;此时比较器输出的高电平的第三控制信号con3会输入至反相器12,使得反相器12输出其低电平信号端的接地信号GND,即输出低电平的第四控制信号con4。其中,第一控制信号con1或第三控制信号con3通过电压侦测电路10的第一输出端CTRL输出,第二控制信号con2或第四控制信号con4通过电压侦测电路10的第二输出端XCTRL输出。
可选的,图8是本发明实施例提供的又一种稳压器的结构示意图。如图8所示,回流抑制电路30可以包括第一调压单元31、第二调压单元32、第一开关单元33和第二开关单元34;该第一调压单元31分别与误差放大电路40、第一电源VP1、第二调压单元32和电压侦测电路10电连接,且第一调压单元31通过第一节点N1与误差放大电路40电连接,以及通过第二节点N2与第二调压电路32电连接;第一调压单元31用于在接收到第一控制信号con1和第二控制信号con2时,阻止第一节点N1的电位和第一电源VP1的电压信号传输至第二节点N2,在接收到第三控制信号con3和第四控制信号con4时,控制第一节点N1的电位传输至第二节点N2,以及阻止第一电源VP1的电压信号传输至第二节点N2;第一开关单元33分别与电压侦测电路10、第一节点N1和第二节点N2电连接;第一开关单元33用于接收第一控制信号con1或第三控制信号con3,并在接收到第一控制信号con1时断开,以阻止第一节点N1的电位传输至N2第二节点,在接收到第三控制信号con时导通,以使第一节点N1的电位传输至第二节点N2;第二开关单元34分别与电压侦测电路10、第二节点N2和稳压输出端OUT电连接;第二开关单元34用于接收第一控制信号con1或第三控制信号con3,并在接收到第一控制信号con1时,导通第二节点N2与稳压输出端OUT,在接收到第三控制信号con3时,断开第二节点N2与稳压输出端OUT;第二调压单元32与电压侦测电路10、第一电源VP1、N2第二节点和稳压输出端OUT电连接;第二调压单元32用于在接收到第一控制信号con1和第二控制信号con2时,阻止第一电源VP1的电压信号传输至稳压输出端OUT,在接收到第三控制信号con3和第四控制信号con4时,将稳压输出端OUT的信号调整为误差放大信号。
具体的,在第一电源VP1的电压小于第二电源VP2时,电压侦测电路10会输出第一控制信号con1和第二控制信号con2,并将第一控制信号con1输入至回流抑制电路30的第一调压单元31、第二调压单元32、第一开关单元33和第二开关单元34,以及将第二控制信号con2输入至回流抑制电路30的第一调压单元31和第二调压单元32,以使第一调压单元31在第一控制信号con1和第二控制信号con2的控制下,阻止第一节点N1的电位和第一电源VP1的电压信号传输至第二节点N2;而第二调压单元32在第一控制信号con1、第二控制信号con2以及第二节点N2的电位的控制下,能够阻止第一电源VP1的电压信号传输至稳压输出端OUT,以防止具有较小电压的第一电源信号VP1通过稳压输出端OUT输出至相应的负载电路,而影响负载电路的正常运行;同时,第一开关单元33在接收到第一控制信号con1时为断开状态,而第二开关单元34在接收到第一控制信号con1时为导通状态,第一节点N1的电位同样无法传输至稳压输出端OUT,第一电源VP1的信号也无法倒流至第一节点N1。
在第一电源VP1的电压大于第二电源VP2的电压时,电压侦测电路10会输出第三控制信号con3和第四控制信号con4,并将第三控制信号con3输入至回流抑制电路30的第一调压单元31、第二调压单元32、第一开关单元33和第二开关单元34,以及将第四控制信号con4输入至回流抑制电路30的第一调压单元31和第二调压单元32,以使第一调压单元31在第三控制信号con3和第四控制信号con43的控制下,使第一节点N1的电位传输至第二节点N2;而第二调压单元32在第一控制信号con1、第二控制信号con2以及第二节点N2的电位的控制下,能够将稳压输出端OUT的信号调整为误差放大信号VG,且该误差放大信号VG的电压大于第二电源VP2的电压,以防止产生由第二电源VP2向误差放大信号VG的输出端的倒流现象的产生,从而确保与稳压输出端OUT电连接的负载电路能够正常工作;同时,第一开关单元33在接收到第三控制信号con3时为导通状态,而第二开关单元34在接收到第三控制信号con3时为断开状态,即第一节点N1的电位能够通过第一开关单元33传输至第二节点N2,但第二节点N2的电位无法通过第二开关单元34传输至稳压输出端OUT。
可选的,图9是本发明实施例提供的一种稳压器的具体电路结构示意图。结合图8和图9所示,回流抑制电路30的第一调压单元31可以包括第一MOS管T1、第二MOS管T2和第三MOS管T3;该第一MOS管T1的栅极与电压侦测电路10电连接,且第一MOS管T1的栅极接收第二控制信号con2或第四控制信号con4;第一MOS管T1的第一电极与第一节点N1电连接,第一MOS管T1的第二电极与第二节点N2电连接;第二MOS管T2的栅极与电压侦测电路10电连接,且第二MOS管T2的栅极接收第二控制信号con2或第四控制信号con4;第二MOS管T2的第一电极与第一电源VP1电连接,第二MOS管T2的第二电极与第三MOS管T3的第一电极电连接,且第二MOS管T2的第二电极通过第三节点N3与第三MOS管T3的第一电极电连接;第三MOS管T3的栅极与电压侦测电路10电连接,且第三MOS管T3的栅极接收第一控制信号con1或第三控制信号con3;第三MOS管T3的第二电极与第二节点电连接;其中,第一MOS管T1、第二MOS管T2以及第三MOS管T3的衬底均电连接于第三节点N3。
需要说明的是,图9仅为本发明实施例示例性的说明,图9中第一调压单元31的第一MOS管T1、第二MOS管T2以及第三MOS管T3均为P沟道MOS管;而在本发明实施例中,第一调压单元中的第一MOS管T1、第二MOS管T2以及第三MOS管T3也可以为N沟道MOS管,本发明实施例对此不做具体限定。同时,本发明实施例提供的稳压器的其它电路中的MOS管的类型也不做具体限定。其中,N沟道的MOS管的栅极和源极的电压差大于其阈值电压时导通,P沟道的MOS管的栅极和源极的电压差小于其阈值电压时导通。
示例性的,结合图7和图9,以第一MOS管T1、第二MOS管T2以及第三MOS管T3均为P沟道场效应晶体管为例。电压侦测电路10的第一输出端CTRL输出第一控制信号con1或第三控制信号con3,电压侦测电路10的第二输出端XCTRL输出第二控制信号con2或第四控制信号con4;第一MOS管T1的栅极和第二MOS管T2的栅极均与电压侦测电路10的第二输出端XCTRL电连接,第三MOS管T3的栅极与电压侦测电路10的第一输出端CTRL电连接;由于第一控制信号con1和第四控制信号con4均为低电平信号,第二控制信号con2为高电平的第二电源VP2的电压信号,第三控制信号con3为高电平的第一电源VP1的电压信号。
在第一电源VP1的电压小于第二电源VP2的电压时,电压侦测电路10的第一输出端CTRL输出低电平的第一控制信号con1,电压侦测电路10的第二输出端XCTRL输出高电平的第二控制信号con2,此时第三MOS管T3导通,第三节点N3的电位与第二节点N2的电位相同,使得第一MOS管T1的衬底电位Vb1和第二MOS管T2的衬底电位Vb2均等于第二节点N2的电位;由于此时第二开关单元34为导通状态,因此第二节点N2的电位与稳压输出端OUT的电位相同,即第三节点N3的电位等于第二电源VP2的电压;第一MOS管T1的栅极和第二MOS管T2的栅极接收的第二控制信号con2等于第二电源VP2的电压信号,使得第一MOS管T1的栅极和第二MOS管T2无法导通,第一节点N1的电位和第一电源VP1的电压均无法传输至第二节点N2。
在第一电源VP1的电压大于第二电源VP2的电压时,电压侦测电路10的第一输出端CTRL输出高电平的第三控制信号con3,电压侦测电路10的第二输出端XCTRL输出低电平的第四控制信号con4,此时第二MOS管T2导通,第一电源VP1通过导通的第二MOS管T2传输至第三节点N3,使得第三节点N3的电位等于第一电源VP1的电压,即第一MOS管T1的衬底电位Vb1等于第一电源VP1的电压,以使第一MOS管T1能够在第四控制信号con4的控制下导通,此时第一节点N1的电位等于第二节点N2的电位。相应的,第一开关单元33处于导通状态,第二开关单元34处于断开状态,因此从第一节点N1到第二节点N2能够形成回路,但是无法将第一节点N1的电位或第二节点N2的电位直接传输至稳压输出端OUT,使得稳压输出端OUT输出具有较大电压的误差放大信号。
可选的,第一开关单元33可以包括第七MOS管T7,第二开关单元34可以包括第八MOS管T8;该第七MOS管T7的栅极与电压侦测电路10电连接,且第七MOS管T7的栅极接收第一控制信号con1或第三控制信号con3;第七MOS管T7的第一电极与第一节点N1电连接,第七MOS管T7的第二电极与第二节点N2电连接;第八MOS管T8的栅极与电压侦测电路10电连接,且第八MOS管T8的栅极接收第一控制信号con1或第三控制信号con3,第八MOS管T8的第一电极与第二节点N2电连接,第八MOS管T8的第二电极与稳压输出端OUT电连接。其中。第七MOS管T7与第八MOS管T8的沟道类型不同。例如,第七MOS管可以为N沟道场效应晶体管,第八MOS管T8可以为P沟道场效应晶体管。
此外,第七MOS管与第八MOS管的沟道类型也可以相同;此时,若第七MOS管的栅极接受第二控制信号con2或第四控制信号con4,则第八MOS管的栅极接收第一控制信号con1或第三控制信号con3;或者,若第七MOS管的栅极接受第一控制信号con1或第三控制信号con3,则第八MOS管的栅极接收第二控制信号con2或第四控制信号con4。本发明实施例对此不做具体限定。
可选的,继续结合参考图8和图9,回流抑制电路30的第二调压单元32包括第四MOS管T4、第五MOS管T5和第六MOS管T6;第四MOS管T4的栅极与第二节点N2电连接,第四MOS管T4的第一电极与第一电源VP1电连接,第四MOS管T4的第二电极与稳压输出端OUT电连接;第五MOS管T5的栅极与电压侦测电路10电连接,且第五MOS管T5的栅极接收第二控制信号con2或第四控制信号con4;第五MOS管T5的第一电极与第一电源VP1电连接,第五MOS管T5的第二电极与第六MOS管T6的第一电极电连接,且第五MOS管T5的第二电极通过第四节点N4与第六MOS管T6的第一电极电连接;第六MOS管T6的栅极与电压侦测电路10电连接,且第六MOS管T6的栅极接收第一控制信号con1或第三控制信号con1;第六MOS管T6的第二电极与稳压输出端OUT电连接;其中,第四MOS管T4的衬底、第五MOS管T5的衬底以及第六MOS管T6的衬底均电连接于所述第四节点N4。
示例性的,结合图7和图9,以第四MOS管T4、第五MOS管T5以及第六MOS管T6均为P沟道场效应晶体管为例。当第一电源VP1的电压小于第二电源VP2的电压时,电压侦测电路10的第一输出端CTRL输出低电平的第一控制信号con1,电压侦测电路10的第二输出端XCTRL输出高电平的第二控制信号con2,且该第二控制信号con2为第二电源VP2的电压信号;此时,第六MOS管T6导通,第四节点N4的电位等于稳压输出端OUT的电位,同时由于此时第二开关单元34处于导通状态,因此第二节点N2的电位等于稳压输出端OUT的电位,即第二节点N2的电位也为高电平的第二电源VP2的电压;第四MOS管T4的栅极为高电平信号,第五MOS管T5的栅极也为高电平信号,使得第四MOS管T4和第五MOS管T5均无法导通,第一电源VP1与稳压输出端OUT无法导通,即第一电源VP1无法通过稳压输出端OUT输出。
当第一电源VP1的电压大于第二电源VP2的电压时,电压侦测电路10的第一输出端CTRL输出高电平的第三控制信号con3,该第三控制信号con3为第一电源VP1的电压信号,电压侦测电路10的第二输出端XCTRL输出低电平的第四控制信号con4;此时,第五MOS管T5导通,第四节点N4的电位等于第一电源VP1的电压,同时由于此时第一开关单元33处于导通状态,因此第二节点N2的电位等于第一节点N1的电位;由于第一节点N1与误差放大电路40电连接,因此第一节点N1会接收误差放大电路40输出的误差信号,该误差信号无法控制第四MOS管导通,使得第一电源VP1仍然无法传输至稳压输出端OUT,但是误差放大电路40输出的误差放大信号VG能够传输至稳压输出端OUT,并通过该稳压输出端OUT输出至相应的负载电路。
可选的,继续结合参考图8和图9,电压调节电路20包括第九MOS管T9、第十MOS管T10和第十一MOS管T11;第九MOS管T9的栅极与电压侦测电路10电连接,且第九MOS管T9的栅极接收第一控制信号con1或第三控制信号con3;第九MOS管T9的第一电极与第二电源VP2电连接,第九MOS管T9的第二电极与稳压输出端OUT电连接;第十MOS管T10的栅极与电压侦测电路10电连接,且第十MOS管T10的栅极接收第一控制信号con1或第三控制信号con3;第十MOS管T10的第一电极与第二电源VP2电连接,第十MOS管T10的第二电极与第十一MOS管T11的第一电极电连接,且第十MOS管T10的第二电极通过第五节点N5与第十一MOS管T11的第一电极电连接;第十一MOS管T11的栅极与电压侦测电路10电连接,且第十一MOS管T11的栅极接收第二控制信号con2或第四控制信号con4;第十一MOS管T11的第二电极与稳压输出端OUT电连接;其中,第九MOS管T9的衬底、第十MOS管T10的衬底以及第十一MOS管T11的衬底均电连接于第五节点N5。
示例性的,结合图7和图9所示,以第第九MOS管T9、第十MOS管T10和第十一MOS管T11军伟P沟道场效应晶体管为例。当第一电源VP1的电压小于第二电源VP2的电压时,电压侦测电路10的第一输出端CTRL输出低电平的第一控制信号con1,电压侦测电路10的第二输出端XCTRL输出高电平的第二控制信号con2,该高电平的第二控制信号con2为第二电源VP2的电压信号;此时第十MOS管T10导通,使得第五节点N5的电位等于第二电源VP2的电压,第九MOS管T9处于导通状态,第二电源VP2通过导通的第九MOS管T9传输至稳压输出端OUT,使得稳压输出端OUT输出高电平的第二电源VP2的电压信号。
当第一电源VP1的电压大于第二电源VP2的电压时,电压侦测电路10的第一输出端CTRL输出高电平的第三控制信号con3,该第三控制信号con3为第一电源VP1的电压信号,电压侦测电路10的第二输出端XCTRL输出低电平的第四控制信号con4;此时第十一MOS管T11导通,第五节点N5的电位等于稳压输出端OUT的电位,即第五节点N5的电位为误差放大信号VG的电压,使第九MOS管T9和第十MOS管T10无法导通,第二电源VP2无法与稳压输出端OUT导通,稳压输出端OUT的信号不会倒流至第二电源VP2端。
可选的,继续参考图9,误差放大电路40可以包括误差放大器U、第一电阻R1和第二电阻R2;该误差放大器U的第一电源端与第一电源VP1电连接,误差放大器U的第二电源端接地,误差放大器U的输出端通过回流抑制电路30与稳压输出端OUT电连接,误差放大器U的同相输入端与参考电源Vref电连接,误差放大器U的反相输入端通过第一电阻R1与稳压输出端OUT电连接,误差放大器U的反相输入端还通过第二电阻R2接地。
其中,当第一电源VP1的电压大于第二电源VP2的电压时,该第一电源VP1作为误差放大器U的供电电源,使得误差放大器U正常工作。此时,稳压输出端输出的误差放大信号VG的电压Vg为:
Figure DEST_PATH_IMAGE002
其中,R11为第一电阻R1的阻值,R21为第二电阻R2的阻值,V2为第二电源VP2的电压。
可选的,图10是本发明实施例提供的又一种稳压器的具体电路结构示意图。图10中与图9中相同之处可参照上述对图9的描述,在此不再赘述,此处仅对图10中与图9中不同之处进行示例性的说明。如图10所示,误差放大电路40包括误差放大器U、控制单元41、电流镜单元42、第一负载单元43和第二负载单元44;误差放大器U的第一电源端与第一电源VP1电连接,误差放大器U的第二电源端接地,误差放大器U的同相输入端与参考电源Vref电连接,误差放大器U的反相输入端与控制单元41的输出端电连接;控制单元41的控制端与误差放大器U的输出端电连接,控制单元41的输入端与第一电源VP1电连接;控制单元41用于根据误差放大器U输出的信号向误差放大器U的反相输入端反馈第一电源VP1的电压信号;电流镜单元42包括第十二MOS管T12和第十三MOS管T13;第十二MOS管T12的栅极与第十三MOS管T13的栅极电连接,第十二MOS管T12的第一电极与误差放大器U的反相输入端电连接,第十二MOS管T12的第二电极通过第一负载单元43接地,且第十二MOS管T12的第二电极还与第十二MOS管T12的栅极电连接;第十三MOS管T13的第一电极与稳压输出端OUT电连接,第十三MOS管T13的第二电极通过第二负载单元44接地,第十三MOS管T13的第二电极还与回流抑制电路30电连接。
示例性的,第一负载单元43可以包括第十四MOS管T14,第二负载单元44可以包括第十五MOS管T15;控制单元41例如可以包括第十六MOS管;其中,第十四MOS管T14的栅极和第十五MOS管T15的栅极均与偏压电源Vbias电连接;第十四MOS管T14的第一电极与第十二MOS管T12的第二电极电连接,第十四MOS管T14的第二电极接地;第十五MOS管T15的第一电极与第十三MOS管T13的第二电极电连接,第十五MOS管T15的第二电极接地;第十六MOS管T16的栅极与误差放大器U的输出端电连接,第十六MOS管T16的第一电极与第一电源VP1电连接,第十六MOS管T16第二电极与误差放大器U的反相输入端电连接。
此时,当第一电源VP1的电压大于第二电源VP2的电压时,误差放大器U正常工作,该误差放大器U的同相输入端的电压等于其反相输入端的电压,使得与反相输入端电连接的参考电源Vref的电压信号传输至电流镜单元42的第十二MOS管T12的第一电极,且由于镜像电流效应,使得电流镜单元42的第十三MOS管T13的第一电极的电位同样为参考电源Vref的电压;如此,稳压输出端OUT输出参考电源Vref的电压信号,且该参考电源Vref的电压大于第二电源VP2的电压,以确保稳压输出端OUT输出高电平的电压信号,使得与稳压输出端OUT电连接的负载电路能够正常工作。
基于同一发明构思,本发明实施例还提供一种硅基显示面板,该硅基显示面板包括硅基衬底、显示单元和本发明实施例提供的稳压器;其中,稳压器和显示单元均形成于硅基衬底上,且稳压器用于为显示单元提供稳压信号。
如此,由于本发明实施例提供的硅基显示面板包括本发明实施例提供的稳压器,因此该硅基显示面板具有本发明实施例提供的稳压器所具有的技术效果,相同之处在下文中不再赘述,可参照上文对稳压器的解释说明进行理解。
示例性的,图11是本发明实施例提供的一种硅基显示面板的结构示意图。如图11所示,该硅基显示面板300包括硅基衬底310、显示单元320、稳压器100以及电连接于显示单元320与稳压器之间的负载电路200。其中,显示单元320可以包括阵列排布的多个像素(图中未示出),该显示单元320的各像素能够在负载电路200的控制下进行显示发光;且稳压器100能够通过负载电路200将稳压电源提供至显示单元320的各像素。同时,硅基显示面板的稳压器100、负载电路200以及显示单元320均形成于硅基衬底的一侧,其可采用CMOS技术在硅基衬底上形成显示面板的各器件。由于直接形成于硅基衬底上的器件具有微型器件的物理特性,使得该硅基显示面板能够显示优质画面。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整、相互结合和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。

Claims (12)

1.一种稳压器,其特征在于,包括:误差放大电路、电压侦测电路、回流抑制电路、电压调节电路以及稳压输出端;
所述电压侦测电路分别与第一电源、第二电源、所述回流抑制电路和所述电压调节电路电连接;所述电压侦测电路用于在所述第一电源的电压小于所述第二电源的电压时,输出第一控制信号和第二控制信号至所述回流抑制电路和所述电压调节电路;在所述第一电源的电压大于第二电源的电压时,输出第三控制信号和第四控制信号至所述回流抑制电路和所述电压调节电路;
所述电压调节电路还电连接于所述第二电源和所述稳压输出端之间;所述电压调节电路用于在接收到所述第一控制信号和所述第二控制信号时,输出所述第二电源的电压至所述稳压输出端;在接收到所述第三控制信号和所述第四控制信号时,停止输出所述第二电源的电压至所述稳压输出端;
所述回流抑制电路包括第一调压单元、第二调压单元、第一开关单元和第二开关单元;所述第一调压单元分别与所述误差放大电路、所述第一电源、所述第二调压单元和所述电压侦测电路电连接,且所述第一调压单元通过第一节点与所述误差放大电路电连接,以及通过第二节点与所述第二调压单元 电连接;所述第一调压单元用于在接收到所述第一控制信号和所述第二控制信号时,阻止所述第一节点的电位和所述第一电源的电压信号传输至第二节点,在接收到所述第三控制信号和所述第四控制信号时,控制所述第一节点的电位传输至所述第二节点,以及阻止所述第一电源的电压信号传输至所述第二节点;
所述第一开关单元分别与所述电压侦测电路、所述第一节点和所述第二节点电连接;所述第一开关单元用于接收所述第一控制信号或所述第三控制信号,并在接收到所述第一控制信号时断开,以阻止所述第一节点的电位传输至所述第二节点,在接收到所述第三控制信号时导通,以使所述第一节点的电位传输至所述第二节点;
所述第二开关单元分别与所述电压侦测电路、所述第二节点和所述稳压输出端电连接;所述第二开关单元用于接收所述第一控制信号或所述第三控制信号,并在接收到所述第一控制信号时,导通所述第二节点与所述稳压输出端,在接收到所述第三控制信号时,断开所述第二节点与所述稳压输出端;
所述第二调压单元与所述电压侦测电路、所述第一电源、所述第二节点和所述稳压输出端电连接;所述第二调压单元用于在接收到所述第一控制信号和所述第二控制信号时,阻止所述第一电源的电压信号传输至所述稳压输出端,在接收到所述第三控制信号和所述第四控制信号时,将所述稳压输出端的信号调整为误差放大信号;
其中,所述误差放大信号的电压大于所述第二电源的电压。
2.根据权利要求1所述的稳压器,其特征在于,所述电压侦测电路包括比较器单元和反相器;
所述比较器单元的第一输入端与所述第一电源电连接,所述比较器单元的第二输入端与所述第二电源电连接,所述比较器单元的第一输出端与所述反相器的输入端电连接;所述比较器单元的第一电源端与所述第一电源电连接,所述比较器单元的第二电源端接地;所述比较器单元用于在所述第一电源小于所述第二电源时输出所述第一控制信号至所述反相器、所述回流抑制电路和所述电压调节电路,在所述第一电源大于所述第二电源时输出所述第三控制信号至所述反相器、所述回流抑制电路和所述电压调节电路;
所述反相器的高电平信号端与所述第二电源电连接,所述反相器的低电平信号端接地;所述反相器用于在接收到所述第一控制信号时输出所述第二控制信号至所述回流抑制电路和所述电压调节电路,在接收到所述第三控制信号时输出所述第四控制信号至所述回流抑制电路和所述电压调节电路;
其中,所述第一控制信号和所述第四控制信号为低电平信号,所述第二控制信号为所述第二电源的电压信号,所述第三控制信号为所述第一电源的电压信号。
3.根据权利要求1所述的稳压器,其特征在于,所述第一调压单元包括第一MOS管、第二MOS管和第三MOS管;
所述第一MOS管的栅极与所述电压侦测电路电连接,且所述第一MOS管的栅极接收所述第二控制信号或所述第四控制信号;所述第一MOS管的第一电极与所述第一节点电连接,所述第一MOS管的第二电极与所述第二节点电连接;
所述第二MOS管的栅极与所述电压侦测电路电连接,且所述第二MOS管的栅极接收所述第二控制信号或所述第四控制信号;所述第二MOS管的第一电极与所述第一电源电连接,所述第二MOS管的第二电极与所述第三MOS管的第一电极电连接,且所述第二MOS管的第二电极通过第三节点与所述第三MOS管的第一电极电连接;
所述第三MOS管的栅极与所述电压侦测电路电连接,且所述第三MOS管的栅极接收所述第一控制信号或所述第三控制信号;所述第三MOS管的第二电极与所述第二节点电连接;
其中,所述第一MOS管、所述第二MOS管以及所述第三MOS管的衬底均电连接于所述第三节点。
4.根据权利要求1所述的稳压器,其特征在于,所述第二调压单元包括第四MOS管、第五MOS管和第六MOS管;
所述第四MOS管的栅极与所述第二节点电连接,所述第四MOS管的第一电极与所述第一电源电连接,所述第四MOS管的第二电极与稳压输出端电连接;
所述第五MOS管的栅极与所述电压侦测电路电连接,且所述第五MOS管的栅极接收所述第二控制信号或所述第四控制信号;所述第五MOS管的第一电极与所述第一电源电连接,所述第五MOS管的第二电极与所述第六MOS管的第一电极电连接,且所述第五MOS管的第二电极通过第四节点与所述第六MOS管的第一电极电连接;
所述第六MOS管的栅极与所述电压侦测电路电连接,且所述第六MOS管的栅极接收所述第一控制信号或所述第三控制信号;所述第六MOS管的第二电极与所述稳压输出端电连接;
其中,所述第四MOS管的衬底、所述第五MOS管的衬底以及所述第六MOS管的衬底均电连接于所述第四节点。
5.根据权利要求1所述的稳压器,其特征在于,所述第一开关单元包括第七MOS管,所述第二开关单元包括第八MOS管;
所述第七MOS管的栅极与所述电压侦测电路电连接,且所述第七MOS管的栅极接收所述第一控制信号或所述第三控制信号;所述第七MOS管的第一电极与所述第一节点电连接,所述第七MOS管的第二电极与所述第二节点电连接;
所述第八MOS管的栅极与所述电压侦测电路电连接,且所述第八MOS管的栅极接收所述第一控制信号或所述第三控制信号,所述第八MOS管的第一电极与所述第二节点电连接,所述第八MOS管的第二电极与所述稳压输出端电连接。
6.根据权利要求5所述的稳压器,其特征在于,所述第七MOS管与所述第八MOS管的沟道类型不同。
7.根据权利要求1所述的稳压器,其特征在于,所述电压调节电路包括第九MOS管、第十MOS管和第十一MOS管;
所述第九MOS管的栅极与所述电压侦测电路电连接,且所述第九MOS管的栅极接收所述第一控制信号或所述第三控制信号;所述第九MOS管的第一电极与所述第二电源电连接,所述第九MOS管的第二电极与所述稳压输出端电连接;
所述第十MOS管的栅极与所述电压侦测电路电连接,且所述第十MOS管的栅极接收所述第一控制信号或所述第三控制信号;所述第十MOS管的第一电极与所述第二电源电连接,所述第十MOS管的第二电极与所述第十一MOS管的第一电极电连接,且所述第十MOS管的第二电极通过第五节点与所述第十一MOS管的第一电极电连接;
所述第十一MOS管的栅极与所述电压侦测电路电连接,且所述第十一MOS管的栅极接收所述第二控制信号或所述第四控制信号;所述第十一MOS管的第二电极与所述稳压输出端电连接;
其中,所述第九MOS管的衬底、所述第十MOS管的衬底以及所述第十一MOS管的衬底均电连接于所述第五节点。
8.根据权利要求1所述的稳压器,其特征在于,所述误差放大电路包括误差放大器、第一电阻和第二电阻;
所述误差放大器的第一电源端与所述第一电源电连接,所述误差放大器的第二电源端接地,所述误差放大器的输出端通过所述回流抑制电路与所述稳压输出端电连接,所述误差放大器的同相输入端与参考电源电连接,所述误差放大器的反相输入端通过所述第一电阻与所述稳压输出端电连接,所述误差放大器的反相输入端还通过所述第二电阻接地。
9.根据权利要求1所述的稳压器,其特征在于,所述误差放大电路包括误差放大器、控制单元、电流镜单元、第一负载单元和第二负载单元;
所述误差放大器的第一电源端与所述第一电源电连接,所述误差放大器的第二电源端接地,所述误差放大器的同相输入端与参考电源电连接,所述误差放大器的反相输入端与所述控制单元的输出端电连接;
所述控制单元的控制端与所述误差放大器的输出端电连接,所述控制单元的输入端与所述第一电源电连接;所述控制单元用于根据所述误差放大器输出的信号向所述误差放大器的反相输入端反馈第一电源的电压信号;
所述电流镜单元包括第十二MOS管和第十三MOS管;所述第十二MOS管的栅极与所述第十三MOS管的栅极电连接,所述第十二MOS管的第一电极与所述误差放大器的反相输入端电连接,所述第十二MOS管的第二电极通过所述第一负载单元接地,且所述第十二MOS管的第二电极还与所述第十二MOS管的栅极电连接;所述第十三MOS管的第一电极与所述稳压输出端电连接,所述第十三MOS管的第二电极通过所述第二负载单元接地,所述第十三MOS管的第二电极还与所述回流抑制电路电连接。
10.根据权利要求9所述的稳压器,其特征在于,所述第一负载单元包括第十四MOS管,所述第二负载单元包括第十五MOS管;
所述第十四MOS管的栅极和所述第十五MOS管的栅极均与偏压电源电连接;所述第十四MOS管的第一电极与所述第十二MOS管的第二电极电连接,所述第十四MOS管的第二电极接地;所述第十五MOS管的第一电极与所述第十三MOS管的第二电极电连接,所述第十五MOS管的第二电极接地。
11.根据权利要求9所述的稳压器,其特征在于,所述控制单元包括第十六MOS管;
所述第十六MOS管的栅极与所述误差放大器的输出端电连接,所述第十六MOS管的第一电极与所述第一电源电连接,所述第十六MOS管第二电极与所述误差放大器的反相输入端电连接。
12.一种硅基显示面板,其特征在于,包括:硅基衬底、显示单元和权利要求1~11任一项所述的稳压器;
所述稳压器和所述显示单元均形成于所述硅基衬底上;所述稳压器用于为所述显示单元提供稳压信号。
CN202010394861.8A 2020-05-12 2020-05-12 稳压器和硅基显示面板 Active CN111290464B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202010394861.8A CN111290464B (zh) 2020-05-12 2020-05-12 稳压器和硅基显示面板
US17/316,881 US11157029B1 (en) 2020-05-12 2021-05-11 Voltage regulator and silicon-based display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010394861.8A CN111290464B (zh) 2020-05-12 2020-05-12 稳压器和硅基显示面板

Publications (2)

Publication Number Publication Date
CN111290464A CN111290464A (zh) 2020-06-16
CN111290464B true CN111290464B (zh) 2020-08-21

Family

ID=71030449

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010394861.8A Active CN111290464B (zh) 2020-05-12 2020-05-12 稳压器和硅基显示面板

Country Status (2)

Country Link
US (1) US11157029B1 (zh)
CN (1) CN111290464B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20230014315A (ko) * 2021-07-21 2023-01-30 삼성전자주식회사 저전압 강하 레귤레이터 및 모바일 장치
CN115268549B (zh) * 2022-09-28 2023-01-17 成都芯翼科技有限公司 降低ldo输入输出电压差的电路和低压差线性稳压器
CN116301168B (zh) * 2023-05-22 2023-07-21 上海灵动微电子股份有限公司 带隙基准电路正常工作检测的标识电路

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104102260A (zh) * 2013-04-03 2014-10-15 国民技术股份有限公司 双电源供电系统
CN207926997U (zh) * 2018-02-11 2018-09-28 深圳市爱克斯达电子有限公司 用于便携式照明装置的供电系统及便携式照明装置
CN109873404A (zh) * 2019-03-15 2019-06-11 珠海市杰理科技股份有限公司 功率管防倒灌电路及稳压芯片
JP2019121413A (ja) * 2018-01-11 2019-07-22 ラピスセミコンダクタ株式会社 電源切替制御回路
CN110098830A (zh) * 2019-05-17 2019-08-06 上海艾为电子技术股份有限公司 一种晶体管的衬底切换电路和电平转换电路

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP3832428B1 (en) * 2019-12-04 2023-07-19 Nxp B.V. Apparatuses and methods involving switching between dual inputs of power amplication circuitry

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104102260A (zh) * 2013-04-03 2014-10-15 国民技术股份有限公司 双电源供电系统
JP2019121413A (ja) * 2018-01-11 2019-07-22 ラピスセミコンダクタ株式会社 電源切替制御回路
CN207926997U (zh) * 2018-02-11 2018-09-28 深圳市爱克斯达电子有限公司 用于便携式照明装置的供电系统及便携式照明装置
CN109873404A (zh) * 2019-03-15 2019-06-11 珠海市杰理科技股份有限公司 功率管防倒灌电路及稳压芯片
CN110098830A (zh) * 2019-05-17 2019-08-06 上海艾为电子技术股份有限公司 一种晶体管的衬底切换电路和电平转换电路

Also Published As

Publication number Publication date
US20210356979A1 (en) 2021-11-18
CN111290464A (zh) 2020-06-16
US11157029B1 (en) 2021-10-26

Similar Documents

Publication Publication Date Title
CN111290464B (zh) 稳压器和硅基显示面板
US7304540B2 (en) Source follower and current feedback circuit thereof
US9000742B2 (en) Signal generating circuit
US7626367B2 (en) Voltage reference circuit with fast enable and disable capabilities
US20150177752A1 (en) Voltage regulator
US11480984B2 (en) Low dropout voltage regulator and driving method of low dropout voltage regulator
JP2004005670A (ja) 電流帰還増幅器および複合帰還ループを有する低ドロップアウト調整器
US8129962B2 (en) Low dropout voltage regulator with clamping
US20140176096A1 (en) Semiconductor device and power supply system including the same
US9740223B1 (en) Regulator
US10108209B2 (en) Semiconductor integrated circuit with a regulator circuit provided between an input terminal and an output terminal thereof
CN113346742A (zh) 为集成电路提供低功率电荷泵
TW201823903A (zh) 降低低電流穩壓器輸出端的負脈衝訊號的電路及其方法
JP2017126259A (ja) 電源装置
US9059699B2 (en) Power supply switching circuit
US9886052B2 (en) Voltage regulator
US20230236615A1 (en) Low-dropout regulator having bidirectional current adjustment
US10133289B1 (en) Voltage regulator circuits with pass transistors and sink transistors
US20190280655A1 (en) Amplifier circuit and butter amplifier
TW201715326A (zh) 具有經調節偏壓電流放大器的穩壓器
CN110417256B (zh) 用于控制电荷泵电路的设备和方法
US20220035394A1 (en) Regulator
US20150293547A1 (en) Voltage-current conversion circuit and power supply circuit
US11720127B2 (en) Amplifier and voltage generation circuit including the same
US20190079550A1 (en) Devices and methods for dynamic overvoltage protection in regulators

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CP01 Change in the name or title of a patent holder

Address after: 201206 Shanghai, Pudong New Area, China (Shanghai) free trade zone, new Jinqiao Road, No. 13, building 2, floor 27

Patentee after: Shanghai Shiya Technology Co.,Ltd.

Address before: 201206 Shanghai, Pudong New Area, China (Shanghai) free trade zone, new Jinqiao Road, No. 13, building 2, floor 27

Patentee before: Shanghai Shiou Photoelectric Technology Co.,Ltd.

CP01 Change in the name or title of a patent holder
PE01 Entry into force of the registration of the contract for pledge of patent right
PE01 Entry into force of the registration of the contract for pledge of patent right

Denomination of invention: Voltage regulator and silicon based display panel

Effective date of registration: 20220211

Granted publication date: 20200821

Pledgee: China Merchants Bank Co.,Ltd. Shanghai pilot Free Trade Zone Branch

Pledgor: Shanghai Shiya Technology Co.,Ltd.

Registration number: Y2022310000020

PC01 Cancellation of the registration of the contract for pledge of patent right
PC01 Cancellation of the registration of the contract for pledge of patent right

Date of cancellation: 20231219

Granted publication date: 20200821

Pledgee: China Merchants Bank Co.,Ltd. Shanghai pilot Free Trade Zone Branch

Pledgor: Shanghai Shiya Technology Co.,Ltd.

Registration number: Y2022310000020

PE01 Entry into force of the registration of the contract for pledge of patent right
PE01 Entry into force of the registration of the contract for pledge of patent right

Denomination of invention: Voltage regulator and silicon-based display panel

Granted publication date: 20200821

Pledgee: China Merchants Bank Co.,Ltd. Shanghai pilot Free Trade Zone Branch

Pledgor: Shanghai Shiya Technology Co.,Ltd.

Registration number: Y2024310000024