CN111240117B - 显示面板及显示装置 - Google Patents

显示面板及显示装置 Download PDF

Info

Publication number
CN111240117B
CN111240117B CN202010219969.3A CN202010219969A CN111240117B CN 111240117 B CN111240117 B CN 111240117B CN 202010219969 A CN202010219969 A CN 202010219969A CN 111240117 B CN111240117 B CN 111240117B
Authority
CN
China
Prior art keywords
layer
impedance
display panel
substrate
common electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202010219969.3A
Other languages
English (en)
Other versions
CN111240117A (zh
Inventor
李征华
金一坤
赵斌
张鑫
赵军
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority to CN202010219969.3A priority Critical patent/CN111240117B/zh
Publication of CN111240117A publication Critical patent/CN111240117A/zh
Application granted granted Critical
Publication of CN111240117B publication Critical patent/CN111240117B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136277Active matrix addressed cells formed on a semiconductor substrate, e.g. of silicon
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136222Colour filters incorporated in the active matrix substrate

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal (AREA)

Abstract

本申请提出了一种显示面板及显示装置,该显示面板包括薄膜晶体管阵列基板、与该薄膜晶体管阵列基板相对设置的彩膜基板。该薄膜晶体管阵列基板包括第一基板、位于该第一基板上的驱动电路层、位于该驱动电路层上的第一公共电极层;该彩膜基板包括第二基板、位于该第二基板上的第二公共电极层。本申请通过在该显示面板上的薄膜晶体管阵列基板或彩膜基板上设置阻抗构件,以及使该第二公共电极层通过对应的电连接构件与该阻抗构件电连接,降低了该第二公共电极层的阻抗,因此当数据线的电压变化时,加快了第二公共电极层的电压恢复速度,避免了显示面板出现水平串扰的技术问题。

Description

显示面板及显示装置
技术领域
本申请涉及显示领域,特别涉及一种显示面板及显示装置。
背景技术
LCD(Liquid crystal displays,液晶显示器)是一种被广泛应用的平板显示器,主要是通过液晶开关调制背光源光场强度来实现画面显示。
在现有LCD面板中,由于数据线与彩膜基板公共电极之间存在耦合电容,因此当数据线的电压变化时,彩膜基板公共电极的电压变化后不能快速恢复,导致面板出现水平串扰现象。而随着面板分辨率的上升,每行扫描线的扫描时间进一步变短,彩膜基板公共电极的电压的恢复的时间更少,显示面板的水平串扰现象更严重。
因此,亟需一种显示面板以解决上述技术问题。
发明内容
本申请提供一种显示面板及显示装置,以解决现有显示面板出现水平串扰的技术问题。
为解决上述问题,本申请提供的技术方案如下:
本申请提供了一种显示面板,其包括薄膜晶体管阵列基板、与所述薄膜晶体管阵列基板相对设置的彩膜基板、及位于所述薄膜晶体管阵列基板与所述彩膜基板之间的液晶层;
所述薄膜晶体管阵列基板包括第一基板、位于所述第一基板上的驱动电路层,以及位于所述驱动电路层上的第一公共电极层;
所述彩膜基板包括第二基板、位于所述第二基板上的第二公共电极层;
其中,所述显示面板还包括位于所述薄膜晶体管阵列基板或/和所述彩膜基板内的阻抗构件,所述阻抗构件通过对应的电连接构件与所述第二公共电极层电连接。
在本申请的显示面板中,所述阻抗构件包括与所述驱动电路层同层设置的第一阻抗器件;
所述薄膜晶体管阵列基板还包括位于所述驱动电路层上的第一支撑层及所述电连接构件,所述电连接构件搭接在所述第一支撑层上,所述第一阻抗器件通过所述电连接构件与所述彩膜基板中的所述第二公共电极层电连接。
在本申请的显示面板中,所述驱动电路层包括位于所述第一基板上半导体层、位于所述半导体层上的栅极层、及位于所述栅极层上的源漏极层;
所述第一阻抗器件包括与所述半导体层、所述栅极层、所述源漏极层中的至少一者同层设置的一金属层。
在本申请的显示面板中,所述第一阻抗器件包括与所述源漏极层同层设置的第一导电层;
所述第一导电层包括至少两条与所述源漏极层中的数据线平行设置的第一降阻单元,相邻两列所述数据线之间设置有至少一所述第一降阻单元,相邻两个所述第一降阻单元并联连接;
其中,一所述第一降阻单元包括至少一条第一降阻走线,相邻两条所述第一降阻走线并联连接。
在本申请的显示面板中,所述第一阻抗器件还包括与所述栅极层同层设置的第二导电层;
所述第二导电层包括至少两条与所述栅极层中的扫描线平行设置的第二降阻单元,相邻两行所述栅极线之间设置有至少一所述第二降阻单元,相邻两个所述第二降阻单元并联连接;
其中,一所述第二降阻单元包括沿像素单元外围设置的至少一条第二降阻走线,相邻两条所述第二降阻走线并联连接。
在本申请的显示面板中,所述彩膜基板还包括位于所述第二基板上的彩膜层,所述彩膜层包括至少三个色阻单元、及位于相邻两个所述色阻单元之间的遮光层;
所述阻抗构件包括位于所述彩膜层或/和所述第二基板内的第二阻抗器件,所述第二阻抗器件至少包括第一阻抗单元,所述第一阻抗单元在所述彩膜层上的正投影位于所述遮光层内;
其中,所述第二阻抗器件通过位于所述彩膜基板内的所述电连接构件与所述第二公共电极层电连接。
在本申请的显示面板中,所述第一阻抗单元与所述彩膜层同层设置;
所述第一阻抗单元位于所述遮光层表面或者位于所述遮光层内。
在本申请的显示面板中,所述电阻构件还包括与所述第一阻抗单元同层设置的第二阻抗单元,所述第二阻抗单元在所述彩膜层上的正投影位于所述色阻单元内。
在本申请的显示面板中,所述第二基板包括第一硬质层、及位于所述第一硬质层上的第二覆盖层;
其中,所述电阻构件位于所述第一硬质层与所述第二覆盖层之间,所述电阻构件在彩膜层的正投影位于所述彩膜层中的遮光层内。
在本申请的显示面板中,所述显示面板中任一像素单元包括多个液晶配向区,所述阻抗构件中的第一部分金属线在所述第一公共电极层上正投影位于相邻两个所述液晶配向区之间或者环绕至少一所述液晶配向区。
在本申请的显示面板中,所述阻抗构件中的第二部分金属线在所述第一公共电极层上正投影与所述液晶配向区具有重叠部分;
其中,所述第二部分金属线由透明金属材料构成。
在本申请的显示面板中,所述显示面板还包括位于所述驱动电路层上的隔垫层,所述隔垫层包括第一隔垫层与第二隔垫层,所述第一隔垫层的厚度大于所述第二隔垫层;
所述第一隔垫层包括至少一第一支撑层和至少一第二支撑层;
所述显示面板还包括位于所述第二支撑层上的第三阻抗单元,所述第三阻抗单元与所述第二公共电极层电连接。
在本申请的显示面板中,在所述显示面板的数据线所对应的直线的方向,靠近数据发出端的所述第三阻抗单元的密度小于远离所述数据发出端的所述第三阻抗单元的密度。
在本申请的显示面板中,在所述显示面板的数据线所对应的直线的方向,靠近数据发出端的所述第三阻抗单元的面积小于远离所述数据发出端的所述第三阻抗单元的面积。
本申请还提出了一种显示装置,其中,所述显示装置包括背光模组、及位于所述背光模组上的上述显示面板。
有益效果:本申请通过在该显示面板上的薄膜晶体管阵列基板或彩膜基板上设置阻抗构件,以及使该第二公共电极层通过对应的电连接构件与该阻抗构件电连接,降低了该第二公共电极层的阻抗,因此当数据线的电压变化时,加快了第二公共电极层的电压恢复速度,避免了显示面板出现水平串扰的技术问题。
附图说明
下面结合附图,通过对本申请的具体实施方式详细描述,将使本申请的技术方案及其它有益效果显而易见。
图1为本申请显示面板的第一种结构图;
图2为本申请显示面板隔垫层的第一种示意图;
图3为本申请显示面板隔垫层的第二种示意图;
图4为本申请显示面板的第二种结构图;
图5为本申请显示面板中第一阻抗器件的第一种结构图;
图6为本申请显示面板中第一阻抗器件的第二种结构图;
图7为本申请显示面板的第三种结构图;
图8为本申请显示面板的第四种结构图;
图9为本申请显示面板中第二阻抗器件的结构图;
图10为图9中区域A的放大结构图;
图11为本申请显示面板的第五种结构图;
图12为本申请显示面板的第六种结构图;
图13为本申请显示面板的第七种结构图;
图14为本申请显示面板的第八种结构图;
图15为本申请显示面板的第九种结构图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
在本申请的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“长度”、“宽度”、“厚度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”、“顺时针”、“逆时针”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本申请和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本申请的限制。此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个所述特征。在本申请的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
在本申请的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接或可以相互通讯;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通或两个元件的相互作用关系。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本申请中的具体含义。
在本申请中,除非另有明确的规定和限定,第一特征在第二特征之“上”或之“下”可以包括第一和第二特征直接接触,也可以包括第一和第二特征不是直接接触而是通过它们之间的另外的特征接触。而且,第一特征在第二特征“之上”、“上方”和“上面”包括第一特征在第二特征正上方和斜上方,或仅仅表示第一特征水平高度高于第二特征。第一特征在第二特征“之下”、“下方”和“下面”包括第一特征在第二特征正下方和斜下方,或仅仅表示第一特征水平高度小于第二特征。
下文的公开提供了许多不同的实施方式或例子用来实现本申请的不同结构。为了简化本申请的公开,下文中对特定例子的部件和设置进行描述。当然,它们仅仅为示例,并且目的不在于限制本申请。此外,本申请可以在不同例子中重复参考数字和/或参考字母,这种重复是为了简化和清楚的目的,其本身不指示所讨论各种实施方式和/或设置之间的关系。此外,本申请提供了的各种特定的工艺和材料的例子,但是本领域普通技术人员可以意识到其他工艺的应用和/或其他材料的使用。
在现有LCD面板中,由于数据线与彩膜基板公共电极之间存在耦合电容,因此当数据线的电压变化时,彩膜基板公共电极的电压变化后不能快速恢复,导致面板出现水平串扰现象。为解决上述技术问题,本申请提出了下列技术方案:
请参阅图1~14,本申请提出了一种显示面板100,其包括薄膜晶体管阵列基板10、与所述薄膜晶体管阵列基板10相对设置的彩膜基板20、及位于所述薄膜晶体管阵列基板10与所述彩膜基板20之间的液晶层30;
所述薄膜晶体管阵列基板10包括第一基板11、位于所述第一基板11上的驱动电路层12,以及位于所述驱动电路层12上的第一公共电极层13;
所述彩膜基板20包括第二基板21、位于所述第二基板21上的第二公共电极层22;
其中,所述显示面板100还包括位于所述薄膜晶体管阵列基板10或/和所述彩膜基板20内的阻抗构件,所述阻抗构件通过对应的电连接构件14与所述第二公共电极层22电连接。
本申请通过在该显示面板100上的薄膜晶体管阵列基板10或彩膜基板20上设置阻抗构件,以及使该第二公共电极层22通过对应的电连接构件14与该阻抗构件电连接,降低了该第二公共电极层22的阻抗,因此当数据线106的电压变化时,加快了第二公共电极层22的电压恢复速度,避免了显示面板100出现水平串扰的技术问题
现结合具体实施例对本申请的技术方案进行描述。
实施例一
请参阅图1,所述薄膜晶体管阵列基板10可以为阵列基板,所述彩膜基板20可以为彩膜基板。所述第一基板11及所述第二基板21可以为刚性衬底或柔性衬底中的一种。当所述第一基板11及所述第二基板21为刚性衬底时,所述第一基板11及所述第二基板21的材料可以为玻璃、石英等材料制备。当所述第一基板11及所述第二基板21为柔性衬底时,所述第一基板11及所述第二基板21可以为聚酰亚胺等材料。而在LCD显示面板100中,衬底结构一般均设置为刚性衬底,此处不对其作详细介绍。
在本实施例中,所述薄膜晶体管阵列基板10可以为常规的阵列基板或者COA(Color filter on Array,彩膜层设置在阵列上的基板),本申请不作具体限制。下面实施例中,本申请首先以常规阵列基板为例进行说明。
所述驱动电路层12包括多个薄膜晶体管。所述薄膜晶体管可以为蚀刻阻挡型、背沟道蚀刻型或顶栅薄膜晶体管型等结构,具体没有限制。例如底栅薄膜晶体管型的所述薄膜晶体管可以包括位于所述第一基板11上的栅极层101、位于所述栅极层101上的栅绝缘层102、位于所述栅绝缘层上的半导体层103、位于所述半导体层103上的源漏极层104、及位于所述源漏极层104上的钝化层105。
在本实施例中,所述第一公共电极层13通过钝化层105的过孔与所述源漏极层104中的源极/漏极电连接。所述第一公共电极层13也可以被称为像素电极层,用于提供液晶分子偏转的第一电压。
在本实施例中,所述第一公共电极层13的材料可以为ITO(Indium tin oxide,氧化铟锡)。
在本实施例中,所述第二公共电极层22用于提供液晶分子偏转的第二电压。所述第二电压为恒定电压,所述显示面板100通过改变第一电压的大小以改变液晶层30两侧的压差使得液晶分子呈不同角度的偏转。
在本实施例中,所述第二公共电极层22的材料可以为ITO。
在本实施例中,所述显示面板100还包括位于所述薄膜晶体管阵列基板10上的隔垫层50。
请参阅图1,所述阻抗构件包括与所述驱动电路层12同层设置的第一阻抗器件40。所述薄膜晶体管阵列基板10还包括位于所述驱动电路层12上的第一支撑层511及所述电连接构件14,所述电连接构件14搭接在所述第一支撑层511上,所述第一阻抗器件40通过所述电连接构件14与所述彩膜基板20中的所述第二公共电极层22电连接。
在本实施例中,所述隔垫层50包括与第一隔垫层51与第二隔垫层52。所述第一隔垫层51的厚度大于所述第二隔垫层52。所述第一隔垫层51与所述彩膜基板20接触。
请参阅图2,所述第一隔垫层51包括至少一第一支撑层511和至少一第二支撑层512。所述电连接构件14搭接在所述第一支撑层511上,所述电连接构件14沿所述第一支撑层511的边缘延伸至所述驱动电路层12上,以及通过位于所述驱动电路层12上的过孔与所述第一阻抗器件40电连接。
在本实施例中,所述隔垫层50可以由有机材料构成。
在本实施例中,所述电连接构件14可以与所述第一公共电极层13在同一道工艺中形成。
请参阅图2,所述显示面板100还包括位于所述第二支撑层512上的第三阻抗单元53,所述第三阻抗单元53与所述第二公共电极层22电连接。
在本实施例中,所述第三阻抗单元53仅仅位于所述第二支撑层512上;或者所述第三阻抗单元53与所述电连接构件14相似,其沿所述第一支撑层511的边缘延伸至所述驱动电路层12上。
在本实施例中,所述第三阻抗单元53不与所述第一阻抗器件40电连接。所述第三阻抗单元53与所述第二公共电极层22并联连接,减小了所述第二公共电极层22的电阻,当数据线106的电压变化时,加快了第二公共电极层22的电压恢复速度。
请参阅图3,在图2的基础上,在所述显示面板100的数据线所对应的直线的方向,靠近数据发出端的所述第二支撑层512的密度小于远离数据发出端的所述第二支撑层512的密度。
在本实施例中,由于第二公共电极层22由金属材料构成,其自身存在一定的阻抗,从而导致第二公共电极层22出现压降,在远离数据发出端的压降大于靠近数据发出端的压降。因此,本实施例通过在降压过大的区域设置密度较大的所述第二支撑层512,使得与远端的第二公共电极层22并联连接的第三阻抗单元53的面积大于近端的第二公共电极层22并联连接的第三阻抗单元53的面积,平衡所述第二公共电极层22上的压降,提高面板的显示效果。
在图3的基础上,在所述显示面板100的数据线所对应的直线的方向,所述显示面板100中靠近数据发出端的所述第二支撑层512的面积小于远离数据发出端的所述第二支撑层512的面积。本实施例通过增加第二支撑层512的面积,以增加位于所述第二支撑层512上的所述第三阻抗单元53的面积,
在图1~图3中,所述第一支撑层511或/和所述第二支撑层512可以由柔性导电材料构成。导电材料通过所述电连接构件14或/和所述第三阻抗单元53与所述第二公共电极层22并联连接,减小了所述第二公共电极层22的阻抗。
请参阅图4,所述电连接构件14可以包括位于所述支撑层表面的第一连接走线141及位于所述第一支撑层511内的第二连接走线142,所述第一连接走线141与所述第二连接走线142并联连接。
在本实施例中,所述第一连接走线141与所述第二连接走线142并联设置,减小了所述电连接构件14的阻抗,而所述电连接构件14与所述第二公共电极层22的并列连接,进一步减小了所述第二公共电极层22的阻抗,其可以加快第二公共电极层22的电压恢复速度。
在本申请的显示面板100中,所述第一阻抗器件40可以包括与所述半导体层103、所述栅极层101、所述源漏极层104中的至少一者同层设置的一金属层。
请参阅图1,所述第一阻抗器件40包括与所述源漏极层104同层设置的第一导电层41。
请参阅图5,所述第一导电层41包括至少两条与所述源漏极层104中的数据线106平行设置的第一降阻单元,相邻两列所述数据线106之间设置有至少一所述第一降阻单元,相邻两个所述第一降阻单元并联连接。
在本实施例中,一所述第一降阻单元包括至少一条第一降阻走线411,相邻两条所述第一降阻走线411并联连接。
在本实施例中,所述显示面板中任一像素单元包括多个液晶配向区151,所述阻抗构件中的第一部分金属线在所述第一公共电极层13上正投影位于相邻两个所述液晶配向区151之间或者环绕至少一所述液晶配向区151。
例如,以现有4畴像素结构为例进行说明,所述第一降阻走线411在所述第一公共电极层13上正投影位于相邻两个所述液晶配向区151之间或者环绕至少一所述液晶配向区151。
请参阅图5,所述显示面板100的任一像素单元包括四个液晶配向区151。在第一像素单元152中,三条所述第一降阻走线411可以呈H型形成于各液晶配向区151之间,避免了所述第一降阻走线411阻挡所述像素单元的透光区,降低像素单元的开口率。在第二像素单元153中,多条所述第一降阻走线411呈“田”字型在各液晶配向之间。
在本实施例中,任一像素单元中所述第一降阻走线411的设置方式可以为所述第一像素单元152的结构或所述第二像素单元153的结构,或者二者的混合等。本申请所述第一降阻走线411不限定于上述结构。
在本实施例中,如图5所示,由于数据线106与所述第一降阻单元同层设置,因此,相邻两个所述第一降阻单元可以通过至少一条第一换线412电连接。此处,进行换线的金属可以为但不限定于栅极层101。
请参阅图4,在本申请的显示面板100中,所述第一阻抗器件40可以包括与所述栅极层101同层设置的第二导电层42。所述第二导电层42包括至少两条与所述栅极层101中的扫描线107平行设置的第二降阻单元,相邻两行所述栅极线之间设置有至少一所述第二降阻单元,相邻两个所述第二降阻单元并联连接。
在本实施例中,一所述第二降阻单元包括沿像素单元外围设置的至少一条第二降阻走线421,相邻两条所述第二降阻走线421并联连接。
请参阅图6,所述第二降阻走线421沿像素单元中的非透光区形成走线回路。与图5类似,所述第二降阻走线421可以设置于像素单元的外围。
如图6中所示的结构,所述第二降阻单元可以包括至少一条呈螺旋状设置的第二降阻走线421,如图6中的第三像素单元154中的结构。在第四像素单元155中,所述第二降阻单元可以包括多条位于所述像素单元外围的闭环回路。同理,所述第二降阻走线421可以与所述第一降阻走线411进行相同的设置,此处不再赘述。
在本实施例中,由于扫描线107与所述第二降阻单元同层设置,因此,相邻两个所述第二降阻单元可以通过至少一条第二换线422电连接。此处,进行换线的金属可以为但不限定于源漏极层104。
请参阅图7,所述第一阻抗器件40包括与所述源漏极层104同层设置的第一导电层41、及与所述栅极层101同层设置的第二导电层42。所述第一导电层41及所述第二导电层42在同一个像素单元内通过至少一个过孔进行并联连接。多层降阻走线的并列连接进一步降低了所述降阻走线的阻抗,即进一步降低了所述第二公共电极层22的阻抗。
在本申请的一种实施例中,所述第一阻抗器件40还包括与所述半导体层103同层设置的第四导电层。半导体层103作为半导体结构。在进行半导体层的工艺时,可以在形成半导体层103的同时,以形成所述第四导电层。所述第四导电层通过所述电连接构件14与所述第二公共电极层22电连接,降低了所述第二公共电极层22的阻抗,加快第二公共电极层22的电压恢复速度。
在本申请的一种实施例中,所述第一阻抗器件40包括与所述源漏极层104同层设置的第一导电层41、与所述栅极层101同层设置的第二导电层42、以及与所述半导体层103同层设置的第四导电层。所述第一导电层41、所述第二导电层42、及所述第四导电层三者在各自膜层上的设置方式可参阅图5~图6。
在本实施例中,所述第一导电层41、所述第二导电层42、及所述第四导电层可以通过对应过孔并列连接。
在本申请的一种实施例中,所述第一阻抗器件40包括与所述阵列基板中遮光层232同层设置的第五导电层。所述第五导电层可以结合所述第一导电层41、所述第二导电层42、及所述第四导电层中的至少一者形成并联电路作为第一阻抗器件40。
在上述实施例中,所述阻抗构件中的第二部分金属线在所述第一公共电极层13上正投影与所述液晶配向区151具有重叠部分。其中,所述第二部分金属线由透明金属材料构成。
例如,当所述第一导电层41、所述第二导电层42、所述第四导电层、及所述第五导电层由透明材料构成时,在保证电路不短路的前提下,所述第一导电层41、所述第二导电层42、所述第四导电层、及所述第五导电层可以正面设置在所述像素单元对应的区域。
在上述实施例中,所述电连接构件14均设置于所述显示面板100的非透光区,因此隔垫层及电连接构件14的设置不会影响所述像素单元的开口率。
实施例二
本实施与实施例一相同或相似,不同之处在于:
所述显示面板100还包括位于所述薄膜晶体管阵列基板10或所述彩膜基板20内的彩膜层23。当所述阵列基板为COA基板时,所述彩膜层23位于所述薄膜晶体管阵列基板10内,其可以避免薄膜晶体管阵列基板10与彩膜基板20的对位误差,提高了面板的品质。而当所述阵列基板为常规基板时,所述彩膜层23位于所述彩膜基板20内。
在本实施例中,所述彩膜基板20包括位于所述第二基板21上的彩膜层23,所述彩膜层23包括至少三个色阻单元231、及位于相邻两个所述色阻单元231之间的遮光层232。一所述色阻单元231对应一所述像素单元。所述色阻单元231可以为红色色阻、绿色色阻或蓝色色阻中的一者。相邻两个所述色阻单元231之间设置有遮光层232。
所述显示面板100还包括位于所述彩膜层23或/和所述第二基板21内的第二阻抗器件60,所述第二阻抗器件60至少包括第一阻抗单元61,所述第一阻抗单元61在所述彩膜层23上的正投影位于所述遮光层232内;
在本实施例中,所述第二阻抗器件60通过位于所述彩膜基板20内的电连接构件与所述第二公共电极层22电连接。
在本实施例中,所述电连接构件为过孔或通孔等。
在本实施例中,所述遮光层232还可以设置在所述阵列基板上,本申请不作具体限定。
请参阅图8,所述第一阻抗单元61与所述彩膜层23同层设置。所述第一阻抗单元61位于所述遮光层232表面或者位于所述遮光层232内。
在本实施例中,所述第一阻抗单元61位于所述第一基板11上,以及被所述遮光层232覆盖。所述第一阻抗单元61通过对应的过孔与所述第二公共电极层22并联连接,以降低所述第二公共电极层22的阻抗。
请参阅图9,所述第一阻抗单元61包括位于所述彩膜层23上的多条第一阻抗电极线611,多条所述第一阻抗电极线611呈横纵交错的网状设置。多条所述第一阻抗电极线611形成的开口与一所述像素单元对应。其中,横向设置所述第一阻抗电极线611与所述阵列基板中的扫描线107对应及平行,纵向设置的所述第一阻抗电极线611与所述阵列基板的所述数据线106对应及平行。本实施例中结构,通过在所述彩膜层23上设置多条所述第一阻抗电极线611,以及与所述第二公共电极层22并联连接,所述堵住电极层与所述第一阻抗器件40的联合作用,降低了所述第二公共电极层22的阻抗,避免了显示面板100出现水平串扰的技术问题。
请参阅图10,图10为图9中区域A的局部放大图。本实施例中,所述第一阻抗单元61包括沿所述显示面板像素单元中的非透光区形成的走线回路。所述第一阻抗电极线611可以由多条导线并联连接而形成,其具体结构本申请不作具体限定。
请参阅图11,在图8的基础上,所述第二阻抗器件60还可以包括与所述第一阻抗单元61同层设置的第二阻抗单元62,所述第二阻抗单元62与所述色阻单元对应。所述第二阻抗单元62在所述彩膜层23上的正投影位于所述色阻单元231内。
本实施例中的所述第二阻抗器件60可以由多种类型的辅助电极构成,二者可以电连接或非电连接。所述第一阻抗单元61与所述第二阻抗单元62通过不同的过孔与所述第二公共电极层22电连接,降低了所述第二公共电极层22的阻抗,避免了显示面板100出现水平串扰的技术问题。
与图5~6类似,所述第二阻抗器件60中的第一部分金属线在所述第一公共电极层13上正投影可以位于相邻两个所述液晶配向区151之间或者环绕至少一所述液晶配向区151,此处不再详细赘述。
在本实施例中,当所述第二阻抗单元62为透明导电材料,例如ITO,所述第二阻抗单元62中的第二部分金属线在所述第一公共电极层上正投影可以与所述液晶配向区具有重叠部分。
请参阅图12,所述彩膜层23包括所述第二阻抗器件及位于所述第二阻抗器件之间的色阻单元231。所述第二阻抗器件60与所述第二公共电极层22直接连接,无须过孔的设置。
在本实施例中,所述第二阻抗器件60的厚度大于或等于所述色阻单元231的厚度。
本实施例去除了原有结构中的遮光层232,直接以所述第二阻抗器件作为所述彩膜层23中的遮光层232。即在保证相邻色阻单元231不会发生混色的前提下,所述第二阻抗器件60可以作为所述第二公共电极层22的降阻器件40。另外,所述第二阻抗器件60厚度的增加,减小了所述第二阻抗器件60的电阻,进一步减小了所述第二公共电极层22的阻抗,当数据线106的电压变化时,加快了第二公共电极层22的电压恢复速度,避免了显示面板100出现水平串扰的技术问题。
在上述实施例中的基础上,所述第二阻抗器件60还可以位于所述第二基板21内。
请参阅图13,所述第二基板21包括第一硬质层211、及位于所述第一硬质层211上的第二覆盖层212。所述第二阻抗器件60位于所述第一硬质层211与所述第二覆盖层212之间,所述第二阻抗器件60在彩膜层23的正投影位于所述彩膜层23中的遮光层232内。所述第二阻抗器件60通过对应的过孔与所述第二公共电极层22电连接,降低了所述第二公共电极层22的阻抗。
在本实施例中,所述第二覆盖层212可以为与所述第一硬质层211相同的材料或者为柔性材料等,此处不作具体限定。
在本实施例中,所述第二阻抗器件60在所述第一基板11上的设置形式可以与所述图2相同或相似,此处不作具体限定。
请参阅图14,结合图8与图13中的结构,所述第二阻抗器件60包括位于所述彩膜层23及所述第一基板11上的两层金属层。多层金属层彼此的并联连接,进一步降低了所述第二公共电极层22的阻抗。
在图8、图13及图14的实施例中,当所述第二阻抗器件60由透明导电材料构成时,所述第二阻抗器件60不受像素单元透光区的限定,可以在透明区上进行正面设置。
在上述实施例中,由于阵列基板外围的非显示区一般设置有大量的驱动模块,因此不宜设置对应的阻抗构件。但是所述薄膜晶体管阵列基板10(即彩膜基板)的外围未设置对应的驱动模块,本申请的所述第二阻抗器件60可以位于所述彩膜基板的外围,与所述阵列基板中的GOA电路或框胶等对应。此处不作详细介绍。
在本实施例中,所述阻抗构件可以同时包括所述第一阻抗器件40和所述第二阻抗器件60。所述第一阻抗器件40的结构可以参考图1~8中的实施例,所述第二阻抗器件60的结构可以参考图9~14中的实施例。例如,请参阅图15,所述第一阻抗器件40为与所述源漏极层同层设置的第一导电层41,所述第二阻抗器件60为位于所述遮光层内的第一阻抗单元61。另外,本申请的显示面板具体的结构不限于上述结构。
本申请还提出了一种显示装置,其中,所述显示装置包括背光模组、及位于所述背光模组上的上述显示面板。本实施例中的所述显示装置的工作原理与上述显示面板的工作原理相同或相似,此处不再赘述。
本申请提出了一种显示面板及显示装置,该显示面板包括薄膜晶体管阵列基板、与该薄膜晶体管阵列基板相对设置的彩膜基板。该薄膜晶体管阵列基板包括第一基板、位于该第一基板上的驱动电路层、位于该驱动电路层上的第一公共电极层;该彩膜基板包括第二基板、位于该第二基板上的第二公共电极层。本申请通过在该显示面板上的薄膜晶体管阵列基板或彩膜基板上设置阻抗构件,以及使该第二公共电极层通过对应的电连接构件与该阻抗构件电连接,降低了该第二公共电极层的阻抗,因此当数据线的电压变化时,加快了第二公共电极层的电压恢复速度,避免了显示面板出现水平串扰的技术问题。
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见其他实施例的相关描述。
以上对本申请实施例所提供的一种显示面板及显示装置进行了详细介绍,本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的技术方案及其核心思想;本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例的技术方案的范围。

Claims (12)

1.一种显示面板,包括薄膜晶体管阵列基板、与所述薄膜晶体管阵列基板相对设置的彩膜基板、及位于所述薄膜晶体管阵列基板与所述彩膜基板之间的液晶层,其特征在于:
所述薄膜晶体管阵列基板包括第一基板、位于所述第一基板上的驱动电路层,以及位于所述驱动电路层上的第一公共电极层;
所述彩膜基板包括第二基板、位于所述第二基板上的第二公共电极层;
其中,所述薄膜晶体管阵列基板或/和所述彩膜基板还包括阻抗构件,所述阻抗构件通过对应的电连接构件与所述第二公共电极层电连接;
所述显示面板还包括位于所述驱动电路层上的隔垫层,所述隔垫层包括第一隔垫层与第二隔垫层,所述第一隔垫层的厚度大于所述第二隔垫层;
所述第一隔垫层包括至少一第一支撑层和至少一第二支撑层;
所述显示面板还包括位于所述第二支撑层上的第三阻抗单元,所述第三阻抗单元与所述第二公共电极层电连接;
其中,在所述显示面板的数据线所对应的直线的方向,靠近数据发出端的所述第三阻抗单元的密度小于远离所述数据发出端的所述第三阻抗单元的密度;或者
在所述显示面板的数据线所对应的直线的方向,靠近数据发出端的所述第三阻抗单元的面积小于远离所述数据发出端的所述第三阻抗单元的面积。
2.根据权利要求1所述的显示面板,其特征在于,
所述阻抗构件包括与所述驱动电路层同层设置的第一阻抗器件;
所述薄膜晶体管阵列基板还包括位于所述驱动电路层上的第一支撑层及所述电连接构件,所述电连接构件搭接在所述第一支撑层上,所述第一阻抗器件通过所述电连接构件与所述彩膜基板中的所述第二公共电极层电连接。
3.根据权利要求2所述的显示面板,其特征在于,
所述驱动电路层包括半导体层、栅极层、源漏极层;
所述第一阻抗器件包括与所述半导体层、所述栅极层、所述源漏极层中的至少一者同层设置的一金属层。
4.根据权利要求3所述的显示面板,其特征在于,
所述第一阻抗器件包括与所述源漏极层同层设置的第一导电层;
所述第一导电层包括至少两条与所述源漏极层中的数据线平行设置的第一降阻单元,相邻两列所述数据线之间设置有至少一所述第一降阻单元,相邻两个所述第一降阻单元并联连接;
其中,一所述第一降阻单元包括至少一条第一降阻走线,相邻两条所述第一降阻走线并联连接。
5.根据权利要求4所述的显示面板,其特征在于,
所述第一阻抗器件还包括与所述栅极层同层设置的第二导电层;
所述第二导电层包括至少两条与所述栅极层中的扫描线平行设置的第二降阻单元,相邻两行所述栅极线之间设置有至少一所述第二降阻单元,相邻两个所述第二降阻单元并联连接;
其中,一所述第二降阻单元包括沿像素单元外围设置的至少一条第二降阻走线,相邻两条所述第二降阻走线并联连接。
6.根据权利要求1~5任一项所述的显示面板,其特征在于,
所述彩膜基板还包括位于所述第二基板上的彩膜层,所述彩膜层包括至少三个色阻单元、及位于相邻两个所述色阻单元之间的遮光层;
所述阻抗构件包括位于所述彩膜层或/和所述第二基板内的第二阻抗器件,所述第二阻抗器件至少包括第一阻抗单元,所述第一阻抗单元在所述彩膜层上的正投影位于所述遮光层内;
其中,所述第二阻抗器件通过位于所述彩膜基板内的所述电连接构件与所述第二公共电极层电连接。
7.根据权利要求6所述的显示面板,其特征在于,
所述第一阻抗单元与所述彩膜层同层设置;
所述第一阻抗单元位于所述遮光层表面或者位于所述遮光层内。
8.根据权利要求7所述的显示面板,其特征在于,所述阻抗构件还包括与所述第一阻抗单元同层设置的第二阻抗单元,所述第二阻抗单元在所述彩膜层上的正投影位于所述色阻单元内。
9.根据权利要求6所述的显示面板,其特征在于,所述第二基板包括第一硬质层、及位于所述第一硬质层上的第二覆盖层;
其中,所述阻抗构件位于所述第一硬质层与所述第二覆盖层之间,所述阻抗构件在彩膜层的正投影位于所述彩膜层中的遮光层内。
10.根据权利要求1所述的显示面板,其特征在于,所述显示面板中任一像素单元包括多个液晶配向区,所述阻抗构件中的第一部分金属线在所述第一公共电极层上正投影位于相邻两个所述液晶配向区之间或者环绕至少一所述液晶配向区。
11.根据权利要求10所述的显示面板,其特征在于,
所述阻抗构件中的第二部分金属线在所述第一公共电极层上正投影与所述液晶配向区具有重叠部分;
其中,所述第二部分金属线由透明金属材料构成。
12.一种显示装置,其特征在于,所述显示装置包括背光模组、及位于所述背光模组上如权利要求1~11任一项所述的显示面板。
CN202010219969.3A 2020-03-25 2020-03-25 显示面板及显示装置 Active CN111240117B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010219969.3A CN111240117B (zh) 2020-03-25 2020-03-25 显示面板及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010219969.3A CN111240117B (zh) 2020-03-25 2020-03-25 显示面板及显示装置

Publications (2)

Publication Number Publication Date
CN111240117A CN111240117A (zh) 2020-06-05
CN111240117B true CN111240117B (zh) 2022-07-12

Family

ID=70875515

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010219969.3A Active CN111240117B (zh) 2020-03-25 2020-03-25 显示面板及显示装置

Country Status (1)

Country Link
CN (1) CN111240117B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113467136A (zh) * 2021-06-18 2021-10-01 Tcl华星光电技术有限公司 显示面板及其制作方法、显示装置
CN113589602B (zh) * 2021-07-20 2022-08-23 Tcl华星光电技术有限公司 一种显示面板及显示终端

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103474436A (zh) * 2013-09-18 2013-12-25 京东方科技集团股份有限公司 一种阵列基板及其制作方法、显示装置
CN104111564A (zh) * 2014-07-15 2014-10-22 京东方科技集团股份有限公司 一种显示用基板、显示装置及显示用基板的制作方法
CN104122722A (zh) * 2013-07-16 2014-10-29 深超光电(深圳)有限公司 液晶显示面板
CN104375345A (zh) * 2014-11-26 2015-02-25 深圳市华星光电技术有限公司 阵列基板及其制作方法以及液晶显示器

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101985481B1 (ko) * 2012-07-23 2019-06-05 삼성디스플레이 주식회사 표시 장치 및 표시 장치 제조 방법

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104122722A (zh) * 2013-07-16 2014-10-29 深超光电(深圳)有限公司 液晶显示面板
CN103474436A (zh) * 2013-09-18 2013-12-25 京东方科技集团股份有限公司 一种阵列基板及其制作方法、显示装置
CN104111564A (zh) * 2014-07-15 2014-10-22 京东方科技集团股份有限公司 一种显示用基板、显示装置及显示用基板的制作方法
CN104375345A (zh) * 2014-11-26 2015-02-25 深圳市华星光电技术有限公司 阵列基板及其制作方法以及液晶显示器

Also Published As

Publication number Publication date
CN111240117A (zh) 2020-06-05

Similar Documents

Publication Publication Date Title
JP4316381B2 (ja) 高開口率の液晶表示装置
CN106094363B (zh) 像素结构、显示面板及曲面显示装置
CN210428022U (zh) 显示面板及显示装置
US11378853B2 (en) Liquid crystal display panel and display device
KR20090013373A (ko) 표시 장치
CN101248388A (zh) 采用基本上平行于基板表面的电场的液晶显示设备
CN113075825B (zh) 阵列基板及显示面板
CN111580317A (zh) 一种阵列基板和显示面板
US9746721B2 (en) Display panel comprising first and second sub-pixels on a first substrate corresponding respectively to first and second electrode patterns on a second substrate
CN111103732B (zh) 一种显示面板母版
CN111240117B (zh) 显示面板及显示装置
CN111580316B (zh) 显示面板及电子装置
CN111061103B (zh) Coa基板及液晶显示面板
US20190027497A1 (en) Array Substrate and Display Device
CN210428008U (zh) 显示面板及显示装置
US20090185125A1 (en) Liquid crystal display device
KR20130104429A (ko) 액정 표시 장치 및 이의 제조 방법
KR20140005717A (ko) 프린지 필드형 액정표시장치
CN111025801A (zh) 一种阵列基板及显示面板
US9835906B2 (en) Liquid crystal display and method for manufacturing the same
JP2004177788A (ja) 液晶表示装置
US10890815B2 (en) Display apparatus
CN114815421B (zh) 阵列基板、显示面板及显示设备
CN114185201B (zh) 液晶显示母板及其配向方法、液晶显示面板
TWI241445B (en) Multi-domain homeotropic alignment liquid crystal display panel

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant