CN111199970B - 用于静电防护的晶体管结构及其制造方法 - Google Patents
用于静电防护的晶体管结构及其制造方法 Download PDFInfo
- Publication number
- CN111199970B CN111199970B CN202010011508.7A CN202010011508A CN111199970B CN 111199970 B CN111199970 B CN 111199970B CN 202010011508 A CN202010011508 A CN 202010011508A CN 111199970 B CN111199970 B CN 111199970B
- Authority
- CN
- China
- Prior art keywords
- region
- type well
- well region
- transistor structure
- anode
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
- H01L27/0203—Particular design considerations for integrated circuits
- H01L27/0248—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
- H01L27/0251—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
- H01L27/0259—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using bipolar transistors as protective elements
- H01L27/0262—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using bipolar transistors as protective elements including a PNP transistor and a NPN transistor, wherein each of said transistors has its base coupled to the collector of the other transistor, e.g. silicon controlled rectifier [SCR] devices
Abstract
公开一种用于静电防护的晶体管结构及其制造方法,晶体管结构包括:衬底和形成于所述衬底上部的掺杂区;形成于所述衬底表面的多个场氧化层;形成于所述掺杂区上部的依次隔开的第一N型阱区、P型阱区和第二N型阱区;形成于所述衬底表面上的且覆盖部分所述P型阱区的第一多晶硅层和第二多晶硅层;分别形成于所述第一N型阱区和所述第二N型阱区中的第一N+区域和第一P+区域;以及形成于所述P型阱区中的第二N+区域和第二P+区域,其中,所述P型阱区中的所述第二P+区域靠近所述第一N+区域,所述P型阱区中的所述第二N+区域靠近所述第一P+区域。该结构可以改变正向或反向工作时的电流路径,使得器件能保持良好的静电防护能力,鲁棒性高。
Description
技术领域
本发明涉及半导体技术领域,具体地,涉及一种用于静电防护的晶体管结构及其制造方法。
背景技术
ESD(Electro-Static discharge,静电放电)是一种客观存在的自然现象,伴随着产品的整个周期。芯片的制造、封装、测试到应用阶段,其外部环境和内部结构都会积累一定的电荷,会随时受到静电的威胁。因此,在芯片设计中需要在各个引脚放置ESD防护器件,用于保护芯片断电及上电这两种状态。
在实际设计中,高压引脚经常会使用SCR(Silicon Controlled Rectifier,可控硅)结构作为ESD防护器件。SCR器件虽然在人体模型下的静电防护有很强的鲁棒性,但该结构在组件充电模型下,由于基区扩展效应会导致器件过早损坏,无法起到保护作用。
图1示出现有技术的用于静电防护的可控硅器件结构的截面示意图。如图1所示,可控硅器件包括衬底101和位于衬底101上部的N型浅掺杂区102以及位于掺杂区102上部的P型阱区103和N型阱区104,在P型阱区103中形成有第一P+区域121和第一N+区域131,在N型阱区104中形成有第二P+区域122和第二N+区域132,在衬底101表面形成有场氧化层111、场氧化层112、场氧化层113、场氧化层114和场氧化层115,在场氧化层113上方还形成有栅氧层106和多晶硅层107。如图所示,在可控硅器件的阳极加正向电压时,掺杂区102与P型阱区103之间的PN结反向击穿,导致掺杂区102中的负电荷浓度增加,可控硅器件的电场被改变,最大场强位置从掺杂区102与P型阱区103处转移到掺杂区102与N型阱区104处,发生了基区扩展效应,导致电流不均匀从而造成可控硅器件损坏,不能对阳极连接的器件进行静电保护。
发明内容
鉴于上述问题,本发明的目的在于提供一种优化的用于静电防护的晶体管结构及其制造方法,通过对可控硅结构进行改进,以改变正向工作和反向工作时的电流路径,从而减弱基区扩展效应,对器件形成良好的静电保护。
根据本发明的第一方面,提供一种用于静电防护的晶体管结构,包括:
衬底和形成于所述衬底上部的掺杂区;
形成于所述衬底表面的多个场氧化层;
形成于所述掺杂区上部的依次隔开的第一N型阱区、P型阱区和第二N型阱区;
形成于所述衬底表面上的且覆盖部分所述P型阱区的第一多晶硅层和第二多晶硅层;
分别形成于所述第一N型阱区和所述第二N型阱区中的第一N+区域和第一P+区域;以及
形成于所述P型阱区中的第二N+区域和第二P+区域,
其中,所述P型阱区中的所述第二P+区域靠近所述第一N+区域,所述P型阱区中的所述第二N+区域靠近所述第一P+区域。
可选地,分别由所述第一N+区域和所述第一P+区域引出所述晶体管结构的第一阳极和第二阳极;所述第二N+区域、所述第二P+区域、所述第一多晶硅层和所述第二多晶硅层相连接,其连接端作为所述半导体结构的阴极。
可选地,所述用于静电防护的晶体管结构还包括:
形成于所述P型阱区中的第三N+区域,所述第三N+区域与所述第二P+区域连接且靠近所述第一N+区域。
可选地,分别由所述第一N+区域和所述第一P+区域引出所述晶体管结构的第一阳极和第二阳极;所述第二N+区域、所述第二P+区域、所述第三N+区域、所述第一多晶硅层和所述第二多晶硅层相连接,其连接端作为所述半导体结构的阴极。
可选地,所述掺杂区为浅掺杂的N型区域。
可选地,位于所述第一N型阱区和所述P型阱区之间的第一漂移区的长度等于位于所述第二N型阱区和所述P型阱区之间的第二漂移区的长度。
可选地,所述晶体管结构在正向工作时,所述第二阳极和所述阴极之间形成通路;所述晶体管结构在反向工作时,所述阴极和所述第一阳极之间形成通路。
可选地,所述第一多晶硅层位于所述P型阱区和所述第一N型阱区之间的第一场氧化层上方;所述第二多晶硅层位于所述P型阱区和所述第二N型阱区之间的第二场氧化层上方。
可选地,所述晶体管结构包括第一半导体结构和第二半导体结构。
可选地,所述第一半导体结构包括所述衬底、所述掺杂区、所述第一N型阱区、所述P型阱区、所述第一N+区域、所述第一多晶硅层和所述第一场氧化层;所述第二半导体结构包括所述衬底、所述掺杂区、所述第二N型阱区、所述P型阱区、所述第一P+区域、所述第二P+区域、所述第二N+区域、所述第二多晶硅层和所述第二场氧化层。
根据本发明的第二方面,提供一种用于静电防护的晶体管结构的制造方法,包括:
形成衬底和位于所述衬底上部的掺杂区;
在所述衬底表面形成多个场氧化层;
形成位于所述掺杂区上部的依次隔开的第一N型阱区、P型阱区和第二N型阱区;
形成位于所述衬底表面上且覆盖部分所述P型阱区的第一多晶硅层和第二多晶硅层;
分别形成位于所述第一N型阱区和所述第二N型阱区中的第一N+区域和第一P+区域;以及
形成位于所述P型阱区中的第二N+区域和第二P+区域,
其中,所述P型阱区中的所述第二P+区域靠近所述第一N+区域,所述P型阱区中的所述第二N+区域靠近所述第一P+区域。
可选地,所述用于静电防护的晶体管结构的制造方法还包括:
形成所述晶体管结构的第一阳极、第二阳极和阴极,其中,所述第一阳极和所述第二阳极分别与所述第一N+区域和所述第一P+区域连接;所述阴极与所述第二N+区域、所述第二P+区域、所述第一多晶硅层和所述第二多晶硅层相连接。
可选地,所述的用于静电防护的晶体管结构的制造方法还包括:
形成位于所述P型阱区中的第三N+区域,所述第三N+区域与所述第二P+区域连接且靠近所述第一N+区域。
可选地,所述用于静电防护的晶体管结构的制造方法还包括:
形成所述晶体管结构的第一阳极、第二阳极和阴极,其中,所述第一阳极和所述第二阳极分别与所述第一N+区域和所述第一P+区域连接;所述阴极与所述第二N+区域、所述第二P+区域、所述第三N+区域、所述第一多晶硅层和所述第二多晶硅层相连接。
可选地,所述掺杂区为浅掺杂的N型区域。
可选地,位于所述第一N型阱区和所述P型阱区之间的第一漂移区的长度等于位于所述第二N型阱区和所述P型阱区之间的第二漂移区的长度。
可选地,所述晶体管结构在正向工作时,所述第二阳极和所述阴极之间形成通路;所述晶体管结构在反向工作时,所述阴极和所述第一阳极之间形成通路。
本发明提供的用于静电防护的晶体管结构及其制造方法,在衬底上部形成依次相隔的第一N型阱区、P型阱区和第二N型阱区,并在第一N型阱区和第二N型阱区中分别形成第一N+区域和第一P+区域,再在P型阱区中形成靠近第一N+区域的第二P+区域和靠近第一P+区域的第二N+区域,以改变晶体管结构中各处的PN结结构,使得晶体管在工作时,各处的导通特性发生改变,从而改变晶体管结构在正向工作和反向工作时的电流路径,使得晶体管结构在正向工作时能有效抑制基区扩展效应,而在反向工作时又能提供更加良好的静电保护能力,从而提升整个晶体管结构的静电防护能力,且工艺实现较为简单,易于操作。
优选地,在正向工作时,第二阳极和阴极之间的电流路径更容易开启,所以形成电流通路,以充分抑制基区扩展效应;而在反向工作时,使得阴极和第一阳极之间形成电流通路,以展现更加良好的静电防护能力。
附图说明
通过以下参照附图对本发明实施例的描述,本发明的上述以及其他目的、特征和优点将更为清楚,在附图中:
图1示出现有技术的用于静电防护的可控硅器件结构的截面示意图;
图2示出用于静电防护的绝缘栅双极型晶体管的截面结构示意图;
图3示出根据本发明第一实施例的用于静电防护的晶体管结构的截面示意图;
图4a-图4e示出根据本发明第一实施例的用于静电防护的晶体管结构的制造方法的各个阶段的截面示意图;
图5示出根据本发明第二实施例的用于静电防护的晶体管结构的截面示意图;
图6a-图6e示出根据本发明第二实施例的用于静电防护的晶体管结构的制造方法的各个阶段的截面示意图。
具体实施方式
以下将参照附图更详细地描述本发明的各种实施例。在各个附图中,相同的元件采用相同或类似的附图标记来表示。为了清楚起见,附图中的各个部分没有按比例绘制。此外,可能未示出某些公知的部分。为了简明起见,可以在一幅图中描述经过数个步骤后获得的半导体结构。
在描述器件的结构时,当将一层、一个区域称为位于另一层、另一个区域“上面”或“上方”时,可以指直接位于另一层、另一个区域上方,或者在其与另一层、另一个区域之间还包含其它的层或区域。并且,如果将器件翻转,该一层、一个区域将位于另一层、另一个区域“下面”或“下方”。
如果为了描述直接位于另一层、另一个区域上面的情形,本文将采用“A直接在B上面”或“A在B上面并与之邻接”的表述方式。在本申请中,“A直接位于B中”表示A位于B中,并且A与B直接邻接,而非A位于B中形成的掺杂区中。
除非在下文中特别指出,半导体器件的各个层或者区域可以由本领域的技术人员公知的材料构成。半导体材料例如包括III-V族半导体,如GaAs、InP、GaN、SiC,以及IV族半导体,如Si、Ge。栅极导体、电极层可以由导电的各种材料形成,例如金属层、掺杂多晶硅层、或包括金属层和掺杂多晶硅层的叠层栅极导体或者是其他导电材料,例如为TaC、TiN、TaSiN、HfSiN、TiSiN、TiCN、TaAlC、TiAlN、TaN、PtSix、Ni3Si、Pt、Ru、W、和所述各种导电材料的组合。
在本申请中,术语“半导体结构”指在制造半导体器件的各个步骤中形成的整个半导体结构的统称,包括已经形成的所有层或区域。术语“横向延伸”是指沿着大致垂直于沟槽深度方向的方向延伸。
下面结合附图和实施例,对本发明的具体实施方式作进一步详细描述。
图2示出用于静电防护的绝缘栅双极型晶体管的截面结构示意图。
如上述对图1的描述,可控硅结构在正向工作时会形成基区扩展效应,导致器件损坏,无法进行良好的静电保护,所以对可控硅器件的结构进行改进,形成如图2所示的IGBT(Insulated Gate Bipolar Transistor,绝缘栅双极型晶体管)结构,将SCR结构漏端的N+区域直接去除,以抑制基区扩展效应。
如图2所示,IGBT结构包括衬底201和位于衬底201上部的N型浅掺杂区202以及位于掺杂区202上部的P型阱区203和N型阱区204,在P型阱区203中形成有第一P+区域221和第一N+区域231,在N型阱区204中形成有第二P+区域222,在衬底201表面形成有场氧化层211、场氧化层212、场氧化层213和场氧化层214,其中,在场氧化层213上方还形成有栅氧层206和多晶硅层207。由N型阱区204中的第二P+区域222引出IGBT结构的阳极,而IGBT结构的阴极连接第一P+区域221、第一N+区域231和多晶硅层207。
在IGBT结构的阳极加正向电压时,即在正向工作时,经由阳极、第二P+区域222、N型阱区204、掺杂区202、P型阱区203、第一N+区域231至阴极,形成电流通路,使得IGBT器件导通,实现静电防护。此时,由于阳极处的N型阱区204中仅有一个P+区域,所以形成位于N型阱区204和掺杂区202之间的PN结,当掺杂区202和P型阱区203之间的PN结在反向击穿时,N型阱区204和掺杂区202之间的PN结却是正向导通的,所以会在漂移区中注入少量正电荷,即调节了掺杂区202中的电荷浓度,调节了电场,使得基区扩展效应得到抑制,从而可以在组件充电模型下实现良好的静电防护能力。
但是,IGBT结构在反向工作时即阴极接高电压时,由于N型阱区204中仅有P+区域,所以不存在SCR结构中的由P至N的二极管导通路径。因此,IGBT结构在反向工作时,会形成由阴极、第一P+区域221、P型阱区203、掺杂区202、N型阱区204、第二P+区域222至阳极的P-N-P路径,所以需要N型阱区204与第二P+区域222之间形成的PN结发生雪崩击穿,一般该工艺下雪崩击穿需要的电压值较大,例如在10V左右,会给工艺设计带来较大的麻烦,不便于实现。
所以再次对IGBT结构进行改进,形成如图3示出的晶体管结构,在保持IGBT的良好的静电防护能力的情况下,改变其反向特性,使得晶体管结构在反向工作时,也能起到良好的静电保护作用。图3示出根据本发明实施例的用于静电防护的晶体管结构的截面示意图。
如图3所示,该晶体管结构包括衬底301和位于衬底301上部的掺杂区302以及位于掺杂区302上部的P型阱区303、第一N型阱区305和第二N型阱区304。其中,掺杂区302为N型的浅掺杂区域。且第一N型阱区305、P型阱区303和第二N型阱区304依次相隔,第一N型阱区305和P型阱区303之间为第一漂移区341,第二N型阱区304和P型阱区303之间为第二漂移区342,第一漂移区341的长度等于第二漂移区342的长度。
进一步地,在第一N型阱区305和第二N型阱区304中分别形成有第一N+区域331和第一P+区域321,在P型阱区303中形成有第二P+区域322和第二N+区域332。
进一步地,在第一N+区域331和第二P+区域322之间的衬底301表面上形成有第一场氧化层311,在第二N+区域332和第一P+区域321之间的衬底301表面形成有第二场氧化层312,另外,在第一N+区域331的另一侧生长有第三场氧化层313,在第二P+区域322和第二N+区域332之间形成有第四场氧化层314,在第一P+区域321的另一侧形成有第五场氧化层315,各场氧化层的生长为常规工艺。
另外,在第一场氧化层311上方还形成有第一多晶硅层307,第一多晶硅层307与第一场氧化层311之间还形成有第一栅氧层306,这里不做详细介绍。同理,在第二场氧化层312的上方还形成有第二多晶硅层309,第二多晶硅层309与第二场氧化层312之间还形成有第二栅氧层308。第一多晶硅层307和第二多晶硅层309均覆盖部分P型阱区303的表面。
进一步地,分别由第一N+区域331和第一P+区域321引出晶体管结构的第一阳极和第二阳极;而第二N+区域332、第二P+区域322、第一多晶硅层307和第二多晶硅层309相连接,其连接端作为半导体结构的阴极。
如图3所示,晶体管结构在正向工作时,即阳极上的电压大于阴极上的电压时,第一阳极与阴极之间需要经由第一N+区域331、第一N型阱区305、掺杂区302、P型阱区303和第二P+区域322才能形成电流通路,相当于经过了N-N-P-P结构,而第二阳极与阴极之间需要经由第一P+区域322、第二N型阱区304、掺杂区302、P型阱区303和第二N+区域332才能形成电流通路,相当于经过了P-N-P-N结构。所以由第二阳极至阴极之间的电流通路均会经过一个位于掺杂区302与P型阱区303之间的需要击穿的N-P结,而由第一阳极至阴极之间的电流通路需要使得掺杂区302与P型阱区303和第二P+区域322之间形成反向击穿,但是第二P+区域浓度很高,很难击穿,所以第一阳极与阴极之间不能形成电流通路,所以阳极施加正向电压时,第二阳极至阴极之间的电流通路先开启,所以在正向工作时,第二阳极与阴极之间形成电流通路,与图2中描述的IGBT结构一致,所以可以有效抑制基区扩展效应而且静电防护能力良好。
晶体管结构在反向工作时,即阴极电压高于阳极电压时,由于图2中的描述可知,由阴极至第二阳极之间的路径需要经过一个高电压的雪崩击穿,而由阴极至第一阳极之间需要经过第二P+区域322、P型阱区303、掺杂区302、第一N型阱区305、第一N+区域331形成P-N二极管路径,由于二极管的正向导通特性,所以P-N二极管路径比雪崩击穿的路径更容易导通,所以在反向工作时,由阴极至第一阳极之间形成电流路径,所以该晶体管结构的反向特性良好,静电防护能力较强。
在一个实施例中,该晶体管结构包括第一半导体结构和第二半导体结构,其中,第一半导体结构包括衬底301、掺杂区303、第一N型阱区305、P型阱区303、第一N+区域331、第一多晶硅层307和第一场氧化层311;第二半导体结构包括衬底301、掺杂区302、第二N型阱区304、P型阱区303、第一P+区域321、第二P+区域322、第二N+区域332、第二多晶硅层309和第二场氧化层312。进一步地,第一半导体结构为漏端去掉N+区域的LDMOS(LateralDiffused MOS)结构,即横向双扩散场效应管,第二半导体结构为IGBT结构。
所以,可以近似认为,该晶体管结构的左半部分为LDMOS结构,右半部分为IGBT结构,但是左半部分的LDMOS结构的漏端进行了改进,去掉了与第二P+区域322相邻的一个N+区域和氧化层,从而影响了左半部分半导体结构在正向工作时的电流路径,使其失去了原先的N-P-N导通路径,使得第一阳极与阴极之间的电流通路极难导通,又由于第一漂移区341与第二漂移区342的漂移区长度相当,所以器件在正向工作时,右边的IGBT结构先于左边的LDMOS结构工作,在反向时又可以依靠左边的LDMOS结构形成二极管路径。这样,新的晶体管结构同时兼顾了静电防护能力及良好的反向特性,抑制了基区扩展效应,也解决了IGBT结构反向特性差的问题。该晶体管结构的制作工艺与已有工艺兼容,操作简单,容易实现。另外,由于本实施例的晶体管结构相比于传统的LDMOS与IGBT结构的结合而言,减少了LDMOS的漏端的结构的制作,所以在很大程度上减小了晶体管结构的体积,使其更加小型化,节省晶体管的占用面积,节省工艺制作成本,更便于批量生产。
在一个实施例中,当采用传统的LDMOS结构与IGBT结构相结合的晶体管结构,且使得第一漂移区341的长度略大于第二漂移区342的长度时,那么在正向工作时,由于两个漂移区长度的不同,也可以使得第二阳极与阴极之间的电流通路先导通,实现与本实施例相同的效果,但是传统的结构由于右边的半导体结构的漂移区长度较短,使得击穿电压变低,整个器件适用范围减小。而本发明的实施例虽然也是第二阳极与阴极之间先形成电流通路,但本发明实施例中,漂移区的长度相同,所以击穿电压没有被减小,相比于上述的一个实施例,其击穿电压得到了保证,且正向导通特性良好。另外,由于本实施例相比于传统的制造工艺来说,去掉了LDMOS结构漏端的N+区域以及N+区域与第二P+区域322之间的氧化层,减小了晶体管结构的尺寸,更容易制作。
通过图4a-图4e的工艺步骤来制作出图3示出的半导体器件结构,以进一步提升绝缘栅双极型晶体管的静电防护能力,以下进行制造方法的介绍。
图4a-图4e示出根据本发明实施例的用于静电防护的晶体管结构的制造方法的各个阶段的截面示意图。以下结合图4a-图4e介绍本申请实施例的晶体管结构的制作流程。
如图4a所示,首先形成衬底301和位于衬底301上部的掺杂区302。在半导体衬底301内部注入少量离子,在高温下推阱,形成浅掺杂的N形区域,即掺杂区302。该步骤采用常规工艺完成。衬底301例如是硅衬底。
进一步地,如图4b所示,在衬底301表面形成多个场氧化层。在衬底301表面做场氧隔离,即形成多个相互隔离的场氧化层,如图4b,形成场氧化层313至场氧化层315。场氧化层的形成采用常规工艺,例如现在衬底301表面沉积氧化层,然后沉积硬掩模,再利用掩模进行刻蚀,最后在高温下进行场氧的生长,再去掉硬掩模。具体的工艺不做详细限定。在生产场氧的步骤完成后,即形成如图4b所示的结构,从左到右依次为第三场氧化层313、第一场氧化层311、第四场氧化层314、第二场氧化层312和第五场氧化层315,其中,第一场氧化层311和第二场氧化层312的长度较长。
接着,如图4c所示,形成位于掺杂区302上部的依次隔开的第一N型阱区305、P型阱区303和第二N型阱区304。沿衬底301的表面进行阱区注入,在掺杂区中形成依次相互隔开的第一N型阱区305、P型阱区303和第二N型阱区304,P型阱区303的宽度较大。第一N型阱区305位于第三场氧化层313与第一场氧化层311之间,P型阱区303位于第一场氧化层311与第二场氧化层312之间,第二N型阱区304位于第二场氧化层312和第五场氧化层315之间。
接着,如图4d所示,形成位于衬底301表面上的第一多晶硅层307和第二多晶硅层309。在第一场氧化层311上方制作第一多晶硅层307,第一多晶硅层307覆盖部分第一场氧化层311和部分P型阱区303,且在第一场氧化层311与第一多晶硅层307还形成有第一栅氧层306。第一栅氧层306和第一多晶硅层307的形成工艺为常规工艺,这里不做详细限定。在第二场氧化层312上方制作第二多晶硅层309,第二多晶硅层309覆盖部分第二场氧化层312和部分P型阱区303,且在第二场氧化层312与第二多晶硅层309还形成有第二栅氧层308。第二栅氧层308和第二多晶硅层309的形成工艺为常规工艺,这里不做详细限定。第一多晶硅层307和第二多晶硅层309例如是采用化学气象沉积法沉积形成。
进一步地,如图4e所示,分别形成位于第一N型阱区305和第二N型阱区304中的第一N+区域331和第一P+区域321,以及形成位于P型阱区303中的第二N+区域332和第二P+区域322。分别在第一N型阱区305、P型阱区303和第二N型阱区304中进行P+或N+注入,以形成多个P+区域或N+区域。
最后,如图3所示,形成接触孔并引出阴极和阳极,完成金属线连接。如对图3的描述,分别由第一N+区域331和第一P+区域321引出晶体管结构的第一阳极和第二阳极;而第二N+区域332、第二P+区域322、第一多晶硅层307和第二多晶硅层309相连接,其连接端作为半导体结构的阴极。由此完成如图3所示的晶体管结构的制备。该晶体管结构对IGBT结构进行了改进,实现了器件的组件充电模型的静电防护能力,并保留了原有LDMOS结构的反向特性。同时,该制备工艺与原有的IGBT等结构的制备工艺兼容,容易实现。且该晶体管相比于传统的晶体管,结构尺寸减小,性能优良。
图5示出根据本发明第二实施例的用于静电防护的晶体管结构的截面示意图。
图5是第二实施例的晶体管结构,本实施例的晶体管结构与第一实施例的晶体管结构相比,在P型阱区503中,增加了第三N+区域533。
如图5所示,该晶体管结构包括衬底501和位于衬底501上部的掺杂区502以及位于掺杂区502上部的P型阱区503、第一N型阱区505和第二N型阱区504。其中,掺杂区502为N型的浅掺杂区域。且第一N型阱区505、P型阱区503和第二N型阱区504依次相隔,第一N型阱区505和P型阱区503之间为第一漂移区541,第二N型阱区504和P型阱区503之间为第二漂移区542,第一漂移区541的长度等于第二漂移区542的长度。
进一步地,在第一N型阱区505和第二N型阱区504中分别形成有第一N+区域531和第一P+区域521,在P型阱区503中依次形成有第三N+区域533、第二P+区域522和第二N+区域532,并且第三N+区域533与第二P+区域522紧邻,二者相互接触,中间没有氧化层进行隔离。
进一步地,分别由第一N+区域531和第一P+区域521引出晶体管结构的第一阳极和第二阳极;而第二N+区域532、第二P+区域522、第三N+区域533、第一多晶硅层507和第二多晶硅层509相连接,其连接端作为半导体结构的阴极。
如图5所示,晶体管结构在正向工作时,即阳极上的电压大于阴极上的电压时,与图3的描述类似,本实施例中,第一阳极与阴极之间需要经由第一N+区域531、第一N型阱区505、掺杂区502、P型阱区503和第三N+区域333才能形成电流通路,相当于经过了N-P-N结构;而第二阳极与阴极之间需要经由第一P+区域522、第二N型阱区504、掺杂区502、P型阱区503和第二N+区域532形成电流通路,相当于经过了P-N-P-N结构。所以由第一阳极或第二阳极至阴极之间的电流通路均会经过一个位于掺杂区502与P型阱区503之间的需要击穿的N-P结,但是在本实施例中,由于第三N+区域333与第二P+区域322是相互连接的,所以P型阱区303中,第三N+区域333下方的电场较高,不容易形成N-P-N的路径,且由于第一漂移区341的长度等于第二漂移区342的长度,所以导致第二阳极至阴极之间的电流通路先导通,所以在正向工作时,第二阳极与阴极之间形成电流通路,与图2中描述的IGBT结构一致,所以可以有效抑制基区扩展效应而且静电防护能力良好。
晶体管结构在反向工作时,与图3实施例描述一致,不再赘述,所以在反向工作时,由阴极至第一阳极之间形成电流路径,所以该晶体管结构的反向特性良好,静电防护能力较强。
所以,也可以近似认为,该晶体管结构的左半部分为LDMOS结构,右半部分为IGBT结构。两者的漂移区长度相当,但由于P型阱区503中,第三N+区域533与第二P+区域522相连接,改变了P型阱区503中的电场,使得器件在正向工作时,右边的IGBT结构先于左边的LDMOS工作,在反向时又可以依靠左边的LDMOS结构形成二极管路径。这样,新的晶体管结构同时兼顾了静电防护能力及良好的反向特性。抑制了基区扩展效应,也解决了IGBT结构反向特性差的问题。该晶体管结构的制作工艺与已有工艺兼容,操作简单,容易实现。另外,由于本实施例的晶体管结构相比于传统的LDMOS与IGBT结构的结合而言,减少了LDMOS的漏端的结构的制作,所以在很大程度上减小了晶体管结构的体积,使其更加小型化,节省晶体管的占用面积,节省工艺制作成本,更便于批量生产。
在一个实施例中,当第三N+区域333与第二P+区域322之间也设置有场氧化层时,晶体管结构即为传统的LDMOS结构与IGBT结构结合的晶体管结构,并且将第一漂移区341的长度设置为略大于第二漂移区342的长度,那么在正向工作时,由于漂移区长度的不同,使得第二阳极与阴极之间的电流通路先导通,所以也可以如同本实施例一般,使得第二阳极与阴极之间形成电流通路,但是由于右边的半导体结构的漂移区长度较短,使得击穿电压变低,整个器件适用范围减小。而本发明的实施例虽然也是第二阳极与阴极之间先形成电流通路,但本发明实施例中,漂移区的长度相同,所以击穿电压没有被减小,相比于上述的一个实施例,其击穿电压得到了保证,且正向导通特性良好。另外,由于本实施例相比于传统的制造工艺来说,去掉了第三N+区域333和第二P+区域322之间的氧化层,减小了晶体管结构的尺寸,更容易制作。
图6a-图6e示出根据本发明第二实施例的用于静电防护的晶体管结构的制造方法的各个阶段的截面示意图。本实施例的晶体管结构的制备工艺与图4a-图4e示出的工艺步骤相同,参照图4a-图4e的工艺,简要进行介绍。
如图6a所示,首先形成衬底501和位于衬底501上部的掺杂区502。在半导体衬底501内部注入少量离子,在高温下推阱,形成浅掺杂的N形区域,即掺杂区502。衬底501例如是硅衬底。
进一步地,如图6b所示,在衬底501表面形成多个场氧化层。在衬底501表面做场氧隔离,即形成多个相互隔离的场氧化层,如图6b,形成场氧化层513至场氧化层515。
接着,如图6c所示,形成位于掺杂区502上部的依次隔开的第一N型阱区505、P型阱区503和第二N型阱区504。沿衬底501的表面进行阱区注入,在掺杂区中形成依次相互隔开的第一N型阱区505、P型阱区503和第二N型阱区504,P型阱区503的宽度较大。
接着,如图6d所示,形成位于衬底501表面上的第一多晶硅层507和第二多晶硅层509。在第一场氧化层511上方制作第一多晶硅层507,第一多晶硅层507覆盖部分第一场氧化层511和部分P型阱区503,且在第一场氧化层511与第一多晶硅层507还形成有第一栅氧层506。第一栅氧层506和第一多晶硅层507的形成工艺为常规工艺,这里不做详细限定。在第二场氧化层512上方制作第二多晶硅层509,第二多晶硅层509覆盖部分第二场氧化层512和部分P型阱区503,且在第二场氧化层512与第二多晶硅层509还形成有第二栅氧层508。第二栅氧层508和第二多晶硅层509的形成工艺为常规工艺,这里不做详细限定。第一多晶硅层507和第二多晶硅层509例如是采用化学气相沉积法沉积形成。
进一步地,如图6e所示,分别形成位于第一N型阱区505和第二N型阱区504中的第一N+区域531和第一P+区域521,以及形成位于P型阱区503中的第三N+区域533、第二P+区域522和第二N+区域532。分别在第一N型阱区505、P型阱区503和第二N型阱区504中进行P+或N+注入,以形成多个P+区域或N+区域。
最后,如图5所示,形成接触孔并引出阴极和阳极,完成金属线连接。如对图5的描述,分别由第一N+区域531和第一P+区域521引出晶体管结构的第一阳极和第二阳极;而第二N+区域532、第二P+区域522、第三N+区域533、第一多晶硅层507和第二多晶硅层509相连接,其连接端作为半导体结构的阴极。由此完成如图5所示的晶体管结构的制备。
所以,本发明的两个实施例均是将传统的LDMOS结构的漏端结构进行了改进,减少了N+区域或氧化层的制作,以改变LDMOS器件与IGBT器件结合的晶体管结构的导通路径,使得新的晶体管结构可以选择合适的正向或反向导通路径,提高了静电防护能力。而且体积大大减小,节省了工艺成本。
综上,采用本发明实施例的用于静电防护的晶体管结构及其制造方法,在衬底上部形成依次相隔的第一N型阱区、P型阱区和第二N型阱区,并在第一N型阱区和第二N型阱区中分别形成第一N+区域和第一P+区域,再在P型阱区中形成靠近第一N+区域的第二P+区域和靠近第一P+区域的第二N+区域,以改变晶体管结构中各处的PN结结构,使得晶体管在工作时,各处的导通特性发生改变,从而改变晶体管结构在正向工作和反向工作时的电流路径,使得晶体管结构在正向工作时能有效抑制基区扩展效应,而在反向工作时又能提供更加良好的静电保护能力,从而提升整个晶体管结构的静电防护能力,且工艺实现较为简单,易于操作。并且,本发明的晶体管结构,由于相比于传统的制备工艺,减少了一个氧化层,使得晶体管结构的尺寸减小,工艺更为简单。
进一步地,在正向工作时,第二阳极和阴极之间的电流路径更容易开启,所以形成电流通路,以充分抑制基区扩展效应;而在反向工作时,使得阴极和第一阳极之间形成电流通路,以展现更加良好的静电防护能力。
依照本发明的实施例如上文所述,这些实施例并没有详尽叙述所有的细节,也不限制该发明仅为所述的具体实施例。显然,根据以上描述,可作很多的修改和变化。本说明书选取并具体描述这些实施例,是为了更好地解释本发明的原理和实际应用,从而使所属技术领域技术人员能很好地利用本发明以及在本发明基础上的修改使用。本发明仅受权利要求书及其全部范围和等效物的限制。
Claims (17)
1.一种用于静电防护的晶体管结构,其特征在于,包括:
衬底和形成于所述衬底上部的掺杂区;
形成于所述衬底表面的多个场氧化层;
形成于所述掺杂区上部的依次隔开的第一N型阱区、P型阱区和第二N型阱区;
形成于所述衬底表面上的且覆盖部分所述P型阱区的第一多晶硅层和第二多晶硅层;
分别形成于所述第一N型阱区和所述第二N型阱区中的第一N+区域和第一P+区域;以及
形成于所述P型阱区中的第二N+区域和第二P+区域,
其中,所述P型阱区中的所述第二P+区域靠近所述第一N+区域,所述P型阱区中的所述第二N+区域靠近所述第一P+区域。
2.根据权利要求1所述的用于静电防护的晶体管结构,其特征在于,分别由所述第一N+区域和所述第一P+区域引出所述晶体管结构的第一阳极和第二阳极;所述第二N+区域、所述第二P+区域、所述第一多晶硅层和所述第二多晶硅层相连接,其连接端作为所述晶体管结构的阴极。
3.根据权利要求1所述的用于静电防护的晶体管结构,其特征在于,还包括:
形成于所述P型阱区中的第三N+区域,所述第三N+区域与所述第二P+区域连接且靠近所述第一N+区域。
4.根据权利要求3所述的用于静电防护的晶体管结构,其特征在于,分别由所述第一N+区域和所述第一P+区域引出所述晶体管结构的第一阳极和第二阳极;所述第二N+区域、所述第二P+区域、所述第三N+区域、所述第一多晶硅层和所述第二多晶硅层相连接,其连接端作为所述晶体管结构的阴极。
5.根据权利要求1或3所述的用于静电防护的晶体管结构,其特征在于,所述掺杂区为浅掺杂的N型区域。
6.根据权利要求1或3所述的用于静电防护的晶体管结构,其特征在于,位于所述第一N型阱区和所述P型阱区之间的第一漂移区的长度等于位于所述第二N型阱区和所述P型阱区之间的第二漂移区的长度。
7.根据权利要求2或4所述的用于静电防护的晶体管结构,其特征在于,所述晶体管结构在正向工作时,所述第二阳极和所述阴极之间形成通路;所述晶体管结构在反向工作时,所述阴极和所述第一阳极之间形成通路。
8.根据权利要求1或3所述的用于静电防护的晶体管结构,其特征在于,所述第一多晶硅层位于所述P型阱区和所述第一N型阱区之间的第一场氧化层上方;所述第二多晶硅层位于所述P型阱区和所述第二N型阱区之间的第二场氧化层上方。
9.根据权利要求1或3所述的用于静电防护的晶体管结构,其特征在于,所述晶体管结构包括第一半导体结构和第二半导体结构。
10.根据权利要求9所述的用于静电防护的晶体管结构,其特征在于,所述第一半导体结构包括所述衬底、所述掺杂区、所述第一N型阱区、所述P型阱区、所述第一N+区域、所述第一多晶硅层和第一场氧化层;所述第二半导体结构包括所述衬底、所述掺杂区、所述第二N型阱区、所述P型阱区、所述第一P+区域、所述第二P+区域、所述第二N+区域、所述第二多晶硅层和第二场氧化层。
11.一种用于静电防护的晶体管结构的制造方法,其特征在于,包括:
形成衬底和位于所述衬底上部的掺杂区;
在所述衬底表面形成多个场氧化层;
形成位于所述掺杂区上部的依次隔开的第一N型阱区、P型阱区和第二N型阱区;
形成位于所述衬底表面上且覆盖部分所述P型阱区的第一多晶硅层和第二多晶硅层;
分别形成位于所述第一N型阱区和所述第二N型阱区中的第一N+区域和第一P+区域;以及
形成位于所述P型阱区中的第二N+区域和第二P+区域,
其中,所述P型阱区中的所述第二P+区域靠近所述第一N+区域,所述P型阱区中的所述第二N+区域靠近所述第一P+区域。
12.根据权利要求11所述的用于静电防护的晶体管结构的制造方法,其特征在于,还包括:
形成所述晶体管结构的第一阳极、第二阳极和阴极,其中,所述第一阳极和所述第二阳极分别与所述第一N+区域和所述第一P+区域连接;所述阴极与所述第二N+区域、所述第二P+区域、所述第一多晶硅层和所述第二多晶硅层相连接。
13.根据权利要求11所述的用于静电防护的晶体管结构的制造方法,其特征在于,还包括:
形成位于所述P型阱区中的第三N+区域,所述第三N+区域与所述第二P+区域连接且靠近所述第一N+区域。
14.根据权利要求13所述的用于静电防护的晶体管结构的制造方法,其特征在于,还包括:
形成所述晶体管结构的第一阳极、第二阳极和阴极,其中,所述第一阳极和所述第二阳极分别与所述第一N+区域和所述第一P+区域连接;所述阴极与所述第二N+区域、所述第二P+区域、所述第三N+区域、所述第一多晶硅层和所述第二多晶硅层相连接。
15.根据权利要求11所述的用于静电防护的晶体管结构的制造方法,其特征在于,所述掺杂区为浅掺杂的N型区域。
16.根据权利要求11或13所述的用于静电防护的晶体管结构的制造方法,其特征在于,位于所述第一N型阱区和所述P型阱区之间的第一漂移区的长度等于位于所述第二N型阱区和所述P型阱区之间的第二漂移区的长度。
17.根据权利要求12或14所述的用于静电防护的晶体管结构的制造方法,其特征在于,所述晶体管结构在正向工作时,所述第二阳极和所述阴极之间形成通路;所述晶体管结构在反向工作时,所述阴极和所述第一阳极之间形成通路。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010011508.7A CN111199970B (zh) | 2020-01-06 | 2020-01-06 | 用于静电防护的晶体管结构及其制造方法 |
US17/142,596 US11652098B2 (en) | 2020-01-06 | 2021-01-06 | Transistor structure for electrostatic protection and method for manufacturing same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010011508.7A CN111199970B (zh) | 2020-01-06 | 2020-01-06 | 用于静电防护的晶体管结构及其制造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN111199970A CN111199970A (zh) | 2020-05-26 |
CN111199970B true CN111199970B (zh) | 2022-05-10 |
Family
ID=70746920
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010011508.7A Active CN111199970B (zh) | 2020-01-06 | 2020-01-06 | 用于静电防护的晶体管结构及其制造方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN111199970B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN117476645B (zh) * | 2023-12-26 | 2024-03-22 | 杰华特微电子股份有限公司 | 半导体器件及其制造方法、集成电路 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101916777A (zh) * | 2010-07-16 | 2010-12-15 | 中颖电子有限公司 | 横向扩散金属氧化物晶体管及静电保护架构 |
CN203659868U (zh) * | 2014-01-10 | 2014-06-18 | 江南大学 | 一种具有高维持电压的ldmos结构的esd保护器件 |
-
2020
- 2020-01-06 CN CN202010011508.7A patent/CN111199970B/zh active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101916777A (zh) * | 2010-07-16 | 2010-12-15 | 中颖电子有限公司 | 横向扩散金属氧化物晶体管及静电保护架构 |
CN203659868U (zh) * | 2014-01-10 | 2014-06-18 | 江南大学 | 一种具有高维持电压的ldmos结构的esd保护器件 |
Also Published As
Publication number | Publication date |
---|---|
CN111199970A (zh) | 2020-05-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10312131B2 (en) | Semiconductor devices with back surface isolation | |
US10685955B2 (en) | Trench diode and method of forming the same | |
US10861965B2 (en) | Power MOSFET with an integrated pseudo-Schottky diode in source contact trench | |
US7671408B2 (en) | Vertical drain extended MOSFET transistor with vertical trench field plate | |
US20030040144A1 (en) | Trench DMOS transistor with embedded trench schottky rectifier | |
US20080135970A1 (en) | High Voltage Shottky Diodes | |
US11387349B2 (en) | Trench gate depletion mode VDMOS device and method for manufacturing the same | |
KR101955055B1 (ko) | 전력용 반도체 소자 및 그 소자의 제조 방법 | |
CN103456788A (zh) | 垂直功率mosfet及其形成方法 | |
US10374082B2 (en) | Semiconductor device | |
JP2008529279A (ja) | パワーダイオードを包含する集積回路 | |
US11855184B2 (en) | Method of manufacturing a power semiconductor device having source region and body contact region formed between trench-type gate electrodes | |
WO2018082455A1 (zh) | 功率器件及其制造方法 | |
US20090166795A1 (en) | Schottky diode of semiconductor device and method for manufacturing the same | |
CN111199970B (zh) | 用于静电防护的晶体管结构及其制造方法 | |
CN111192871B (zh) | 用于静电防护的晶体管结构及其制造方法 | |
US11652098B2 (en) | Transistor structure for electrostatic protection and method for manufacturing same | |
US7906386B2 (en) | Semiconductor device and method of fabricating the same | |
CN108922888B (zh) | 一种功率器件的终端结构及其制作方法 | |
CN211017088U (zh) | 一种集成esd的vdmos器件 | |
CN111180421B (zh) | 用于静电防护的晶体管结构及其制造方法 | |
US7291899B2 (en) | Power semiconductor component | |
CN111584481A (zh) | 用于静电防护的晶体管结构及其制造方法 | |
CN112002692B (zh) | 用于静电防护的晶体管及其制造方法 | |
KR101502306B1 (ko) | 반도체 정류 소자 및 그의 제조 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
CB02 | Change of applicant information |
Address after: Room 901-23, 9 / F, west 4 building, Xigang development center, 298 Zhenhua Road, Sandun Town, Xihu District, Hangzhou City, Zhejiang Province, 310030 Applicant after: Jiehuate Microelectronics Co.,Ltd. Address before: Room 901-23, 9 / F, west 4 building, Xigang development center, 298 Zhenhua Road, Sandun Town, Xihu District, Hangzhou City, Zhejiang Province, 310030 Applicant before: JOULWATT TECHNOLOGY Inc.,Ltd. |
|
CB02 | Change of applicant information | ||
GR01 | Patent grant | ||
GR01 | Patent grant |