CN111179804A - 一种时序控制器、显示装置、信号调整方法 - Google Patents

一种时序控制器、显示装置、信号调整方法 Download PDF

Info

Publication number
CN111179804A
CN111179804A CN202010032632.1A CN202010032632A CN111179804A CN 111179804 A CN111179804 A CN 111179804A CN 202010032632 A CN202010032632 A CN 202010032632A CN 111179804 A CN111179804 A CN 111179804A
Authority
CN
China
Prior art keywords
error rate
frame signal
swing amplitude
insertion loss
target
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202010032632.1A
Other languages
English (en)
Other versions
CN111179804B (zh
Inventor
刘媛媛
乔玄玄
刘帅
袁先锋
陈泽君
王建军
邢振周
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Hefei Xinsheng Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Hefei Xinsheng Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Hefei Xinsheng Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202010032632.1A priority Critical patent/CN111179804B/zh
Publication of CN111179804A publication Critical patent/CN111179804A/zh
Priority to PCT/CN2021/071103 priority patent/WO2021143648A1/zh
Priority to US17/424,132 priority patent/US11769467B2/en
Application granted granted Critical
Publication of CN111179804B publication Critical patent/CN111179804B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/18Timing circuits for raster scan displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Multimedia (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明提供了一种时序控制器、显示装置、信号调整方法,涉及显示技术领域,该时序控制器可以在提升输入信号质量的同时,降低因增强信号带来的EMC干扰。一种时序控制器包括:接收电路、时序控制芯片、多个插损电路;接收电路被配置为接收N帧信号;时序控制芯片被配置为在第M帧信号的消隐阶段,检测第M‑1帧信号的误码率;确定第M‑1帧信号的误码率,在预存的摆幅调节表中所属的误码率区间;根据摆幅调节表中误码率区间与目标摆幅值的对应关系,调整第M‑1帧信号的摆幅;根据第M‑1帧信号的误码率对应的目标摆幅值,选择对应的插损电路;M、N均为正整数且1<M≤N。本发明应用于时序控制器的信号调整。

Description

一种时序控制器、显示装置、信号调整方法
技术领域
本发明涉及显示技术领域,尤其涉及一种时序控制器、显示装置、信号调整方法。
背景技术
显示面板显示画面需要前端系统提供输入信号,如RGB(红绿蓝)信号、LVDS(Low-Voltage Differential Signaling,低电压差分信号)信号、eDP(Embedded Display Port,嵌入式显示端口)信号等。这些输入信号包含RGB灰阶数据信号、控制信号、时钟信号等,因此输入信号的质量决定了显示面板画质的好坏。
前端系统提供的输入信号受以下三个因素影响:第一个是受信号生成时本身质量的影响;第二个是受输入信号传输线中电阻电容的影响;第三个是受外界电磁场的影响。影响输入信号质量的因素较多,而一旦输入信号的质量变差,会直接造成画面偏色、闪屏等问题,因此提升显示面板输入信号的质量是非常重要的。
业界常用的提升输入信号质量的方法是:显示面板的控制芯片TCON芯片在接收到前端系统传送的输入信号后,对信号的摆幅(即信号Swing)进行调整,这样可以使信号的波动明显,从而更易获得有效的信号输出。参考图1所示,原输入信号的眼图中,眼高约为182mV。将图1所示的输入信号的摆幅增大后,其信号的眼图如图2所示,眼高约为426mV,增幅约为240mV,信号质量得到了提升,显示面板更易从图2所示的信号中获得有效信号。
但是信号的摆幅提升后,由于信号得到了增强,显示面板的EMC(ElectromagneticCompatibility,电磁兼容)也会随之增大,这样不仅会对周边电子产品产生电磁干扰,而且更易受其它电子产品的干扰。因此,如何在提升输入信号质量的同时,降低因增强信号带来的EMC干扰是亟需解决的问题。
发明内容
本发明的实施例提供一种时序控制器、显示装置、信号调整方法,该时序控制器可以在提升输入信号质量的同时,降低因增强信号带来的EMC干扰。
为达到上述目的,本发明的实施例采用如下技术方案:
一方面,提供了一种时序控制器,包括:接收电路、时序控制芯片、多个插损电路;所述接收电路、所述插损电路分别与所述时序控制芯片相连;
所述接收电路被配置为:接收N帧信号;
所述时序控制芯片被配置为:
在第M帧信号的消隐阶段,检测第M-1帧信号的误码率;
确定所述第M-1帧信号的误码率,在预存的摆幅调节表中所属的误码率区间;
根据所述摆幅调节表中误码率区间与目标摆幅值的对应关系,调整所述第M-1帧信号的摆幅;
根据所述第M-1帧信号的误码率对应的所述目标摆幅值,选择对应的所述插损电路,以损耗调整所述第M-1帧信号的摆幅所产生的能量;
其中,M、N均为正整数,且1<M≤N。
可选的,所有所述插损电路分为多组插损单元,每组所述插损单元包括第一插损电路和第二插损电路,所述第一插损电路用于损耗第一频率的信号,所述第二插损电路用于损耗第二频率的信号,所述第一频率小于所述第二频率。
可选的,所述摆幅调节表中的所述目标摆幅值与所述插损单元一一对应。
可选的,每组所述插损单元中,所述第一插损电路包括:电容、第一开关、第一接地端和第二接地端;所述电容的两端分别连接第一接地端和第一开关的第一端,所述第一开关的第二端连接所述第二接地端;
所述第二插损电路包括:磁珠、第二开关、第三接地端和第四接地端;所述磁珠的两端分别连接第三接地端和第二开关的第一端,所述第二开关的第二端连接所述第四接地端。
可选的,所有所述第一插损电路的所述第一接地端和所有所述第二插损电路的所述第三接地端为同一接地端,所有所述第一插损电路的所述第二接地端和所有所述第二插损电路的所述第四接地端为同一接地端。
可选的,所述时序控制芯片被配置为:根据所述摆幅调节表中误码率区间与目标摆幅值的对应关系,调整所述第M-1帧信号的摆幅包括:
所述时序控制芯片被配置为:
根据所述摆幅调节表中误码率区间与目标摆幅值的对应关系,确定所述第M-1帧信号的误码率对应的所述目标摆幅值;
调整所述第M-1帧信号的摆幅值为所述第M-1帧信号的误码率对应的所述目标摆幅值。
可选的,所述时序控制芯片还被配置为:
在第1帧信号的消隐阶段之前,存储所述摆幅调节表,其中,所述摆幅调节表包括多个所述误码率区间、多个所述目标摆幅值、所述误码率区间与所述目标摆幅值的对应关系。
本发明的实施例提供了一种时序控制器,包括:接收电路、时序控制芯片、多个插损电路;所述接收电路、所述插损电路分别与所述时序控制芯片相连;所述接收电路被配置为:接收N帧信号;所述时序控制芯片被配置为:在第M帧信号的消隐阶段,检测第M-1帧信号的误码率;确定所述第M-1帧信号的误码率,在预存的摆幅调节表中所属的误码率区间;根据所述摆幅调节表中误码率区间与目标摆幅值的对应关系,调整所述第M-1帧信号的摆幅;根据所述第M-1帧信号的误码率对应的所述目标摆幅值,选择对应的所述插损电路,以损耗调整所述第M-1帧信号的摆幅所产生的能量;其中,M、N均为正整数,且1<M≤N。
这样,该时序控制器在调整信号摆幅的同时,采用插损电路损耗调整信号摆幅所产生的能量,从而可以在提升输入信号质量的同时,降低因增强信号带来的EMC干扰。
另一方面,提供了一种显示装置,包括:上述的时序控制器。
本发明的实施例提供了一种显示装置,该显示装置的显示画面好,抗电磁干扰性强,用户体验佳。
再一方面,提供了一种信号调整方法,应用于上述的时序控制器,所述时序控制器包括接收电路和多个插损电路,所述接收电路被配置为接收N帧信号,所述方法包括:
在第M帧信号的消隐阶段,检测第M-1帧信号的误码率;
确定所述第M-1帧信号的误码率,在预存的摆幅调节表中所属的误码率区间;
根据所述摆幅调节表中误码率区间与目标摆幅值的对应关系,调整所述第M-1帧信号的摆幅;
根据所述第M-1帧信号的误码率对应的所述目标摆幅值,选择对应的所述插损电路,以损耗调整所述第M-1帧信号的摆幅所产生的能量;
其中,M、N均为正整数,且1<M<N。
可选的,所述根据所述摆幅调节表中误码率区间与目标摆幅值的对应关系,调整所述第M-1帧信号的摆幅包括:
根据所述摆幅调节表中误码率区间与目标摆幅值的对应关系,确定所述第M-1帧信号的误码率对应的所述目标摆幅值;
调整所述第M-1帧信号的摆幅值为所述第M-1帧信号的误码率对应的所述目标摆幅值。
可选的,在第1帧信号的消隐阶段之前,所述方法还包括:
存储所述摆幅调节表,其中,所述摆幅调节表包括多个所述误码率区间、多个所述目标摆幅值、所述误码率区间与所述摆幅值的对应关系。
可选的,所述第M帧信号的消隐阶段包括起始阶段、中间阶段和结束阶段;
所述在第M帧信号的消隐阶段,检测第M-1帧信号的误码率包括:
在第M帧信号的消隐阶段的中间阶段,检测第M-1帧信号的误码率。
本发明的实施例提供了一种信号调整方法,采用该信号调整方法,可以在调整信号摆幅的同时,采用插损电路损耗调整信号摆幅所产生的能量,从而可以在提升输入信号质量的同时,降低因增强信号带来的EMC干扰。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为现有技术提供的一种输入信号的眼图;
图2为现有技术提供的另一种输入信号的眼图;
图3为本发明实施例提供的一种时序控制器的结构示意图;
图4为本发明实施例提供的一种信号示意图;
图5为本发明实施例提供的另一种信号示意图;
图6为本发明实施例提供的一种第一插损电路的示意图;
图7为本发明实施例提供的一种第二插损电路的示意图;
图8为本发明实施例提供的一种插损电路的设计版图;
图9为本发明实施例提供的一种信号调整方法的流程示意图;
图10为本发明实施例提供的另一种信号调整方法的流程示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
在本发明的实施例中,采用“第一”、“第二”、“第三”、“第四”等字样对功能和作用基本相同的相同项或相似项进行区分,仅为了清楚描述本发明实施例的技术方案,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。
在本发明的实施例中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
实施例一
本发明实施例提供了一种时序控制器,参考图3所示,该时序控制器包括:接收电路1、时序控制芯片2、多个插损电路3;接收电路1、插损电路3分别与时序控制芯片2相连。
接收电路被配置为:接收N帧信号。
时序控制芯片被配置为:
在第M帧信号的消隐阶段,检测第M-1帧信号的误码率。
确定第M-1帧信号的误码率,在预存的摆幅调节表中所属的误码率区间。
根据摆幅调节表中误码率区间与目标摆幅值的对应关系,调整第M-1帧信号的摆幅。
根据第M-1帧信号的误码率对应的目标摆幅值,选择对应的插损电路,以损耗调整第M-1帧信号的摆幅所产生的能量;其中,M、N均为正整数,且1<M≤N。
上述接收电路可以包括接口,该接口类型不做限定,可以根据前端系统输出的信号类型确定。
上述时序控制芯片的类型也不做限定,其可以是单片机、ARM(Advanced RISCMachines,高级精简指令集运算机器)或者FPGA(Field Programmable Gate Array,现场可编程门阵列)等芯片,具体可以根据实际设计要求确定。
上述插损电路的具体结构和数量均不做限定,只要可以满足损耗信号能量的作用即可。图3中以时序控制器包括3个插损电路为例进行绘示。
需要说明的是,参考图4所示,以帧频为分时点,一帧信号包括有效区10和消隐区11;其中,有效区又称Active区,对应信号的有效时间,消隐区又称Blanking区,对应信号的准备时间。将上述时序控制器应用到显示装置中,Active区对应显示画面阶段,Blanking区对应不显示画面阶段(Blanking区对应时间非常短暂,人眼难以感受)。上述第M帧信号的消隐阶段即对应第M帧信号的消隐区。参考图5所示,本发明中,在消隐区11增加了误码率(BitError Rate,BER)检测区112,即在第M帧信号的消隐阶段进行第M-1帧信号的误码率的侦测。
上述摆幅调节表可以预存在时序控制芯片,表中的误码率区间与目标摆幅值的具体内容可以根据实际情况而定。
本发明的实施例提供了一种时序控制器,该时序控制器(Timing Controller,TCON)在调整信号摆幅的同时,采用插损电路损耗调整信号摆幅所产生的能量,从而可以在提升输入信号质量的同时,降低因增强信号带来的EMC干扰。
可选的,所有插损电路分为多组插损单元,每组插损单元包括第一插损电路和第二插损电路,第一插损电路用于损耗第一频率的信号,第二插损电路用于损耗第二频率的信号,第一频率小于第二频率。
信号有高频信号和低频信号之分,采用第一插损电路可以损耗低频信号能量,采用第二插损电路损耗高频信号能量,这样可以最大程度地损耗信号,进一步降低EMC能量干扰。
可选的,摆幅调节表中的目标摆幅值与插损单元一一对应,即摆幅调节表中的目标摆幅值、同一插损单元中的第一插损电路、第二插损电路三者是一一相互对应关系,可以降低设计难度。
可选的,每组插损单元中,参考图6所示,第一插损电路包括:电容C1、第一开关S5、第一接地端GND和第二接地端Ground;电容C1的两端分别连接第一接地端GND和第一开关S5的第一端(图6未标记),第一开关S5的第二端(图6未标记)连接第二接地端Ground。
参考图7所示,第二插损电路包括:磁珠B1、第二开关S1、第三接地端GND和第四接地端Ground;磁珠B1的两端分别连接第三接地端GND和第二开关S1的第一端(图7未标记),第二开关7的第二端(图7未标记)连接第四接地端Ground。
需要说明的是,图6和图7分别以四个第一插损电路和四个第二插损电路为例进行绘示,此时对应的摆幅调节表可以如表一所示。
表一
误码率区间 目标摆幅值
≤BER1 Swing1
BER1-BER2 Swing2
BER2-BER3 Swing3
≥BER3 Swing4
为了便于描述,图6中四个第一插损电路中的电容分别标记为C1、C2、C3、C4,与C1、C2、C3、C4分别对应的第一开关分别标记为S5、S6、S7、S8;图7中四个第二插损电路中的磁珠分别标记为B1、B2、B3、B4,与B1、B2、B3、B4分别对应的第二开关分别标记为S1、S2、S3、S4。这里开关S1-S8由时序控制芯片控制,当目标摆幅值位于档位1(Swing1)时,S1及S5闭合,组成档位1插损单元;当目标摆幅值位于档位2(Swing2)时,S2及S6闭合,组成档位2插损单元,依此类推。每个档位的插损单元中的磁珠(Bead)及电容的值通过提前模拟调试确定。
结合图6和图7所示,所有第一插损电路的第一接地端和所有第二插损电路的第三接地端为同一接地端GND,所有第一插损电路的第二接地端和所有第二插损电路的第四接地端为同一接地端Ground。
上述图6和图7的版图(Layout)可以参考图8所示,接地端GND Pad区域标记为21,GND为时序控制器中驱动电路的逻辑地;接地端Ground Pad区域标记为20,采用PlaneShape(面状)布置,将上述时序控制器应用到液晶显示器中,Ground可以是液晶显示器的背板中的接地区;B1-B4、C1-C4一端Pin脚(引脚)用Plane Shape与Ground Pad20连接,一端Pin脚通过模拟控制开光(图8未示出)后与GND Pad21连接。为了提高散热性,Ground Pad区域20可均匀打孔(图8未示出)。图8中,Ground Pad区域20可以采用铜皮制作,并可以通过螺丝孔22固定。这样,当有EMC能量时,能量可通过此电路损耗掉。
可选的,为了降低调整信号摆幅的难度,上述时序控制芯片被配置为:根据摆幅调节表中误码率区间与目标摆幅值的对应关系,调整第M-1帧信号的摆幅包括:
时序控制芯片被配置为:
根据摆幅调节表中误码率区间与目标摆幅值的对应关系,确定第M-1帧信号的误码率对应的目标摆幅值。
调整第M-1帧信号的摆幅值为第M-1帧信号的误码率对应的目标摆幅值。
可选的,时序控制芯片还被配置为:
在第1帧信号的消隐阶段之前,存储摆幅调节表,其中,摆幅调节表包括多个误码率区间、多个目标摆幅值、误码率区间与目标摆幅值的对应关系。该摆幅调节表可以参考表1所示,表1以摆幅调节表包括4个误码率区间和4个目标摆幅值为例进行绘示。
实施例二
本发明实施例提供了一种显示装置,包括:实施例一提供的时序控制器。
该显示装置可以是刚性的显示装置,也可以是柔性的显示装置(即可弯曲、可折叠);其类型可以是TN(Twisted Nematic,扭曲向列)型、VA(Vertical Alignment,垂直取向)型、IPS(In-Plane Switching,平面转换)型或ADS(Advanced Super DimensionSwitch,高级超维场转换)型等液晶显示装置,还可以是OLED(Organic Light-EmittingDiode,有机发光二极管)显示装置以及包括这些显示装置的电视、数码相机、手机、平板电脑等任何具有显示功能的产品或者部件。
本发明的实施例提供了一种显示装置,该显示装置的显示画面好,抗电磁干扰性强,干扰性弱,用户体验佳。
实施例三
本发明实施例提供了一种信号调整方法,应用于实施例一提供的时序控制器,时序控制器包括接收电路和多个插损电路,接收电路被配置为接收N帧信号,参考图9所示,该方法包括:
S01、在第M帧信号的消隐阶段,检测第M-1帧信号的误码率。
S02、确定第M-1帧信号的误码率,在预存的摆幅调节表中所属的误码率区间。
S03、根据摆幅调节表中误码率区间与目标摆幅值的对应关系,调整第M-1帧信号的摆幅。
S04、根据第M-1帧信号的误码率对应的目标摆幅值,选择对应的插损电路,以损耗调整第M-1帧信号的摆幅所产生的能量;其中,M、N均为正整数,且1<M<N。
需要说明的是,上述S01-S04均在第M帧信号的消隐阶段完成,这样不影响正常显示。
本发明的实施例提供了一种信号调整方法,采用该信号调整方法,可以在调整信号摆幅的同时,采用插损电路损耗调整信号摆幅所产生的能量,从而可以在提升输入信号质量的同时,降低因增强信号带来的EMC干扰。
可选的,S03、根据摆幅调节表中误码率区间与目标摆幅值的对应关系,调整第M-1帧信号的摆幅包括:
根据摆幅调节表中误码率区间与目标摆幅值的对应关系,确定第M-1帧信号的误码率对应的目标摆幅值。
调整第M-1帧信号的摆幅值为第M-1帧信号的误码率对应的目标摆幅值。
可选的,在第1帧信号的消隐阶段之前,该方法还包括:存储摆幅调节表,其中,摆幅调节表包括多个误码率区间、多个目标摆幅值、误码率区间与摆幅值的对应关系。
可选的,第M帧信号的消隐阶段包括起始阶段、中间阶段和结束阶段。
在第M帧信号的消隐阶段,检测第M-1帧信号的误码率包括:
在第M帧信号的消隐阶段的中间阶段,检测第M-1帧信号的误码率。
由于在消隐阶段的起始阶段和结束阶段,一般还会进行其它信号处理。在第M帧信号的消隐阶段的中间阶段进行检测,可以避免互相影响,提高检测的准确率。
下面具体说明如何调整第1帧信号的摆幅。参考图10所示,该方法包括:
S101、在第1帧信号的消隐阶段,设置第1帧信号对应的初始误码率区间和初始摆幅值。
S102、在第2帧信号的消隐阶段,检测第1帧信号的误码率。
S103、确定第1帧信号的误码率,在预存的摆幅调节表中所属的误码率区间。
S104、判断第1帧信号的误码率,在摆幅调节表中所属的误码率区间与初始误码率区间是否相同。
S105、若是,则将第1帧信号的摆幅调整至初始摆幅值,并选择初始摆幅值对应的插损电路,以损耗调整第1帧信号的摆幅所产生的能量。
S106、若否,则确定第1帧信号的误码率对应的目标摆幅值,将第1帧信号的摆幅调整至目标摆幅值,并选择与目标摆幅值对应的插损电路,以损耗调整第1帧信号的摆幅所产生的能量。
在S105或者S106之后,进行下一帧信号(即第2帧信号)的调整,具体方法包括:
S201、在第3帧信号的消隐阶段,检测第2帧信号的误码率。
S202、确定第2帧信号的误码率,在预存的摆幅调节表中所属的误码率区间。
S203、根据摆幅调节表中误码率区间与目标摆幅值的对应关系,确定第2帧信号的误码率对应的目标摆幅值;调整第2帧信号的摆幅值为第2帧信号的误码率对应的目标摆幅值。
S204、根据第2帧信号的误码率对应的目标摆幅值,选择对应的插损电路,以损耗调整第2帧信号的摆幅所产生的能量。
依此类推,直到将所有帧信号都调整完毕。第3帧到最后一帧信号的调整方法与第2帧信号的调整方法类似,这里不再详细说明。该信号调整方法属于自适应信号调整方法,可以实时调整信号质量,提升画面品质;同时,根据信号的目标摆幅值,同步采用插损电路损耗能量,降低EMC风险,减小面板干扰能力及增大其抗干扰能力。
需要说明的是,本实施例中关于时序控制器的相关内容可以参考实施例一,这里不再赘述。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。

Claims (12)

1.一种时序控制器,其特征在于,包括:接收电路、时序控制芯片、多个插损电路;所述接收电路、所述插损电路分别与所述时序控制芯片相连;
所述接收电路被配置为:接收N帧信号;
所述时序控制芯片被配置为:
在第M帧信号的消隐阶段,检测第M-1帧信号的误码率;
确定所述第M-1帧信号的误码率,在预存的摆幅调节表中所属的误码率区间;
根据所述摆幅调节表中误码率区间与目标摆幅值的对应关系,调整所述第M-1帧信号的摆幅;
根据所述第M-1帧信号的误码率对应的所述目标摆幅值,选择对应的所述插损电路,以损耗调整所述第M-1帧信号的摆幅所产生的能量;
其中,M、N均为正整数,且1<M≤N。
2.根据权利要求1所述的时序控制器,其特征在于,所有所述插损电路分为多组插损单元,每组所述插损单元包括第一插损电路和第二插损电路,所述第一插损电路用于损耗第一频率的信号,所述第二插损电路用于损耗第二频率的信号,所述第一频率小于所述第二频率。
3.根据权利要求2所述的时序控制器,其特征在于,所述摆幅调节表中的所述目标摆幅值与所述插损单元一一对应。
4.根据权利要求3所述的时序控制器,其特征在于,每组所述插损单元中,所述第一插损电路包括:电容、第一开关、第一接地端和第二接地端;所述电容的两端分别连接第一接地端和第一开关的第一端,所述第一开关的第二端连接所述第二接地端;
所述第二插损电路包括:磁珠、第二开关、第三接地端和第四接地端;所述磁珠的两端分别连接第三接地端和第二开关的第一端,所述第二开关的第二端连接所述第四接地端。
5.根据权利要求4所述的时序控制器,其特征在于,所有所述第一插损电路的所述第一接地端和所有所述第二插损电路的所述第三接地端为同一接地端,所有所述第一插损电路的所述第二接地端和所有所述第二插损电路的所述第四接地端为同一接地端。
6.根据权利要求1-5任一项所述的时序控制器,其特征在于,所述时序控制芯片被配置为:根据所述摆幅调节表中误码率区间与目标摆幅值的对应关系,调整所述第M-1帧信号的摆幅包括:
所述时序控制芯片被配置为:
根据所述摆幅调节表中误码率区间与目标摆幅值的对应关系,确定所述第M-1帧信号的误码率对应的所述目标摆幅值;
调整所述第M-1帧信号的摆幅值为所述第M-1帧信号的误码率对应的所述目标摆幅值。
7.根据权利要求6所述的时序控制器,其特征在于,所述时序控制芯片还被配置为:
在第1帧信号的消隐阶段之前,存储所述摆幅调节表,其中,所述摆幅调节表包括多个所述误码率区间、多个所述目标摆幅值、所述误码率区间与所述目标摆幅值的对应关系。
8.一种显示装置,包括:权利要求1-7任一项所述的时序控制器。
9.一种信号调整方法,应用于权利要求1-7任一项所述的时序控制器,所述时序控制器包括接收电路和多个插损电路,所述接收电路被配置为接收N帧信号,其特征在于,所述方法包括:
在第M帧信号的消隐阶段,检测第M-1帧信号的误码率;
确定所述第M-1帧信号的误码率,在预存的摆幅调节表中所属的误码率区间;
根据所述摆幅调节表中误码率区间与目标摆幅值的对应关系,调整所述第M-1帧信号的摆幅;
根据所述第M-1帧信号的误码率对应的所述目标摆幅值,选择对应的所述插损电路,以损耗调整所述第M-1帧信号的摆幅所产生的能量;
其中,M、N均为正整数,且1<M<N。
10.根据权利要求9所述的信号调整方法,其特征在于,所述根据所述摆幅调节表中误码率区间与目标摆幅值的对应关系,调整所述第M-1帧信号的摆幅包括:
根据所述摆幅调节表中误码率区间与目标摆幅值的对应关系,确定所述第M-1帧信号的误码率对应的所述目标摆幅值;
调整所述第M-1帧信号的摆幅值为所述第M-1帧信号的误码率对应的所述目标摆幅值。
11.根据权利要求9所述的信号调整方法,其特征在于,在第1帧信号的消隐阶段之前,所述方法还包括:
存储所述摆幅调节表,其中,所述摆幅调节表包括多个所述误码率区间、多个所述目标摆幅值、所述误码率区间与所述摆幅值的对应关系。
12.根据权利要求9-11任一项所述的信号调整方法,其特征在于,所述第M帧信号的消隐阶段包括起始阶段、中间阶段和结束阶段;
所述在第M帧信号的消隐阶段,检测第M-1帧信号的误码率包括:
在第M帧信号的消隐阶段的中间阶段,检测第M-1帧信号的误码率。
CN202010032632.1A 2020-01-13 2020-01-13 一种时序控制器、显示装置、信号调整方法 Active CN111179804B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202010032632.1A CN111179804B (zh) 2020-01-13 2020-01-13 一种时序控制器、显示装置、信号调整方法
PCT/CN2021/071103 WO2021143648A1 (zh) 2020-01-13 2021-01-11 时序控制器、显示装置、信号调整方法
US17/424,132 US11769467B2 (en) 2020-01-13 2021-01-11 Timing controller, display device, and signal adjustment method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010032632.1A CN111179804B (zh) 2020-01-13 2020-01-13 一种时序控制器、显示装置、信号调整方法

Publications (2)

Publication Number Publication Date
CN111179804A true CN111179804A (zh) 2020-05-19
CN111179804B CN111179804B (zh) 2023-04-18

Family

ID=70658076

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010032632.1A Active CN111179804B (zh) 2020-01-13 2020-01-13 一种时序控制器、显示装置、信号调整方法

Country Status (3)

Country Link
US (1) US11769467B2 (zh)
CN (1) CN111179804B (zh)
WO (1) WO2021143648A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2021143648A1 (zh) * 2020-01-13 2021-07-22 京东方科技集团股份有限公司 时序控制器、显示装置、信号调整方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1838095A (zh) * 2005-03-26 2006-09-27 鸿富锦精密工业(深圳)有限公司 高速信号传输电路
CN106098017A (zh) * 2016-08-25 2016-11-09 深圳市华星光电技术有限公司 一种降低电磁干扰的驱动方法及驱动装置
CN108898986A (zh) * 2018-07-27 2018-11-27 京东方科技集团股份有限公司 显示方法及显示装置
CN109192127A (zh) * 2018-10-29 2019-01-11 合肥鑫晟光电科技有限公司 时序控制器及其驱动方法、显示装置
CN110299162A (zh) * 2018-03-23 2019-10-01 美光科技公司 信令输出阻抗校准

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4491808A (en) * 1981-11-05 1985-01-01 Mitsubishi Denki Kabushiki Kaisha Equalizer circuit for use in communication unit
JP2006250586A (ja) * 2005-03-08 2006-09-21 Fujitsu Ltd 半導体集積回路、およびその試験方法
JP2007068143A (ja) * 2005-08-05 2007-03-15 Matsushita Electric Ind Co Ltd アンテナ整合器とこれを用いた高周波受信装置
US7821483B2 (en) 2006-05-23 2010-10-26 Himax Technologies Limited Interface circuit for data transmission and method thereof
JP2010245749A (ja) * 2009-04-03 2010-10-28 Panasonic Corp ノイズキャンセル部とこれを用いた高周波受信部
KR101187571B1 (ko) * 2010-12-28 2012-10-05 주식회사 실리콘웍스 Bert 기능이 추가된 타이밍 컨트롤러와 소스 드라이버 사이의 데이터 전송 방법 및 장치
DE102011087682B3 (de) * 2011-12-02 2013-05-29 Technisat Digital Gmbh TV-Empfangsteil mit Eingangsfiltermitteln zum Unterdrücken von Störleistung in einem Eingangskreis
US9207404B2 (en) * 2013-10-04 2015-12-08 Calient Technologies, Inc. Compound optical circuit switch
KR102229371B1 (ko) * 2014-10-30 2021-03-19 삼성디스플레이 주식회사 로딩 이펙트 제어 장치 및 이를 포함하는 유기 발광 표시 장치
CN104505017A (zh) * 2015-01-26 2015-04-08 京东方科技集团股份有限公司 一种驱动电路及其驱动方法、显示装置
JP6540043B2 (ja) * 2015-01-27 2019-07-10 セイコーエプソン株式会社 ドライバー、電気光学装置及び電子機器
KR102582286B1 (ko) * 2015-12-30 2023-09-22 엘지디스플레이 주식회사 유기발광 표시장치 및 유기발광 표시장치의 화질 보상 방법
US10615757B2 (en) * 2017-06-21 2020-04-07 Skyworks Solutions, Inc. Wide bandwidth envelope trackers
US11024209B2 (en) * 2018-05-03 2021-06-01 Novatek Microelectronics Corp. Integrated circuit and anti-interference method thereof
US11165393B2 (en) * 2019-03-25 2021-11-02 Skyworks Solutions, Inc. Envelope tracking for Doherty power amplifiers
US11595005B2 (en) * 2020-01-10 2023-02-28 Skyworks Solutions, Inc. Apparatus and methods for envelope tracking
CN111179804B (zh) 2020-01-13 2023-04-18 合肥鑫晟光电科技有限公司 一种时序控制器、显示装置、信号调整方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1838095A (zh) * 2005-03-26 2006-09-27 鸿富锦精密工业(深圳)有限公司 高速信号传输电路
CN106098017A (zh) * 2016-08-25 2016-11-09 深圳市华星光电技术有限公司 一种降低电磁干扰的驱动方法及驱动装置
CN110299162A (zh) * 2018-03-23 2019-10-01 美光科技公司 信令输出阻抗校准
CN108898986A (zh) * 2018-07-27 2018-11-27 京东方科技集团股份有限公司 显示方法及显示装置
CN109192127A (zh) * 2018-10-29 2019-01-11 合肥鑫晟光电科技有限公司 时序控制器及其驱动方法、显示装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2021143648A1 (zh) * 2020-01-13 2021-07-22 京东方科技集团股份有限公司 时序控制器、显示装置、信号调整方法
US11769467B2 (en) 2020-01-13 2023-09-26 Hefei Xinsheng Optoelectronics Technology Co., Ltd. Timing controller, display device, and signal adjustment method

Also Published As

Publication number Publication date
CN111179804B (zh) 2023-04-18
WO2021143648A1 (zh) 2021-07-22
US11769467B2 (en) 2023-09-26
US20230162705A1 (en) 2023-05-25

Similar Documents

Publication Publication Date Title
US10403218B2 (en) Mura compensation circuit and method, driving circuit and display device
CN107665689B (zh) 伽马芯片、时序控制芯片及液晶显示装置
CN102262867B (zh) 液晶显示器及其驱动方法
KR101242727B1 (ko) 신호 생성 회로 및 이를 포함하는 액정 표시 장치
JP5138446B2 (ja) 表示装置の駆動装置、それを備えた表示装置、およびその駆動方法
US11263990B2 (en) Method and device for adjusting display panel, and display device
EP3301668A2 (en) Liquid crystal display device and driving method thereof
US10971092B2 (en) Driving method and driving device of display panel
US9966023B1 (en) Liquid crystal display device and control method for the same
US20090237340A1 (en) Liquid crystal display module and display system including the same
WO2016155044A1 (zh) 驱动电路及驱动方法
CN103474011B (zh) 显示面板反应速度的测量器与相关方法
US20230410713A1 (en) Driving method and display device
CN111179804B (zh) 一种时序控制器、显示装置、信号调整方法
CN110060618A (zh) 显示面板的电压调节方法及显示装置
CN101499233A (zh) 显示装置以及电子设备
US20170195668A1 (en) Television pcb testing device
CN111063288B (zh) 显示面板的驱动方法及驱动装置
CN102750914A (zh) 显示模块驱动电路、驱动方法以及液晶电视机
US8115754B2 (en) Data line driving method
CN108376537B (zh) 一种液晶面板过驱动方法
CN114792507A (zh) 显示驱动方法、装置、存储介质及电子设备
US7408540B1 (en) System and method for failsafe display of full screen high frequency images on a flat panel without a frame buffer
CN103440838B (zh) 一种显示控制方法及显示设备
CN109994086B (zh) 场序驱动液晶显示电路及其显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant