CN111124975A - 一种PCIe设备动态功耗节省方法以及低功耗PCIe设备 - Google Patents
一种PCIe设备动态功耗节省方法以及低功耗PCIe设备 Download PDFInfo
- Publication number
- CN111124975A CN111124975A CN201911382830.4A CN201911382830A CN111124975A CN 111124975 A CN111124975 A CN 111124975A CN 201911382830 A CN201911382830 A CN 201911382830A CN 111124975 A CN111124975 A CN 111124975A
- Authority
- CN
- China
- Prior art keywords
- power
- low
- pcie
- consumption
- state
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4004—Coupling between buses
- G06F13/4022—Coupling between buses using switching circuits, e.g. switching matrix, connection or expansion network
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4063—Device-to-bus coupling
- G06F13/4068—Electrical coupling
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
- G06F13/4204—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
- G06F13/4221—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being an input/output bus, e.g. ISA bus, EISA bus, PCI bus, SCSI bus
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2213/00—Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F2213/0026—PCI express
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Mathematical Physics (AREA)
- Power Sources (AREA)
Abstract
本发明公开了一种PCIe设备动态功耗节省方法以及低功耗PCIe设备,该方法包括:识别PCIe链路所处于的低功耗电源管理状态;根据所识别的PCIe链路的低功耗电源管理状态,生成对应的低功耗电源管理状态的指示信号;根据所述低功耗电源管理状态的指示信号,控制PCIe应用层进入对应的应用层低功耗电源管理状态。本发明通过检测到的根据低功耗电源管理状态下生成的对应的低功耗电源管理状态的指示信号,自主控制PCIe应用层进入对应的应用层低功耗电源管理状态,通过PCIe应用层配合PCIe链路层不同低功耗状态进行电源管理联动控制,可以获得高效的动态功耗管理效率,节省功耗。
Description
技术领域
本发明涉及设备功耗管理技术领域,特别涉及一种PCIe设备动态功耗节省方法以及低功耗PCIe设备。
背景技术
PCIe(Peripheral Component Interconnect Express)是一种高速串行计算机扩展总线,自2001年由英特尔提出以来,在约20年的时间内得到了长足的发展,其以传输速度快(不断满足日益增长的传输带宽需求),端到端的可靠性传输、支持热拔插、低功耗管理及服务质量等特性在个人计算机、服务器、固态硬盘、数据中心等领域得到了青睐和广泛应用,并助力上述各领域飞速发展。
PCIe协议2.0版本中规定了PCIe电源管理分为两种模式,即PCI-PM(PowerManagement,电源管理)和ASPM(Active State Power Management,活动状态电源管理)。其中PCI-PM是为了向前兼容PCI协议,是PCIe主机侧主动发起的电源管理行为,其子状态包含D0状态、D1状态、D2状态、D3hot状态、D3cold状态。而ASPM电源管理状态分为L0、L0s、L1、L2、L3状态。自PCIe协议3.0版本开始,ASPM状态增加L1子状态L1.1和L1.2状态,以更好的支持低功耗电源管理。
在PCIE设备中,功耗问题越来越突出,性能的提升也带来了功耗的增加,如何提高PCIE设备在不同电源状态下的功耗管理效率,高效节省电能,并最大努力的减少进入、退出不同电源状态的延时,是现如今需要解决的问题。
发明内容
为解决上述技术问题,本发明提供一种PCIe设备动态功耗节省方法以及低功耗PCIe设备,能够使PCIe设备在不同电源管理状态下,通过PCIe应用层配合PCIe链路层不同低功耗状态进行电源管理联动控制以获得高效的动态功耗管理效率。
本发明一方面提供一种PCIe设备动态功耗节省方法,包括:
识别PCIe链路所处于的低功耗电源管理状态;
根据所识别的PCIe链路的低功耗电源管理状态,生成对应的低功耗电源管理状态的指示信号;
根据所述低功耗电源管理状态的指示信号,控制PCIe应用层进入对应的应用层低功耗电源管理状态。
优选地,所述根据所述低功耗电源管理状态的指示信号,控制PCIe应用层进入对应的应用层低功耗电源管理状态,包括:
根据所述低功耗电源管理状态的指示信号,控制PCIe应用层时钟域进入对应的应用层时钟域低功耗电源管理状态;
和/或,
根据所述低功耗电源管理状态的指示信号,控制PCIe应用层电源域进入对应的应用层电源域低功耗电源管理状态。
优选地,所述根据所述低功耗电源管理状态的指示信号,控制PCIe应用层时钟域进入对应的应用层时钟域低功耗电源管理状态,包括:
根据所述低功耗电源管理状态的指示信号,生成低电平的门控时钟的使能信号;
通过所述低电平的门控时钟的使能信号,控制PCIe应用层时钟进入关断状态。
优选地,其中,所识别的PCIe链路的低功耗电源管理状态包括待机状态、低功耗待机状态、电源关闭阶段状态、低功耗休眠状态、关闭电源状态。
优选地,所述根据所述低功耗电源管理状态的指示信号,控制PCIe应用层电源域进入对应的应用层电源域低功耗电源管理状态,包括:
根据PCIe链路处于待机状态的指示信号,使PCIe应用层的全部的电源开关为开启状态;
根据PCIe链路处于低功耗待机状态的指示信号,使PCIe应用层的寄存器及命令获取解析模块的电源开关为开启状态,并控制PCIe应用层的除所述寄存器及命令获取解析模块以外的电源开关进入关闭状态;
根据PCIe链路处于电源关闭阶段状态的指示信号,控制PCIe应用层的全部的电源开关进入关闭状态;
根据PCIe链路处于低功耗休眠状态的指示信号,控制PCIe应用层的全部的电源开关进入关闭状态;
根据PCIe链路处于关闭电源状态的指示信号,控制PCIe应用层的全部的电源开关进入关闭状态。
本发明另一方面提供一种低功耗PCIe设备,包括:
状态识别模块,用于识别PCIe链路所处于的低功耗电源管理状态;
信号生成模块,用于根据所识别的PCIe链路的低功耗电源管理状态,生成对应的低功耗电源管理状态的指示信号;
电源控制模块,用于根据所述低功耗电源管理状态的指示信号,控制PCIe应用层进入对应的应用层低功耗电源管理状态。
优选地,所述电源控制模块包括:
时钟控制单元,用于根据所述低功耗电源管理状态的指示信号,控制PCIe应用层时钟域进入对应的应用层时钟域低功耗电源管理状态;
和/或,
电源域控制单元,用于根据所述低功耗电源管理状态的指示信号,控制PCIe应用层电源域进入对应的应用层电源域低功耗电源管理状态。
优选地,所述时钟域控制单元包括:
信号生成子单元,用于根据所述低功耗电源管理状态的指示信号,生成低电平的门控时钟的使能信号;
时钟关断子单元,用于通过所述低电平的门控时钟的使能信号,控制PCIe应用层时钟进入关断状态。
优选地,所述状态识别模块所识别的PCIe链路的低功耗电源管理状态包括:待机状态、低功耗待机状态、电源关闭阶段状态、低功耗休眠状态、关闭电源状态。
优选地,所述电源域控制单元包括:
第一电源域控制子单元,用于根据PCIe链路处于待机状态的指示信号,使PCIe应用层的全部的电源开关为开启状态;
第二电源域控制子单元,用于根据PCIe链路处于低功耗待机状态的指示信号,使PCIe应用层的寄存器及命令获取解析模块的电源开关为开启状态,并控制PCIe应用层的除所述寄存器及命令获取解析模块以外的电源开关进入关闭状态;
第三电源域控制子单元,用于根据PCIe链路处于电源关闭阶段状态的指示信号,控制PCIe应用层的全部的电源开关进入关闭状态;
第四电源域控制子单元,用于根据PCIe链路处于低功耗休眠状态的指示信号,控制PCIe应用层的全部的电源开关进入关闭状态;
第五电源域控制子单元,用于根据PCIe链路处于关闭电源状态的指示信号,控制PCIe应用层的全部的电源开关进入关闭状态。
本发明至少具有以下有益效果:
本发明通过检测到的根据低功耗电源管理状态下生成的对应的低功耗电源管理状态的指示信号,自主控制PCIe应用层进入对应的应用层低功耗电源管理状态,通过PCIe应用层配合PCIe链路层不同低功耗状态进行电源管理联动控制,可以获得高效的动态功耗管理效率,节省功耗。
附图说明
为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请中记载的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为一种PCIe协议分层结构图;
图2为本发明实施例提供的一种PCIe设备动态功耗节省方法的流程示意图;
图3为本发明实施例提供的另一种PCIe设备动态功耗节省方法的流程示意图;
图4为本发明实施例提供的一种应用层时钟关断电路的电路图;
图5为本发明实施例提供的又一种PCIe设备动态功耗节省方法的流程示意图;
图6为本发明实施例提供的一种低功耗PCIe设备的结构示意图。
具体实施方式
本发明的核心是提供一种PCIe设备动态功耗节省方法以及低功耗PCIe设备,能够使PCIe设备在不同电源管理状态下,通过PCIe应用层配合PCIe链路层不同低功耗状态进行电源管理联动控制以获得高效的动态功耗管理效率,从而节省功耗。
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
需要说明的是,如图1所示,PCIe设备根据协议功能通常可以划分为应用层、传输层、数据链路层和物理层,各层使用专用的协议架构,方便对等的协议层解析数据包,每一层按照PCIe的协议对数据包进行封装或者拆包。其中,物理层主要把数据链路层传输来的数据包转换为高速串行比特流发送给接收方,同时还把接收方发送过来的高速比特流转换为并行数据,然后传递给数据链路层;数据链路层主要负责确保数据包的传递、差错检测、数据包重传、数据流控制和电源管理事务;传输层主要完成数据包的封包和拆包;应用层用于主要向传输层发送数据包或者接收来自传输层的数据包,然后根据数据包的类型作出相应的事务操作。
本发明实施例一方面提供一种PCIe设备动态功耗节省方法,请参阅图2,该方法包括:
步骤S110、识别PCIe链路所处于的低功耗电源管理状态。
步骤S120、根据所识别的PCIe链路的低功耗电源管理状态,生成对应的低功耗电源管理状态的指示信号。
本发明实施例中,首先判断PCIe链路是否处于低功耗电源管理状态,如果是,则根据PCIe链路所处于的低功耗电源管理状态,生成对应的低功耗电源管理状态的指示信号。
步骤S130、根据低功耗电源管理状态的指示信号,控制PCIe应用层进入对应的应用层低功耗电源管理状态。
具体的,控制PCIe应用层进入对应的应用层低功耗电源管理状态,可以包括控制PCIe应用层时钟域进入对应的应用层时钟域低功耗电源管理状态,也可以包括控制PCIe应用层电源域进入对应的应用层电源域低功耗电源管理状态,或者两者同时都有。
本发明实施例中,当PCIe链路处于低功耗电源管理状态下时,PCIe设备已处于空闲状态。此时根据检测到的低功耗电源管理状态下生成的对应的低功耗电源管理状态的指示信号,可以控制PCIe应用层时钟域进入对应的应用层时钟域低功耗电源管理状态,以及控制PCIe应用层电源域进入对应的应用层电源域低功耗电源管理状态。如此,通过PCIe应用层配合PCIe链路层低功耗状态进行电源管理联动控制,可以获得高效的动态功耗管理效率,从而节省功耗。
具体实施时,所识别的PCIe链路的低功耗电源管理状态可以包括待机状态L0s、低功耗待机状态L1、电源关闭阶段状态L1sub、低功耗休眠状态L2和关闭电源状态L3。其中,根据PCIe协议,PCIe电源管理分为PM和ASPM,当PM的值为D0时,PCIe ASPM电源管理策略运行,由设备端自主管理电源,此时PCIe链路的低功耗电源管理状态可能是待机状态L0s、低功耗待机状态L1、电源关闭阶段状态L1sub、低功耗休眠状态L2和关闭电源状态L3;当PM的值为非D0时,PCIe PM电源管理策略运行,由主机端主导低功耗策略,此时PCIe链路的低功耗电源管理状态可能是低功耗待机状态L1、电源关闭阶段状态L1sub、低功耗休眠状态L2和关闭电源状态L3。
下面,结合附图具体描述在本发明实施例中,控制PCIe应用层时钟域进入对应的应用层时钟域低功耗电源管理状态的流程。如图3所示:
在步骤S210中,识别PCIe链路所处于的低功耗电源管理状态。
在步骤S221中,当判断PCIe链路处于待机状态L0s时,生成第一指示信号;在步骤S222中,当判断PCIe链路处于低功耗待机状态L1时,生成第二指示信号;在步骤S223中,当判断PCIe链路处于电源关闭阶段状态L1sub时,生成第三指示信号;在步骤S224中,当判断PCIe链路处于低功耗休眠状态L2时,生成第四指示信号;在步骤S225中,当PCIe链路处于关闭电源状态L3时,生成第五指示信号。
在步骤S230中,根据低功耗电源管理状态的指示信号,生成低电平的门控时钟的使能信号;通过低电平的门控时钟的使能信号,控制PCIe应用层时钟进入关断状态。
本发明实施例中,当PCIe链路处于低功耗电源管理状态下时,PCIe设备已处于空闲状态,且PCIe链路退出低功耗电源管理状态时应用层的时钟可以快速恢复,此时可以根据任意一种低功耗电源管理状态的指示信号生成低电平的门控时钟的使能信号,以关断PCIe设备的传输层和应用层对接的逻辑电路以及PCIe设备应用层时钟,从而降低功耗。
具体的,图4示出了本发明实施例提供的一种应用层时钟的关断电路。其中,pm_linkst_in_l0s是PCIe链路处于待机状态L0s时生成的第一指示信号,pm_linkst_in_l1是PCIe链路处于低功耗待机状态L1时生成的第二指示信号,pm_linkst_in_l1sub是PCIe链路处于电源关闭阶段状态L1sub时生成的第三指示信号,pm_linkst_in_l2是PCIe链路处于低功耗休眠状态L2时生成的第四指示信号,pm_linkst_in_l3是PCIe链路处于关闭电源状态L3时生成的第五指示信号。
本发明实施例中,将低功耗电源管理状态下对应的五种指示信号相或产生pcie_app_clk门控时钟的使能信号pcie_app_clk_gate_en,门控后的时钟信号为pcie_app_clk_g。当门控时钟的使能信号pcie_app_clk_gate_en为高电平时,门控时钟开启,pcie_app_clk_g有效,当pcie_app_clk_gate_en为低电平时,门控时钟被关断,pcie_app_clk_g无效。也就是说,只要PCIe链路处于以上五种低功耗电源管理状态中的任意一种,则门控时钟的使能信号pcie_app_clk_gate_en为低电平,门控时钟信号pcie_app_clk_g被关断,控制PCIe参考时钟进入关断状态,以达到动态省电的目的。
在具体实施时,PCIe应用层可以是NVMe(Non-Volatile Memory express,非易失性内存主机控制器接口)或AHCI(Advanced Host Controller Interface,高级主机控制器接口)。其中,NVMe与AHCI一样都是逻辑设备接口标准。但是与AHCI相比,NVMe是使用PCIe通道的SSD一种规范,NVMe的设计之初就有充分利用到PCIe SSD的低延时以及并行性,还有当代处理器、平台与应用的并行性。SSD的并行性可以充分被主机的硬件与软件充分利用,相比与现在的AHCI标准,NVMe标准可以带来多方面的性能提升。
本发明实施例中,当PCIe链路处于低功耗电源管理状态下时,PCIe设备已处于空闲状态,但是PCIe链路退出低功耗电源管理状态时应用层从关闭电源到开启电源需要一段时间,功耗越低,进入退出该低功耗状态的延时也就越大,因此可以在进入退出延时满足协议要求的情况下,根据不同的低功耗电源管理状态分别对应用层电源域进行处理,尽可能降低功耗。
下面,以PCIe应用层是NVMe为例,具体描述在本发明实施例中,控制PCIe应用层电源域进入对应的应用层电源域低功耗电源管理状态的流程。如图5所示:
在步骤S310中,识别PCIe链路所处于的低功耗电源管理状态。
在步骤S321中,当判断PCIe链路处于待机状态L0s时,生成第一指示信号;在步骤S322中,当判断PCIe链路处于低功耗待机状态L1时,生成第二指示信号;在步骤S323中,当判断PCIe链路处于电源关闭阶段状态L1sub时,生成第三指示信号;在步骤S324中,当判断PCIe链路处于低功耗休眠状态L2时,生成第四指示信号;在步骤S325中,当PCIe链路处于关闭电源状态L3时,生成第五指示信号。
根据PCIe链路处于待机状态L0s时的第一指示信号,执行步骤S331,使PCIe应用层的全部的电源开关为开启状态。本实施例中,PCIe链路处于L0s状态主要用于降低功耗,在总线空闲的时候可以进入该状态,且从该状态可以迅速地重新切换回完全活动状态L0。PCIe链路处于L0s状态下的进入退出延时很短,故该状态下应用层电源域全开。
根据PCIe链路处于低功耗待机状态L1时的第二指示信号,执行步骤S332,使PCIe应用层的寄存器及命令获取解析模块的电源开关为开启状态,并控制PCIe应用层的除所述寄存器及命令获取解析模块以外的电源开关进入关闭状态。本实施例中,相对于L0s状态,PCIe链路处于L1状态下的功耗更低,进入L1状态需要PCIe链路两端的PCIe设备进行“沟通”,只有双方都“同意”进入该状态,PCIe链路才会进入该状态。PCIe链路处于L1状态下的进入退出延时较短,故关闭NVMe core相关的DMA(Direct Memory Access,直接内存存取)engine,buffer,NVMe和后端Buffer或者DDR(Double Data Rate,双倍速率同步动态随机存储器)相关的NVMe bridge等的电源开关,只保留Queue fetch及解析相关和CPU DMA命令处理相关的逻辑的电源开关,确保在L1状态下退出时能够以最快的速度收取命令,并将命令进行解析,以降低系统的退出延时。
根据PCIe链路处于电源关闭阶段状态L1sub时的第三指示信号,执行步骤S333,控制PCIe应用层的全部的电源开关进入关闭状态。本实施例中,PCIe链路处于L1sub状态下的进入退出延时较大,此时关闭NVMe整个电源域,PCIe内核已断电、PHY已断电,系统主电源还在工作,同时关闭PCIe应用层时钟PLL。
根据PCIe链路处于低功耗休眠状态L2时的第四指示信号,执行步骤S334,控制PCIe应用层的全部的电源开关进入关闭状态。本实施例中,PCIe链路处于L2状态时,系统已工作在备用电源域,NVMe已全部断电,PCIe内核已断电、PHY已断电,同时关闭PCIe应用层时钟PLL。
根据PCIe链路处于关闭电源状态L3时的第五指示信号,执行步骤S335,控制PCIe应用层的全部的电源开关进入关闭状态。本实施例中,如果系统不支持备用电源,则PCIe链路不会处于L2状态而是处于L3状态,并做好主电源关断的准备。此时NVMe整个电源域已断电,PCIe内核已断电、PHY已断电,同时关闭PCIe应用层时钟PLL。
以上可知,通过本发明实施例提供的PCIe设备动态功耗节省方法,可以实现PCIe设备在不同的低功耗电源管理状态下获得更高效的动态电源管理效率,从而节省功耗。
本发明实施例另一方面提供一种低功耗PCIe设备,请参阅图6,该低功耗PCIe设备包括:
状态识别模块100,用于识别PCIe链路所处于的低功耗电源管理状态;
信号生成模块200,用于根据所识别的PCIe链路的低功耗电源管理状态,生成对应的低功耗电源管理状态的指示信号;
电源控制模块300,用于根据低功耗电源管理状态的指示信号,控制PCIe应用层进入对应的应用层低功耗电源管理状态。
需要说明的是,本发明实施例提供的低功耗PCIe设备可以是集成了状态识别模块100、信号生成模块200和电源控制模块300的集成电路/芯片,如固态硬盘控制器、网卡控制器、加速卡控制器、加密卡控制器等,也可以是完整的设备,如固态硬盘、网卡、加速卡、加密卡等,本发明在此不做具体限定。
作为本发明优选的实施例,电源控制模块300包括:
时钟域控制单元,用于根据低功耗电源管理状态的指示信号,控制PCIe应用层时钟域进入对应的应用层时钟域低功耗电源管理状态;
和/或,
电源域控制单元,用于根据低功耗电源管理状态的指示信号,控制PCIe应用层电源域进入对应的应用层电源域低功耗电源管理状态。
具体的,上述实施例中,时钟域控制单元包括:
信号生成子单元,用于根据低功耗电源管理状态的指示信号,生成低电平的门控时钟的使能信号;
时钟关断子单元,用于通过低电平的门控时钟的使能信号,控制PCIe应用层时钟进入关断状态。
作为本发明优选的实施例,状态识别模块100所识别的PCIe链路的低功耗电源管理状态包括:待机状态、低功耗待机状态、电源关闭阶段状态、低功耗休眠状态、关闭电源状态。
具体的,上述实施例中,电源域控制单元包括:
第一电源域控制子单元,用于根据PCIe链路处于待机状态的指示信号,使PCIe应用层的全部的电源开关为开启状态;
第二电源域控制子单元,用于根据PCIe链路处于低功耗待机状态的指示信号,使PCIe应用层的寄存器及命令获取解析模块的电源开关为开启状态,并控制PCIe应用层的除所述寄存器及命令获取解析模块以外的电源开关进入关闭状态;
第三电源域控制子单元,用于根据PCIe链路处于电源关闭阶段状态的指示信号,控制PCIe应用层的全部的电源开关进入关闭状态;
第四电源域控制子单元,用于根据PCIe链路处于低功耗休眠状态的指示信号,控制PCIe应用层的全部的电源开关进入关闭状态;
第五电源域控制子单元,用于根据PCIe链路处于关闭电源状态的指示信号,控制PCIe应用层的全部的电源开关进入关闭状态。
以上可知,本发明实施例提供的低功耗PCIe设备,可以在不同的低功耗电源管理状态下获得更高效的动态电源管理效率,从而节省功耗。
本说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。还需要说明的是,在本说明书中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括该要素的过程、方法、物品或者设备中还存在另外的相同要素。
对所公开的实施例的上述说明,使本领域专业技术人员能够实现或使用本发明。对这些实施例的多种修改对本领域的专业技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本发明的精神或范围的情况下,在其他实施例中实现。因此,本发明将不会被限制于本文所示的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。
Claims (10)
1.一种PCIe设备动态功耗节省方法,其特征在于,包括:
识别PCIe链路所处于的低功耗电源管理状态;
根据所识别的PCIe链路的低功耗电源管理状态,生成对应的低功耗电源管理状态的指示信号;
根据所述低功耗电源管理状态的指示信号,控制PCIe应用层进入对应的应用层低功耗电源管理状态。
2.根据权利要求1所述的PCIe设备动态功耗节省方法,其特征在于,所述根据所述低功耗电源管理状态的指示信号,控制PCIe应用层进入对应的应用层低功耗电源管理状态,包括:
根据所述低功耗电源管理状态的指示信号,控制PCIe应用层时钟域进入对应的应用层时钟域低功耗电源管理状态;
和/或,
根据所述低功耗电源管理状态的指示信号,控制PCIe应用层电源域进入对应的应用层电源域低功耗电源管理状态。
3.根据权利要求2所述的PCIe设备动态功耗节省方法,其特征在于,所述根据所述低功耗电源管理状态的指示信号,控制PCIe应用层时钟域进入对应的应用层时钟域低功耗电源管理状态,包括:
根据所述低功耗电源管理状态的指示信号,生成低电平的门控时钟的使能信号;
通过所述低电平的门控时钟的使能信号,控制PCIe应用层时钟进入关断状态。
4.根据权利要求2所述的PCIe设备动态功耗节省方法,其特征在于,其中,所识别的PCIe链路的低功耗电源管理状态包括待机状态、低功耗待机状态、电源关闭阶段状态、低功耗休眠状态、关闭电源状态。
5.根据权利要求4所述的PCIe设备动态功耗节省方法,其特征在于,所述根据所述低功耗电源管理状态的指示信号,控制PCIe应用层电源域进入对应的应用层电源域低功耗电源管理状态,包括:
根据PCIe链路处于待机状态的指示信号,使PCIe应用层的全部的电源开关为开启状态;
根据PCIe链路处于低功耗待机状态的指示信号,使PCIe应用层的寄存器及命令获取解析模块的电源开关为开启状态,并控制PCIe应用层的除所述寄存器及命令获取解析模块以外的电源开关进入关闭状态;
根据PCIe链路处于电源关闭阶段状态的指示信号,控制PCIe应用层的全部的电源开关进入关闭状态;
根据PCIe链路处于低功耗休眠状态的指示信号,控制PCIe应用层的全部的电源开关进入关闭状态;
根据PCIe链路处于关闭电源状态的指示信号,控制PCIe应用层的全部的电源开关进入关闭状态。
6.一种低功耗PCIe设备,其特征在于,包括:
状态识别模块,用于识别PCIe链路所处于的低功耗电源管理状态;
信号生成模块,用于根据所识别的PCIe链路的低功耗电源管理状态,生成对应的低功耗电源管理状态的指示信号;
电源控制模块,用于根据所述低功耗电源管理状态的指示信号,控制PCIe应用层进入对应的应用层低功耗电源管理状态。
7.根据权利要求6所述的低功耗PCIe设备,其特征在于,所述电源控制模块包括:
时钟域控制单元,用于根据所述低功耗电源管理状态的指示信号,控制PCIe应用层时钟域进入对应的应用层时钟域低功耗电源管理状态;
和/或,
电源域控制单元,用于根据所述低功耗电源管理状态的指示信号,控制PCIe应用层电源域进入对应的应用层电源域低功耗电源管理状态。
8.根据权利要求7所述的低功耗PCIe设备,其特征在于,所述时钟域控制单元包括:
信号生成子单元,用于根据所述低功耗电源管理状态的指示信号,生成低电平的门控时钟的使能信号;
时钟关断子单元,用于通过所述低电平的门控时钟的使能信号,控制PCIe应用层时钟进入关断状态。
9.根据权利要求7所述的低功耗PCIe设备,其特征在于,所述状态识别模块所识别的PCIe链路的低功耗电源管理状态包括:待机状态、低功耗待机状态、电源关闭阶段状态、低功耗休眠状态、关闭电源状态。
10.根据权利要求9所述的低功耗PCIe设备,其特征在于,所述电源域控制单元包括:
第一电源域控制子单元,用于根据PCIe链路处于待机状态的指示信号,使PCIe应用层的全部的电源开关为开启状态;
第二电源域控制子单元,用于根据PCIe链路处于低功耗待机状态的指示信号,使PCIe应用层的寄存器及命令获取解析模块的电源开关为开启状态,并控制PCIe应用层的除所述寄存器及命令获取解析模块以外的电源开关进入关闭状态;
第三电源域控制子单元,用于根据PCIe链路处于电源关闭阶段状态的指示信号,控制PCIe应用层的全部的电源开关进入关闭状态;
第四电源域控制子单元,用于根据PCIe链路处于低功耗休眠状态的指示信号,控制PCIe应用层的全部的电源开关进入关闭状态;
第五电源域控制子单元,用于根据PCIe链路处于关闭电源状态的指示信号,控制PCIe应用层的全部的电源开关进入关闭状态。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201911382830.4A CN111124975A (zh) | 2019-12-27 | 2019-12-27 | 一种PCIe设备动态功耗节省方法以及低功耗PCIe设备 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201911382830.4A CN111124975A (zh) | 2019-12-27 | 2019-12-27 | 一种PCIe设备动态功耗节省方法以及低功耗PCIe设备 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN111124975A true CN111124975A (zh) | 2020-05-08 |
Family
ID=70505317
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201911382830.4A Pending CN111124975A (zh) | 2019-12-27 | 2019-12-27 | 一种PCIe设备动态功耗节省方法以及低功耗PCIe设备 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN111124975A (zh) |
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112416111A (zh) * | 2020-11-26 | 2021-02-26 | 湖南国科微电子股份有限公司 | 一种PCIe设备的状态切换控制方法、装置及相关设备 |
CN113220107A (zh) * | 2021-05-10 | 2021-08-06 | 联芸科技(杭州)有限公司 | PCIe链路的功耗管理方法以及终端设备和存储介质 |
CN113254216A (zh) * | 2021-06-17 | 2021-08-13 | 深圳云天励飞技术股份有限公司 | 边缘计算模组及其功耗控制方法 |
KR20220141681A (ko) * | 2021-04-13 | 2022-10-20 | 에스케이하이닉스 주식회사 | PCIe 인터페이스 장치 및 그 동작 방법 |
CN115599459A (zh) * | 2022-12-13 | 2023-01-13 | 成都启英泰伦科技有限公司(Cn) | 一种跨电源域多处理器运行装置及其通信方法 |
US11782497B2 (en) | 2021-06-01 | 2023-10-10 | SK Hynix Inc. | Peripheral component interconnect express (PCIE) interface device and method of operating the same |
US11789658B2 (en) | 2021-04-13 | 2023-10-17 | SK Hynix Inc. | Peripheral component interconnect express (PCIe) interface system and method of operating the same |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5706110A (en) * | 1995-01-13 | 1998-01-06 | Nokia Mobile Phones, Ltd. | Method and equipment for saving power in infrared data transmission |
CN103228029A (zh) * | 2013-04-10 | 2013-07-31 | 上海科世达-华阳汽车电器有限公司 | 一种符合ieee802.11协议的实时数据传输方法 |
CN107957885A (zh) * | 2017-12-01 | 2018-04-24 | 天津麒麟信息技术有限公司 | 一种基于飞腾平台的pcie链路设备待机与恢复方法 |
CN109922537A (zh) * | 2019-03-29 | 2019-06-21 | 广州邦讯信息系统有限公司 | 应用于无线通信的数据链路层及其实现方法 |
-
2019
- 2019-12-27 CN CN201911382830.4A patent/CN111124975A/zh active Pending
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5706110A (en) * | 1995-01-13 | 1998-01-06 | Nokia Mobile Phones, Ltd. | Method and equipment for saving power in infrared data transmission |
CN103228029A (zh) * | 2013-04-10 | 2013-07-31 | 上海科世达-华阳汽车电器有限公司 | 一种符合ieee802.11协议的实时数据传输方法 |
CN107957885A (zh) * | 2017-12-01 | 2018-04-24 | 天津麒麟信息技术有限公司 | 一种基于飞腾平台的pcie链路设备待机与恢复方法 |
CN109922537A (zh) * | 2019-03-29 | 2019-06-21 | 广州邦讯信息系统有限公司 | 应用于无线通信的数据链路层及其实现方法 |
Cited By (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112416111A (zh) * | 2020-11-26 | 2021-02-26 | 湖南国科微电子股份有限公司 | 一种PCIe设备的状态切换控制方法、装置及相关设备 |
CN112416111B (zh) * | 2020-11-26 | 2022-03-25 | 湖南国科微电子股份有限公司 | 一种PCIe设备的状态切换控制方法、装置及相关设备 |
KR20220141681A (ko) * | 2021-04-13 | 2022-10-20 | 에스케이하이닉스 주식회사 | PCIe 인터페이스 장치 및 그 동작 방법 |
KR102518317B1 (ko) | 2021-04-13 | 2023-04-06 | 에스케이하이닉스 주식회사 | PCIe 인터페이스 장치 및 그 동작 방법 |
US11789658B2 (en) | 2021-04-13 | 2023-10-17 | SK Hynix Inc. | Peripheral component interconnect express (PCIe) interface system and method of operating the same |
US11960424B2 (en) | 2021-04-13 | 2024-04-16 | SK Hynix Inc. | Peripheral component interconnect express (PCIe) interface device and method of operating the same |
CN113220107A (zh) * | 2021-05-10 | 2021-08-06 | 联芸科技(杭州)有限公司 | PCIe链路的功耗管理方法以及终端设备和存储介质 |
US11782497B2 (en) | 2021-06-01 | 2023-10-10 | SK Hynix Inc. | Peripheral component interconnect express (PCIE) interface device and method of operating the same |
CN113254216A (zh) * | 2021-06-17 | 2021-08-13 | 深圳云天励飞技术股份有限公司 | 边缘计算模组及其功耗控制方法 |
WO2022262819A1 (zh) * | 2021-06-17 | 2022-12-22 | 深圳云天励飞技术股份有限公司 | 边缘计算模组及其功耗控制方法 |
CN115599459A (zh) * | 2022-12-13 | 2023-01-13 | 成都启英泰伦科技有限公司(Cn) | 一种跨电源域多处理器运行装置及其通信方法 |
CN115599459B (zh) * | 2022-12-13 | 2023-04-07 | 成都启英泰伦科技有限公司 | 一种跨电源域多处理器运行装置及其通信方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN111124975A (zh) | 一种PCIe设备动态功耗节省方法以及低功耗PCIe设备 | |
KR20210065834A (ko) | 양방향 멀티레인 링크들에 대한 부분 링크 폭 상태들 | |
EP3330838B1 (en) | Method and apparatus to reduce idle link power in a platform | |
US9213393B2 (en) | Power management of low power link states | |
US8707066B2 (en) | Method and apparatus for a zero voltage processor sleep state | |
CN112540940B (zh) | 用于多通道链路的部分链路宽度状态 | |
US20060265611A1 (en) | PCI Express system and method of transitioning link state thereof | |
CN113672539A (zh) | 通过接口的现有辅助引脚的边带信号传输 | |
TWI578154B (zh) | 用於電源管理的系統、方法及設備 | |
CN107957885B (zh) | 一种基于飞腾平台的pcie链路设备待机与恢复方法 | |
US20200310517A1 (en) | Adaptive lower power state entry and exit | |
KR101844809B1 (ko) | 클록 게이팅 제어를 위한 조기의 웨이크-경고 | |
US8339869B2 (en) | Semiconductor device and data processor | |
US20080155280A1 (en) | Reducing idle leakage power in an ic | |
TW201250461A (en) | Green computing heterogeneous computer system | |
US11074084B2 (en) | Technologies for optimizing resume time for media agnostic USB | |
CN113093899B (zh) | 一种跨电源域数据传输方法 | |
WO2022262819A1 (zh) | 边缘计算模组及其功耗控制方法 | |
EP1573491B1 (en) | An apparatus and method for data bus power control | |
CN104750223A (zh) | 一种降低多核终端内存访问功耗的方法和系统 | |
WO2013159464A1 (zh) | 一种多核处理器时钟控制装置及控制方法 | |
EP2109029B1 (en) | Apparatus and method for address bus power control | |
CN115033172A (zh) | 一种存储模块管控方法、装置、设备及存储介质 | |
US20200065274A1 (en) | Always-on ibi handling | |
WO2012106875A1 (zh) | 一种工作时钟切换方法、智能门控电路及系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20200508 |
|
RJ01 | Rejection of invention patent application after publication |