CN111082801B - 时序控制系统及电子设备 - Google Patents

时序控制系统及电子设备 Download PDF

Info

Publication number
CN111082801B
CN111082801B CN201911239697.7A CN201911239697A CN111082801B CN 111082801 B CN111082801 B CN 111082801B CN 201911239697 A CN201911239697 A CN 201911239697A CN 111082801 B CN111082801 B CN 111082801B
Authority
CN
China
Prior art keywords
module
voltage
control
output
comparison
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201911239697.7A
Other languages
English (en)
Other versions
CN111082801A (zh
Inventor
何振
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hangzhou DPTech Technologies Co Ltd
Original Assignee
Hangzhou DPTech Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hangzhou DPTech Technologies Co Ltd filed Critical Hangzhou DPTech Technologies Co Ltd
Priority to CN201911239697.7A priority Critical patent/CN111082801B/zh
Publication of CN111082801A publication Critical patent/CN111082801A/zh
Application granted granted Critical
Publication of CN111082801B publication Critical patent/CN111082801B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Charge And Discharge Circuits For Batteries Or The Like (AREA)
  • Direct Current Feeding And Distribution (AREA)

Abstract

本申请提供一种时序控制系统及电子设备,该系统包括:供电模块、控制模块、储能模块和多个比较模块,其中:控制模块分别连接至储能模块的输入端和供电模块,用于控制供电模块是否向储能模块输出预设电压,以使储能模块的输出端电压逐渐升高或逐渐降低;各比较模块的第一输入端分别连接储能模块的输出端、第二输入端分别接入互不相同的第二输入电压,且各个比较模块在第一输入电压与第二输入电压满足第一预设电压关系的情况下输出第一使能信号、满足第二预设电压关系的情况下输出第二使能信号;该电子设备包含上述系统、多个电源芯片和多个负载器件。本申请的时序控制系统能够完全控制使能信号的时序及间隔,而且通用性较高。

Description

时序控制系统及电子设备
技术领域
本申请涉及控制系统技术领域,尤其涉及一种时序控制系统及电子设备。
背景技术
应用于电子设备中的电路具有越来越丰富的功能,相应的,电路中的诸多器件通常需要按照既定顺序分时投入工作,因此需要对电路中各器件的工作时序进行控制。
以电路中的需要按照确定时序工作的多个器件为例,在相关技术中,通常采用顺序使能的方法对各器件的工作时序进行控制:将前一器件投入工作后的输出信号作为后一器件的使能信号,驱动后一器件投入工作。显然,该方法中只有前一器件输出特定指示信号或输处电压足够高时才能作为正常使能信号驱动后一器件,因此对器件的输出信号要求较高,导致方法通用性较低。
发明内容
有鉴于此,本申请提供一种时序控制系统及电子设备,以解决相关技术中存在的问题。
为实现上述目的,本申请提供技术方案如下:
根据本申请的第一方面,提出了一种时序控制系统,所述系统包括:供电模块、控制模块、储能模块和多个比较模块,其中:
所述控制模块分别连接至所述储能模块的输入端和所述供电模块,用于控制所述供电模块是否向所述储能模块输出预设电压,以使所述储能模块的输出端电压逐渐升高或逐渐降低;
各个比较模块的第一输入端分别连接所述储能模块的输出端、第二输入端分别接入互不相同的第二输入电压,且各个比较模块在其第一输入端接入的第一输入电压与其第二输入端接入的第二输入电压满足第一预设电压关系的情况下输出第一使能信号、满足第二预设电压关系的情况下输出第二使能信号。
根据本申请的第二方面,提出了一种电子设备,所述电子设备包括:
如上述第一方面所述的时序控制系统;
多个电源芯片,各个电源芯片分别连接所述时序控制系统中各个比较模块的输出端,以在接收到比较模块输出的第一使能信号的情况下控制所连接的负载器件上电、在接收到比较模块输出的第二使能信号的情况下控制所连接的负载器件下电。
由以上技术方案可见,本申请提出的时序控制系统,利用比较模块比较输入端电压的相对大小并输出相应电压值的特性,结合储能模块的充、放电过程实现系统的多个输出端按照特定顺序输出使能信号,并且结合系统中各器件的适当参数能够控制各使能信号的时间间隔,从而实现对于系统输出使能信号的完全时序控制;另外,该系统输出的预设使能信号对后续被驱动器件的参数要求低,使得该系统的通用性较高。
附图说明
为了更清楚地说明本申请实施例或相关技术中的技术方案,下面将对实施例或相关技术描述中所需要使用的附图作简单地介绍,显而易见地,对于本领域普通技术人员而言,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1是相关技术采用顺序使能的方式对多个芯片进行时序控制的示意图。
图2是本申请一示例性实施例示出的一种时序控制系统示意图。
图3是本申请一示例性实施例示出的一种时序控制电路示意图。
图4是本申请一示例性实施例示出的一种时序控制电路输出上电使能信号的过程流程图。
图5是本申请一示例性实施例示出的一种时序控制电路输出下电使能信号的过程流程图。
具体实施方式
这里将详细地对示例性实施例进行说明,其示例表示在附图中。以下示例性实施例中所描述的实施方式并不代表与本申请相一致的所有实施方式。相反,它们仅是与如所附权利要求书中所详述的、本申请的一些方面相一致的装置和方法的例子。
在本申请使用的术语是仅仅出于描述特定实施例的目的,而非旨在限制本申请。在本申请和所附权利要求书中所使用的单数形式的“一种”、“所述”、“上述”和“该”也旨在包括多数形式,除非上下文清楚地表示其他含义。还应当理解,本文中使用的术语“和/或”是指并包含一个或多个相关联的列出项目的任何或所有可能组合。
应当理解,尽管在本申请可能采用术语第一、第二、第三等来描述各种信息,但这些信息不应限于这些术语。这些术语仅用来将同一类型的信息彼此区分开。例如,在不脱离本申请范围的情况下,第一输入端也可以被称为第二输入端,类似地,第二输入端也可以被称为第一输入端。取决于语境,如在此所使用的词语“如果”可以被解释成为“在……时”或“当……时”或“响应于确定”。为对本申请进行进一步说明,提供下列实施例。显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员所获得的所有其他实施例,都应当属于本申请保护的范围。
在电子设备的电路中,各电子器件所需的电参数往往并不相同,而且芯片之类的集成电子器件内部通常具有静态二极管,因此在电路工作时为满足各器件的电参数要求并避免集成电子器件内部静态二极管发生栓锁现象,通常需要对各电子器件的工作时序进行控制。
以多块芯片的投运时序控制为例,在相关技术中,通常采用顺序使能的方式实现上述控制,图1是相关技术采用顺序使能的方式对多个芯片进行时序控制的示意图。如图1所示,在三块芯片时序控制的场景下,使用前一芯片正常投入工作后的输出信号作为后一芯片的使能信号:当芯片1上电完毕后,利用该芯片的正常指示信号或者输出电压作为芯片2的使能信号;类似的,当芯片2正常投入工作后,利用该芯片的正常指示信号或者输出电压作为芯片3的使能信号,最终实现芯片1、芯片2、芯片3的顺序间隔投运。
但是,上述顺序使能的方法中只有前一芯片输出正常指示信号或输处电压足够高时才能作为正常使能信号驱动后一芯片,因此需要芯片能够输出正常指示信号或其输出电压足够高,即对芯片的输出性能要求较高,可见该方法的通用性较低。
因此,本申请提出一种时序控制电路,利用比较模块的电压比较特性以及对适当组合的电阻、电容等电子器件的参数进行合理选取,输出具有确定顺序且时间间隔可调的使能信号,用以驱动不同的电子器件,从而实现对各电子器件特定时序的控制。下面,结合图2-图5对本申请方案进行详细说明。
图2是本申请一示例性实施例示出的一种时序控制系统示意图。如图2所示,时序控制系统包括供电模块、控制模块、储能模块和多个比较模块。其中:控制模块分别连接至储能模块的输入端和供电模块,用于控制上述供电模块是否向上述储能模块输出预设电压,以使储能模块的输出端电压逐渐升高或逐渐降低;各个比较模块的第一输入端分别连接上述储能模块的输出端、各个比较模块的第二输入端分别接入互不相同的第二输入电压,且各个比较模块在其第一输入端接入的第一输入电压与其第二输入端接入的第二输入电压满足第一预设电压关系的情况下输出第一使能信号、满足第二预设电压关系的情况下输出第二使能信号。
由上述系统的内部结构可知:因为上述储能模块的输出端连接各比较模块的第一输入端,因此储能模块的输出电压即为各比较模块的第一输入电压,进而储能模块的输出电压(即各比较模块第一输入电压)在控制模块的输出信号控制下逐渐升高或逐渐降低时。同时,因为各比较模块第二输入电压互不相同,因此在各比较模块的第一输入电压逐渐升高的过程中,第一输入电压依次大于各比较模块的第二输入电压,即各比较模块的第一输入电压与第二输入电压依次满足预设电压关系,而且满足上述关系的顺序是第二输入电压由小到大的顺序,因此各比较模块按照该顺序依次输出使能信号;而与上述过程相反,在各比较模块的第一输入电压逐渐降低的过程中,第一输入电压依次小于各比较模块的第二输入电压,即各比较模块的第一输入电压与第二输入电压依次满足预设电压关系,而且满足上述关系的顺序是第二输入电压由大到小的顺序,因此各比较模块按照该顺序依次停止输出使能信号,从而实现各比较模块输出或挺住输出使能信号的时序控制。
本申请对上述系统在实际使用时其内部比较模块的具体个数并不进行限制,但可以理解的是,比较模块至少应该有两个,否则就不存在所谓“时序”控制的问题。各比较模块的第二输入电压均处于所述储能模块的输出电压范围内。在一实施中,上述控制模块可以包括:控制电源、开关模块和控制比较模块,其中,控制比较模块的第一控制端经由开关模块连接至控制电源、其第二控制端接入预设的基准电压、其输入端连接至供电模块、其输出端连接至储能模块的输入端。在上述开关模块切换至开启状态的情况下,上述控制电源向上述第一控制端提供的输出电压可与基准电压满足预设电压关系,使上述供电模块向储能模块输出预设的控制电压;否则,在上述开关模块切换至关闭状态的情况下,上述供电模块停止向上述储能模块输出控制电压。
可以理解的是,上述开关模块可以为独立的开关器件,也可以为集成在上述控制电源中的电源输出控制模块,用于实现对上述控制电源输出电压的开关控制。上述基准电压可以为预设的固定电压,本申请对其具体电压值并不进行和限制;上述控制电源可以是多种形式的输出电压型电源,本申请对其输出的有效电压值并不进行限制,但需要保证其输出的有效电压值与上述基准电压满足预设电压关系,以在上述开关模块处于开启状态时,控制比较模块能够向储能模块输出预设电压。类似的,供电电源也可以包含开关模块,以控制该供电电源供电与否,供电电源的开关模块的具体形式参见上述控制模块中的开关模块,此处不再赘述。
需要说明的是,在上述时序控制系统工作过程中,无论上述与控制电源相连的开关模块从关闭状态切换为开启状态,还是从开启状态切换为关闭状态,上述与供电电源相连的开关模块都应处于开启状态;也就是说,触发该系统输出第一使能信号或第二使能信号的动作都在供电电源开启供电的状态下进行。
根据上述控制比较模块的具体形式及不同特性,上述预设电压关系也相应的不同:在一示例性实施例中,上述控制比较模块为正向电压比较器,相应的控制比较模块的第一控制端口为其正相输入端、第二控制端口为其反相输入端,进而,上述预设电压关系为控制电源输出的有效电压值大于上述基准电压,也就是上述控制比较模块的第一输入电压大于其大二输入电压;在另一示例性实施例中,上述控制比较模块为反向电压比较器,相应的控制比较模块的第一控制端口为其反相输入端、第二控制端口为其正相输入端,进而,上述预设电压关系为控制电源输出的有效电压值小于上述基准电压,也就是上述控制比较模块的第一输入电压小于其大二输入电压。
在另一实施例中,上述控制模块还可以包括缓冲模块,以在上述开关模块切换为开启状态或关闭状态后,增大上述控制比较模块的第一控制端的输入电压稳定时间,在开关模块由关闭切换为开启或由开启切换为关闭状态的瞬间,由于该缓冲模块的存在,使得控制比较模块的第一控制端的输入电压变化不会过于剧烈,从而减小状态切换瞬间的电压变化对控制比较模块的冲击,避免该模块损坏。缓冲模块的可以有多种结构,在一示例性实施中,缓冲模块由相互并联的第一电阻和第一电容构成,上述第一电阻和第一电容的其中一个公共节点连接控制比较模块的第一控制端、另一个公共节点接地。
在一实施例中,上述储能模块可以包括:相互并联的第二电阻和第二电容,其中,所述第二电阻和第二电容的一个公共节点连接所述控制模块的输出端、另一公共节点接地。上述储能模块用于在前述控制比较模块输出的预设电压控制下进行充电或放电:在其充电过程中,其输出电压逐渐升高;反之,在其放电过程中,其输出电压逐渐降低。由于储能模块的输出端连接各比较模块的第一输入端,因此其输出电压逐渐升高或逐渐降低,也就是各比较模块的第一输入电压相应的逐渐升高或逐渐降低。
在另一实施例中,本申请的时序控制系统还包括分压模块,分压模块的输入端接入第一预设电压,该分压模块具有多个输出节点,任意两输出节点的输出电压不同,各输出节点分别连接一个比较模块的第二输入端,该分压模块用于输出多个不同的预设电压值以作为各比较模块的第一输入电压。上述分压模块的内部结构可以有多种形式,本申请对此并不进行限制,在该实施例中,作为一个示例性实施例,分压模块可以包括多个串联的电阻,其一端连接第一预设电压,另一端接地,该分压模块的输出节点位于相邻两电阻之间;作为另一示例性实施例,分压模块可以包括相互串联的若干组电阻,每组电阻包含一个或多个电阻,该分压模块的输出节点位于相邻组电阻之间,用于拼凑特殊的分压比例,以便于实现该系统输出使能信号的特殊时间间隔。另外值得说明的是,该分压模块中的起分压作用的电阻,可以为定值电阻或可变电阻,也可以为其他能够起到分压作用的电子器件,本申请对此并不进行限制。
在一实施例中,上述每一比较模块的输出端分别连接一电源芯片,各个比较模块输出的使能信号分别用以使能相应的电源芯片。当然,各比较模块的输出端连接的负载单元,也可以为实现其他功能的芯片、其他非芯片电子器件,甚至其他电路模块等,以实现供电、使能和/或其他具有时序要求的功能,但无论本领域技术人员将本申请所提出的系统输出端连接在何种电子器件或电路模块上,都不能超出本申请的保护范围。
本申请对各比较模块输入端连接的电源模块的具体情况并不进行限制:上述各比较模块的输入端可以连接同一供电模块,也可以连接不同供电模块;当连接同一供电模块时,可以连接该供电模块内的同一电压源,也可以连接该供电模块内的不同电压源。但无论各比较模块输入端连接的输入电压来源如何,该输入电压的电压值都应能够最为输出使能信号对应的输出电压,即作为输出电压时能够驱动所连接的负载单元。
在一实施例中,上述第一预设电压关系为第一输入电压大于第二输入电压,相应的第一使能信号为上电使能信号;在另一实施例中,上述第一预设电压关系为第一输入电压小于第二输入电压,相应的第二使能信号为下电使能信号。
本申请的时序控制系统可以通过电路图3所示的电路来实现,值得说明的是,图3所示电路可以通过分立元件搭建,也可以以集成电路的形式构建,本申请对此并不进行限制;而且,图3仅是包括3个比较器的一示例性实施例,可以理解的是,比较器的个数也可以为大于2的其他数值,相应的分压模块的输出节点数应该与比较器个数相同。
图3是本申请一示例性实施例示出的一种时序控制电路示意图。如图3所示,该电路中的控制比较模块和各比较模块均采用正向电压比较器;供电电源V_Source为电路供电,其连接各比较器的正电源端,各比较器的伏电源端均接地。控制电源V_Control连接比较器B0的同相输入端,为电路提供上电和下电的初始控制信号。与电阻R1串联的R2用于分压,其高电压端连接比较器B0的反相输入端,为比较器B0提供稳定的参考电压;相互串联的电阻R3、R4和R5同样用于分压,它们各自的高电压端分别连接比较器B1、B2和B3的反相输入端,(若R6不存在)分别为比较器B1、B2和B3的反相输入端提供稳定的第二输入电压,当然,也可以包括电阻R6,在包括电阻R6的情况下,各比较器的反相输入端输入电压值规律同上,不再赘述。与R8串联的电阻R7用于分压,与电阻R7并联的电容C1用于储能,电阻R7和电容C1的低电压公共点接地,高电压公共点分别连接比较器B1、B2和B3的同相输入端。比较器B1、B2和B3的输出端即为整个时序控制电路的输出端,用于输出具有确定时序关系的第一使能信号或第二使能信号,以驱动后续连接的芯片、电路等各种形式的负载单元。
值得说明的是,在本申请的时序控制电路中,比较器B0的同相输入端也可以连接相互并联的电阻R9和电容C2,用于延长控制电源V_Control通电和断电瞬间比较器B0的同相输入端的电压变化时间,以减小对比较器B0同相输入端的电压冲击,防止比较器B0的电流过大导致器件损坏。另外,比较器B0的反相输入端还可以连接电容C3,供电电源V_Source还可以连接电容C4,电容C2、C3和C4都能起到信号隔离的作用,以在一定程度上减弱相应电路的无关信号干扰。另外,本电路中为实现简单,多个器件均接地,但在实际应用中上述器件并非一定接地,也可以连接电压值较低的电压输出或其他安全电路的非零输出端,只要能够实现该电路的上述功能即可。
在该电路搭建完成后,投入工作之初应该先开启供电电源V_Source,为电路中各相关器件供电。在供电电源V_Source处于供电状态的情况下,比较器B0的反相输入端输入的参考电压为:Vref_B0=R2/(R1+R2)*V_Source;此时控制电源V_Control尚未接通,因此比较器B0的同相输入端电压为零,此时比较器B0的输出端电压以及比较器B1、B2和B3的同相输入端电压也为零。以存在电阻R6为例,由于串联的电阻R3、R4、R5和R6的分压作用,比较器B1、B2和B3的反相输入端电压的大小关系为:Vref_B3>Vref_B2>Vref_B1。因此比较器B1、B2和B3的输出电压均为零,即电路使能信号输出端Enable_1、Enable_2和Enable_3均未输出上电使能信号,此时,三者连接的电源芯片均处于断电状态。
由上述电路结构分析可知,通过合理选择上述电路中电阻R1-R8的阻值、电容C1的电容值、供电电源V_Source和控制电源V_Control的输出电压值,能够改变上述电路输出的上电使能信号和下电使能信号的时间间隔,从而实现改电路输出时序信号的完全可控。
上述电路中控制电源V_Control由未接通状态切换为接通状态(下文称为上电过程)后,控制电路中的各比较器输出第一使能信号(下文称为上电使能信号),以及由接通状态切换为未接通状态(下文称为下电过程)后,控制电路中的各比较器输出第一使能信号(下文称为下电使能信号),上述两过程对应的的电路参数变化有所不同,下面分别结合图4与图5对上电过程和下电过程进行详细说明。首先需要说明的是:下述说明中的“步骤”一词,并非实际的软件执行步骤,而是电流中相应器件的参数变化过程或变化状态。
图4是本申请一示例性实施例示出的一种时序控制电路输出上电使能信号的过程流程图。如图4所示,上电过程对应如下步骤:
步骤401:控制电源接通。
控制电源V_Control由未接通状态切换为接通状态,开始为比较器B0的正相输入端供电。虽然图3中并未示出控制电源V_Control的开关器件,但可以理解的是,该开关器件可以为分立开关元件,也可以为集成在控制电源V_Control内部的开关模块;可以独立控制开关,也可以受到其他电子器件的输出信号控制,本申请对此并不进行限制。
步骤402:电容C2充电,其输出电压逐渐升高。
在该电路中,由于存在由电阻R9和电容C2构成的缓冲模块,因此控制电源V_Control切换为接通状态后,比较器B0的正相输入端输入电压并非立即升高到最高电压R9/(R9+R10)*V_Control,而是在为电容C2充电的过程中逐渐升高。可以理解的是,若上述电路中不存在缓冲模块,则控制电源V_Control切换为供电状态后,比较器B0的正相输入端输入电压可视为立即升高至R9/(R9+R10)*V_Control,相应的后续过程不再赘述。
步骤403:当电容C2输出电压大于比较器B0的反相输入端的参考电压时,比较器B0输出高电压。
在搭建上述电路时,应通过选择合适的电阻及电源电压等电路参数,保证比较器B0的正相输入端能够达到的最高电压R9/(R9+R10)*V_Control大于比较器B0的反相输入端的参考电压。由比较器B0的自身特性可知,在电容C2输出电压逐渐升高的过程中,一旦电容C2输出电压大于比较器B0的反相输入端的参考电压,则其输出端即输出高电压V_Source。
步骤404:电容C1充电,其输出电压逐渐升高。
当比较器B0的输出段输出高电压V_Source时,开始为电容C1充电,电容C1的输出电压相应的逐渐升高。
步骤405:电容C1的输出电压依次大于比较器B1、B2、B3反相输入端电压,比较器B1、B2、B3的输出端依次输出上电使能信号。
同样的,在搭建上述电路时,应通过选择合适的电阻及电源电压等电路参数,保证各个比较模块的第二输入电压均处于电容C1的输出电压范围内。因为比较器B1、B2、B3反相输入端电压满足Vref_B3>Vref_B2>Vref_B1,所以在上电过程中,逐渐升高的正相输入端电压会依次大于比较器B1、B2、B3反相输入端电压Vref_B1,Vref_B2和Vref_B3;由各比较器的自身特性可知,比较器B1、B2、B3的输出电压值依次由零变为高电压V_Source,该变化过程可以视为立即完成的。对于任一比较器而言,其输出的高电压值V_Source即为上电使能信号,用于驱动各比较器输出端连接的负载单元开始某项工作。各比较器依次输出的上电使能信号之间即具有确定的时序关系。
步骤406:上电结束。
当比较器B1、B2、B3的输出电压值均由零变为高电压V_Source后,实际上已经完成电路输出端Enable_1、Enable_2和Enable_3按照确定时序输出使能信号的工作,此时电路各输出端输出的使能信号使得各自连接的负载单元正常进行某项工作,上电过程结束。
在上述上电过程中,随着电容C1输出电压逐渐升高,比较器B1、B2、B3在各个阶段的输出信号依次如下表1所示。下表1中Enable_i=V_Source(i=1、2、3),说明该使能信号输出端输出上电使能信号;Enable_i=0(i=1、2、3),说明该使能信号输出端仍输出下电使能信号,即仍未上电。
表1
图5是本申请一示例性实施例示出的一种时序控制电路输出下电使能信号的过程流程图。如图5所示,下电过程对应如下步骤:
步骤501:控制电源断开。
控制电源V_Control由接通状态切换为未接通状态,停止为比较器B0的正相输入端供电。
步骤502:电容C2放电,其输出电压逐渐降低。
在该电路中,由于存在由电阻R9和电容C2构成的缓冲模块,因此控制电源V_Control切换为未接通状态后,比较器B0的正相输入端输入电压并非立即降低到最低电压零,而是在电容C2放电的过程中逐渐降低。
步骤503:当电容C2输出电压小于比较器B0的反相输入端的参考电压时,比较器B0输出低电压。
由比较器B0的自身特性可知,在电容C2输出电压逐渐降低的过程中,一旦电容C2输出电压小于比较器B0的反相输入端的参考电压,其输出段输出电压即变为零。
步骤504:电容C1放电,其输出电压逐渐降低。
当比较器B0的输出段输出电压开始减小时,电容C1开始放电,电容C1的输出电压相应的逐渐降低。
步骤505:电容C1的输出电压依次小于比较器B3、B2、B1反相输入端电压,比较器B3、B2、B1的输出端依次输出下电使能信号。
同样的,在搭建上述电路时,应通过选择合适的电阻及电源电压等电路参数,保证各个比较模块的第二输入电压均处于电容C1的输出电压范围内。因为比较器B1、B2、B3反相输入端电压满足Vref_B3>Vref_B2>Vref_B1,所以在下电过程中,逐渐降低的正相输入端电压会依次小于比较器B3、B2、B1反相输入端电压Vref_B3,Vref_B2和Vref_B1;由各比较器的自身特性可知,比较器B3、B2、B1的输出电压值依次由高电压V_Source变为零,该变化过程可以视为立即完成的。对于任一比较器而言,其输出的零电压即为该电路最终输出的具有确定时序的下电使能信号,用于驱动各比较器输出端连接的负载单元停止某项工作。各比较器依次输出的下电使能信号之间即具有确定的时序关系。
步骤506:下电结束。
当比较器B3、B2、B1的输出电压值均由高电压V_Source变为零后,实际上已经完成电路输出端Enable_3、Enable_2和Enable_1按照确定时序输出使能信号的工作,此时电路各输出端输出的使能信号使得各自连接的负载单元停止进行某项工作,下电过程结束。
记电容C1能够达到的最大输出电压为R7/(R7+R8)*V_Source=Vout_C1_H。在上述下电过程中,随着电容C1输出电压逐渐降低,比较器B3、B2、B1在各个阶段的输出信号依次如下表2所示。下表2中Enable_i=0(i=1、2、3),说明该使能信号输出端输出下电使能信号;Enable_i=V_Source(i=1、2、3),说明该使能信号输出端仍输出上电使能信号,即仍未下电。
表2
本申请还提出了一种电子设备,该电子设备包括:如前述任一实施例所述的时序控制系统;
多个电源芯片,各个电源芯片分别连接所述时序控制系统中各个比较模块的输出端,以在接收到比较模块输出的第一使能信号的情况下控制所连接的负载器件上电、在接收到比较模块输出的第二使能信号的情况下控制所连接的负载器件下电。
该电子设备中时序控制电路的工作方式请参见上述实施例,此处不再赘述。
以上所描述的装置实施例仅仅是示意性的,其中所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部模块来实现本申请方案的目的。本领域普通技术人员在不付出创造性劳动的情况下,即可以理解并实施。
以上所述仅为本申请的较佳实施例而已,并不用以限制本申请,凡在本申请的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本申请保护的范围之内。

Claims (9)

1.时序控制系统,其特征在于,所述系统包括:供电模块、控制模块、储能模块和多个比较模块,其中:
所述控制模块分别连接至所述储能模块的输入端和所述供电模块,用于控制所述供电模块是否向所述储能模块输出预设电压,以使所述储能模块的输出端电压逐渐升高或逐渐降低;
各个比较模块的第一输入端分别连接所述储能模块的输出端、第二输入端分别接入互不相同的第二输入电压,且各个比较模块在其第一输入端接入的第一输入电压与其第二输入端接入的第二输入电压满足第一预设电压关系的情况下输出第一使能信号、满足第二预设电压关系的情况下输出第二使能信号;
其中,所述第一预设电压关系为所述第一输入电压大于所述第二输入电压,所述第一使能信号为上电使能信号;
所述第二预设电压关系为所述第一输入电压小于所述第二输入电压,所述第二使能信号为下电使能信号。
2.根据权利要求1所述的系统,其特征在于,各个比较模块的第二输入电压均处于所述储能模块的输出电压范围内。
3.根据权利要求1所述的系统,其特征在于,所述控制模块包括:
控制电源、开关模块和控制比较模块,所述控制比较模块的第一控制端经由所述开关模块连接至所述控制电源、第二控制端接入预设的基准电压、输入端连接至所述供电模块、输出端连接至所述储能模块的输入端;
其中,在所述开关模块切换至开启状态的情况下,所述控制电源向所述第一控制端提供的输出电压可与所述基准电压满足预设电压关系,使所述供电模块向所述储能模块输出预设的控制电压;否则,在所述开关模块切换至关闭状态的情况下,所述供电模块停止向所述储能模块输出所述控制电压。
4.根据权利要求3所述的系统,其特征在于,所述控制模块,还包括:
缓冲模块,所述缓冲模块包括相互并联的第一电阻和第一电容,所述第一电阻和所述第一电容的第一公共节点连接所述控制比较模块的第一控制端、第二公共节点接地。
5.根据权利要求1所述的系统,其特征在于,所述储能模块包括:
相互并联的第二电阻和第二电容,其中,所述第二电阻和第二电容的第三公共节点连接所述控制模块的输出端、第四公共节点接地。
6.根据权利要求1所述的系统,其特征在于,还包括:
分压模块,所述分压模块的输入端接入第一预设电压,所述分压模块具有多个输出节点,任意两输出节点的输出电压不同,各输出节点分别连接一个比较模块的第二输入端。
7.根据权利要求6所述的系统,其特征在于,所述分压模块包括:
相互串联的若干组电阻,每组电阻包含一个或多个电阻,所述分压模块的输出节点位于相邻组电阻之间。
8.根据权利要求1所述的系统,其特征在于,每一比较模块的输出端分别连接一电源芯片,各个比较模块输出的使能信号分别用以使能相应的电源芯片。
9.一种电子设备,其特征在于,所述电子设备包括:
如权利要求1-8中任一项所述的时序控制系统;
多个电源芯片,各个电源芯片分别连接所述时序控制系统中各个比较模块的输出端,以在接收到比较模块输出的第一使能信号的情况下控制所连接的负载器件上电、在接收到比较模块输出的第二使能信号的情况下控制所连接的负载器件下电。
CN201911239697.7A 2019-12-06 2019-12-06 时序控制系统及电子设备 Active CN111082801B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201911239697.7A CN111082801B (zh) 2019-12-06 2019-12-06 时序控制系统及电子设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201911239697.7A CN111082801B (zh) 2019-12-06 2019-12-06 时序控制系统及电子设备

Publications (2)

Publication Number Publication Date
CN111082801A CN111082801A (zh) 2020-04-28
CN111082801B true CN111082801B (zh) 2023-09-26

Family

ID=70313144

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911239697.7A Active CN111082801B (zh) 2019-12-06 2019-12-06 时序控制系统及电子设备

Country Status (1)

Country Link
CN (1) CN111082801B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112187034A (zh) * 2020-08-28 2021-01-05 上海集成电路研发中心有限公司 一种电源时序控制电路
CN112180798B (zh) * 2020-10-09 2021-09-14 珠海格力电器股份有限公司 时序控制电路、电源控制电路和变频器
CN113721508B (zh) * 2021-08-24 2024-02-27 杭州迪普科技股份有限公司 一种上下电时序控制装置及方法

Citations (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103163490A (zh) * 2013-02-19 2013-06-19 瑞斯康达科技发展股份有限公司 一种设备电源性能检测装置与检测方法
CN103699026A (zh) * 2013-12-25 2014-04-02 烽火通信科技股份有限公司 实现多电源上电时序和下电时序的控制装置及方法
CN204832830U (zh) * 2015-07-21 2015-12-02 深圳市奇辉电气有限公司 一种上下电时序控制电路及电源系统
CN205644338U (zh) * 2016-03-03 2016-10-12 浙江大华技术股份有限公司 一种下电时序控制电路及电路控制系统
WO2017031651A1 (zh) * 2015-08-22 2017-03-02 华为技术有限公司 一种电压调节装置
CN107785593A (zh) * 2017-10-19 2018-03-09 中国船舶重工集团公司第七0五研究所 一种单体顺序激活并行输出的热电池组
CN207134984U (zh) * 2017-09-08 2018-03-23 迈普通信技术股份有限公司 网络设备上下电时序控制系统
CN108153370A (zh) * 2017-12-28 2018-06-12 杭州迪普科技股份有限公司 一种下电时序控制装置及方法
CN207968041U (zh) * 2017-12-14 2018-10-12 北京煜邦电力技术股份有限公司 一种供电系统
CN109164746A (zh) * 2018-11-14 2019-01-08 上海英恒电子有限公司 一种下电时序控制电路及电源电路
CN109215562A (zh) * 2018-11-23 2019-01-15 京东方科技集团股份有限公司 一种显示驱动电路及显示驱动方法
CN208904889U (zh) * 2018-10-22 2019-05-24 昆山龙腾光电有限公司 供电时序控制电路
CN110335571A (zh) * 2019-06-27 2019-10-15 惠科股份有限公司 一种驱动装置、驱动方法和显示面板
CN209562214U (zh) * 2019-04-24 2019-10-29 上海卡珀林智能科技有限公司 无线电能传输系统

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI318821B (en) * 2006-12-15 2009-12-21 Princeton Technology Corp Control apparatus
US9835687B2 (en) * 2014-12-17 2017-12-05 Nxp Usa, Inc. System and method for switch status detection
US9812948B2 (en) * 2015-03-23 2017-11-07 Texas Instruments Incorporated Dynamic brown-out threshold voltage for power control
JP6834798B2 (ja) * 2017-06-19 2021-02-24 株式会社デンソーウェーブ I/oモジュール
CN208753972U (zh) * 2018-04-30 2019-04-16 上海晶丰明源半导体股份有限公司 保护电路、驱动系统及芯片
TWI660564B (zh) * 2018-06-01 2019-05-21 杰力科技股份有限公司 電壓轉換電路及其控制電路

Patent Citations (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103163490A (zh) * 2013-02-19 2013-06-19 瑞斯康达科技发展股份有限公司 一种设备电源性能检测装置与检测方法
CN103699026A (zh) * 2013-12-25 2014-04-02 烽火通信科技股份有限公司 实现多电源上电时序和下电时序的控制装置及方法
CN204832830U (zh) * 2015-07-21 2015-12-02 深圳市奇辉电气有限公司 一种上下电时序控制电路及电源系统
WO2017031651A1 (zh) * 2015-08-22 2017-03-02 华为技术有限公司 一种电压调节装置
CN205644338U (zh) * 2016-03-03 2016-10-12 浙江大华技术股份有限公司 一种下电时序控制电路及电路控制系统
CN207134984U (zh) * 2017-09-08 2018-03-23 迈普通信技术股份有限公司 网络设备上下电时序控制系统
CN107785593A (zh) * 2017-10-19 2018-03-09 中国船舶重工集团公司第七0五研究所 一种单体顺序激活并行输出的热电池组
CN207968041U (zh) * 2017-12-14 2018-10-12 北京煜邦电力技术股份有限公司 一种供电系统
CN108153370A (zh) * 2017-12-28 2018-06-12 杭州迪普科技股份有限公司 一种下电时序控制装置及方法
CN208904889U (zh) * 2018-10-22 2019-05-24 昆山龙腾光电有限公司 供电时序控制电路
CN109164746A (zh) * 2018-11-14 2019-01-08 上海英恒电子有限公司 一种下电时序控制电路及电源电路
CN109215562A (zh) * 2018-11-23 2019-01-15 京东方科技集团股份有限公司 一种显示驱动电路及显示驱动方法
CN209562214U (zh) * 2019-04-24 2019-10-29 上海卡珀林智能科技有限公司 无线电能传输系统
CN110335571A (zh) * 2019-06-27 2019-10-15 惠科股份有限公司 一种驱动装置、驱动方法和显示面板

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
冯晓星 等.低功耗无线物联网终端的电源管理系统设计.《半导体技术》.2018,全文. *
李文豪 等.一种多路输出的高效率开关电源设计.电子与封装.2013,(11),全文. *

Also Published As

Publication number Publication date
CN111082801A (zh) 2020-04-28

Similar Documents

Publication Publication Date Title
CN111082801B (zh) 时序控制系统及电子设备
EP2076951B1 (en) System and method for detection multiple current limits
CN103545896B (zh) 一种双向开关电路、移动电源电路及其控制方法
CN108054916B (zh) 一种电荷泵系统
EP2728731B1 (en) Stored electric power discharging circuit for inverter
US11411257B2 (en) Hot swap battery module and control method thereof
US9690344B2 (en) System and method for a power sequencing circuit
CN205644338U (zh) 一种下电时序控制电路及电路控制系统
CN216599117U (zh) 掉电保存电路、掉电保存装置以及plc设备
CN117220492B (zh) 电源电路及其缓启动方法、电源芯片
CN109164746B (zh) 一种下电时序控制电路及电源电路
KR20080009895A (ko) 평활용 커패시터의 충전 및 방전 회로
CN116667516A (zh) 供电控制电路、电子装置和供电控制方法
CN219916685U (zh) 电源时序控制电路和显示设备
CN210244296U (zh) 串联电路、上电时序控制电路及计算设备
TWI683199B (zh) 適應性放電電路以及電源供應器
JP7565485B2 (ja) 蓄電システム
CN111293763A (zh) 一种具有掉电保护功能的飞机直流电源系统
US20210075231A1 (en) Battery with switched accumulators
CN212210579U (zh) 一种用于配电终端的法拉电容电池
CN216599409U (zh) 一种泄放电路、板卡以及网络设备
CN218997754U (zh) 一种基于超级电容的后备电源装置
CN215552588U (zh) 一种缓启供电电路和无人机充电装置
CN111354388B (zh) 一种时序控制模块和电源管理芯片
US20240204661A1 (en) Power converter circuitry

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant