CN111078511A - 存储装置和服务器装置 - Google Patents

存储装置和服务器装置 Download PDF

Info

Publication number
CN111078511A
CN111078511A CN201910559330.7A CN201910559330A CN111078511A CN 111078511 A CN111078511 A CN 111078511A CN 201910559330 A CN201910559330 A CN 201910559330A CN 111078511 A CN111078511 A CN 111078511A
Authority
CN
China
Prior art keywords
storage
host device
storage device
controller
state information
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201910559330.7A
Other languages
English (en)
Inventor
任洸万
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of CN111078511A publication Critical patent/CN111078511A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/32Monitoring with visual or acoustical indication of the functioning of the machine
    • G06F11/324Display of status information
    • G06F11/325Display of status information by lamps or LED's
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4204Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
    • G06F13/4221Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being an input/output bus, e.g. ISA bus, EISA bus, PCI bus, SCSI bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0653Monitoring storage devices or systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3003Monitoring arrangements specially adapted to the computing system or computing system component being monitored
    • G06F11/3034Monitoring arrangements specially adapted to the computing system or computing system component being monitored where the computing system component is a storage system, e.g. DASD based or network based
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3003Monitoring arrangements specially adapted to the computing system or computing system component being monitored
    • G06F11/3037Monitoring arrangements specially adapted to the computing system or computing system component being monitored where the computing system component is a memory, e.g. virtual memory, cache
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3055Monitoring arrangements for monitoring the status of the computing system or of the computing system component, e.g. monitoring if the computing system is on, off, available, not available
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0604Improving or facilitating administration, e.g. storage management
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0626Reducing size or complexity of storage systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0629Configuration or reconfiguration of storage systems
    • G06F3/0632Configuration or reconfiguration of storage systems by initialisation or re-initialisation of storage systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device
    • G06F3/0679Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0683Plurality of storage devices
    • G06F3/0688Non-volatile semiconductor memory arrays
    • GPHYSICS
    • G08SIGNALLING
    • G08BSIGNALLING OR CALLING SYSTEMS; ORDER TELEGRAPHS; ALARM SYSTEMS
    • G08B5/00Visible signalling systems, e.g. personal calling systems, remote indication of seats occupied
    • G08B5/22Visible signalling systems, e.g. personal calling systems, remote indication of seats occupied using electric transmission; using electromagnetic transmission
    • G08B5/36Visible signalling systems, e.g. personal calling systems, remote indication of seats occupied using electric transmission; using electromagnetic transmission using visible light sources
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K7/00Constructional details common to different types of electric apparatus
    • H05K7/14Mounting supporting structure in casing or on frame or rack
    • H05K7/1401Mounting supporting structure in casing or on frame or rack comprising clamping or extracting means
    • H05K7/1402Mounting supporting structure in casing or on frame or rack comprising clamping or extracting means for securing or extracting printed circuit boards
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0026PCI express
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Quality & Reliability (AREA)
  • Computing Systems (AREA)
  • Mathematical Physics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Electromagnetism (AREA)
  • Debugging And Monitoring (AREA)

Abstract

提供一种存储装置和服务器装置。所述存储装置包括:非易失性存储器单元;连接器,包括连接到外部主机装置的多个引脚;显示单元,包括至少一个发光器件;以及控制器,被配置为通过连接器与主机装置通信,并控制非易失性存储器单元。显示单元单独连接到控制器的接口,并且可根据控制器的控制显示第一状态信息,和/或根据主机装置的控制显示第二状态信息,其中,控制器的接口与将所述存储装置连接到主机装置的连接器分离。

Description

存储装置和服务器装置
本申请要求于2018年10月19日提交的第10-2018-0124874号韩国专利申请的权益,所述韩国专利申请的公开通过整体引用包含于此。
技术领域
本公开涉及与存储装置和服务器装置有关的设备和方法。
背景技术
存储装置是用于根据主机装置(诸如,计算机、智能电话和/或智能平板)的控制来存储数据的装置。存储装置包括用于将数据存储在磁盘(诸如,硬盘驱动器(HDD))上的装置和用于将数据存储在半导体存储器(诸如,固态驱动器(SSD)和存储卡,即,非易失性存储器)上的装置。
包括非易失性存储器的存储装置的使用正从个人计算机扩展到商业计算机(诸如,数据服务器)。随着存储装置的使用的扩展,在各个领域中需要存储装置的各种功能和形状因子(formfactor)。
发明内容
本发明构思的示例实施例旨在提供显示单元根据主机装置的控制进行操作的集成存储装置和包括所述集成存储装置的服务器装置。本发明构思的示例实施例的目的不限于上面提到的内容,并且从下面的描述,本领域普通技术人员将清楚地理解没有提到的其他目的。
根据示例实施例,提供一种存储装置,包括:非易失性存储器单元;连接器,包括连接到存储装置外部的主机装置的多个引脚;显示单元,包括至少一个发光器件;以及控制器,被配置为通过连接器与主机装置通信,并被配置为控制非易失性存储器单元。显示单元连接到控制器的接口,并且可根据控制器的控制显示第一状态信息,和/或根据主机装置的控制显示第二状态信息,其中,控制器的接口与将存储装置连接到主机装置的连接器分离。
根据示例实施例,提供一种存储装置,包括:非易失性存储器单元;连接器,包括连接到存储装置外部的主机装置的多个引脚;显示单元,包括至少一个发光器件;以及控制器,被配置为通过连接器连接到主机装置,并且被配置为控制非易失性存储器单元。显示单元连接到控制器的接口,并且可根据控制器的控制显示第一状态信息,和/或通过控制器根据主机装置的控制显示第二状态信息。
根据示例实施例,提供一种服务器装置,包括:主机装置和多个存储装置,其中,所述多个存储装置属于并联连接到主机装置的多个存储组中的存储组。所述多个存储装置中的存储装置包括:非易失性存储器单元;连接器,包括连接到主机装置的多个引脚;控制器,被配置为通过连接器与主机装置通信,并且被配置为控制非易失性存储器单元;以及显示单元,包括发光器件,其中,显示单元被配置为:根据控制器或主机装置的控制显示第一状态信息或第二状态信息。
附图说明
图1A和图1B分别是根据本发明构思的示例实施例的存储装置和控制器的框图。
图2A和图2B分别示出根据本发明构思的示例实施例的连接器的上表面和下表面。
图3示出根据本发明构思的示例实施例的第一连接端子。
图4至图6是示出根据本发明构思的示例实施例的直接连接到主机装置的显示单元的框图。
图7是示出根据本发明构思的示例实施例的通过控制器连接到主机装置的显示单元的框图。
图8和图9示出根据本发明构思的示例实施例的第二连接端子。
图10是示出根据本发明构思的示例实施例的服务器装置的框图。
图11示出根据本发明构思的示例实施例的托架(tray)和存储装置。
图12A至图12C是根据本发明构思的示例实施例的容纳在托架中的多个存储装置的前视图。
具体实施方式
应注意,尽管没有对针对一个实施例描述的本发明构思的多个方面可包含在不同的实施例中进行相关的具体描述,但是针对一个实施例描述的本发明构思的多个方面可包含在不同的实施例中。也就是说,所有实施例和/或任何实施例的特征可以以任何方式和/或组合进行组合。在下面阐述的说明书中详细解释了本发明构思的这些和其他目的和/或方面。如在此使用的,术语“和/或”包括相关联的所列项中的一个或多个的任何和所有组合。当诸如“……中的至少一个”的表述在一列元素之后时,修饰整列元素而不修饰列中的单个元素。在下文中,将参照附图描述根据本发明构思的示例实施例的存储装置和/或服务器装置。
图1A是根据本发明构思的示例实施例的存储装置100的框图。
参照图1A,根据本发明构思的示例实施例的存储装置100可包括基底101、连接器102、非易失性存储器单元110、控制器120、缓冲存储器130、安全电路140和显示单元150。例如,存储装置100可以是固态驱动器(SSD)。
基底101可由绝缘材料(诸如,塑料)形成,并且可以是例如印刷电路板(PCB)。基底101可提供安装电子部件的空间。例如,连接器102、非易失性存储器单元110、控制器120、缓冲存储器130、安全电路140和显示单元150可布置在基底101的上表面和下表面中的至少一个上。基底101上的布线可电连接连接器102、非易失性存储器单元110、控制器120、缓冲存储器130、安全电路140和显示单元150。图1A未示出详细的布线以避免不必要的复杂化,而是概念性地示出控制器120、缓冲存储器130和非易失性存储器单元110之间的布线。
连接器102可连接存储装置100和外部主机装置200。连接器102可以是基底101的一部分,并且可由与基底101的材料相同的材料形成。连接器102可从基底101的一侧沿一个方向突出。多个引脚可布置在连接器102的上表面和下表面中的至少一个上。引脚可由导电材料形成,并且可提供与主机装置200的电连接。
例如,基底101和连接器102的形状和形状因子可符合外围组件互连快速(PCIe)M.2标准。
非易失性存储器单元110可包括第一非易失性存储器单元111和第二非易失性存储器单元112。将理解,尽管可在此使用术语第一、第二、第三等来描述各种元件,但是元件不应受这些术语的限制;相反,这些术语仅用于将一个元件与另一个元件区分开。因此,在不脱离本发明构思的范围的情况下,所讨论的第一元件可被称为第二元件。
第一非易失性存储器单元111可通过第一线L1连接到控制器120。第一线L1可包括第一公共线L1_C和第一单独线L1_S。第一非易失性存储器单元111可通过第一公共线L1_C公共地连接到控制器120。例如,第一公共线L1_C可包括输入和输出线DQ,数据、命令和地址通过输入和输出线DQ传送。第一公共线L1_C可包括用于写入使能信号/WE、读取使能信号/RE、数据选通信号DQS、命令锁存使能信号CLE、地址锁存使能信号ALE等的数据线。第一非易失性存储器单元111可包括第一非易失性存储器111_1至111_n,第一非易失性存储器111_1至111_n可通过它们各自的专用的第一单独线L1_S连接到控制器120。第一单独线L1_S可包括用于芯片使能信号/CE、就绪和忙碌信号RnB等的数据线。第二非易失性存储器单元112可包括第二非易失性存储器112_1至112_n,第二非易失性存储器112_1至112_n可通过它们各自的专用的第二单独线L2_S连接到控制器120。
如在此使用的,“路(way)”表示可连接到一个通道的独立的非易失性存储器,且“N路”表示N个非易失性存储器连接到一个通道。第一非易失性存储器单元111可构成第一通道。第一通道可通过第一线L1与控制器120通信。可从第一非易失性存储器单元111选择一个非易失性存储器,并且选择的非易失性存储器可与控制器120通信。当选择的第一非易失性存储器与控制器120通信时,未被选择的其他非易失性存储器可处于待机状态。
第二非易失性存储器单元112可通过第二线L2连接到控制器120。第二线L2可包括第二公共线L2_C和第二单独线L2_S。第二公共线L2_C和第二单独线L2_S可具有分别与第一公共线L1_C和第一单独线L1_S的功能和结构类似的功能和结构。为了简洁起见,不重复与第一线L1的描述类似的第二线L2的描述。
第二非易失性存储器单元112可通过第二线L2与控制器120通信。第二通道可以以与第一通道类似的方式构成。第二通道可独立于第一通道由控制器120控制。为了简洁起见,不重复与第一通道的描述类似的第二通道的描述。
控制器120可通过连接器102与外部主机装置200通信并接收命令。命令可包括写入请求、读取请求或删除请求。控制器120可根据命令或由内部后台操作建立的调度来控制非易失性存储器单元110和缓冲存储器130。控制器120可将从主机装置200传送的写入数据存储在缓冲存储器130中。控制器120可将存储在缓冲存储器130中的写入数据记录到非易失性存储器单元110。控制器120可从非易失性存储器单元110读取数据并将读取的数据存储在缓冲存储器130中。控制器120可将存储在缓冲存储器130中的数据存储到非易失性存储器单元110的另一位置。例如,控制器120可将数据重新记录在另一地址的存储空间中。控制器120可将存储在缓冲存储器130中的数据输出到主机装置200。控制器120可选择非易失性存储器单元110中的存储空间并且删除选择的存储空间中的数据。
控制器120可将管理存储装置100所需的各种类型的元数据存储在缓冲存储器130或控制器120的内部存储器(未示出)中,并且可加载元数据以操作存储装置100。控制器120可将主机装置200的逻辑地址与非易失性存储器单元110的物理地址之间的映射信息存储在缓冲存储器130或控制器120的内部存储器(未示出)中,并且可加载元数据以操作存储装置100。
缓冲存储器130可用作控制器120的操作存储器。例如,缓冲存储器130可包括动态随机存取存储器(DRAM)、静态随机存取存储器(SRAM)、相变随机存取存储器(PRAM)、铁电随机存取存储器(FRAM)、磁随机存取存储器(MRAM)、电阻式随机存取存储器(RRAM)等。作为示例,可从存储装置100省略缓冲存储器130。当省略缓冲存储器130时,已经参照缓冲存储器130描述的各种功能可由另一存储器(诸如,控制器120的内部存储器(未示出))执行。
安全电路140可包括电容器(未示出)。电容器可存储大量电荷,并且用于辅助地向存储装置100提供电力。例如,当主电源被中断时,电容器可使用存储的电荷在特定时间段内辅助地向存储装置100提供电力。换句话说,电容器可用作用于操作存储装置100的主电源的备用电源。
显示单元150分别连接到控制器120和主机装置200,并且可接收控制器120的第一显示信号DS_1和主机装置200的第二显示信号DS_2。DS_1和DS_2未在图1A中示出,但是在图4至图7中示出。可根据第一显示信号DS_1和/或第二显示信号DS_2来确定显示单元150是否进行操作。显示单元150可外部地向用户显示存储状态或主机装置200的状态。显示单元150可根据控制器120或主机装置200的控制,外部地显示第一状态信息或第二状态信息。
控制器120可观察存储装置100的状态,并且将指示观察到的存储装置100的状态的第一状态信息作为第一显示信号DS_1输出。例如,由第一显示信号DS_1指示的存储装置100的第一状态信息可包括:存储器更换时间信息、错误发生信息、温度状态信息、存储容量信息和/或电容器更换时间信息,其中,存储器更换时间信息指示与临界磨损程度对应的非易失性存储器单元110的更换时间,错误发生信息指示在存储装置100中已经发生了未识别的错误,温度状态信息指示存储装置100的内部温度是特定温度还是更高(即,高于阈值),存储容量信息指示非易失性存储器单元110的存储容量是特定容量还是更高,电容器更换时间信息指示安全电路140的电容器的更换时间。
此外,由第一显示信号DS_1指示的第一状态信息可包括:待机状态信息、访问状态信息和/或结合状态信息,其中,待机状态信息指示存储装置100正在正常操作并且对其的任何访问未被执行,访问状态信息指示存储装置100正在正常操作并且对其的访问正根据外部主机装置200的命令或基于后台操作的调度执行,结合状态信息指示存储装置100是否已结合到主机装置200。状态信息可提供存储装置的各个非易失性存储器单元的使用信息。
主机装置200可将指示主机装置200的状态等的第二状态信息作为第二显示信号DS_2输出。可由第二显示信号DS_2指示的第二状态信息可包括:通信接口信息、温度状态信息、错误发生信息和/或故障状态信息,其中,通信接口信息是存储装置100与主机装置200之间的通信接口信息,温度状态信息指示主机装置200的内部温度是特定温度还是更高(即,大于阈值温度),错误发生信息指示主机装置200中已经发生未识别的错误,故障状态信息指示连接到主机装置200的装置由于装置故障或装置挂起而未正常操作。此外,主机装置200可根据用户的请求或者在特定条件下,向显示单元150输出第二显示信号DS_2。
第一非易失性存储器单元111、第二非易失性存储器单元112、控制器120、缓冲存储器130和显示单元150可被实现为一个或多个封装件,并布置在基底101的上表面或下表面上。在一些实施例中,一个封装件可包括块或类似类型的块(例如,第一非易失性存储器单元111和第二非易失性存储器单元112、控制器120、缓冲存储器130或显示单元150)。作为另一示例,一个封装件可由不同类型的块(例如,第一非易失性存储器单元111与第二非易失性存储器单元112、控制器120、缓冲存储器130以及显示单元150之中的两个或更多个块的组合)组成。
图1B是示出根据本发明构思的示例实施例的控制器120的功能的框图。参照图1B,控制器120可执行以下功能:通信接口、监视、磨损均衡(wearleveling)、读取和编程干扰、加密引擎、缓冲器或高速缓存、主处理器、错误检查和校正(ECC)引擎、写入中止、杂项接口、非易失性存储器单元接口和/或缺陷管理。
通信接口可以是用于存储装置100与主机装置200之间的连接的接口。通过通信接口,存储装置100可从主机装置200接收数据、命令等。例如,通信接口可以是串行高级技术附件(SATA)接口、安全数字(SD)接口、通用串行总线(USB)接口、并行高级技术附件(PATA)或集成驱动电子设备(IDE)接口和/或PCIe接口中的至少一个。
控制器120可监视并记录与存储装置100和包括在存储装置100中的存储器的特性有关的数据。例如,控制器120可监视非易失性存储器单元110的耐久性周期(durabilitycycle),基于耐久性周期估计非易失性存储器单元110的寿命,和/或向用户报告估计的寿命。
磨损均衡可以是用于均匀地控制可用的非易失性存储器单元110中的数据写入周期的数量的功能。可在第一非易失性存储器111_1至111_n和第二非易失性存储器112_1至112_n中限制数据读取或写入周期的数量。当仅在一个存储器中执行写入时,存储器的耐久性周期可被快速消耗。控制器120通过应用磨损均衡来均匀地控制每个存储器中的写入周期的数量,并且可监视每个存储器中的写入周期的数量。换句话说,写入周期可基本上均匀地分布在各个非易失性存储器上,以提高非易失性存储器单元110的寿命。
当对非易失性存储器单元110中的单元执行读取或写入时,由于精细的布线宽度,相邻单元之间可能发生交叉耦合,导致单元的值被无意地改变。控制器120可通过应用读取和编程干扰功能来防止单元值的改变。为了从这种类型的值改变错误中恢复,读取和编程干扰功能可对发生错误的非易失性存储器单元中的单元进行擦除,并将正确的值重新编程到非易失性存储器单元中的该单元。
加密引擎对数据进行加密或对加密的数据进行解密。可使用各种加密和解密算法。例如,高级加密标准(AES)256加密引擎可应用于控制器120。
为了提高操作速度,控制器120可在控制器120正在操作时额外执行临时存储和读取数据的功能。控制器120的这种功能可以是缓冲器或高速缓存功能。补充非易失性存储器单元110的附加存储器单元可由缓冲器或高速缓存功能使用。
主处理器可确定和控制控制器120的操作。例如,主处理器可包括减少硬件和软件上的负载以减少功耗并提高操作速度的精简指令集计算机(RISC)。
ECC引擎可以是用于检测由各种条件引起的错误和/或校正检测到的错误的功能。
写入中止功能可以是用于当在数据正被写入非易失性存储器单元110的同时电源意外中断时防止数据或固件丢失的功能。
杂项接口可连接控制器120和杂项组件。非易失性存储器单元接口可连接控制器120和非易失性存储器单元110。
缺陷管理可以是用于通过改变存储器或存储器的部分以替换已经发生缺陷的单元区域或该单元区域的缺陷部分,用正常的预备单元区域替换该单元区域的功能。
图2A示出根据本发明构思的示例实施例的连接器102的上表面,图2B示出根据本发明构思的示例实施例的连接器102的下表面。如图2A中所示,第1引脚至第75引脚中的奇数引脚可平行地布置在连接器102的上表面上。如图2B中所示,第2引脚至第74引脚中的偶数引脚可平行地布置在连接器102的下表面上。连接器102可提供没有设置引脚的防呆口(KEY)。防呆口可防止连接器102在插入到主机装置200时被反转。例如,防呆口可以偏离连接器102的中心,并且可形成在第59引脚至第66引脚(Pin59至Pin66)的位置处。连接器102的引脚可被布置为支持通信接口(诸如,PCIe)。引脚的布置可被改变以支持其他通信接口。
图3示出根据本发明构思的示例实施例的第一连接端子CT_1。图3示出图1A的连接器102的第1引脚至第75引脚的表,并且可用作连接主机装置200和显示单元150的第一端子CT_1的引脚由粗线指示。
第59引脚至第66引脚(Pin59至Pin 66)对应于图2A和图2B中所示的防呆口,并且在实践中可不被提供。然而,在图3中示出第59引脚至第66引脚(Pin59至Pin 66)以清楚地描述引脚编号。连接器102的与Pin59至Pin66对应的部分可包括非导电材料,以在连接主机装置200和存储装置100时改善连接器102的对准和/或定向。
第1引脚Pin1、第3引脚Pin3、第9引脚Pin9、第15引脚Pin15、第21引脚Pin21、第27引脚Pin27、第33引脚Pin33、第39引脚Pin39、第45引脚Pin45、第51引脚Pin51、第57引脚Pin57、第71引脚Pin71、第73引脚Pin73和/或第75引脚Pin75可被配置为连接到地电压GND。
根据电源模式,第2引脚Pin2、第4引脚Pin4、第14引脚Pin14、第16引脚Pin16、第18引脚Pin18、第70引脚Pin70、第72引脚Pin72和第74引脚Pin74可不连接(未连接(N/C))或接收3.3V的电源。N/C可表示引脚没有通过物理布线连接到控制器120。在一些实施例中,N/C可表示引脚通过物理布线连接到控制器120,但是控制器120可不使用引脚。
第40引脚和第42引脚(Pin40和Pin42)可形成边带接口,作为系统管理总线(SMBus)的一部分。第40引脚(Pin40)可将系统管理总线的时钟SMB_CLK从主机装置200输入到连接器102,或者可将时钟SMB_CLK从连接器102输出到主机装置200。第40引脚(Pin40)可在0V与1.8V之间切换。第42引脚(Pin42)可将系统管理总线的数据SMB_DATA从主机装置200输入到连接器102,或者可将数据SMB_DATA从连接器102输出到主机装置200。第42引脚(Pin42)可在0V与1.8V之间切换。
第56引脚和第58引脚(Pin56和Pin58)可在存储装置100的制造过程期间被使用。第56引脚Pin56可被预留以用于制造期间的制造数据传送(MFG_DATA)。第58引脚Pin58可被预留以用于制造期间的制造时钟传送(MFG_CLK)。在存储装置100的制造完成之后(即,在存储装置100的正常操作期间),第56引脚和第58引脚(Pin56和Pin58)可不被使用。
第68引脚(Pin68)可用于在低功率模式下接收挂起时钟SUSCLK。例如,挂起时钟SUSCLK可具有32kHz的频率。
第5引脚(Pin5)可用作PCIe通信接口中的第三负发送端子PETn3。第7引脚(Pin7)可用作PCIe通信接口中的第三正发送端子PETp3。第11引脚(Pin11)可用作PCIe通信接口中的第三负接收端子PERn3。第13引脚(Pin13)可用作PCIe通信接口中的第三正接收端子PERp3。第17引脚(Pin17)可用作PCIe通信接口中的第二负发送端子PETn2。第19引脚(Pin19)可用作PCIe通信接口中的第二正发送端子PETp2。第23引脚(Pin23)可用作PCIe通信接口中的第二负接收端子PERn2。第25引脚(Pin25)可用作PCIe通信接口中的第二正接收端子PERp2。第29引脚(Pin29)可用作PCIe通信接口中的第一负发送端子PETn1。第31引脚(Pin31)可用作PCIe通信接口中的第一正发送端子PETp1。第35引脚(Pin35)可用作PCIe通信接口中的第一负接收端子PERn1。第37引脚(Pin37)可用作PCIe通信接口中的第一正接收端子PERp1。第41引脚(Pin41)可用作PCIe通信接口中的第零负发送端子PETn0。第43引脚(Pin43)可用作PCIe通信接口中的第零正发送端子PETp0。第47引脚(Pin47)可用作PCIe通信接口中的第零负接收端子PERn0。第49引脚(Pin49)可用作PCIe通信接口中的第零正接收端子PERp0。
第53引脚(Pin53)可用于在PCIe通信接口中接收负参考时钟REFCLKn。第55引脚(Pin55)可用于在PCIe通信接口中接收正参考时钟REFCLKp。
第44引脚(Pin44)可用于在PCIe通信接口中接收或发送报警信号ALERT#。第44引脚(Pin44)可包括在PCIe通信接口中的系统管理总线SMBus中。
第50引脚(Pin50)可用于在PCIe通信接口中接收复位信号PERST#0。第52引脚(Pin52)可用于在PCIe通信接口中发送或接收时钟请求信号CLKREQ#。第54引脚(Pin54)可用于在PCIe通信接口中发送或接收唤醒信号PEWAKE#。
第10引脚(Pin10)可由存储装置100使用,以将用于控制外部发光二极管(LED)的信号LED1#发送到外部(例如,主机装置200)。
第6引脚、第8引脚、第20引脚、第22引脚、第24引脚、第26引脚、第28引脚、第30引脚、第32引脚、第34引脚、第36引脚、第38引脚、第46引脚、第48引脚、第67引脚和第69引脚(Pin6、Pin8、Pin20、Pin22、Pin24、Pin26、Pin28、Pin30、Pin32、Pin34、Pin36、Pin38、Pin46、Pin48、Pin67和Pin69)可用于在PCIe通信接口中连接主机装置200和显示单元150。换句话说,第6引脚、第8引脚、第20引脚、第22引脚、第24引脚、第26引脚、第28引脚、第30引脚、第32引脚、第34引脚、第36引脚、第38引脚、第46引脚、第48引脚、第67引脚和第69引脚(Pin6、Pin8、Pin20、Pin22、Pin24、Pin26、Pin28、Pin30、Pin32、Pin34、Pin36、Pin38、Pin46、Pin48、Pin67和Pin69)中的至少一个可以是第一连接端子CT_1。主机装置200可通过第一连接端子CT_1将第二显示信号DS_2发送到显示单元150。
上述引脚的使用是示例,并且每个引脚的编号和功能可根据通信接口(例如,SATA通信接口)而变化。
图4至图6是示出根据本发明构思的示例实施例的直接连接到主机装置200的显示单元150的框图。显示单元150可包括至少一个发光器件151。例如,发光器件151可以是LED。发光器件151可布置在暴露于用户的一侧。例如,发光器件151可布置在与已经形成连接器102的基底101的一侧相对的基底101的另一侧上。发光器件151可根据第一显示信号DS_1和第二显示信号DS_2开启、闪烁、改变亮度或改变颜色。根据发光器件151的这样的操作,存储装置100的第一状态信息、主机装置200的第二状态信息等可被外部地显示。
参照图4,显示单元150可包括第一发光器件151_1和第二发光器件151_2。第一发光器件151_1的一端可连接到控制器120的多用途输入和输出端口GPIO,第一发光器件151_1的另一端可连接到地电压。第一发光器件151_1可根据指示存储装置100的状态的第一显示信号DS_1来驱动。第二发光器件151_2的一端可连接到连接器102的第一连接端子CT_1,第二发光器件151_2的另一端可连接到地电压。例如,第8引脚(Pin8)可作为第一连接端子CT_1连接到主机装置200,并且用于发送第二显示信号DS_2。第二发光器件151_2可根据主机装置200的第二显示信号DS_2来驱动。第一发光器件151_1和第二发光器件151_2可彼此独立地驱动。例如,第一发光器件151_1可显示存储装置100的第一状态信息,第二发光器件151_2可显示主机装置200的第二状态信息。
参照图5,显示单元150可包括多个第二发光器件151_2a、151_2b、151_2c和151_2d,并且可另外包括用于选择多个第二发光器件151_2a、151_2b、151_2c和151_2d中的至少一个的开关SW。例如,显示单元150可包括四个第二发光器件151_2a、151_2b、151_2c和151_2d。多个第二发光器件151_2a、151_2b、151_2c和151_2d的一端可连接到开关SW,多个第二发光器件151_2a、151_2b、151_2c和151_2d的另一端可连接到地电压。开关SW可连接到连接器102的第一连接端子CT_1。由开关SW选择的第二发光器件151_2可根据第二显示信号DS_2来驱动。多个第二发光器件151_2a、151_2b、151_2c和151_2d可各自具有与其对应的地址,并且可通过根据特定的设置将第二显示信号DS_2发送到地址来选择对应的第二发光器件151_2。多个第二发光器件151_2a、151_2b、151_2c和151_2d可彼此独立地驱动,并且可外部地显示主机装置200的各种状态信息。包括第一发光器件151_1和连接器102的其他组件可以以与图4的组件类似的方式配置。
参照图6,显示单元150可另外包括复用器MUX,其中,复用器MUX可选择第一显示信号DS_1和第二显示信号DS_2。复用器MUX可连接到第一连接端子CT_1和控制器120中的每个,并且接收第一显示信号DS_1和第二显示信号DS_2。复用器MUX可选择输入的第一显示信号DS_1和第二显示信号DS_2中的一个,并且将选择的显示信号输出到发光器件151。复用器MUX可根据特定的标准或用户的选择来选择第一显示信号DS_1和第二显示信号DS_2中的一个。当显示单元150包括复用器MUX时,可通过单个发光器件151外部地显示存储装置100或主机装置200的状态。除了显示单元150之外的组件可与图4的组件类似。
图7是示出根据本发明构思的示例实施例的通过控制器120连接到主机装置200的显示单元150的框图。显示单元150连接到控制器120,并且可根据控制器120的控制外部地显示第一状态信息,或者通过控制器120根据主机装置200的控制外部地显示第二状态信息。主机装置200可连接到连接器102的第二连接端子CT_2。第二连接端子CT_2可连接到控制器120。控制器120的多用途输入和输出端口GPIO可连接到显示单元150的发光器件151的一端。主机装置200可通过第二连接端子CT_2将第二显示信号DS_2发送到存储装置100。控制器120可通过第二连接端子CT_2接收第二显示信号DS_2。控制器120可根据用户的选择或特定的条件来选择第一显示信号DS_1或第二显示信号DS_2。控制器120可通过多用途输入和输出端口GPIO将选择的第一显示信号DS_1或第二显示信号DS_2输出到显示单元150。显示单元150的发光器件151可由输出的第一显示信号DS_1或第二显示信号DS_2驱动。
图8示出根据本发明构思的示例实施例的第二连接端子CT_2。第二连接端子CT_2可以是系统管理总线SMBus。如上所述,系统管理总线SMBus可以是第40引脚和第42引脚(Pin40和Pin42),并且还用作第二连接端子CT_2。系统管理总线SMBus可用于在主机装置200与存储装置100之间传送管理信息。管理信息可包括制造商信息、装置的标识信息(例如,型号或部件号)、错误信息和/或其他事件信息。设计者可将主机装置200的第二状态信息包括在管理信息中,并且通过系统管理总线SMBus将第二显示信号DS_2发送到存储装置100。当第二显示信号DS_2通过系统管理总线SMBus被发送到存储装置100时,可不另外需要用于发送第二显示信号DS_2的引脚。
图9示出根据本发明构思的示例实施例的第二连接端子CT_2。第二连接端子CT_2可以是用于发送和/或接收数据的端子。例如,在PCIe通信接口中,第二连接端子CT_2可以是第5引脚(Pin5)至第49引脚(Pin49)中的奇数引脚。如上所述,第二连接端子CT_2可以是第0正负发送端子和接收端子至第3正负发送端子和接收端子。第5引脚(Pin5)至第49引脚(Pin49)中的奇数引脚可用于在主机装置200与存储装置100之间传送将从存储装置100读取、写入或删除的数据,并且该数据可包括主机装置200的状态信息。第5引脚(Pin5)至第49引脚(Pin49)中的奇数引脚可将包括第二显示信号DS_2的数据从主机装置200发送到存储装置100的控制器120。当第二显示信号DS_2通过第5引脚(Pin5)至第49引脚(Pin49)中的奇数引脚被发送到存储装置100时,可不另外需要用于发送第二显示信号DS_2的引脚。
图10是示出根据本发明构思的示例实施例的服务器装置1000的框图。服务器装置1000可包括主机装置200和多个存储组SG。主机装置200可与多个存储组SG(诸如,SG_1、SG_2、……、SG_n)并联连接。每个存储组SG可包括多个存储装置100。多个存储装置100可彼此并联连接并且被定义为一个存储组SG,多个存储装置100被连接的存储组SG可作为一个装置被处理。主机装置200可划分数据并将划分的数据分别存储在多个存储组SG中。
例如,独立磁盘冗余阵列(RAID)可应用于服务器装置1000,服务器装置1000可另外包括以条带单元(stripe unit)来管理数据的RAID控制器(未示出)。
图11示出根据本发明构思的示例实施例的托架300和存储装置100。参照图11,托架300包括多个槽,并且每个槽可以是安装一个存储装置100的空间。存储装置100被插入托架300的一个槽中,存储装置100的连接器102可连接到托架300中的连接器(未示出)。存储装置100可根据分组布置在托架300中。存储装置100可布置在托架300中,使得属于同一组的存储装置100彼此邻近。例如,属于第一组的存储装置100可布置在左侧,属于第二组的存储装置100可布置在右侧。
存储装置100可另外包括壳体160。壳体160可附接到存储装置100的基底101的一侧。壳体160可布置在当存储装置100被插入托架300时可由用户观察到存储装置100的位置。例如,壳体160可布置在连接器102的相对侧。壳体160可包括传输显示单元150的发光器件151的光的至少一根光纤161和/或光纤161的接口。光纤161可从壳体160的内表面穿过壳体160到达外表面。光纤161的一端可在壳体160的内表面上面对发光器件151的位置,光纤161的另一端可在壳体160的外表面上向外暴露。发光器件151的光可从光纤161的一端传输到另一端,并且最终用户可在壳体160的外表面上观察发光器件151的光。例如,壳体160可包括第一光纤161_1和第二光纤161_2。第一光纤161_1可传输图4中所示的第一发光器件151_1的光,第二光纤161_2可传输第二发光器件151_2的光。壳体160可包括与显示单元150的发光器件151对应的光纤161。
作为示例,图11示出封装件103附接到存储装置100的基底101上。每个封装件103可包括图1A的非易失性存储器单元110、控制器120、缓冲存储器130、显示单元150和安全电路140中的至少一个。
图12A至图12C是根据本发明构思的示例实施例的容纳在托架300中的多个存储装置100的前视图。作为示例,当图1A、图1B、图2A、图2B、图3和图4中所示的存储装置100应用于图11中所示的托架300时,存储组SG可被分类为如图12A至图12C中所示的第一存储组SG_1和第二存储组SG_2。图12A至图12C中所示的第一光纤161_1和第二光纤161_2分别由第一显示信号DS_1和第二显示信号DS_2操作。
参照图12A,最左侧的存储装置100_1a的第一光纤161_1可显示第一颜色。属于第一存储组SG_1的存储装置100_1a、100_1b、100_1c和100_1d的第二光纤161_2可显示第一颜色,属于第二存储组SG_2的存储装置100_2a、100_2b、100_2c和100_2d的第二光纤161_2可显示第二颜色。例如,根据第一显示信号DS_1显示第一颜色的存储装置100_1a的第一光纤161_1可指示存储装置100_1a的非易失性存储器单元110的更换时间信息。此外,例如,根据第二显示信号DS_2显示第一颜色的第一存储组SG_1的第二光纤161_2可指示对应的存储组SG_1已经通过PCIe通信接口连接,显示第二颜色的第二存储组SG_2的第二光纤161_2可指示存储组SG_2已经通过SATA通信接口连接。
参照图12B,最左侧的存储装置100_1a的第一光纤161_1可显示第二颜色。属于第一存储组SG_1的两个存储装置100_1a和100_1b的第二光纤161_2可显示第一颜色,属于第二存储组SG_2的一个存储装置100_2a的第二光纤161_2可显示第二颜色。例如,根据第一显示信号DS_1显示第二颜色的最左侧存储装置100_1a的第一光纤161_1可指示对应的存储装置100_1a的安全电路140的电容器的更换时间已到。此外,例如,根据第二显示信号DS_2显示第一颜色的第一存储组SG_1中的两个存储装置100_1a和100_1b的第二光纤161_2可指示第一存储组SG_1的容量的2/4正在使用中,根据第二显示信号DS_2显示第二颜色的第二存储组SG_2中的一个存储装置100_2a的第二光纤161_2可指示第二存储组SG_2的容量的1/4正在使用中。
参照图12C,最左侧的存储装置100_1a的第一光纤161_1可以以第二颜色闪烁。属于第一存储组SG_1的存储装置100_1a、100_1b、100_1c、100_1d和属于第二存储组SG_2的存储装置100_2a、100_2b、100_2c和100_2d的第二光纤161_2可以以第一颜色闪烁。例如,根据第一显示信号DS_1以第二颜色闪烁的最左侧的存储装置100_1a的第一光纤161_1可指示对应的存储装置100_1a中发生了未识别的错误。此外,例如,以第一颜色闪烁的第一存储组SG_1和第二存储组SG_2的第二光纤161_2可指示主机装置200的内部温度是特定温度或更高。
图12A至图12C中所示的实施例是示例。在一些实施例中,显示第一颜色的第一光纤161_1可指示存储装置100的温度状态信息。此外,当作为示例如图6中所示,一个发光器件151被包括时,显示第一颜色的光纤161可被设置为指示存储装置100的容量状态,显示第二颜色的光纤161可被设置为指示包括在服务器装置1000中的特定装置处于故障状态。
多个存储装置100可安装在服务器装置1000的托架300中。随着半导体技术的发展,托架300的尺寸减小,以高效地管理服务器装置1000的安装空间。由于托架300的尺寸的减小,可能难以另外安装用于外部地显示主机装置200等的状态的装置。根据本发明构思的示例实施例,可使用存储装置100的显示单元150外部地显示主机装置200等的状态,而不需要另外安装单独的显示装置。因此,可提高空间利用率。
根据本发明构思的示例实施例,可通过存储装置外部地显示状态信息,而不需要添加显示单元。因此,可提高空间利用率,并且可减小服务器装置的尺寸。
虽然已经参照附图描述了本发明构思的实施例,但是本领域技术人员应当理解,在不脱离本发明构思的范围并且不改变本发明构思的本质特征的情况下,可进行各种修改。因此,上述实施例应当仅被考虑为描述性的意义,而不是出于限制的目的。

Claims (20)

1.一种存储装置,包括:
非易失性存储器单元;
连接器,包括连接到存储装置外部的主机装置的多个引脚;
显示单元,包括至少一个发光器件;以及
控制器,被配置为通过连接器与主机装置通信,并被配置为控制非易失性存储器单元,
其中,显示单元分别连接到控制器和主机装置,
其中,显示单元被配置为:根据控制器的控制显示第一状态信息,和/或根据主机装置的控制显示第二状态信息。
2.根据权利要求1所述的存储装置,其中,显示单元的所述至少一个发光器件包括:
第一发光器件,连接到控制器;以及
第二发光器件,连接到主机装置。
3.根据权利要求2所述的存储装置,
其中,第二发光器件包括多个第二发光器件,
其中,显示单元还包括:开关,被配置为:选择所述多个第二发光器件中的至少一个。
4.根据权利要求1所述的存储装置,其中,显示单元还包括:复用器,被配置为:选择控制器和主机装置中的一个来连接到发光器件。
5.根据权利要求1所述的存储装置,
其中,控制器通过外围组件互连快速通信接口与主机装置通信,
其中,显示单元通过连接器的第一连接端子连接到主机装置,
其中,第一连接端子是符合外围组件互连快速M.2标准的第6引脚、第8引脚、第20引脚、第22引脚、第24引脚、第26引脚、第28引脚、第30引脚、第32引脚、第34引脚、第36引脚、第38引脚、第46引脚、第48引脚、第67引脚和第69引脚中的至少一个。
6.根据权利要求1所述的存储装置,
其中,第一状态信息包括以下项中的至少一个:存储装置的内部温度状态信息、指示存储装置中已经发生错误的错误发生信息、非易失性存储器单元的存储容量信息、存储装置的待机状态信息、存储装置的访问状态信息、存储装置的结合状态信息和非易失性存储器单元的存储器更换时间信息。
7.根据权利要求1所述的存储装置,还包括:
安全电路,包括:电容器,被配置为:当主电源被中断时向存储装置供电,
其中,第一状态信息包括电容器的更换时间信息。
8.根据权利要求1所述的存储装置,其中,第二状态信息包括以下项中的至少一个:指示主机装置中已经发生错误的错误发生信息、主机装置的内部温度状态信息、连接到主机装置的装置的故障状态信息和主机装置与存储装置之间的通信接口信息。
9.根据权利要求1所述的存储装置,还包括:
壳体,被配置为:结合到存储装置的基底的一侧,并且包括传输发光器件的光的至少一根光纤和/或光纤的光学接口。
10.一种存储装置,包括:
非易失性存储器单元;
连接器,包括连接到存储装置外部的主机装置的多个引脚;
显示单元,包括至少一个发光器件;以及
控制器,被配置为通过连接器连接到主机装置,并且被配置为控制非易失性存储器单元,
其中,显示单元连接到控制器,并且被配置为根据控制器的控制显示第一状态信息,或者被配置为通过控制器根据主机装置的控制显示第二状态信息。
11.根据权利要求10所述的存储装置,
其中,控制器通过外围组件互连快速通信接口与主机装置通信,并且通过连接器的第二连接端子连接到主机装置,
其中,第二连接端子是系统管理总线。
12.根据权利要求11所述的存储装置,其中,第二连接端子对应于符合外围组件互连快速M.2标准的连接器的第40引脚和第42引脚。
13.根据权利要求10所述的存储装置,
其中,控制器通过外围组件互连快速通信接口与主机装置通信,并且通过连接器的第二连接端子连接到主机装置,
其中,第二连接端子对应于符合外围组件互连快速M.2标准的连接器的第5引脚至第49引脚中的奇数引脚。
14.根据权利要求10所述的存储装置,其中,第一状态信息包括以下项中的至少一个:所述存储装置的内部温度状态信息、指示存储装置中已经发生错误的错误发生信息、非易失性存储器单元的存储容量信息、存储装置的待机状态信息、存储装置的访问状态信息、存储装置的结合状态信息和非易失性存储器单元的存储器更换时间信息。
15.根据权利要求10所述的存储装置,还包括:
安全电路,包括:电容器,被配置为:当主电源被中断时向存储装置供电,
其中,第一状态信息包括电容器的更换时间信息。
16.根据权利要求10所述的存储装置,其中,第二状态信息包括以下项中的至少一个:指示主机装置中已经发生错误的错误发生信息、主机装置的内部温度状态信息、连接到主机装置的装置的故障状态信息和主机装置与存储装置之间的通信接口信息。
17.一种服务器装置,包括:
主机装置;以及
多个存储装置,所述多个存储装置被划分为分别并联连接到主机装置的多个存储组,
其中,所述多个存储装置中的每个存储装置包括:
非易失性存储器单元;
连接器,包括连接到主机装置的多个引脚;
控制器,被配置为通过连接器与主机装置通信,并且被配置为控制非易失性存储器单元;以及
显示单元,包括:发光器件,其中,显示单元被配置为:根据控制器或主机装置的控制显示第一状态信息或第二状态信息。
18.根据权利要求17所述的服务器装置,其中,显示单元分别连接到控制器和主机装置。
19.根据权利要求17所述的服务器装置,
其中,显示单元通过控制器连接到主机装置,
其中,第一状态信息提供所述多个存储装置的各自的非易失性存储器单元的使用信息。
20.根据权利要求17所述的服务器装置,
其中,第二状态信息包括存储组的存储容量信息,
其中,所述多个存储装置的显示单元与使用中的存储组的存储容量的比率成比例地操作。
CN201910559330.7A 2018-10-19 2019-06-26 存储装置和服务器装置 Pending CN111078511A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2018-0124874 2018-10-19
KR1020180124874A KR20200044308A (ko) 2018-10-19 2018-10-19 스토리지 장치 및 서버 장치

Publications (1)

Publication Number Publication Date
CN111078511A true CN111078511A (zh) 2020-04-28

Family

ID=70280599

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910559330.7A Pending CN111078511A (zh) 2018-10-19 2019-06-26 存储装置和服务器装置

Country Status (3)

Country Link
US (1) US10678473B2 (zh)
KR (1) KR20200044308A (zh)
CN (1) CN111078511A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113993227A (zh) * 2021-10-08 2022-01-28 深圳市广和通无线股份有限公司 通讯模组和终端设备

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11971758B2 (en) * 2020-12-16 2024-04-30 Samsung Electronics Co., Ltd. Insertable electronic device and method for the same

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7209981B1 (en) * 2004-01-09 2007-04-24 Z Microsystems, Inc. System and method for switching data storage devices and multiple processors
US20150067226A1 (en) * 2013-09-03 2015-03-05 Hewlett-Packard Development Company, L.P. Backplane controller to arbitrate multiplexing of communication
US20160306768A1 (en) * 2014-06-18 2016-10-20 NXGN Data, Inc. Ultra high capacity solid state drive
CN108073470A (zh) * 2016-11-07 2018-05-25 三星电子株式会社 执行地址映射表的纠错的存储器系统及其控制方法

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3160417B2 (ja) 1993-03-31 2001-04-25 株式会社東芝 ディスク制御システム
JP4246979B2 (ja) * 2002-09-05 2009-04-02 株式会社日立製作所 装置管理システム
JP4983915B2 (ja) 2007-03-28 2012-07-25 富士通株式会社 制御プログラム、制御装置および制御方法
KR20090097050A (ko) 2008-03-10 2009-09-15 주식회사 하이닉스반도체 반도체 스토리지 시스템 및 그 제어 방법
US9720616B2 (en) * 2008-06-18 2017-08-01 Super Talent Technology, Corp. Data-retention controller/driver for stand-alone or hosted card reader, solid-state-drive (SSD), or super-enhanced-endurance SSD (SEED)
US8327066B2 (en) 2008-09-30 2012-12-04 Samsung Electronics Co., Ltd. Method of managing a solid state drive, associated systems and implementations
JP2011164994A (ja) 2010-02-10 2011-08-25 Toshiba Corp メモリシステム
US8737057B2 (en) * 2011-09-16 2014-05-27 Drobo, Inc. Push-push eject disk drive chassis
US20130229120A1 (en) * 2012-03-05 2013-09-05 Luxera, Inc. Solid State Lighting System, Apparatus and Method with Flicker Removal
US10467166B2 (en) * 2014-04-25 2019-11-05 Liqid Inc. Stacked-device peripheral storage card
US10003480B2 (en) 2014-05-29 2018-06-19 Qualcomm Incorporated Asynchronous multicarrier communications
KR20170040897A (ko) 2015-10-06 2017-04-14 주식회사 스토리지안 멀티 인터페이스 포트를 갖는 에스에스디 더블러 및 이를 위한 멀티 디바이스 베이 시스템
US10255215B2 (en) * 2016-01-29 2019-04-09 Liqid Inc. Enhanced PCIe storage device form factors
US20170220506A1 (en) * 2016-01-29 2017-08-03 Dedicated Computing, LLC Modular Software Defined Storage Technology
JP2017135322A (ja) * 2016-01-29 2017-08-03 株式会社東芝 電子機器及び半導体記憶装置
US20170228328A1 (en) 2016-02-04 2017-08-10 CNEXLABS, Inc. Method and apparatus for providing small form-factor pluggable (“sfp”) non-volatile memory (“nvm”) storage devices
US10452576B2 (en) * 2016-06-24 2019-10-22 Avago Technologies International Sales Pte. Limited NVMe drive detection from a SAS/SATA connector
TWI683610B (zh) * 2016-10-07 2020-01-21 美商利魁得股份有限公司 用於計算平台的模組化托架形式因子
US9904336B1 (en) * 2016-12-09 2018-02-27 Intel Corporation Data storage system with array of front fans and moving doors for airflow control

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7209981B1 (en) * 2004-01-09 2007-04-24 Z Microsystems, Inc. System and method for switching data storage devices and multiple processors
US20150067226A1 (en) * 2013-09-03 2015-03-05 Hewlett-Packard Development Company, L.P. Backplane controller to arbitrate multiplexing of communication
US20160306768A1 (en) * 2014-06-18 2016-10-20 NXGN Data, Inc. Ultra high capacity solid state drive
CN108073470A (zh) * 2016-11-07 2018-05-25 三星电子株式会社 执行地址映射表的纠错的存储器系统及其控制方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113993227A (zh) * 2021-10-08 2022-01-28 深圳市广和通无线股份有限公司 通讯模组和终端设备

Also Published As

Publication number Publication date
US20200125288A1 (en) 2020-04-23
KR20200044308A (ko) 2020-04-29
US10678473B2 (en) 2020-06-09

Similar Documents

Publication Publication Date Title
US10289408B2 (en) Managing wear of system areas of storage devices
US11257527B2 (en) Memory module with battery and electronic system having the memory module
CN102483949B (zh) 预加载数据到快闪存储装置中
US7865761B1 (en) Accessing multiple non-volatile semiconductor memory modules in an uneven manner
CN110874188B (zh) 数据存储装置、其操作方法以及具有其的存储系统
WO2008018258A1 (fr) Dispositif de stockage
CN104704563A (zh) 具有双模式引脚的闪存存储器控制器
US20110131368A1 (en) Method and apparatus for managing erase count of memory device
JP6313245B2 (ja) 半導体記憶装置
CN111078511A (zh) 存储装置和服务器装置
CN110033815A (zh) 配置为选择性地引导存储器的ram控制器及其操作方法
CN114490426A (zh) 与不正常关闭相关联的高效数据存储使用
KR100897601B1 (ko) 시스템의 오작동 방지를 위한 비휘발성 메모리 모듈 및이를 구비한 시스템
US10061378B2 (en) System and method for adjusting device performance based on sensed host current sourcing capability
US11036493B2 (en) Memory system and operating method thereof
CN115701577A (zh) 存储器系统和存储器系统的控制器
CN113127381A (zh) 执行主机映射管理的存储器系统
CN109753440B (zh) 存储器件及包括其的存储系统
WO2017139486A1 (en) Method and apparatus for providing increased storage capacity
CN108363548B (zh) 交叉点非易失性存储器装置的块擦除方案
US20230007903A1 (en) Storage device and method of operation thereof
US11169584B2 (en) Dual-connector storage system and method for simultaneously providing power and memory access to a computing device
CN108257629A (zh) 非易失性存储器装置和包括其的数据存储装置的操作方法
CN110442302B (zh) 存储器系统及用于操作存储器系统的方法
CN112698784A (zh) 存储器系统

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination