CN111009599A - 一种led外延片及其制备方法 - Google Patents

一种led外延片及其制备方法 Download PDF

Info

Publication number
CN111009599A
CN111009599A CN202010002935.9A CN202010002935A CN111009599A CN 111009599 A CN111009599 A CN 111009599A CN 202010002935 A CN202010002935 A CN 202010002935A CN 111009599 A CN111009599 A CN 111009599A
Authority
CN
China
Prior art keywords
substrate
gas
layer
semiconductor layer
epitaxial wafer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202010002935.9A
Other languages
English (en)
Inventor
滕龙
霍丽艳
吴洪浩
刘兆
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Jiangxi Qianzhao Photoelectric Co ltd
Original Assignee
Jiangxi Qianzhao Photoelectric Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Jiangxi Qianzhao Photoelectric Co ltd filed Critical Jiangxi Qianzhao Photoelectric Co ltd
Priority to CN202010002935.9A priority Critical patent/CN111009599A/zh
Publication of CN111009599A publication Critical patent/CN111009599A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/20Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular shape, e.g. curved or truncated substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/04Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a quantum effect structure or superlattice, e.g. tunnel junction
    • H01L33/06Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a quantum effect structure or superlattice, e.g. tunnel junction within the light emitting region, e.g. quantum confinement structure or tunnel barrier
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/12Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a stress relaxation structure, e.g. buffer layer

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Led Devices (AREA)

Abstract

本发明提供了一种LED外延片及其制备方法,包括:提供衬底;对所述衬底进行加热,并采用氮化气体对所述衬底进行氮化处理,以在所述衬底表面形成翘曲控制层,其中所述氮化气体至少包括氨气;在所述翘曲控制层表面依次形成N型半导体层、多量子阱层和P型半导体层。对衬底进行加热,并采用氮化气体对衬底进行氮化处理,使得氨气与衬底表面的一些化学键结合,形成晶格常数介于衬底和半导体层中间的物质即翘曲控制层,减少衬底和半导体层之间因晶格失配产生的压应力或张应力,进而减小和改变LED外延片的翘曲,提高LED外延片的波长均匀性,提高LED外延片的良率,节约后续形成的LED芯片的分选成本。

Description

一种LED外延片及其制备方法
技术领域
本发明涉及半导体制造技术领域,更具体地说,涉及一种LED外延片及其制备方法。
背景技术
LED外延片是指在蓝宝石、硅等衬底基片上生长出的外延结构。LED外延片处于LED产业链中的上游环节,是半导体照明产业技术含量最高、对最终产品品质、成本控制影响最大的环节。近年来,下游应用市场的繁荣带动LED产业迅猛发展,也给LED外延片市场迎来发展良机。
为了节约生产成本,现有的LED外延片的尺寸由2英寸扩大到4英寸,甚至6英寸、8英寸,但是,随着LED外延片尺寸的增加,LED外延片的生长也面临着很多困难,如由于晶格失配导致的LED外延片翘曲过大等,严重影响着LED外延片的性能。
发明内容
有鉴于此,本发明提供了一种LED外延片及其制备方法,以解决LED外延片面对的翘曲过大的问题。
为实现上述目的,本发明提供如下技术方案:
一种LED外延片的制备方法,包括:
提供衬底;
对所述衬底进行加热,并采用氮化气体对所述衬底进行氮化处理,以在所述衬底表面形成翘曲控制层,其中所述氮化气体至少包括氨气;
在所述翘曲控制层表面依次形成N型半导体层、多量子阱层和P型半导体层。
可选地,所述氮化气体为氨气与氢气的混合气体;
或者,所述氮化气体为氨气与氮气的混合气体;
或者,所述氮化气体为氨气、氢气和氮气的混合气体。
可选地,所述氮化气体的总流量为20SLM~600SLM;
其中,氢气的流量0SLM~300SLM,包括端点值,氮气的流量7SLM~600SLM,包括端点值,氨气的流量是1SLM~220SLM,包括端点值;
或者,氢气的流量7SLM~300SLM,包括端点值,氮气的流量0SLM~600SLM,包括端点值,氨气的流量是1SLM~220SLM,包括端点值。
可选地,氨气、氮气和氢气的比例为1:0:300~1:0.1:1;
或者,氨气、氮气和氢气的比例为1:600:0~1:0.1:1。
可选地,所述氮化处理的时间为0.5min~20min;
所述氮化处理的温度为600℃~1200℃。
可选地,对所述衬底进行氮化处理包括:
采用恒温的方式对所述衬底进行氮化处理;
或者,采用渐变升温的方式对所述衬底进行氮化处理。
可选地,在所述翘曲控制层表面依次形成N型半导体层、多量子阱层和P型半导体层之前,还包括:
在所述翘曲控制层表面形成缓冲层;
或者,在所述翘曲控制层表面依次形成缓冲层和非掺杂半导体层。
一种LED外延片,包括衬底、位于所述衬底表面的翘曲控制层、依次位于所述翘曲控制层表面的N型半导体层、多量子阱层和P型半导体层;
其中,所述翘曲控制层是通过对所述衬底进行加热,并采用氮化气体对所述衬底进行氮化处理形成的,所述氮化气体至少包括氨气。
可选地,所述衬底为PSS镀AlN衬底或蓝宝石衬底。
可选地,还包括位于所述翘曲控制层和所述N型半导体层之间的缓冲层;
或者,还包括依次位于所述翘曲控制层和所述N型半导体层之间的缓冲层和非掺杂半导体层。
与现有技术相比,本发明所提供的技术方案具有以下优点:
本发明所提供的LED外延片及其制备方法,对衬底进行加热,并采用氮化气体对衬底进行氮化处理,使得氨气与衬底表面的一些化学键结合,形成晶格常数介于衬底和半导体层中间的物质即翘曲控制层,减少衬底和半导体层之间因晶格失配产生的压应力或张应力,进而减小和改变LED外延片的翘曲,提高LED外延片的波长均匀性,提高LED外延片的良率,节约后续形成的LED芯片的分选成本。
并且,由于本发明只是在外延生长之前利用气氛对衬底表面进行氮化处理形成翘曲控制层,而不用额外通入镓源等生长增加外延层,即在不增加外延层厚度的前提下可有效调节最终外延片的翘曲程度,从而可以节约成本。
此外,对衬底进行氮化处理,可以使衬底表面的低维氧化物分解形成氮化物,从而可以减少衬底中的杂质浓度,提高后续形成的膜层的晶体质量,进而提高LED外延结构的光电性能。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
图1为本发明实施例提供的一种LED外延片的制备方法的流程图;
图2为现有技术中的LED外延片的波长分布示意图;
图3为本发明一个实施方式提供的一种LED外延片的波长分布示意图;
图4为本发明另一个实施方式提供的一种LED外延片的波长分布示意图;
图5为本发明另一个实施方式提供的一种LED外延片的波长分布示意图;
图6为本发明另一个实施方式提供的一种LED外延片的波长分布示意图;
图7为本发明另一个实施方式提供的一种LED外延片的波长分布示意图;
图8为本发明另一个实施方式提供的一种LED外延片的波长分布示意图;
图9为本发明实施例提供的一种LED外延片的结构示意图;
图10为本发明实施例提供的另一种LED外延片的结构示意图;
图11为本发明实施例提供的另一种LED外延片的结构示意图。
具体实施方式
以上是本发明的核心思想,为使本发明的上述目的、特征和优点能够更加明显易懂,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明实施例提供了一种LED外延片的制备方法,如图1所示,包括:
S101:提供衬底;
可选地,该衬底为PSS(Patterned Sapphire Substrate,图形化蓝宝石)镀AlN衬底,或者,该衬底为蓝宝石衬底。
S102:对所述衬底进行加热,并采用氮化气体对所述衬底进行氮化处理,以在所述衬底表面形成翘曲控制层,其中所述氮化气体至少包括氨气;
将衬底传入反应室后,逐渐加热,并通入一定量的氮化气体,采用氮化气体对衬底进行氮化处理,其中,氮化气体至少包括氨气,由于氨气可以与衬底表面的一些化学键结合,形成晶格常数介于衬底和半导体层中间的物质即翘曲控制层。
例如,温度升高至600℃之后,氨气与PSS镀AlN衬底表面的ALN/AL2O3混合物的薄膜开始反应形成翘曲控制层,温度达到1000℃~1200℃之后,关闭氮气和/或氨气进行氢化处理。其中,可以通过调节氨气的流量和/或时间控制翘曲,如增加氨气流量可以使LED外延片变凸,减小氨气流量可以使LED外延片变凹,增加氨气的通入时间可以使LED外延片变凸,减小氨气的通入时间可以使LED外延片变凹。
由于翘曲控制层的晶格常数介于衬底的晶格常数和后续待生长的半导体层的晶格常数中间,因此,可以减少衬底和半导体层之间因晶格失配产生的压应力或张应力,进而减小和改变LED外延片的翘曲,提高LED外延片的波长均匀性,提高LED外延片的良率,节约后续形成的LED芯片的分选成本。
并且,由于本发明只是在外延生长之前利用气氛对衬底表面进行氮化处理形成翘曲控制层,而不用额外通入镓源等生长增加外延层,即在不增加外延层厚度的前提下可有效调节最终外延片的翘曲程度,从而可以节约成本。
此外,对衬底进行氮化处理,可以使衬底表面的低维氧化物分解形成氮化物,从而可以减少衬底中的杂质浓度,提高后续形成的膜层的晶体质量,进而提高LED外延结构的光电性能。
S103:在所述翘曲控制层表面依次形成N型半导体层、多量子阱层和P型半导体层。
在本发明的一个实施例中,在所述翘曲控制层表面依次形成N型半导体层、多量子阱层和P型半导体层之前,还包括:
在所述翘曲控制层表面形成缓冲层。
在本发明的另一个实施例中,在所述翘曲控制层表面依次形成N型半导体层、多量子阱层和P型半导体层之前,还包括:
在所述翘曲控制层表面依次形成缓冲层和非掺杂半导体层。
需要说明的是,本发明实施例中的半导体层都为氮化镓层,即N形半导体层为N型氮化镓层,P型半导体层为P型氮化镓层,非掺杂半导体层为非掺杂氮化镓层,当然,本发明并不仅限于此,在其他实施例中,半导体层还可以为其他半导体材料层。
本发明实施例中,氮化气体可以为氨气与氢气的混合气体;或者,氮化气体为氨气与氮气的混合气体;或者,氮化气体为氨气、氢气和氮气的混合气体。
可选地,所述氮化气体的总流量为20SLM~600SLM。其中,氢气的流量0SLM~300SLM,包括端点值,氮气的流量7SLM~600SLM,包括端点值,氨气的流量是1SLM~220SLM,包括端点值,其中,当氢气的流量为0时,氮化气体为氨气和氮气的混合气体,当氢气的流量不为0时,氮化气体为氢气、氮气和氨气的混合气体。
或者,氢气的流量7SLM~300SLM,包括端点值,氮气的流量0SLM~600SLM,包括端点值,氨气的流量是1SLM~220SLM,包括端点值,其中,当氮气的流量为0时,氮化气体为氨气和氢气的混合气体,当氮气的流量不为0时,氮化气体为氢气、氮气和氨气的混合气体。
进一步可选地,氨气、氮气和氢气的比例可以为1:0:300~1:0.1:1,同样,当氮气的比例为0时,氮化气体为氨气和氢气的混合气体,当氮气的比例不为0时,氮化气体为氢气、氮气和氨气的混合气体。其中,混合气体中,氢气的体积大于氨气和氮气的体积。
或者,氨气、氮气和氢气的比例为1:600:0~1:0.1:1,同样,当氢气的比例为0时,氮化气体为氨气和氮气的混合气体,当氢气的比例不为0时,氮化气体为氢气、氮气和氨气的混合气体。其中,混合气体中,氮气的体积大于氨气和氢气的体积。需要说明的是,反应室中通入氨气、氮气和氢气次序不分先后。
可选地,本发明实施例中,氮化处理的时间为0.5min~20min;氮化处理的温度为600℃~1200℃。
进一步地,氮化处理的温度可以是按照固定升温速率渐变升温的,也可以是恒温不变的。当渐变升温时,温度可以是阶梯变化的,如包括多个氮化阶段,不同氮化阶段的温度不同,且温度依次升高。具体地,如先升温至600℃,再逐渐升温600℃~800℃进行氮化处理,稳定5s~10min;再逐渐升温至800℃~1000℃进行氮化处理,稳定5s~10min,再逐渐升温至1000℃~1200℃进行氮化处理,稳定5s~10min。当恒温不变时,直接升温至600℃~1000℃范围内某一温度,或者,升温至800℃~1000℃范围内某一温度,进行氮化处理0.5min~20min。
在本发明的一个实施方式中,LED外延片的制备方法包括如下步骤:
步骤1:提供PSS镀AlN衬底为衬底。
步骤2:将PSS镀AlN衬底放在石墨盘上,传入MOCVD(Metal-organic ChemicalVapor Deposition,金属有机化合物化学气相沉淀)反应室内,通入200~300SLM的氢气,20~30SLM的氮气,25~35SLM的氨气,时间为5~8min,石墨盘温度采用匀速升温的方式,逐渐将温度升高至900~1100℃。
步骤3:升温至1100~1250℃后,进行0.5~2min氢化处理,去除表面杂质等。
步骤4:通入三甲基镓,生长缓冲层,厚度为15~25A,温度600~850℃。
步骤5:通入三甲基镓,生长非掺杂氮化镓层,厚度为2.0~3.0μm,温度为1100~1200℃。
步骤6:通入三甲基镓和硅烷,生长N型氮化镓层,厚度为1.5~2.5μm,温度为1050~1100℃,硅烷的浓度为7.5E18/cm3~8.5E18/cm3
步骤7:通入三乙基镓和三甲基铟生长多量子阱层,总厚度为0.1~0.2μm,阱的温度为750~800℃,垒的温度为830~900℃。
步骤8:通入三乙基镓和二茂镁生长P型氮化镓层,厚度为0.3~0.6μm,温度900~1000℃,Mg的浓度为1.5E19/cm3~2.5E21/cm3
步骤9:进行降温退火处理,结束生长,对LED外延片进行测试,用PL测试机测试波长,单片波长分布情况如图3所示,单片波长分布比较均匀,与图2所示现有技术相比,偏凹的情况明显改善。
在本发明的另一个实施方式中,LED外延片的制备方法包括如下步骤:
步骤1:提供PSS镀AlN衬底。
步骤2:将PSS镀AlN衬底放在石墨盘上,传入MOCVD反应室内,通入200~300SLM的氢气,20~30SLM的氮气,50~70SLM的氨气,时间为5~8min,石墨盘温度采用匀速升温的方式,逐渐升温至900~1100℃。
步骤3:升温至1050~1200℃后,进行0.5~2min氢化处理,去除表面杂质等。
步骤4:通入三甲基镓,生长缓冲层,厚度为15~25A,温度600~850℃。
步骤5:通入三甲基镓,生长非掺杂氮化镓层,厚度为2.0~3.0μm,温度为1100~1200℃。
步骤6:通入三甲基镓和硅烷,生长N型氮化镓层,厚度为1.5~2.5μm,温度为1050~1100℃,硅烷的浓度为7.5E18/cm3~8.5E18/cm3
步骤7:通入三乙基镓和三甲基铟生长多量子阱层,总厚度为0.1~0.2μm,阱的温度为750~800℃,垒的温度为温度830~900℃。
步骤8:通入三乙基镓和二茂镁生长P型氮化镓层,厚度为0.3~0.6μm,温度900~1000℃,Mg的浓度为1.5E19/cm3~2.5E21/cm3
步骤9:进行降温退火处理,结束生长,对LED外延片进行测试,用PL测试机测试波长,单片波长分布情况如图4所示,单片波长分布比较均匀,与图2所示现有技术相比,偏凹的情况明显改善。
在本发明的另一个实施方式中,LED外延片的制备方法包括如下步骤:
步骤1:提供PSS镀AlN衬底。
步骤2:将PSS镀AlN衬底放在石墨盘上,传入MOCVD反应室内,通入200~300SLM的氢气,20~30SLM的氮气,95~110SLM的氨气,时间为2~5min,温度为700~850℃,进行第一阶段的氮化处理,之后,再将温度逐渐升温至900~1050℃,气体组分不变,保持恒温时间2~5min,进行第二阶段氮化处理。步骤3:升温至1050~1250℃后,进行0.5~2min氢化处理,去除表面杂质等。
步骤4:通入三甲基镓,生长缓冲层,厚度为15~25A,温度600~850℃。
步骤5:通入三甲基镓,生长非掺杂氮化镓层,厚度为2.0~3.0μm,温度为1100~1200℃。
步骤6:通入三甲基镓和硅烷,生长N型氮化镓层,厚度为1.5~2.5μm,温度为1050~1100℃,硅烷的浓度为7.5E18/cm3~8.5E18/cm3
步骤7:通入三乙基镓和三甲基铟生长多量子阱层,总厚度为0.1~0.2μm,阱的温度为750~800℃,垒的温度为温度830~900℃。
步骤8:通入三乙基镓和二茂镁生长P型氮化镓层,厚度为0.3~0.6μm,温度900~1000℃,Mg的浓度为1.5E19/cm3~2.5E21/cm3
步骤9:进行降温退火处理,结束生长,对LED外延片进行测试,用PL测试机测试波长,单片波长分布情况如图5所示,单片波长分布中心波长偏长,与图2所示现有技术相比,由偏凹的转为偏凸。
在本发明的另一个实施方式中,LED外延片的制备方法包括如下步骤:
步骤1:提供PSS镀AlN衬底。
步骤2:将PSS镀AlN衬底放在石墨盘上,传入MOCVD反应室内,通入200~300SLM的氢气,20~30SLM的氮气,7~15SLM的氨气,时间为1~3min,温度为700~850℃,进行第一阶段氮化处理,之后,再将温度逐渐升温至900~1050℃,气体组分不变,保持恒温时间1~3min,进行第二阶段氮化处理。步骤3:升温至1050~1250℃后,进行0.5~2min氢化处理,去除表面杂质等。
步骤4:通入三甲基镓,生长缓冲层,厚度为15~25A,温度600~850℃。
步骤5:通入三甲基镓,生长非掺杂氮化镓层,厚度为2.0~3.0μm,温度为1100~1200℃。
步骤6:通入三甲基镓和硅烷,生长N型氮化镓层,厚度为1.5~2.5μm,温度为1050~1100℃,硅烷的浓度为7.5E18/cm3~8.5E18/cm3
步骤7:通入三乙基镓和三甲基铟生长多量子阱层,总厚度为0.1~0.2μm,阱的温度为750~800℃,垒的温度为温度830~900℃。
步骤8:通入三乙基镓和二茂镁生长P型氮化镓层,厚度为0.3~0.6μm,温度900~1000℃,Mg的浓度为1.5E19/cm3~2.5E21/cm3
步骤9:进行降温退火处理,结束生长,对LED外延片进行测试,用PL测试机测试波长,单片波长分布情况如图6所示,单片波长分布比较均匀,与图2所示现有技术相比,偏凹的情况明显改善。
在本发明的另一个实施方式中,LED外延片的制备方法包括如下步骤:
步骤1:提供PSS镀AlN衬底为衬底。
步骤2:将PSS镀AlN衬底放在石墨盘上,传入MOCVD(Metal-organic ChemicalVapor Deposition,金属有机化合物化学气相沉淀)反应室内,通入200~500SLM的氮气,20~70SLM的氨气,时间为3~10min,石墨盘温度采用匀速升温的方式,逐渐将温度升高至1050~1250℃。
步骤3:升温至1050~1250℃后,进行0.5~2min氢化处理,去除表面杂质等。
步骤4:通入三甲基镓,生长缓冲层,厚度为15~25A,温度600~850℃。
步骤5:通入三甲基镓,生长非掺杂氮化镓层,厚度为2.0~3.0μm,温度为1100~1200℃。
步骤6:通入三甲基镓和硅烷,生长N型氮化镓层,厚度为1.5~2.5μm,温度为1050~1100℃,硅烷的浓度为7.5E18/cm3~8.5E18/cm3
步骤7:通入三乙基镓和三甲基铟生长多量子阱层,总厚度为0.1~0.2μm,阱的温度为750~800℃,垒的温度为830~900℃。
步骤8:通入三乙基镓和二茂镁生长P型氮化镓层,厚度为0.3~0.6μm,温度900~1000℃,Mg的浓度为1.5E19/cm3~2.5E21/cm3
步骤9:进行降温退火处理,结束生长,对LED外延片进行测试,用PL测试机测试波长,单片波长分布情况如图7所示,单片波长分布比较均匀,与图2所示现有技术相比,偏凹的情况明显改善。
本实施例的一个变形实施例也可以为升温方式为渐变升温,具体为:时间为1~3min,温度为700~850℃,进行第一阶段氮化处理,之后,再将温度逐渐升温至900~1000℃,气体组分不变,保持恒温时间1~3min,进行第二阶段氮化处理。
在本发明的另一个实施方式中,LED外延片的制备方法包括如下步骤:
步骤1:提供PSS镀AlN衬底为衬底。
步骤2:将PSS镀AlN衬底放在石墨盘上,传入MOCVD(Metal-organic ChemicalVapor Deposition,金属有机化合物化学气相沉淀)反应室内,通入200~500SLM的氢气,20~70SLM的氨气,时间为3~10min,石墨盘温度采用匀速升温的方式,逐渐将温度升高至1050~1250℃。
步骤3:升温至1050~1250℃后,进行0.5~2min氢化处理,去除表面杂质等。
步骤4:通入三甲基镓,生长缓冲层,厚度为15~25A,温度600~850℃。
步骤5:通入三甲基镓,生长非掺杂氮化镓层,厚度为2.0~3.0μm,温度为1100~1200℃。
步骤6:通入三甲基镓和硅烷,生长N型氮化镓层,厚度为1.5~2.5μm,温度为1050~1100℃,硅烷的浓度为7.5E18/cm3~8.5E18/cm3
步骤7:通入三乙基镓和三甲基铟生长多量子阱层,总厚度为0.1~0.2μm,阱的温度为750~800℃,垒的温度为830~900℃。
步骤8:通入三乙基镓和二茂镁生长P型氮化镓层,厚度为0.3~0.6μm,温度900~1000℃,Mg的浓度为1.5E19/cm3~2.5E21/cm3
步骤9:进行降温退火处理,结束生长,对LED外延片进行测试,用PL测试机测试波长,单片波长分布情况如图8所示,单片波长分布比较均匀,与图2所示现有技术相比,偏凹的情况明显改善。
本实施例的一个变形实施例也可以为升温方式为渐变升温,具体为:时间为1~3min,温度为700~850℃,进行第一阶段氮化处理,之后,再将温度逐渐升温至900~1100℃,气体组分不变,保持恒温时间1~3min,进行第二阶段氮化处理。
本发明实施例提供的LED外延片的制备方法,对衬底进行加热,并采用氮化气体对衬底进行氮化处理,使得氨气与衬底表面的一些化学键结合,形成晶格常数介于衬底和半导体层中间的物质即翘曲控制层,减少衬底和半导体层之间因晶格失配产生的压应力或张应力,进而减小和改变LED外延片的翘曲,提高LED外延片的波长均匀性,提高LED外延片的良率,节约后续形成的LED芯片的分选成本。
并且,由于本发明只是在外延生长之前利用气氛对衬底表面进行氮化处理形成翘曲控制层,而不用额外通入镓源等生长增加外延层,即在不增加外延层厚度的前提下可有效调节最终外延片的翘曲程度,从而可以节约成本。
此外,对衬底进行氮化处理,可以使衬底表面的低维氧化物分解形成氮化物,从而可以减少衬底中的杂质浓度,提高后续形成的膜层的晶体质量,进而提高LED外延结构的光电性能。
本发明实施例还提供了一种LED外延片,如图9所示,包括衬底10、位于所述衬底10表面的翘曲控制层11、依次位于所述翘曲控制层11表面的N型半导体层12、多量子阱层13和P型半导体层14;
其中,所述翘曲控制层11是通过对所述衬底10进行加热,并采用氮化气体对所述衬底10进行氮化处理形成的,所述氮化气体至少包括氨气。
可选地,所述衬底10为PSS镀AlN衬底或蓝宝石衬底。翘曲控制层11为对衬底10进行氮化处理后,在衬底10表面形成的物质。
在本发明的一个实施例中,在所述翘曲控制层11表面依次形成N型半导体层12、多量子阱层13和P型半导体层14之前,如图10所示,还包括:
在所述翘曲控制层11表面形成缓冲层15。
在本发明的另一个实施例中,在所述翘曲控制层11表面依次形成N型半导体层12、多量子阱层13和P型半导体层14之前,如图11所示,还包括:
在所述翘曲控制层11表面依次形成缓冲层15和非掺杂半导体层16。
需要说明的是,本发明实施例中的半导体层都为氮化镓层,即N型半导体层12为N型氮化镓层,P型半导体层14为P型氮化镓层,非掺杂半导体层16为非掺杂氮化镓层,当然,本发明并不仅限于此,在其他实施例中,半导体层还可以为其他半导体材料层。
本发明实施例中,采用氮化气体对衬底10进行氮化处理后,由于氨气可以与衬底10表面的一些化学键结合,形成晶格常数介于衬底10和半导体层12中间的物质即翘曲控制层11。
由于翘曲控制层11的晶格常数介于衬底10的晶格常数和后续待生长的半导体层12的晶格常数中间,因此,可以减少衬底10和半导体层12之间因晶格失配产生的压应力或张应力,进而减小和改变LED外延片的翘曲,提高LED外延片的波长均匀性,提高LED外延片的良率,节约后续形成的LED芯片的分选成本。
并且,由于本发明只是在外延生长之前利用气氛对衬底表面进行氮化处理形成翘曲控制层,而不用额外通入镓源等生长增加外延层,即在不增加外延层厚度的前提下可有效调节最终外延片的翘曲程度,从而可以节约成本。
此外,对衬底10进行氮化处理,可以使衬底10表面的低维氧化物分解形成氮化物,从而可以减少衬底10中的杂质浓度,提高后续形成的膜层的晶体质量,进而提高LED外延结构的光电性能。
本说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。对于实施例公开的装置而言,由于其与实施例公开的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。
对所公开的实施例的上述说明,使本领域专业技术人员能够实现或使用本发明。对这些实施例的多种修改对本领域的专业技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本发明的精神或范围的情况下,在其它实施例中实现。因此,本发明将不会被限制于本文所示的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。

Claims (10)

1.一种LED外延片的制备方法,其特征在于,包括:
提供衬底;
对所述衬底进行加热,并采用氮化气体对所述衬底进行氮化处理,以在所述衬底表面形成翘曲控制层,其中所述氮化气体至少包括氨气;
在所述翘曲控制层表面依次形成N型半导体层、多量子阱层和P型半导体层。
2.根据权利要求1所述的方法,其特征在于,所述氮化气体为氨气与氢气的混合气体;
或者,所述氮化气体为氨气与氮气的混合气体;
或者,所述氮化气体为氨气、氢气和氮气的混合气体。
3.根据权利要求2所述的方法,其特征在于,所述氮化气体的总流量为20SLM~600SLM;
其中,氢气的流量0SLM~300SLM,包括端点值,氮气的流量7SLM~600SLM,包括端点值,氨气的流量是1SLM~220SLM,包括端点值;
或者,氢气的流量7SLM~300SLM,包括端点值,氮气的流量0SLM~600SLM,包括端点值,氨气的流量是1SLM~220SLM,包括端点值。
4.根据权利要求3所述的方法,其特征在于,氨气、氮气和氢气的比例为1:0:300~1:0.1:1;
或者,氨气、氮气和氢气的比例为1:600:0~1:0.1:1。
5.根据权利要求1所述的方法,其特征在于,所述氮化处理的时间为0.5min~20min;
所述氮化处理的温度为600℃~1200℃。
6.根据权利要求1所述的方法,其特征在于,对所述衬底进行氮化处理包括:
采用恒温的方式对所述衬底进行氮化处理;
或者,采用渐变升温的方式对所述衬底进行氮化处理。
7.根据权利要求1所述的方法,其特征在于,在所述翘曲控制层表面依次形成N型半导体层、多量子阱层和P型半导体层之前,还包括:
在所述翘曲控制层表面形成缓冲层;
或者,在所述翘曲控制层表面依次形成缓冲层和非掺杂半导体层。
8.一种LED外延片,其特征在于,包括衬底、位于所述衬底表面的翘曲控制层、依次位于所述翘曲控制层表面的N型半导体层、多量子阱层和P型半导体层;
其中,所述翘曲控制层是通过对所述衬底进行加热,并采用氮化气体对所述衬底进行氮化处理形成的,所述氮化气体至少包括氨气。
9.根据权利要求8所述的LED外延片,其特征在于,所述衬底为PSS镀AlN衬底或蓝宝石衬底。
10.根据权利要求8所述的LED外延片,其特征在于,还包括位于所述翘曲控制层和所述N型半导体层之间的缓冲层;
或者,还包括依次位于所述翘曲控制层和所述N型半导体层之间的缓冲层和非掺杂半导体层。
CN202010002935.9A 2020-01-02 2020-01-02 一种led外延片及其制备方法 Pending CN111009599A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010002935.9A CN111009599A (zh) 2020-01-02 2020-01-02 一种led外延片及其制备方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010002935.9A CN111009599A (zh) 2020-01-02 2020-01-02 一种led外延片及其制备方法

Publications (1)

Publication Number Publication Date
CN111009599A true CN111009599A (zh) 2020-04-14

Family

ID=70120407

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010002935.9A Pending CN111009599A (zh) 2020-01-02 2020-01-02 一种led外延片及其制备方法

Country Status (1)

Country Link
CN (1) CN111009599A (zh)

Citations (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004296701A (ja) * 2003-03-26 2004-10-21 Kyocera Corp エピタキシャル基板ならびに半導体装置および窒化物系半導体の結晶成長方法
KR20070095626A (ko) * 2006-03-22 2007-10-01 삼성코닝 주식회사 질화물 반도체 기판 및 이의 제조방법
CN102418145A (zh) * 2011-10-18 2012-04-18 湘能华磊光电股份有限公司 在图形衬底上生长GaN基LED外延片的方法
CN102473614A (zh) * 2009-07-27 2012-05-23 科发伦材料株式会社 硅晶片的热处理方法
KR20130084905A (ko) * 2012-01-18 2013-07-26 삼성전자주식회사 질화물 반도체층 성장 방법
CN103337570A (zh) * 2013-06-07 2013-10-02 合肥彩虹蓝光科技有限公司 改善4 inch GaN基外延片内均匀性和波长集中度的方法
CN104054166A (zh) * 2012-01-16 2014-09-17 夏普株式会社 异质结型场效应晶体管用的外延晶片
CN106098749A (zh) * 2016-06-30 2016-11-09 中国电子科技集团公司第五十五研究所 一种硅衬底上AlGaN/GaN异质结构及其生长方法
CN106711020A (zh) * 2015-11-18 2017-05-24 北京北方微电子基地设备工艺研究中心有限责任公司 衬底的氮化方法及氮化镓缓冲层的制备方法
CN107316928A (zh) * 2017-07-20 2017-11-03 厦门三安光电有限公司 氮化物半导体元件及其制作方法
CN108281514A (zh) * 2017-12-29 2018-07-13 华灿光电(苏州)有限公司 一种发光二极管外延片的制备方法
CN108336192A (zh) * 2017-12-29 2018-07-27 华灿光电(苏州)有限公司 一种发光二极管外延片的制备方法
CN211879400U (zh) * 2020-01-02 2020-11-06 江西乾照光电有限公司 一种led外延片

Patent Citations (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004296701A (ja) * 2003-03-26 2004-10-21 Kyocera Corp エピタキシャル基板ならびに半導体装置および窒化物系半導体の結晶成長方法
KR20070095626A (ko) * 2006-03-22 2007-10-01 삼성코닝 주식회사 질화물 반도체 기판 및 이의 제조방법
CN102473614A (zh) * 2009-07-27 2012-05-23 科发伦材料株式会社 硅晶片的热处理方法
CN102418145A (zh) * 2011-10-18 2012-04-18 湘能华磊光电股份有限公司 在图形衬底上生长GaN基LED外延片的方法
CN104054166A (zh) * 2012-01-16 2014-09-17 夏普株式会社 异质结型场效应晶体管用的外延晶片
KR20130084905A (ko) * 2012-01-18 2013-07-26 삼성전자주식회사 질화물 반도체층 성장 방법
CN103337570A (zh) * 2013-06-07 2013-10-02 合肥彩虹蓝光科技有限公司 改善4 inch GaN基外延片内均匀性和波长集中度的方法
CN106711020A (zh) * 2015-11-18 2017-05-24 北京北方微电子基地设备工艺研究中心有限责任公司 衬底的氮化方法及氮化镓缓冲层的制备方法
CN106098749A (zh) * 2016-06-30 2016-11-09 中国电子科技集团公司第五十五研究所 一种硅衬底上AlGaN/GaN异质结构及其生长方法
CN107316928A (zh) * 2017-07-20 2017-11-03 厦门三安光电有限公司 氮化物半导体元件及其制作方法
CN108281514A (zh) * 2017-12-29 2018-07-13 华灿光电(苏州)有限公司 一种发光二极管外延片的制备方法
CN108336192A (zh) * 2017-12-29 2018-07-27 华灿光电(苏州)有限公司 一种发光二极管外延片的制备方法
CN211879400U (zh) * 2020-01-02 2020-11-06 江西乾照光电有限公司 一种led外延片

Similar Documents

Publication Publication Date Title
JP3239622B2 (ja) 半導体薄膜の形成方法
CN211879400U (zh) 一种led外延片
CN103996759A (zh) Led外延层生长方法及led外延层
CN104393125B (zh) 一种发光元件的制备方法
JP6326154B2 (ja) LaAlxOy基板に基づく非極性青色LEDエピタキシャルウェハの製造方法
JP2007246330A (ja) Iii−v族窒化物系半導体基板、iii−v族窒化物系デバイス、及びそれらの製造方法
JP2007246331A (ja) Iii−v族窒化物系半導体基板及びその製造方法
CN114824003B (zh) 一种发光二极管外延片及其制作方法
JP6933265B2 (ja) Iii族窒化物半導体基板の製造方法
CN115116828B (zh) 基于氮化物单晶衬底的同质外延结构及其均匀性调控方法
CN115020558A (zh) 一种高复合效率的发光二极管外延片及其制备方法
CN1914743A (zh) 基于氮化镓的化合物半导体多层结构及其制造方法
JP3100644B2 (ja) 半導体発光素子及びその製造方法
CN116190520A (zh) 提高波长良率的led外延片及其制备方法、led芯片
CN109004073B (zh) 一种提高GaN基LED芯片发光效率的外延生长方法
CN108511322B (zh) 一种在二维石墨衬底上制备GaN薄膜的方法
US8236103B2 (en) Group III nitride semiconductor crystal, production method thereof and group III nitride semiconductor epitaxial wafer
CN111009599A (zh) 一种led外延片及其制备方法
JP2925004B2 (ja) 窒化ガリウムの結晶成長方法
JP4165073B2 (ja) エピタキシャルシリコン単結晶ウェーハ並びにその製造方法
CN105870266A (zh) 电子阻挡层结构的生长方法及含此结构的led外延结构
US20100006023A1 (en) Method For Preparing Films And Devices Under High Nitrogen Chemical Potential
US8216921B2 (en) Method for production of silicon wafer for epitaxial substrate and method for production of epitaxial substrate
CN111244233B (zh) Led制备工艺
CN103123947B (zh) 一种改善各种衬底外延底层长晶质量的方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination