CN111009214A - 用于电源电压下降的补偿的设备及方法 - Google Patents

用于电源电压下降的补偿的设备及方法 Download PDF

Info

Publication number
CN111009214A
CN111009214A CN201910949279.0A CN201910949279A CN111009214A CN 111009214 A CN111009214 A CN 111009214A CN 201910949279 A CN201910949279 A CN 201910949279A CN 111009214 A CN111009214 A CN 111009214A
Authority
CN
China
Prior art keywords
voltage
amount
circuit
command value
control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201910949279.0A
Other languages
English (en)
Inventor
斋藤聪
宫泽敬
大馆英史
新保二郎
谷本一征
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Synaptics Inc
Original Assignee
Synaptics Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP2019174211A external-priority patent/JP2020060764A/ja
Application filed by Synaptics Inc filed Critical Synaptics Inc
Publication of CN111009214A publication Critical patent/CN111009214A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/20Circuitry for controlling amplitude response
    • H04N5/202Gamma control
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0673Adjustment of display parameters for control of gamma adjustment, e.g. selecting another gamma curve
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of El Displays (AREA)

Abstract

一种显示驱动器,包括下降量计算电路和数字伽马校正电路。所述下降量计算电路配置成从设定值中计算供应到显示面板的电源电压的下降量。数字伽马校正电路配置成基于所述下降量对输入图像数据执行数字伽马校正。

Description

用于电源电压下降的补偿的设备及方法
交叉引用
本申请要求于2018年10月5日提交的日本专利申请号2018-189655的优先权,所述申请的公开通过引用以其整体并入到本文中。
技术领域
本文中公开的实施例一般涉及用于电源电压下降的补偿的设备和方法。
背景技术
供应到诸如有机发光二极管(OLED)显示面板之类的显示面板的电源电压的下降可能影响显示面板的图像质量。
发明内容
在一个或多个实施例中,显示驱动器包括下降量计算电路和数字伽马校正(gammacorrection)电路。下降量计算电路配置成从设定值中计算供应到显示驱动器的电源电压的下降量。数字伽马校正电路基于所述下降量对输入图像数据执行数字伽马校正。
在一个或多个实施例中,显示驱动器包括下降量计算电路和功率管理集成电路(PMIC)控制电路。下降量计算电路配置成从设定值中计算供应到显示驱动器的电源电压的下降量。PMIC控制电路配置成基于所述下降量生成控制信号,以控制生成电源电压的PMIC。
在一个或多个实施例中,一种显示方法包括:从设定值中计算供应到显示驱动器的电源电压的下降量;以及基于所述下降量对输入图像数据执行数字伽马校正。
附图说明
为了在其中可详细理解本公开的上述特征的方式,本公开的更特定描述、以上简要概述可通过参考实施例来获得,所述实施例中的一些在附图中被图示。然而,要注意,附图仅图示了本公开的一些实施例,并且因此不应被视为限制其范围,因为本公开可容许其它等效实施例。
图1是图示根据一个或多个实施例的显示设备的一个示例配置的电路框图。
图2是图示根据一个或多个实施例的显示面板的一个示例配置的电路框图。
图3是图示根据一个或多个实施例的数字伽马校正电路的一个示例配置的电路框图。
图4是图示根据一个或多个实施例的显示驱动器的一个示例操作的时序图。
图5是图示根据一个或多个实施例的显示设备的一个示例配置的电路框图。
图6图示了根据一个或多个实施例的电源电压的下降量与校正量之间的一个示例相关性。
图7是图示根据一个或多个实施例的显示设备的一个示例配置的电路框图。
图8是图示根据一个或多个实施例的灰度电压生成器电路的一个示例配置的电路框图。
具体实施方式
在一个或多个实施例中,如图1中所示,显示装置1包括显示面板2、功率管理集成电路(PMIC)3和显示驱动器4。在一个或多个实施例中,显示驱动器4配置成在显示面板2上显示与从主机(未图示)接收的与输入图像数据对应的图像。在一个或多个实施例中,PMIC3配置成生成电源电压ELVDD和电路接地电压ELVSS,并将相同量供应到显示面板2。
在一个或多个实施例中,显示面板2包括有机发光二极管(OLED)面板。在一个或多个实施例中,如图2中所示,显示面板2包括与彼此平行的数据线21、与彼此平行的扫描线22、以行和列排列的像素电路23以及扫描驱动器电路24。在一个或多个实施例中,每个像素电路23配置成从显示驱动器4接收驱动电压,并且以与所接收的驱动电压对应的亮度级发光。
在一个或多个实施例中,显示驱动器4包括数字伽马校正电路41、灰度电压生成器电路42、数模转换器(DAC)电路43、PMIC控制电路44和灰度电压控制电路45。
在一个或多个实施例中,数字伽马校正电路41配置成对输入图像数据执行数字伽马校正以生成校正的图像数据。
在一个或多个实施例中,灰度电压生成器电路42配置成生成分别与允许在校正的图像数据中指定的灰度值对应的灰度电压的集合,并将所生成的灰度电压供应到DAC电路43。由灰度电压生成器电路42生成的灰度电压中的最高一个在下文中可以被称为最高灰度电压,并且最低一个在下文中可以被称为最低灰度电压。在一个或多个实施例中,灰度电压生成器电路42配置成生成最高灰度电压和最低灰度电压,并且还通过借助于使用基于电阻器的分压(voltage dividing)电路对最高灰度电压和最低灰度电压进行分压来生成中间灰度电压。
在一个或多个实施例中,DAC电路43配置成对从数字伽马校正电路41接收的校正的图像数据执行数模转换,以生成要供应到像素电路23的驱动电压。在一个或多个实施例中,DAC电路43配置成基于从灰度电压生成器电路42供应的灰度电压来生成驱动电压。在一个或多个实施例中,DAC电路43配置成从由灰度电压生成器电路42供应的灰度电压之中选择与在校正的图像数据中指定的灰度值对应的灰度电压,并将所选择的灰度电压作为驱动电压输出。
在一个或多个实施例中,PMIC控制电路44配置成生成PMIC控制信号50并将PMIC控制信号50供应到PMIC 3。在一个或多个实施例中,基于PMIC控制信号50来控制由PMIC 3生成的电路接地电压ELVSS和电源电压ELVDD的电压电平。
在一个或多个实施例中,灰度电压控制电路45配置成控制由灰度电压生成器电路42生成的灰度电压。在一个或多个实施例中,灰度电压控制电路45配置成生成最高灰度电压命令值VRMax和最低灰度电压命令值VRMin,并且将最高灰度电压命令值VRMax和最低灰度电压命令值VRMin供应到灰度电压生成器电路42,其中最高灰度电压命令值VRMax指定最高灰度电压的电压电平,并且最低灰度电压命令值VRMin指定最低灰度电压的电压电平。在一个或多个实施例中,灰度电压生成器电路42配置成基于最高灰度电压命令值VRMax和最低灰度电压命令值VRMin生成最高灰度电压和最低灰度电压。
在一个或多个实施例中,灰度电压控制电路45配置成基于跨电源线3a的电压下降来控制由灰度电压生成器电路42生成的灰度电压,所述电源线3a将电源电压ELVDD供应到显示面板2。在一些实例中,实际供应到显示面板2的电源电压ELVDD的电压电平可能与PMIC 3的输出上的电源电压ELVDD的电压电平不一致。例如,由于受将电源电压ELVDD从PMIC 3传送到显示面板2的电源线3a的电阻所引起的电压下降,供应到显示面板2的电源电压ELVDD可能较低。这种电压下降可能降低显示面板2的亮度并使显示的图像变暗。在一个或多个实施例中,为了在这种情况下维持显示面板2的图像质量,灰度电压控制电路45配置成基于电源电压ELVDD的下降量来控制灰度电压。
在一个或多个实施例中,灰度电压控制电路45包括寄存器电路51、模数转换器(ADC)电路52、下降量计算电路53和最高/最低灰度电压值计算电路54。
在一个或多个实施例中,寄存器电路51配置成保存在灰度电压控制电路45的操作中使用的各种参数。在一个或多个实施例中,寄存器电路51配置成保存供应到显示面板2的电源电压ELVDD的设定值、最高灰度电压命令值VRMax的缺省值VRMax_Default和最低灰度电压命令值VRMin的缺省值VRMin_Default。
在一个或多个实施例中,ADC电路52配置成接收从PMIC 3供应到显示面板2的电源电压ELVDD,并对接收的电源电压ELVDD执行模数转换。在一个或多个实施例中,ADC电路52作为电源电压测量电路进行操作,其配置成生成供应到显示面板2的电源电压ELVDD的测量值。在一个或多个实施例中,为了测量实际供应到显示面板2的电源电压ELVDD,ADC电路52配置成从电源线3a的位置接收电源电压ELVDD,该位置与到PMIC 3相比更靠近于显示面板2。在一个或多个实施例中,ADC电路52配置成从电源线3a的尽可能靠近于显示面板2的位置接收电源电压ELVDD。在一个或多个实施例中,ADC电路52配置成将电源电压ELVDD的测量值传送到下降量计算电路53。
在一个或多个实施例中,下降量计算电路53配置成基于从ADC电路52接收的电源电压ELVDD的测量值来计算电源电压ELVDD的下降量。在一个或多个实施例中,下降量计算电路53配置成从寄存器电路51读取出电源电压ELVDD的设定值,并将电源电压ELVDD的下降量计算为电源电压ELVDD的测量值与从寄存器电路51读取出的设定值之间的差。在下文中,电源电压ELVDD的下降量可以被简称为“下降量”。在一个或多个实施例中,下降量计算电路53配置成生成指示下降量的数字信号,并将相同量传送到最高/最低灰度电压值计算电路54。
在一个或多个实施例中,PMIC控制电路44配置成基于由下降量计算电路53计算的电源电压ELVDD的下降量来生成PMIC控制信号50。在这些实施例中,PMIC 3配置成生成电源电压ELVDD并将相同量供应到显示面板2,以使得供应到显示面板2的电源电压ELVDD的电压电平接近设定值。
在一个或多个实施例中,最高/最低灰度电压值计算电路54配置成基于由下降量计算电路53计算的电源电压ELVDD的下降量来生成要供应到灰度电压生成器电路42的最高灰度电压命令值VRMax和最低灰度电压命令值VRMin。
在一个或多个实施例中,最高/最低灰度电压值计算电路54配置成通过基于由下降量计算电路53计算的下降量来校正存储在寄存器电路51中的缺省值VRMax_Default和VRMin_Default以计算最高灰度电压命令值VRMax和最低灰度电压命令值VRMin。在一个或多个实施例中,最高/最低灰度电压值计算电路54配置成基于下降量来确定校正量,并且通过基于校正量来校正缺省值VRMax_Default和VRMin_Default以计算最高灰度电压命令值VRMax和最低灰度电压命令值VRMin。在一个或多个实施例中,最高灰度电压命令值VRMax是缺省值VRMax_Default和校正量的和,而最低灰度电压命令值VRMin是缺省值VRMin_Default和校正量的和。在一个或多个量中,要添加到缺省值VRMax_Default和VRMin_Default的校正量可以取决于显示设备1的特性而不同。这可以通过减少或抑制灰度值与灰度电压之间的对应关系中的变化的效应来改善亮度平衡。在一个或多个实施例中,最高/最低灰度电压值计算电路54配置成将最高灰度电压命令值VRMax和最低灰度电压命令值VRMin传送到灰度电压生成器电路42。
在一个或多个实施例中,为了改善图像质量,数字伽马校正电路41配置成基于电源电压ELVDD的下降量来控制数字伽马校正的输入-输出关系。
在一个或多个实施例中,如图3中所示,数字伽马校正电路41包括处理电路411和控制电路412。在一个或多个实施例中,处理电路411配置成接收输入图像数据,并通过对输入图像数据执行数字伽马校正来生成校正的图像数据。在一个或多个实施例中,控制电路412配置成向处理电路411供应控制参数,以控制由处理电路411执行的数字伽马校正的输入-输出特性。在一个或多个实施例中,处理电路411配置成基于供应到其的控制参数来执行数字伽马校正。
在一个或多个实施例中,控制电路412配置成从最高/最低灰度电压值计算电路54接收最高灰度电压命令值VRMax和最低灰度电压命令值VRMin。在一个或多个实施例中,控制电路412还配置成从寄存器电路51接收缺省值VRMax_Default和VRMin_Default。在一个或多个实施例中,控制电路412配置成基于被供应到灰度电压生成器电路42的最高灰度电压命令值VRMax、最低灰度电压命令值VRMin、缺省值VRMax_Default和VRMin_Default来计算在最高/最低灰度电压值计算电路54中执行的校正的校正量。在一个或多个实施例中,基于最高灰度电压命令值VRMax和缺省值VRMax_Default之间的差以及最低灰度电压命令值VRMin和缺省值VRMin_Default之间的差来计算校正量。在一个或多个实施例中,取决于在最高/最低灰度电压值计算电路54中使用的最高灰度电压命令值VRMax和最低灰度电压命令值VRMin的计算方案,这些差可以与彼此一致。
在一个或多个实施例中,控制电路412配置成基于计算的校正量来生成控制参数以控制在处理电路411中执行的数字伽马校正的输入-输出特性。在一个或多个实施例中,控制电路412配置成单独生成用于显示面板2的子像素的相应颜色的控制参数。子像素的颜色可以包括红、绿和蓝。显示面板2还可以包括配置成显示除了红、绿和蓝之外的颜色的子像素。在一个或多个实施例中,这可以有效地减少或抑制灰度值与驱动电压之间的对应关系中的变化的效应,并且改善色平衡(color balance)。在一个或多个实施例中,控制电路412配置成生成R控制参数R_CTRL以控制用于红(R)色的数字伽马校正的输入-输出特性,生成G控制参数G_CTRL以控制用于绿(G)色的数字伽马校正的输入-输出特性,并生成B控制参数B_CTRL以控制用于蓝(B)色的数字伽马校正的输入-输出特性。注意,颜色的组合不限于本文中公开的那些。
在一个或多个实施例中,在控制电路412中计算的校正量是由最高/最低灰度电压值计算电路54基于电源电压ELVDD的下降量来确定的值。在这样的实施例中,控制电路412因此基于下降量生成控制参数以控制数字伽马校正的输入-输出特性。
在一个或多个实施例中,控制电路412包括数字伽马校正控制查找表(LUT)413。在一个或多个实施例中,数字伽马校正控制LUT 413包括指示校正量与控制参数之间的相关性的相关性信息。在这样的实施例中,因为校正量是基于电源电压ELVDD的下降量而被确定的,所以数字伽马校正控制LUT 413因此包括将下降量与控制参数相关的相关性信息。在一个或多个实施例中,数字伽马校正控制LUT 413包括指示下降量与单独用于显示面板2的子像素的相应颜色的控制参数之间的相关性的相关性信息。在这样的实施例中,控制电路412可以配置成通过参考数字伽马校正控制LUT 413以读取出与校正量或下降量相关的控制参数来生成R控制参数R_CTRL、G控制参数G_CTRL、以及B控制参数B_CTRL。
在一个或多个实施例中,由PMIC控制电路44对PMIC 3的控制、由灰度电压控制电路45对最高和最低灰度电压的控制、以及由数字伽马校正电路41对数字伽马校正的控制中的一些或所有被用于减少或抑制电源电压ELVDD的下降对显示面板2的图像质量的效应。在一个或多个实施例中,由数字伽马校正电路41对数字伽马校正的控制比由灰度电压控制电路45对灰度电压的控制更快地发生,所述由灰度电压控制电路45对灰度电压的控制比由PMIC控制电路44对电源电压ELVDD的控制更快地发生。在一个或多个实施例中,PMIC控制电路44能够直接控制电源电压ELVDD,灰度电压控制电路45能够控制灰度电压的总体分布,并且数字伽马校正电路41能够单独控制用于子像素的相应颜色的数字伽马校正的输入-输出曲线的形状。
参考图4,在一个或多个实施例中,当电源电压ELVDD的下降发生在一特定垂直同步周期时,电源电压ELVDD的下降会被反映到下一垂直同步周期中的最高和最低灰度电压的控制以及数字伽玛校正的控制。在一个或多个实施例中,电源电压ELVDD由ADC电路52在每个垂直同步周期的前沿周期中来测量。在图4中,位于相应垂直同步周期的末端处的前沿周期由符号“FP”表示,而位于相应垂直同步周期的开始处的后沿周期由符号“BP”表示。在一个或多个实施例中,每个垂直同步周期中的最高和最低灰度电压以及数字伽马校正的控制是基于在先前垂直同步周期的前沿周期中测量的电源电压ELVDD。
在一个或多个实施例中,在垂直同步周期#i中测量电源电压ELVDD之后计算电源电压ELVDD的下降量,并且基于该下降量确定用于计算下一垂直同步周期#(i+1)中的最高灰度电压命令值VRMax和最低灰度电压命令值VRMin的校正量。在一个或多个实施例中,基于该校正量进一步计算要在下一垂直同步周期#(i+1)中使用的最高灰度电压命令值VRMax和最低灰度电压命令值VRMin。在一个或多个实施例中,在下一垂直同步周期#(i+1)中,基于如此计算的最高灰度电压命令值VRMax和最低灰度电压命令值VRMin来控制最高和最低灰度电压。在一个或多个实施例中,在基于垂直同步周期#i中的电源电压ELVDD确定的校正量的基础上,在下一垂直同步周期#(i+1)中控制数字伽马校正。
在一个或多个实施例中,垂直同步周期#(i+1)中的数字伽马校正以及最高和最低灰度电压的控制是基于在先前垂直同步周期#i中显示的图像#i。在一个或多个实施例中,在垂直同步周期#0期间显示图像#0,并且在垂直同步周期#0期间的电源电压ELVDD的下降量反映了在垂直同步周期#0期间由于显示图像#0所引起的通过显示面板2的电流。在一个或多个实施例中,用于计算垂直同步周期#1中的最高灰度电压命令值VRMax和最低灰度电压命令值VRMin的校正量是基于垂直同步周期#0期间的电源电压ELVDD的下降量,并且因此垂直同步周期#1中的最高灰度电压命令值VRMax和最低灰度电压命令值VRMin反映了图像#0。在一个或多个实施例中,垂直同步周期#1中的数字伽马校正的控制取决于垂直同步周期#0中的最高灰度电压命令值VRMax和最低灰度电压命令值VRMin,因此反映图像#0。
在一个或多个实施例中,可以将针对多个垂直同步周期分别计算的校正量保存在灰度电压控制电路45中,并且可以基于通过对保存在灰度电压控制电路45中的校正量进行平均而获得的校正量来计算最高灰度电压命令值VRMax和最低灰度电压命令值VRMin。当通过显示面板2的电流在每个垂直同步周期期间改变时,该操作将最高和最低灰度电压以及控制参数维持在基本上恒定的值。这有效抑制了当更新显示面板2时闪烁(例如,亮度中的改变)的生成。
在一个或多个实施例中,如图5中所示,灰度电压控制电路45可以包括寄存器电路55,其配置成存储相关性信息55a,所述相关性信息55a指示电源电压ELVDD的下降量△ELVDD与用于计算最高灰度电压命令值VRMax和最低灰度电压命令值VRMin的校正量之间的相关性,并且最高/最低灰度电压值计算电路54可以配置成基于相关性信息55a确定用于计算最高灰度电压命令值VRMax和最低灰度电压命令值VRMin的校正量。在一个或多个实施例中,相关性信息55a配置为使得电源电压ELVDD的下降量ΔELVDD与用于计算最高灰度电压命令值VRMax的校正量之间的相关性是非线性的。在一个或多个实施例中,相关性信息55a配置为使得电源电压ELVDD的下降量ΔELVDD与用于计算最低灰度电压命令值VRMin的校正量之间的相关性是非线性的。在一个或多个实施例中,使用指示非线性相关性的相关性信息55a允许根据显示面板2的特性来适当地确定校正量。
在一个或多个实施例中,如图6中所示,相对于电源电压ELVDD的下降量ΔELVDD定义有多个范围#0至#7,并且允许相关性信息55a以针对相应范围#0至#7单独设定校正量相对于下降量ΔELVDD的增加率。在一个或多个实施例中,相关性信息55a指定范围#0至#7中每相邻两个的边界处的校正量。在一个或多个实施例中,相关性信息55a指定在每个范围#i的下限处的#i的校正量以及在每个范围#i的上限处的#(i+1)的校正量。在一个或多个实施例中,当电源电压ELVDD的下降量ΔELVDD处于范围#i中时,最高/最低灰度电压值计算电路54可以通过对#i的校正量和#(i+1)的校正量的插值来计算用于计算最高灰度电压命令值VRMax和/或最低灰度电压命令值VRMin的校正量。在一个或多个实施例中,可以定义有#0至#8的校正量,以使得电源电压ELVDD的下降量ΔELVDD与用于计算最高灰度电压命令值VRMax和/或最低灰度电压命令值VRMin的校正量之间的关系是非线性的。
在一个或多个实施例中,如图7中所示,除了ADC电路52之外,输入到显示驱动器4的外部连接端子4a的电源电压ELVDD还被供应到灰度电压生成器电路42,并且灰度电压生成器电路42配置成在通过模拟处理补偿电源电压ELVDD的下降的同时生成灰度电压。在一个或多个实施例中,该配置能够实现电源电压ELVDD的下降的实时补偿。
在一个或多个实施例中,如图8中所示,灰度电压生成器电路42包括ELVDD补偿电路61、电阻器串62、多路复用器63、64和电阻器串65。在一个或多个实施例中,ELVDD补偿电路61配置成分别向电阻器串62的末端供应顶部电压VTOP和底部电压VBOT。在一个或多个实施例中,电阻器串62配置成通过对顶部电压VTOP和底部电压VBOT进行分压来在多个抽头上分别生成抽头电压。在一个或多个实施例中,多路复用器63和64配置成基于在电阻器串62的多个抽头上生成的抽头电压来分别生成最高灰度电压V0和最低灰度电压Vm。在一个或多个实施例中,多路复用器63的输入连接到电阻器串62的多个抽头,并且多路复用器63配置成基于从最高/最低灰度电压值计算电路54接收的最高灰度电压命令值VRMax来从在多个抽头上生成的抽头电压之中选择最高灰度电压V0。在一个或多个实施例中,多路复用器64的输入连接到电阻器串62的多个抽头,并且多路复用器64配置成基于从最高/最低灰度电压值计算电路54接收的最低灰度电压命令值VRMin来从在多个抽头上生成的抽头电压之中选择最低灰度电压Vm。在一个或多个实施例中,由此选择的最高灰度电压V0和最低灰度电压Vm被供应到电阻器串65。在一个或多个实施例中,电阻器串65配置成通过对最高灰度电压V0和最低灰度电压Vm进行分压来生成中间灰度电压V1至V(m-1)。
在一个或多个实施例中,ELVDD补偿电路61配置成当电源电压ELVDD的下降发生时生成顶部电压VTOP和底部电压VBOT以补偿电源电压ELVDD的下降。在一个或多个实施例中,ELVDD补偿电路61配置为模拟电路,其通过模拟处理来补偿电源电压ELVDD的下降。
在一个或多个实施例中,ELVDD补偿电路61包括减法电路71、增益调节电路72、73以及减法电路74和75。在一个或多个实施例中,减法电路71配置为模拟减法电路,其生成与输入到外部连接端子4a的电源电压ELVDD和ELVDD参考电压ELVDD_Default之间的差对应的模拟差电压ΔELVDD_a,其中ELVDD参考电压ELVDD_Default具有电源电压ELVDD的缺省电压电平。在一个或多个实施例中,模拟差电压ΔELVDD_a对应于电源电压ELVDD的下降量。在一个或多个实施例中,增益调节电路72配置成在生成顶部电压VTOP时调节针对模拟差电压ΔELVDD_a的增益α。在一个或多个实施例中,增益调节电路72配置为模拟乘法器电路,其输出模拟差电压ΔELVDD_a的α倍的电压。在一个或多个实施例中,增益调节电路73配置成在生成底部电压VBOT时调节针对模拟差电压ΔELVDD_a的增益β。在一个或多个实施例中,增益调节电路73配置为模拟乘法器电路,其输出模拟差电压ΔELVDD_a的β倍的电压。在一个或多个实施例中,减法电路74配置为模拟减法电路,其输出通过从缺省顶部电压VTOP_Default减去电压α·ΔELVDD_a而获得的电压,其中电压α·ΔELVDD_a从增益调节电路72被输出。在一个或多个实施例中,来自减法电路74的输出电压作为顶部电压VTOP被供应到电阻器串62的一个末端。在一个或多个实施例中,减法电路75配置为模拟减法电路,其配置成输出通过从缺省底部电压VBOT_Default减去电压β·ΔELVDD_a而获得的电压,其中电压β·ΔELVDD_a从增益调节电路73被输出。在一个或多个实施例中,来自减法电路75的输出电压作为底部电压VBOT被供应到电阻器串62的另一末端。
在一个或多个实施例中,由此配置的ELVDD补偿电路61通过对电源电压ELVDD、ELVDD参考电压ELVDD_Default、缺省顶部电压VTOP_Default和缺省底部电压VBOT_Default进行模拟处理来生成顶部电压VTOP和底部电压VBOT。在一个或多个实施例中,顶部电压VTOP和底部电压VBOT分别由以下表达式(1)和(2)来表示:
VTOP=VTOP_Default-α·ΔELVDD_a,以及(1)
VBOT=VBOT_Default-β·ΔELVDD_a。(2)
在一个或多个实施例中,当电源电压ELVDD的下降没有发生时,即,当ΔELVDD_a为零时,由ELVDD补偿电路61生成的顶部电压VTOP和底部电压VBOT分别相同于缺省顶部电压VTOP_Default和缺省底部电压VBOT_Default。
在一个或多个实施例中,当在一特定垂直同步周期中发生了电源电压ELVDD的下降时,针对其补偿了电源电压ELVDD的下降的顶部电压VTOP和底部电压VBOT是通过由ELVDD补偿电路61的模拟处理而被生成的。在一个或多个实施例中,电源电压ELVDD的下降被即刻补偿。在一个或多个实施例中,灰度电压生成器电路42开始供应灰度电压V0至Vm,在电源电压ELVDD的下降发生之后,针对其立即补偿了电源电压ELVDD的下降。在一个或多个实施例中,用于补偿针对各个颜色的电源电压ELVDD的下降的数字伽马校正开始于在其中发生了电源电压ELVDD的下降的垂直同步周期之后的垂直同步周期中。在一个或多个实施例中,这种操作改善了对电源电压ELVDD的下降的补偿的响应性,并且进一步改善了色平衡。
尽管本文中已具体描述了本公开的各种实施例,但是本领域技术人员将领会,本文中公开的技术可以以各种修改来实现。

Claims (27)

1. 一种显示驱动器,包括:
下降量计算电路,其配置成从设定值中计算供应到显示面板的电源电压的下降量;以及
数字伽马校正电路,其配置成基于所述下降量对输入图像数据执行数字伽马校正。
2.根据权利要求1所述的显示驱动器,其中所述数字伽马校正电路配置成基于所述下降量来针对所述显示面板的子像素的每个颜色单独执行所述数字伽马校正。
3. 根据权利要求1所述的显示驱动器,其中所述数字伽马校正电路包括:
控制电路,其配置成基于所述下降量来生成用于控制所述数字伽马校正的输入-输出特性的控制参数;以及
处理电路,其配置成通过基于所述控制参数对所述输入图像数据执行所述数字伽马校正来生成校正的图像数据。
4.根据权利要求3所述的显示驱动器,其中所述控制电路配置成单独生成用于所述显示面板的子像素的每个颜色的所述控制参数。
5.根据权利要求3所述的显示驱动器,其中所述控制电路包括第一相关性信息,其将所述下降量与所述控制参数相关。
6.根据权利要求3所述的显示驱动器,还包括最高/最低灰度电压值计算电路,其配置成通过利用基于所述下降量的校正量校正最高灰度电压和最低灰度电压的缺省值来计算最高灰度电压命令值和最低灰度电压命令值,
其中所述控制电路包括数字伽马校正控制查找表(LUT),所述查找表包括指示所述校正量与所述控制参数之间的相关性的第一相关性信息。
7. 根据权利要求6所述的显示驱动器,还包括:
灰度电压生成器电路,其配置成基于所述最高灰度电压命令值和所述最低灰度电压命令值来生成多个灰度电压;以及
数模转换电路,其配置成基于所述多个灰度电压来生成与在所述校正的图像数据中包括的灰度值对应的驱动电压,以驱动所述显示面板。
8. 根据权利要求7所述的显示驱动器,其中所述灰度电压生成器电路还配置成:
生成与所述电源电压和参考电压之间的差对应的模拟差电压;以及
基于所述模拟差电压来生成所述多个灰度电压。
9.根据权利要求8所述的显示驱动器,其中所述灰度电压生成器电路包括模拟电路,所述模拟电路配置成:生成所述模拟差电压;以及基于所述模拟差电压来生成顶部电压和底部电压,以及
其中所述灰度电压生成器电路还配置成:通过对所述顶部电压和所述底部电压进行分压而生成多个抽头电压;以及基于所述多个抽头电压来生成所述多个灰度电压中的所述最高灰度电压和所述最低灰度电压。
10.根据权利要求9所述的显示驱动器,其中所述灰度电压生成器电路还配置成:基于所述最高灰度电压命令值从所述多个抽头电压之中选择所述最高灰度电压;以及基于所述最低灰度电压命令值从所述多个抽头电压之中选择所述最低灰度电压。
11.根据权利要求6所述的显示驱动器,还包括寄存器电路,其配置成存储所述设定值和所述缺省值。
12. 根据权利要求3所述的显示驱动器,还包括:
最高/最低灰度电压值计算电路,其配置成通过利用基于所述下降量的校正量校正最高灰度电压和最低灰度电压的缺省值来计算最高灰度电压命令值和最低灰度电压命令值;以及
寄存器电路,其配置成存储指示所述下降量与所述校正量之间的相关性的第二相关性信息,
其中所述最高/最低灰度电压值计算电路还配置成基于所述第二相关性信息来确定所述校正量。
13.根据权利要求12所述的显示驱动器,其中所述第二相关性信息被设定为使得所述下降量与所述校正量之间的相关性是非线性的。
14.根据权利要求1所述的显示驱动器,还包括:
功率管理集成电路(PMIC)控制电路,其配置成基于所述下降量来生成控制信号,以控制配置成生成所述电源电压的PMIC。
15. 一种显示驱动器,包括:
下降量计算电路,其配置成从设定值中计算供应到显示面板的电源电压的下降量;以及
PMIC控制电路,其配置成基于所述下降量来生成控制信号,以控制配置成生成所述电源电压的PMIC。
16.根据权利要求15所述的显示驱动器,还包括:
电源电压测量电路,其配置成测量供应到所述显示面板的所述电源电压。
17.根据权利要求16所述的显示驱动器,其中所述电源电压测量电路配置成从比到所述PMIC更靠近于所述显示面板的位置接收所述电源电压。
18. 一种显示方法,包括:
从设定值中计算供应到显示面板的电源电压的下降量;以及
基于所述下降量对输入图像数据执行数字伽马校正。
19.根据权利要求18所述的显示方法,其中执行所述数字伽马校正包括:
针对所述显示面板的子像素的每个颜色单独执行所述数字伽马校正。
20. 根据权利要求18所述的显示方法,其中执行所述数字伽马校正包括:
基于所述下降量来输出用于控制所述数字伽马校正的输入-输出特性的控制参数;以及
基于所述控制参数通过对所述输入图像数据执行所述数字伽马校正来生成校正的图像数据。
21.根据权利要求20所述的显示方法,其中输出所述控制参数包括:
单独生成用于所述显示面板的子像素的每个颜色的所述控制参数。
22.根据权利要求20所述的显示方法,其中输出所述控制参数包括:
参考包括将所述下降量与所述控制参数相关的相关性信息的数字伽马校正控制LUT,以读取出与所述下降量相关的所述控制参数。
23.根据权利要求20所述的显示方法,还包括:
通过利用基于所述下降量的校正量校正最高灰度电压和最低灰度电压的缺省值来计算最高灰度电压命令值和最低灰度电压命令值,
其中输出所述控制参数包括:
参考包括指示所述校正量与所述控制参数之间的相关性的相关性信息的数字伽马校正控制LUT,以输出与所述校正量对应的所述控制参数。
24. 根据权利要求23所述的显示方法,还包括:
基于所述最高灰度电压命令值和所述最低灰度电压命令值来生成多个灰度电压;以及
基于所述多个灰度电压来生成与在所述校正的图像数据中包括的灰度值对应的驱动电压,以驱动所述显示面板。
25.根据权利要求24所述的显示方法,还包括:
生成与所述电源电压和参考电压之间的差对应的模拟差电压,
其中生成所述多个灰度电压包括:
基于所述模拟差电压来生成所述多个灰度电压。
26. 根据权利要求20所述的显示方法,还包括:
通过利用基于所述下降量的校正量校正最高灰度电压和最低灰度电压的缺省值来计算最高灰度电压命令值和最低灰度电压命令值;以及
存储指示所述下降量与所述校正量之间的相关性的第二相关性信息,
其中计算所述最高灰度电压命令值和所述最低灰度电压命令值包括基于所述第二相关性信息确定所述校正量。
27.根据权利要求18所述的显示方法,还包括:
基于所述下降量来生成控制信号以控制配置成生成所述电源电压的PMIC。
CN201910949279.0A 2018-10-05 2019-10-08 用于电源电压下降的补偿的设备及方法 Pending CN111009214A (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2018189655 2018-10-05
JP2018-189655 2018-10-05
JP2019174211A JP2020060764A (ja) 2018-10-05 2019-09-25 表示ドライバ及び表示方法
JP2019-174211 2019-09-25

Publications (1)

Publication Number Publication Date
CN111009214A true CN111009214A (zh) 2020-04-14

Family

ID=70051367

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910949279.0A Pending CN111009214A (zh) 2018-10-05 2019-10-08 用于电源电压下降的补偿的设备及方法

Country Status (2)

Country Link
US (1) US11212424B2 (zh)
CN (1) CN111009214A (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111383603B (zh) * 2018-12-31 2022-10-11 乐金显示有限公司 亮度补偿装置及使用该亮度补偿装置的电致发光显示器
US11508273B2 (en) * 2020-11-12 2022-11-22 Synaptics Incorporated Built-in test of a display driver
WO2022174445A1 (zh) 2021-02-22 2022-08-25 京东方科技集团股份有限公司 灰阶和灰阶电压对应关系的获取方法及装置、显示装置
US11978385B2 (en) * 2021-09-22 2024-05-07 Apple Inc. Two-dimensional content-adaptive compensation to mitigate display voltage drop

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10240192A (ja) * 1997-02-26 1998-09-11 Hoshiden Philips Display Kk 多階調液晶ドライバ
JPH10313416A (ja) * 1997-03-12 1998-11-24 Seiko Epson Corp デジタルガンマ補正回路並びにそれを用いた液晶表示装置及び電子機器
WO1999007138A1 (en) * 1997-07-31 1999-02-11 Ppt Vision, Inc. Digital correlated double sample camera
US20060027822A1 (en) * 2004-08-05 2006-02-09 Jin-Hyun Choi Light emitting display and driving method thereof
KR20070022284A (ko) * 2004-05-19 2007-02-26 샤프 가부시키가이샤 액정 표시 장치, 그 구동방법, 액정 표시 장치를 구비한액정 텔레비젼, 및 액정 표시 장치를 구비한 액정 모니터

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009180765A (ja) * 2008-01-29 2009-08-13 Casio Comput Co Ltd 表示駆動装置、表示装置及びその駆動方法
KR20160022973A (ko) * 2014-08-20 2016-03-03 삼성디스플레이 주식회사 유기 발광 표시 장치의 구동 방법 및 유기 발광 표시 장치

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10240192A (ja) * 1997-02-26 1998-09-11 Hoshiden Philips Display Kk 多階調液晶ドライバ
JPH10313416A (ja) * 1997-03-12 1998-11-24 Seiko Epson Corp デジタルガンマ補正回路並びにそれを用いた液晶表示装置及び電子機器
WO1999007138A1 (en) * 1997-07-31 1999-02-11 Ppt Vision, Inc. Digital correlated double sample camera
KR20070022284A (ko) * 2004-05-19 2007-02-26 샤프 가부시키가이샤 액정 표시 장치, 그 구동방법, 액정 표시 장치를 구비한액정 텔레비젼, 및 액정 표시 장치를 구비한 액정 모니터
US20060027822A1 (en) * 2004-08-05 2006-02-09 Jin-Hyun Choi Light emitting display and driving method thereof

Also Published As

Publication number Publication date
US11212424B2 (en) 2021-12-28
US20200112654A1 (en) 2020-04-09

Similar Documents

Publication Publication Date Title
US10535294B2 (en) OLED display system and method
US8994762B2 (en) Apparatus generating gray scale voltage for organic light emitting diode display device and generating method thereof
CN111009214A (zh) 用于电源电压下降的补偿的设备及方法
KR101970564B1 (ko) 유기 발광 다이오드 표시 장치의 전류 제어 방법 및 장치
KR102571750B1 (ko) 표시 장치 및 이의 영상 표시 방법
KR20170088452A (ko) 잔상 보상 장치 및 이를 포함하는 표시 장치
KR20170087093A (ko) 어플리케이션 프로세서 및 이를 포함하는 표시 장치
KR102659619B1 (ko) 표시 장치 및 이의 구동 방법
JP2020060605A (ja) 表示ドライバ、表示装置及び表示パネルの駆動方法
WO2013136998A1 (ja) 表示装置
KR20140055314A (ko) 유기전계 발광 표시장치 및 이의 계조전압 생성방법
KR20190128017A (ko) 구동 전압 설정 장치, 표시 장치에 대한 구동 전압 설정 방법 및 표시 장치
KR20200021012A (ko) 표시 장치 및 이의 구동 방법
KR20160111555A (ko) 표시 장치 및 표시 장치의 구동 방법
KR102643096B1 (ko) 표시 장치 및 이의 구동 방법
KR20150078029A (ko) 감마전압 발생부와 이를 포함하는 표시장치
KR20210085301A (ko) 표시 장치 및 표시 장치의 구동 방법
CN114648931A (zh) 光学补偿装置及显示装置
JP2007240803A (ja) 自発光表示装置、黒レベル補正装置及びプログラム
KR20220077553A (ko) 무라 보상을 위한 무라 보상장치 및 데이터처리회로
US11386828B2 (en) Display device
KR102005391B1 (ko) 피크휘도제어부를 포함하는 유기발광다이오드 표시장치 및 그 구동방법
KR20150007061A (ko) 유기전계 발광 표시장치의 감마 보정회로 및 감마 보정방법
KR20150075804A (ko) 감마전압 발생부와 이를 포함하는 표시장치
JP5351581B2 (ja) 画像表示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination