CN110955566A - 侦错方法 - Google Patents

侦错方法 Download PDF

Info

Publication number
CN110955566A
CN110955566A CN201811131034.9A CN201811131034A CN110955566A CN 110955566 A CN110955566 A CN 110955566A CN 201811131034 A CN201811131034 A CN 201811131034A CN 110955566 A CN110955566 A CN 110955566A
Authority
CN
China
Prior art keywords
memory
self
power
cpu
address block
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201811131034.9A
Other languages
English (en)
Other versions
CN110955566B (zh
Inventor
杨顺杰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shencloud Technology Co Ltd
Shunda Computer Factory Co Ltd
Original Assignee
Shencloud Technology Co Ltd
Shunda Computer Factory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shencloud Technology Co Ltd, Shunda Computer Factory Co Ltd filed Critical Shencloud Technology Co Ltd
Priority to CN201811131034.9A priority Critical patent/CN110955566B/zh
Publication of CN110955566A publication Critical patent/CN110955566A/zh
Application granted granted Critical
Publication of CN110955566B publication Critical patent/CN110955566B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2284Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing by power-on test, e.g. power-on self test [POST]
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)

Abstract

本发明提供一种侦错方法,适用于一包含一个中央处理器及一个存储器的计算机主机并包含下列步骤:藉由该中央处理器执行一个基本输入输出系统的程序码,以执行一个开机自我检测;该基本输入输出系统的程序码提供一个驱动程序,使得多个侦错信息可以对应输出至该存储器;在该开机自我检测的初始阶段,当该存储器完成初始化之后,该中央处理器将该侦错信息储存至该存储器;当该开机自我检测结束之后,藉由一个应用软件读取储存于该存储器的该侦错信息。本案利用将侦错信息储存至存储器的侦错方法,大幅提高开机自我检测的执行效率,进而缩短开发时间。

Description

侦错方法
技术领域
本发明是有关于一种侦错方法,特别是指一种可以提高侦错效率的侦错方法。
背景技术
参阅图1,习知的计算机主机9包含一个中央处理器(CPU)91、一个电连接该中央处理器的芯片组(PCH)92、一个电连接该芯片组的基本输入输出系统(BIOS)93、及一个电连接该芯片组的通用异步收发传输器(Universal Asynchronous Receiver/Transmitter;UART)94。该基本输入输出系统93的开机程序操作在一个正常模式(Release Mode)及一个侦错模式(Debug Mode)之间。当该基本输入输出系统93操作在该侦错模式时,该芯片组92藉由该通用异步收发传输器94将该基本输入输出系统93的侦错信息,经由一个支援该通用异步收发传输器94的标准的连接埠,例如COM1,传送至另一个计算机主机8,使得一个程序开发者可以藉由该计算机主机8取得侦错模式的相关侦错信息,进而据以修改该基本输入输出系统93的程序码。
由于支援该通用异步收发传输器94的标准的连接埠的传输速度相当缓慢,使得该基本输入输出系统93在该正常模式及该侦错模式时,该开机程序在执行开机自我检测(Power ON Self Test;POST)的时间差异相当的大。举例来说,在该正常模式下,执行开机自我检测的时间约为78秒,而在该侦错模式下,执行开机自我检测的时间却约为264秒。这样的时间差异显示侦错的效率不佳,也就导致开发基本输入输出系统的时间变长,因此成为一个待解决的问题。
发明内容
本发明要解决的技术问题是在于提供一种可以提高侦错效率的侦错方法。
为解决上述技术问题,一种侦错方法,适用于一包含一个中央处理器及一个存储器的计算机主机并包含步骤(a)~(d)。
于步骤(a),藉由该中央处理器执行一个基本输入输出系统的程序码,以执行一个开机自我检测(POST)。
于步骤(b),该基本输入输出系统的程序码提供一个驱动程序,使得多个侦错信息可以对应输出至该存储器的一个位址区块。
于步骤(c),在该开机自我检测的初始阶段,当该存储器完成初始化之后,该中央处理器将该侦错信息储存至该存储器的该位址区块。
于步骤(d),当该开机自我检测结束之后,藉由该中央处理器执行一个应用软件,以读取储存于该存储器的该位址区块的该侦错信息。
优选地,该中央处理器包括一个快取存储器,该侦错方法还包含一个步骤(e),在该开机自我检测的初始阶段,当该快取存储器完成初始化之后,且该存储器初始化之前,该快取存储器被虚拟成该存储器的该位址区块,使得该中央处理器将该侦错信息储存至该快取存储器。
优选地,其中,在步骤(c)中,当该存储器完成初始化之后,该中央处理器还先将该快取存储器所储存的该侦错信息储存至该存储器的该位址区块。
优选地,该侦错方法还适用于一个计算机主机,并还包含一个步骤(f),在该开机自我检测的过程中,藉由该计算机主机经由一个扩增侦错埠(Extended Debug Port;XDP)与该中央处理器连线,以在该基本输入输出系统执行该开机自我检测(POST)的过程中,就能够读取该存储器的该位址区块所储存的该侦错信息。
相较于现有技术,本发明侦错方法,藉由将该开机自我检测过程中所产生的该侦错信息储存至该存储器,使得该开机自我检测的执行时间相较于习知技术大幅地缩短,进而使得开发者的侦错效率大幅地提高。如此,不但能够有效地缩短开发时间,还因为该侦错模式与该正常模式的执行时间相差不多,开发者可以不需要针对分别该侦错模式及该正常模式开发两种版本的基本输入输出系统的程序码,也就是说,开发者只需要提供一个版本的程序码,即已同时包含该侦错模式的功能的正常模式,进而有效提高基本输入输出系统的开发效率。
【附图说明】
图1为一方块图,说明习知的一个计算机主机及另一个计算机主机。
图2为一方块图,说明本发明侦错方法适用的一个计算机主机。
图3为一流程图,说明本发明侦错方法的一个实施例。
【具体实施方式】
参阅图2与图3,本发明侦错方法适用于一个计算机主机5,该计算机主机5包含一个中央处理器(CPU)1、一个电连接该中央处理器1的芯片组(PCH)3、一个电连接该芯片组3的基本输入输出系统(BIOS)4、及一个电连接中央处理器1的存储器2。该中央处理器1包括一个快取存储器(Cache)11,该存储器2即为该计算机主机5的系统存储器,例如DDR SDRAM。该侦错方法包含步骤S1~S6。
于步骤S1,在该计算机主机5开机时,该中央处理器1经由该芯片组3执行该基本输入输出系统4的程序码,以执行一个开机自我检测(POST)。
于步骤S2,该基本输入输出系统4的程序码提供一个驱动程序(Driver),使得多个侦错信息可以对应输出至该存储器2的一个位址区块。
于步骤S3,在该开机自我检测的初始(Initial)阶段,当该快取存储器11完成初始化之后,且该存储器2初始化之前,该快取存储器11被虚拟成该存储器2的一个位址区块,使得该中央处理器1将该侦错信息储存至该快取存储器11。
于步骤S4,在该开机自我检测的初始阶段,当该存储器2完成初始化之后,该中央处理器1先将该快取存储器11所储存的该侦错信息储存至该存储器2的该位址区块,再将后续产生的该侦错信息储存至该存储器2的该位址区块。
于步骤S5,当该开机自我检测结束之后,藉由该中央处理器1执行一个应用软件,以读取储存于该存储器2的该位址区块的该侦错信息。更详细地说,该中央处理器1执行该基本输入输出系统4的程序码,而完成一个开机程序,使得使用者可以藉由该中央处理器1执行该应用软件。该应用软件例如是UltraEdit,只要具备能将存储器2所储存的资料读出的功能即可,例如以转换ASCII编码的形式显示。
于步骤S6,在该开机自我检测的过程中,藉由另一个计算机主机7经由一个扩增侦错埠(Extended Debug Port;XDP)与该中央处理器1连线,以在该基本输入输出系统执行该开机自我检测(POST)的过程中,就能够读取该存储器2的该位址区块所储存的该侦错信息。换句话说,藉由该扩增侦错埠读取该侦错信息具有实时处理的性质,能够满足开发者需要实时更新的侦错信息的需求。举例来说,当该开机自我检测的过程异常,导致系统在执行开机自我检测的过程卡住,无法完成该开机程序时,藉由该计算机主机7可以实时地读取该存储器2的该侦错信息,使得开发者能够进一步掌握程序码的异常状况。
在本实施例中,该侦错信息例如是该程序码执行至哪一个位置或阶段,如检测至哪个装置,或者,程序中任何一个相关的暂存器数值等等,如register PPI Notify:EfiPeiSecurity2、Install PPI: EfiPeiLoadFile、StatusCodePei.Entry(FFF 39594)、PcdPeim.Entry(FFF51320)、Size: 90、Power Failure PWR_FLR bit: 1…等等,都不在此限。此外,由于硬件的发展趋势,该快取存储器11及该存储器2的容量都已经能够完整地储存在不同执行阶段时,已对应产生的该侦错信息。
综上所述,在该快取存储器11初始化之后,藉由该快取存储器11储存在开机自我检测过程中所产生的该侦错信息,而在该存储器2初始化之后,先将该快取存储器11中的该侦错信息复制至该存储器2,再将新产生的该侦错信息储存至该存储器2中,不但使得本发明不需要利用习知的低速的UART连接埠来传输侦错信息,而达到大幅缩短侦错模式的执行时间的优点。更因为该侦错模式与该正常模式的执行时间已相差不多,而能将该侦错模式与该正常模式合而为一,使得开发者只要开发一个版本的基本输入输出系统4的程序码,更是能够大大地提升开发效率,故确实能达成本发明的目的。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以权利要求的保护范围为准。

Claims (4)

1.一种侦错方法,适用于一包含一个中央处理器及一个存储器的计算机主机,其特征在于,包含下列步骤:
(a)藉由该中央处理器执行一个基本输入输出系统的程序码,以执行一个开机自我检测;
(b)该基本输入输出系统的程序码提供一个驱动程序,使得多个侦错信息可以对应输出至该存储器的一个位址区块;
(c)在该开机自我检测的初始阶段,当该存储器完成初始化之后,该中央处理器将该侦错信息储存至该存储器的该位址区块;及
(d)当该开机自我检测结束之后,藉由该中央处理器执行一个应用软件,以读取该存储器的该位址区块的该侦错信息。
2.根据权利要求1所述的侦错方法,其特征在于,该中央处理器包括一个快取存储器,该侦错方法还包含一个步骤(e),在该开机自我检测的初始阶段,当该快取存储器完成初始化之后,且该存储器初始化之前,该快取存储器被虚拟成该存储器的该位址区块,使得该中央处理器将该侦错信息储存至该快取存储器。
3.根据权利要求2所述的侦错方法,其特征在于,在步骤(c)中,当该存储器完成初始化之后,该中央处理器还先将该快取存储器所储存的该侦错信息储存至该存储器的该位址区块。
4.根据权利要求1所述的侦错方法,其特征在于,还适用于一个计算机主机,该侦错方法还包含一个步骤(f),在该开机自我检测的过程中,藉由该计算机主机经由一个扩增侦错埠与该中央处理器连线,以在该基本输入输出系统执行该开机自我检测的过程中,就能够读取该存储器的该位址区块所储存的该侦错信息。
CN201811131034.9A 2018-09-27 2018-09-27 侦错方法 Active CN110955566B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201811131034.9A CN110955566B (zh) 2018-09-27 2018-09-27 侦错方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201811131034.9A CN110955566B (zh) 2018-09-27 2018-09-27 侦错方法

Publications (2)

Publication Number Publication Date
CN110955566A true CN110955566A (zh) 2020-04-03
CN110955566B CN110955566B (zh) 2023-08-08

Family

ID=69967885

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811131034.9A Active CN110955566B (zh) 2018-09-27 2018-09-27 侦错方法

Country Status (1)

Country Link
CN (1) CN110955566B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113535490A (zh) * 2020-04-17 2021-10-22 新唐科技股份有限公司 侦错装置及其操作方法
CN114385247A (zh) * 2020-10-21 2022-04-22 环达电脑(上海)有限公司 开机方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1983179A (zh) * 2005-12-15 2007-06-20 英业达股份有限公司 开机自我测试除错系统及方法
CN102479126A (zh) * 2010-11-23 2012-05-30 英业达股份有限公司 开机侦错装置及其方法
TWI620061B (zh) * 2017-05-15 2018-04-01 神雲科技股份有限公司 伺服器的偵錯裝置及其偵錯方法
TW201821990A (zh) * 2016-12-14 2018-06-16 英業達股份有限公司 電腦系統及檢測方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1983179A (zh) * 2005-12-15 2007-06-20 英业达股份有限公司 开机自我测试除错系统及方法
CN102479126A (zh) * 2010-11-23 2012-05-30 英业达股份有限公司 开机侦错装置及其方法
TW201821990A (zh) * 2016-12-14 2018-06-16 英業達股份有限公司 電腦系統及檢測方法
TWI620061B (zh) * 2017-05-15 2018-04-01 神雲科技股份有限公司 伺服器的偵錯裝置及其偵錯方法

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113535490A (zh) * 2020-04-17 2021-10-22 新唐科技股份有限公司 侦错装置及其操作方法
CN113535490B (zh) * 2020-04-17 2023-12-26 新唐科技股份有限公司 侦错装置及其操作方法
CN114385247A (zh) * 2020-10-21 2022-04-22 环达电脑(上海)有限公司 开机方法

Also Published As

Publication number Publication date
CN110955566B (zh) 2023-08-08

Similar Documents

Publication Publication Date Title
CN106990958B (zh) 一种扩展组件、电子设备及启动方法
JP6124994B2 (ja) レガシーos環境から統合拡張可能ファームウェア・インターフェース(uefi)ブート前環境への復元を行うための方法およびシステム、ならびにコンピュータ・プログラム
JP3212007B2 (ja) オペレーティング・システム環境の起動方法およびシステム
US7882395B2 (en) Debug device for embedded systems and method thereof
US9262283B2 (en) Method for reading kernel log upon kernel panic in operating system
US7356684B2 (en) Booting system and/or method for initializing peripherals
CN107301042B (zh) 一种带自检功能的SoC应用程序引导方法
CN109426613B (zh) 在uefi中检索调试数据的方法及其电脑系统
CN101901177B (zh) 多核微处理器及其除错方法
US6725396B2 (en) Identifying field replaceable units responsible for faults detected with processor timeouts utilizing IPL boot progress indicator status
CN110955566B (zh) 侦错方法
CN113377586B (zh) 一种服务器自动化检测方法、装置及存储介质
US20060075274A1 (en) Method and apparatus for enabling run-time recovery of a failed platform
CN109117299B (zh) 服务器的侦错装置及其侦错方法
JP5551828B2 (ja) プローブレストレース収集によるアーキテクチャ実行の再生
CN116225541B (zh) 一种带内cpu与带外管理bmc通信的方法及通信系统
US8024362B2 (en) System and method for erasing and writing desktop management interface data under a linux system
CN114385524B (zh) 嵌入式固件仿真系统及其方法、装置和电子设备
CN110321171B (zh) 开机检测装置、系统及其方法
TWI801412B (zh) 偵錯方法
CN110096888B (zh) 一种加快验证及分析smm安全隐患的方法及系统
CN115129384A (zh) 一种电子设备的启动程序的运行方法和电子设备
TWI794997B (zh) 固態硬碟裝置的除錯方法及裝置以及電腦程式產品
CN111045899B (zh) 在计算机系统开机自检的早期显示bios信息的方法
KR100251046B1 (ko) 대칭형 다중처리장치 시스템에 포스트를 확대 적용하기위한 방법

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant