CN110874245A - 一种微小卫星星载计算机及其可重构实现方法 - Google Patents

一种微小卫星星载计算机及其可重构实现方法 Download PDF

Info

Publication number
CN110874245A
CN110874245A CN201911136462.5A CN201911136462A CN110874245A CN 110874245 A CN110874245 A CN 110874245A CN 201911136462 A CN201911136462 A CN 201911136462A CN 110874245 A CN110874245 A CN 110874245A
Authority
CN
China
Prior art keywords
type fpga
soc unit
flash type
flash
programmable soc
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201911136462.5A
Other languages
English (en)
Other versions
CN110874245B (zh
Inventor
何波
刘云飞
吴志远
彭佳文
蒲卫华
黄维达
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Aerospace Dongfanghong Development Ltd
Original Assignee
Aerospace Dongfanghong Development Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Aerospace Dongfanghong Development Ltd filed Critical Aerospace Dongfanghong Development Ltd
Priority to CN201911136462.5A priority Critical patent/CN110874245B/zh
Publication of CN110874245A publication Critical patent/CN110874245A/zh
Application granted granted Critical
Publication of CN110874245B publication Critical patent/CN110874245B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • G06F9/4403Processor initialisation
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0751Error or fault detection not based on redundancy
    • G06F11/0754Error or fault detection not based on redundancy by exceeding limits
    • G06F11/0757Error or fault detection not based on redundancy by exceeding limits by exceeding a time limit, i.e. time-out, e.g. watchdogs
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/08Error detection or correction by redundancy in data representation, e.g. by using checking codes
    • G06F11/10Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
    • G06F11/1004Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's to protect a block of data words, e.g. CRC or checksum
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/445Program loading or initiating
    • G06F9/44521Dynamic linking or loading; Link editing at or after load time, e.g. Java class loading
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Security & Cryptography (AREA)
  • Quality & Reliability (AREA)
  • Stored Programmes (AREA)
  • Logic Circuits (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

本发明提供了一种微小卫星星载计算机,包括可编程SOC单元、FLash型FPGA、配置存储器的NOR Flash组、电源电路模块、DDR3的SDRAM和接口模块组,所述NOR Flash组与所述FLash型FPGA输入输出双向连接,所述电源电路模块分别与所述FLash型FPGA、可编程SOC单元连接,为所述FLash型FPGA、可编程SOC单元供电,所述FLash型FPGA与所述可编程SOC单元输入输出双向连接,所述可编程SOC单元分别与所述DDR3的SDRAM、接口模块组输入输出双向连接。本发明还提供了一种微小卫星星载计算机的可重构实现方法。本发明的有益效果是:使用Flash型FPGA引导实现对SRAM型FPGA配置项动态加载,在实际使用时,即使当前有任务功能正在运行时,仍可通过上注指令至Flash型FPGA,进行不同任务功能切换重构。

Description

一种微小卫星星载计算机及其可重构实现方法
技术领域
本发明涉及星载计算机,尤其涉及一种微小卫星星载计算机及其可重构实现方法。
背景技术
现有微小卫星星载计算机在实际使用时,当前有任务功能正在运行时,不能进行不同任务功能切换重构。
发明内容
为了解决现有技术中的问题,本发明提供了一种微小卫星星载计算机及其可重构实现方法。
本发明提供了一种微小卫星星载计算机,包括可编程SOC单元、FLash型FPGA、配置存储器的NOR Flash组、电源电路模块、DDR3的SDRAM和接口模块组,所述NOR Flash组与所述FLash型FPGA输入输出双向连接,所述电源电路模块分别与所述FLash型FPGA、可编程SOC单元连接,为所述FLash型FPGA、可编程SOC单元供电,所述FLash型FPGA与所述可编程SOC单元输入输出双向连接,所述可编程SOC单元分别与所述DDR3的SDRAM、接口模块组输入输出双向连接,所述可编程SOC单元采用硬核ARM处理器+SRAM型FPGA架构,由Flash型FPGA引导加载NorFlash组中的配置文件,与所述可编程SOC单元的硬核ARM处理器进行通讯,实现对所述可编程SOC单元的SRAM型FPGA整个程序空间的动态加载。
作为本发明的进一步改进,所述接口模块组包括CAN接口模块,RS422接口模块、PC104接口模块、AD/DA接口模块。
作为本发明的进一步改进,所述NOR Flash组为启动与配置存储器,使用三组NORFlash组在物理上进行三模冗余,设计安全保护策略,保证配置文件的安全。
作为本发明的进一步改进,采用Flash型FPGA提供故障容错加固支持,在其上构建三模配置存储控制系统,对加载到可编程SOC单元的配置文件进行三模防护。
作为本发明的进一步改进,在FLash型FPGA上设计三模控制器,对外部硬件三备份的NorFlash组进行配置文件读写控制,当Flash型FPGA接收到启动信号后,从三个配置Flash相同地址中读取配置文件,经过三模接收控制单元后进行表决,将正确配置项输出,并记录错误信息返回。
本发明还提供了一种微小卫星星载计算机的可重构实现方法,采用所述的微小卫星星载计算机进行以下步骤:
1)上电初始化,此时Flash型FPGA与配置存储器的NorFlash组上电启动与初始化;
2)可编程SOC单元上电启动:
若正确电路状态,则发出控制信号至Flash型FPGA,进入下一步状态;
若检测到异常单粒子闩锁,则断开供电,等待一段时间再启动SOC单元;
3) 可编程SOC配置文件加载:
通过Flash型FPGA实现对配置文件加载,加载成功后可编程SOC单元自检,若正常则运行基本任务,若片外存储自检失败,则进入最小任务模式,不使用片外存储;
同时Flash型FPGA在加载过程中对配置文件进行比对与校验,当发现无法正常加载时,将记录错误文件的分区信息,并调整三个Flash的分区编号,直到能正确加载可编程SOC单元,同时将判断出错误分区及芯片编号,保存在其内部寄存器中,在下次重新加载时将根据该信息选择正确的分区;在收到可编程SOC单元加载成功标志后,将启动看门狗程序,对可编程SOC单元进行安全监控;
4) 任务功能实现:
可编程SOC单元加载默认配置文件成功后,运行当前默认任务,并向Flash型FPGA发送加载成功标志,同时启动看门狗等安全保护策略;
5) 在线重构实现:
可编程SOC单元动态接收任务切换信号后,驱动读取NorFlash组不同分区中的不同任务配置文件,并按步骤3)进行正常加载;
6)单粒子检测刷新:
在运行任务时,定时对SOC单元中的SRAM型FPGA进行单粒子翻转校验,对功能区进行定时刷新。
作为本发明的进一步改进,在步骤2)中,为纠正受到空间单粒子的闩锁问题,设计单粒子闩锁防护,实现SOC单元供电过程中单粒子闩锁故障的排除,具体实现方式:通过将电流监测值与安全值比较,若发生单粒子闩锁则电流会激增,则其中过流模块会关断供电电路,一段时间后再开启重上电。从而保护芯片不受损伤。
作为本发明的进一步改进,在步骤6)中,为满足非宇航级SRAM工艺FPGA空间单粒子效应造成的数据出错的需求,采用定期回读校验和配置刷新的方式进行单粒子翻转bit纠正,使用EDAC编码和校验,实现对缓存数据的防护设计,保证数据在空间单粒子下的正确性。
本发明的有益效果是:通过上述方案,使用Flash型FPGA引导实现对SRAM型FPGA配置项动态加载,在实际使用时,即使当前有任务功能正在运行时,仍可通过上注指令至Flash型FPGA,进行不同任务功能切换重构。
附图说明
图1是本发明一种微小卫星星载计算机的示意图。
图2是本发明一种微小卫星星载计算机的三模功能原理图。
图3是本发明一种微小卫星星载计算机的可重构与容错功能机理图。
具体实施方式
下面结合附图说明及具体实施方式对本发明作进一步说明。
如图1至图3所示,一种基于FPGA可重构与可容错的微小卫星星载计算机,包括可编程SOC单元104、FLash型FPGA103、配置存储器的NOR Flash组101、电源电路模块102、DDR3的SDRAM105和接口模块组,所述NOR Flash组101与所述FLash型FPGA103输入输出双向连接,所述电源电路模块102分别与所述FLash型FPGA103、可编程SOC单元104连接,为所述FLash型FPGA103、可编程SOC单元104供电,所述FLash型FPGA103与所述可编程SOC单元104输入输出双向连接,所述可编程SOC单元104分别与所述DDR3的SDRAM105、接口模块组输入输出双向连接,所述可编程SOC单元104采用硬核ARM处理器+SRAM型FPGA架构,由Flash型FPGA103引导加载NorFlash组101中的配置文件,与所述可编程SOC单元104的硬核ARM处理器进行通讯,实现对所述可编程SOC单元104的SRAM型FPGA整个程序空间的动态加载。
如图1至图3所示,所述接口模块组包括CAN接口模块106,RS422接口模块107、PC104接口模块108、AD/DA接口模块109。
如图1至图3所示,可编程SOC单元104内集成有NOR Flash硬核控制器,可外扩NorFlash存储配置文件进行配置启动,还有CAN硬核控制器与UART硬核控制器。其中FPGA部分可设计接口时序控制电路,对外连接PC104、AD/DA采集接口。其中ARM内核用于动态重构控制,指令的分发以及载荷管理。
如图1至图3所示,Flash工艺FPGA由于其抗辐射性能较好,稳定性高,对单粒子事件不敏感,作为SOC单元配置文件加载的控制器、SOC单元状态监控及系统对外通信接口监控的工作单元。
如图1至图3所示,NOR Flash作为启动与配置存储器,使用三片在物理上进行三模冗余,设计安全保护策略,保证配置文件的安全。
如图1至图3所示,由Flash型FPGA引导加载NorFlash中的配置文件,与硬核ARM进行通讯,实现对SRAM型FPGA整个程序空间的动态加载。
如图3功能机理图:最终可运行的任务,加载至可编程SOC单元中的软核电路运行,但如图中的3个任务是相互独立运行的,每个时段只能运行1个任务,要根据不同指令进行动态重构加载。三个任务的配置文件同时保存在NorFlash型存储器。
根据图3中的功能机理图,对微小卫星星载计算机工作流程进行说明:
1)上电初始化,此时Flash型FPGA103与配置存储器的NorFlash组101上电启动与初始化。
2)可编程SOC单元104上电启动:
若正确电路状态,则发出控制信号至Flash型FPGA103,进入下一步状态。
若检测到异常单粒子闩锁,则断开供电,等待一段时间再启动可编程SOC单元104。
3) 可编程SOC配置文件加载:
通过Flash型FPGA103实现对配置文件加载,加载成功后可编程SOC单元104自检,包括对片外存储、CAN通信等自检,若正常则运行基本任务。若片外存储自检失败,则进入最小任务模式,不使用片外存储。
同时Flash型FPGA在加载过程中对配置文件进行比对与校验,当发现无法正常加载时,将记录错误文件的分区信息,并调整三个Flash的分区编号,直到能正确加载可编程SOC单元104,同时将判断出错误分区及芯片编号,保存在其内部寄存器中,在下次重新加载时将根据该信息选择正确的分区;在收到可编程SOC单元104加载成功标志后,将启动看门狗程序,对可编程SOC单元104进行安全监控。
4) 任务功能实现:
可编程SOC单元104加载默认配置文件成功后,运行当前默认任务,并向Flash型FPGA103发送加载成功标志,同时启动看门狗等安全保护策略。
5) 在线重构实现:
可编程SOC单元104动态接收任务切换信号后,驱动读取NorFlash组101不同分区中的不同任务配置文件,并按前面的步骤进行正常加载。
6)单粒子检测刷新
在运行任务时,定时对可编程SOC单元104中的SRAM型FPGA进行单粒子翻转校验,对功能区进行定时刷新。
本发明中,可重构实现方式:使用Flash型FPGA103引导实现对SRAM型FPGA配置项动态加载。在实际使用时,即使当前有任务功能正在运行时,仍可通过上注指令至Flash型FPGA103,进行不同任务功能切换重构。
本发明中,可容错设计1:为纠正存储文件被干扰出错,采用Flash型FPGA103提供故障容错加固支持,在其上构建三模配置存储控制系统,对加载到SOC单元的配置文件进行三模防护。
如图1实现方式:在FLash型FPGA103上设计三模控制器,对外部硬件三备份的NorFlash进行配置文件读写控制。当Flash型FPGA103接收到启动信号后,从三个配置Flash相同地址中读取配置文件,经过三模接收控制单元后进行表决,将正确配置项输出,并记录错误信息返回。
本发明中,可容错设计2:为纠正受到空间单粒子的闩锁问题,设计单粒子闩锁防护,实现SOC单元供电过程中单粒子闩锁故障的排除。具体实现方式:通过将电流监测值与安全值比较,若发生单粒子闩锁则电流会激增,则其中过流模块会关断供电电路,一段时间后再开启重上电。从而保护芯片不受损伤。
本发明中,可容错设计3: 为满足非宇航级SRAM工艺FPGA空间单粒子效应造成的数据出错的需求,采用定期回读校验和配置刷新的方式进行单粒子翻转bit纠正。使用EDAC编码和校验,实现对缓存数据的防护设计,保证数据在空间单粒子下的正确性。
本发明主要应用于有可靠性需求与不同任何功能重构需求的微小卫星星载计算机领域。
以上内容是结合具体的优选实施方式对本发明所作的进一步详细说明,不能认定本发明的具体实施只局限于这些说明。对于本发明所属技术领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干简单推演或替换,都应当视为属于本发明的保护范围。

Claims (8)

1.一种微小卫星星载计算机,其特征在于:包括可编程SOC单元、FLash型FPGA、配置存储器的NOR Flash组、电源电路模块、DDR3的SDRAM和接口模块组,所述NOR Flash组与所述FLash型FPGA输入输出双向连接,所述电源电路模块分别与所述FLash型FPGA、可编程SOC单元连接,为所述FLash型FPGA、可编程SOC单元供电,所述FLash型FPGA与所述可编程SOC单元输入输出双向连接,所述可编程SOC单元分别与所述DDR3的SDRAM、接口模块组输入输出双向连接,所述可编程SOC单元采用硬核ARM处理器+SRAM型FPGA架构,由Flash型FPGA引导加载NorFlash组中的配置文件,与所述可编程SOC单元的硬核ARM处理器进行通讯,实现对所述可编程SOC单元的SRAM型FPGA整个程序空间的动态加载。
2.根据权利要求1所述的微小卫星星载计算机,其特征在于:所述接口模块组包括CAN接口模块,RS422接口模块、PC104接口模块、AD/DA接口模块。
3.根据权利要求1所述的微小卫星星载计算机,其特征在于:所述NOR Flash组为启动与配置存储器,使用三组NOR Flash组在物理上进行三模冗余,设计安全保护策略,保证配置文件的安全。
4.根据权利要求3所述的微小卫星星载计算机,其特征在于:采用Flash型FPGA提供故障容错加固支持,在其上构建三模配置存储控制系统,对加载到可编程SOC单元的配置文件进行三模防护。
5.根据权利要求4所述的微小卫星星载计算机,其特征在于:在FLash型FPGA上设计三模控制器,对外部硬件三备份的NorFlash组进行配置文件读写控制,当Flash型FPGA接收到启动信号后,从三个配置Flash相同地址中读取配置文件,经过三模接收控制单元后进行表决,将正确配置项输出,并记录错误信息返回。
6.一种微小卫星星载计算机的可重构实现方法,其特征在于:采用权利要求1所述的微小卫星星载计算机进行以下步骤:
1)上电初始化,此时Flash型FPGA与配置存储器的NorFlash组上电启动与初始化;
2)可编程SOC单元上电启动:
若正确电路状态,则发出控制信号至Flash型FPGA,进入下一步状态;
若检测到异常单粒子闩锁,则断开供电,等待一段时间再启动SOC单元;
3) 可编程SOC配置文件加载:
通过Flash型FPGA实现对配置文件加载,加载成功后可编程SOC单元自检,若正常则运行基本任务,若片外存储自检失败,则进入最小任务模式,不使用片外存储;
同时Flash型FPGA在加载过程中对配置文件进行比对与校验,当发现无法正常加载时,将记录错误文件的分区信息,并调整三个Flash的分区编号,直到能正确加载可编程SOC单元,同时将判断出错误分区及芯片编号,保存在其内部寄存器中,在下次重新加载时将根据该信息选择正确的分区;在收到可编程SOC单元加载成功标志后,将启动看门狗程序,对可编程SOC单元进行安全监控;
4) 任务功能实现:
可编程SOC单元加载默认配置文件成功后,运行当前默认任务,并向Flash型FPGA发送加载成功标志,同时启动看门狗等安全保护策略;
5) 在线重构实现:
可编程SOC单元动态接收任务切换信号后,驱动读取NorFlash组不同分区中的不同任务配置文件,并按步骤3)进行正常加载;
6)单粒子检测刷新:
在运行任务时,定时对SOC单元中的SRAM型FPGA进行单粒子翻转校验,对功能区进行定时刷新。
7.根据权利要求6所述的微小卫星星载计算机的可重构实现方法,其特征在于:在步骤2)中,为纠正受到空间单粒子的闩锁问题,设计单粒子闩锁防护,实现SOC单元供电过程中单粒子闩锁故障的排除,具体实现方式:通过将电流监测值与安全值比较,若发生单粒子闩锁则电流会激增,则其中过流模块会关断供电电路,一段时间后再开启重上电,从而保护芯片不受损伤。
8.根据权利要求6所述的微小卫星星载计算机的可重构实现方法,其特征在于:在步骤6)中,为满足非宇航级SRAM工艺FPGA空间单粒子效应造成的数据出错的需求,采用定期回读校验和配置刷新的方式进行单粒子翻转bit纠正,使用EDAC编码和校验,实现对缓存数据的防护设计,保证数据在空间单粒子下的正确性。
CN201911136462.5A 2019-11-19 2019-11-19 一种微小卫星星载计算机及其可重构实现方法 Active CN110874245B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201911136462.5A CN110874245B (zh) 2019-11-19 2019-11-19 一种微小卫星星载计算机及其可重构实现方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201911136462.5A CN110874245B (zh) 2019-11-19 2019-11-19 一种微小卫星星载计算机及其可重构实现方法

Publications (2)

Publication Number Publication Date
CN110874245A true CN110874245A (zh) 2020-03-10
CN110874245B CN110874245B (zh) 2023-09-05

Family

ID=69717292

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911136462.5A Active CN110874245B (zh) 2019-11-19 2019-11-19 一种微小卫星星载计算机及其可重构实现方法

Country Status (1)

Country Link
CN (1) CN110874245B (zh)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111538263A (zh) * 2020-04-02 2020-08-14 华东计算技术研究所(中国电子科技集团公司第三十二研究所) 星载计算机模块运行系统、方法以及航天设备
CN112131044A (zh) * 2020-08-28 2020-12-25 山东航天电子技术研究所 一种卫星用计算机应急系统及其方法
CN112124636A (zh) * 2020-05-09 2020-12-25 长沙天仪空间科技研究院有限公司 一种新型的高集成式卫星平台系统
CN112230955A (zh) * 2020-10-14 2021-01-15 西安微电子技术研究所 基于双核ARM SoC计算机FPGA重构系统及操作方法
CN113703848A (zh) * 2021-07-13 2021-11-26 中国电子科技集团公司第五十三研究所 面向位翻转效应的基于SoC芯片可重构柔性化控制方法
CN117453462A (zh) * 2023-12-26 2024-01-26 中国人民解放军国防科技大学 一种星载设备软件可靠重构和加载运行方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101298284A (zh) * 2008-06-04 2008-11-05 徐国栋 一种时变计算机及其实现方法
CN104239090A (zh) * 2014-07-15 2014-12-24 上海微小卫星工程中心 一种基于fpga的卫星星务计算机在轨重构系统及方法
CN105045672A (zh) * 2015-07-24 2015-11-11 哈尔滨工业大学 一种基于sram fpga的多级容错加固卫星信息处理系统
CN106557346A (zh) * 2016-11-24 2017-04-05 中国科学院国家空间科学中心 一种抗单粒子翻转的星载数据处理系统及方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101298284A (zh) * 2008-06-04 2008-11-05 徐国栋 一种时变计算机及其实现方法
CN104239090A (zh) * 2014-07-15 2014-12-24 上海微小卫星工程中心 一种基于fpga的卫星星务计算机在轨重构系统及方法
CN105045672A (zh) * 2015-07-24 2015-11-11 哈尔滨工业大学 一种基于sram fpga的多级容错加固卫星信息处理系统
CN106557346A (zh) * 2016-11-24 2017-04-05 中国科学院国家空间科学中心 一种抗单粒子翻转的星载数据处理系统及方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
史江博 等: "基于FPGA的小卫星通信系统在轨可重构技术研究", vol. 38, no. 6, pages 40 - 43 *

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111538263A (zh) * 2020-04-02 2020-08-14 华东计算技术研究所(中国电子科技集团公司第三十二研究所) 星载计算机模块运行系统、方法以及航天设备
CN112124636A (zh) * 2020-05-09 2020-12-25 长沙天仪空间科技研究院有限公司 一种新型的高集成式卫星平台系统
CN112124636B (zh) * 2020-05-09 2024-06-04 长沙天仪空间科技研究院有限公司 一种高集成式卫星平台系统
CN112131044A (zh) * 2020-08-28 2020-12-25 山东航天电子技术研究所 一种卫星用计算机应急系统及其方法
CN112230955A (zh) * 2020-10-14 2021-01-15 西安微电子技术研究所 基于双核ARM SoC计算机FPGA重构系统及操作方法
CN112230955B (zh) * 2020-10-14 2023-03-21 西安微电子技术研究所 基于双核ARM SoC计算机FPGA重构系统及操作方法
CN113703848A (zh) * 2021-07-13 2021-11-26 中国电子科技集团公司第五十三研究所 面向位翻转效应的基于SoC芯片可重构柔性化控制方法
CN117453462A (zh) * 2023-12-26 2024-01-26 中国人民解放军国防科技大学 一种星载设备软件可靠重构和加载运行方法
CN117453462B (zh) * 2023-12-26 2024-03-08 中国人民解放军国防科技大学 一种星载设备软件可靠重构和加载运行方法

Also Published As

Publication number Publication date
CN110874245B (zh) 2023-09-05

Similar Documents

Publication Publication Date Title
CN110874245A (zh) 一种微小卫星星载计算机及其可重构实现方法
US9921762B2 (en) Redundant backup using non-volatile memory
US6571324B1 (en) Warmswap of failed memory modules and data reconstruction in a mirrored writeback cache system
US20090327803A1 (en) Storage control device and storage control method
CN111176908B (zh) 一种基于三模冗余的程序在轨加载刷新方法
US20140281625A1 (en) Storing System Data During Low Power Mode Operation
CN102016808A (zh) 将检查点数据存储于非易失性存储器中
CN102243603A (zh) 在编程失败之后具有可存取信息的存储器缓冲器
CN111176890A (zh) 一种星载软件数据存储及异常恢复方法
JP2004021811A (ja) 不揮発メモリを使用したディスク制御装置
CN102138133A (zh) Dma协助的数据备份与恢复
CN102385934A (zh) 用于位单元修复的方法和装置
US20030159092A1 (en) Hot swapping memory method and system
US6081892A (en) Initial program load
US8291153B2 (en) Transportable cache module for a host-based raid controller
CN113608720B (zh) 一种抗单粒子翻转的星载数据处理系统及方法
US10346072B1 (en) Dislocated power loss protection charge storage
US8219860B2 (en) Microprocessor system for controlling at least partly safety-critical processes
CN113238985A (zh) Fpga在轨重构控制系统及方法
CN116302635A (zh) 面向商业卫星领域的zynq在轨加载重构方法及系统
CN109493911B (zh) 存储器控制器的操作方法、以及存储器件及其操作方法
WO2023183133A1 (en) Serial attached non-volatile memory
CN111176732B (zh) 一种基于mram实现的软硬件冗余安全启动与维护方法
CN111785310A (zh) 一种用于抗单粒子翻转的fpga加固系统及方法
JP2007058873A (ja) 不揮発メモリを使用したディスク制御装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant