CN110868232A - 信号传输装置与其连线方法 - Google Patents
信号传输装置与其连线方法 Download PDFInfo
- Publication number
- CN110868232A CN110868232A CN201810978796.6A CN201810978796A CN110868232A CN 110868232 A CN110868232 A CN 110868232A CN 201810978796 A CN201810978796 A CN 201810978796A CN 110868232 A CN110868232 A CN 110868232A
- Authority
- CN
- China
- Prior art keywords
- coefficient
- predetermined
- signal
- device data
- tap
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/38—Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
- H04B1/40—Circuits
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B3/00—Line transmission systems
- H04B3/02—Details
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B3/00—Line transmission systems
- H04B3/02—Details
- H04B3/04—Control of transmission; Equalising
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
Abstract
一种信号传输装置与其连线方法。信号传输装置包含收发器电路系统与控制电路系统。收发器电路系统用以经由一通道接收来自一外部装置的一第一装置数据。控制电路系统用以基于第一装置数据、关联于收发器电路系统的一第二装置数据以及一预定通讯协定的至少一要求计算出该收发器电路系统的至少一系统参数,以与该外部装置建立连线。本案所提供的信号传输装置与其连线方法可基于欲连线的装置的装置数据以及通讯协定的要求执行简单运算,以调整其内部电路的设定来确保可正确接收欲连线的装置的信号。如此,可省去设置多个查找表的记忆体的成本,并同时适用于各个厂商的相关设定。
Description
技术领域
本案是有关于一种信号传输装置,且特别是有关于具有计算出系统参数功能的信号传输装置与其连线方法。
背景技术
电子产品常透过各种类型的通讯协定而与另一电子装置建立连线,以相互交换数据。例如,显示卡可透过主机板上的传输接口(快捷外设互联标准、外部序列先进技术附件)等等而与其他元件(处理器)交换数据。在连线过程中,不同的电子装置需先调整其内部收发器电路的相关参数,以确保可正确地交换数据。然而,在目前的技术中,为了能够适用不同厂商的相关参数,须先设置对应不同厂商的相关参数的多张查找表。如此,将耗费过多的记忆体空间使得整体成本上升。
发明内容
为了解决上述问题,本案的一些态样在于提供一种信号传输装置,其包含收发器电路系统与控制电路系统。收发器电路系统用以经由一通道接收来自一外部装置的一第一装置数据。控制电路系统用以基于该第一装置数据、关联于该收发器电路系统的一第二装置数据以及一预定通讯协定的至少一要求计算出该收发器电路系统的至少一系统参数,以与该外部装置建立连线。
本案的一些态样在于提供一种连线方法,其包含下列操作:经由一通道接收来自一外部装置的第一装置数据;以及基于该第一装置数据、关联于一收发器电路系统的一第二装置数据以及一预定通讯协定的至少一要求计算出该收发器电路系统的至少一系统参数,以与该外部装置建立连线。
于一些实施例中,该控制电路系统用以根据该第一装置数据以及该第二装置数据执行多个移位运算、加法运算与比较运算以计算出该至少一系统参数。
于一些实施例中,该收发器电路系统包含一有限脉冲响应滤波器,且该至少一系统参数包含关联于该有限脉冲响应滤波器的多个分接头(tap)系数。
于一些实施例中,该控制电路系统包含、第一处理电路、第二处理电路与第三处理电路。第一处理电路用以根据该第一装置数据中的一第一系数与一第一预定系数计算出所述多个分接头系数中的一第一分接头系数。第二处理电路用以根据该第一装置数据中的一第二系数与该第一预定系数计算出所述多个分接头系数中的一第二分接头系数。第三处理电路用以相减第二装置数据中的一第二预定系数、该第一分接头系数与该第二分接头系数,以计算出所述多个分接头系数中的一第三分接头系数。
于一些实施例中,该第一处理电路包含多个第一乘法器、多个第一加法器、多个比较器以及一第二加法器。多个第一乘法器用以相乘该第一预定系数与多个第一预定数值,以产生多个第一运算信号。多个第一加法器用以根据该第一预定系数与所述多个第一运算信号产生多个第二运算信号。多个比较器用以分别比较一第三运算信号与所述多个第二运算信号,以产生多个比较信号。第二加法器用以相加所述多个比较信号以计算出该第一分接头系数。
于一些实施例中,该第一处理电路还包含第二乘法器、第三乘法器与第三加法器。第二乘法器用以相乘该第一系数与一第二预定数值以产生一第一信号。第三乘法器用以相乘该第一系数与一第三预定数值以产生一第二信号,其中该第二预定数值与该第三预定数值之总和相同于该第二预定系数。第三加法器用以相加该第一信号与该第二信号,以产生该第三运算信号。
于一些实施例中,所述多个第一预定数值、该第二预定数值与该第三预定数值每一者为2的倍数。
于一些实施例中,所述多个第一乘法器、该第二乘法器与该第三乘法器每一者用以执行一移位运算。
于一些实施例中,该第一处理电路与该第二处理电路具有相同电路设置方式。
于一些实施例中,该预定通讯协定为快捷外设互联标准。
于一些实施例中,该至少一系统参数在不设置查找表下被计算。
综上所述,本案所提供的信号传输装置与其连线方法可基于欲连线的装置的装置数据以及通讯协定的要求执行简单运算,以调整其内部电路的设定来确保可正确接收欲连线的装置的信号。如此,可省去设置多个查找表的记忆体的成本,并同时适用于各个厂商的相关设定。
附图说明
本案的附图说明如下:
图1A为根据本案一些实施例所绘示的一种信号传输装置的示意图;
图1B为根据本案的一些实施例所绘示的如图1A中的发射器电路与/或接收器电路中的内部电路的示意图;
图2A为根据本案的一些实施例所绘示的如图1A中的控制电路系统的示意图;
图2B为根据本案的一些实施例所绘示的如图2A中的处理电路的示意图;以及
图3为根据本案的一些实施例所绘示的一种连线方法的流程图。
具体实施方式
本文所使用的所有词汇具有其通常的意涵。上述的词汇在普遍常用的字典中的定义,在本说明书的内容中包含任一于此讨论的词汇的使用例子仅为示例,不应限制到本揭示内容的范围与意涵。同样地,本揭示内容亦不仅以于此说明书所示出的各种实施例为限。
在本文中,使用第一、第二与第三等等的词汇,是用于描述各种元件、组件、区域、层与/或区块是可以被理解的。但是这些元件、组件、区域、层与/或区块不应该被这些术语所限制。这些词汇只限于用来辨别单一元件、组件、区域、层与/或区块。因此,在下文中的一第一元件、组件、区域、层与/或区块也可被称为第二元件、组件、区域、层与/或区块,而不脱离本案的本意。
关于本文中所使用的“耦接”或“连接”,均可指二或多个元件相互直接作实体或电性接触,或是相互间接作实体或电性接触,亦可指二或多个元件相互操作或动作。本文中所使用的“与/或”包含一或多个相关联的项目中的任一者以及所有组合。
于本文中,用语“电路系统(circuitry)”泛指包含一或多个电路(circuit)所形成的单一系统。用语“电路”泛指由一或多个晶体管与/或一或多个主被动元件按一定方式连接以处理信号的物件。
参照图1A,图1A为根据本案一些实施例所绘示的一种信号传输装置100的示意图。在各个实施例中,信号传输装置100可应用于各种电子产品(例如:显示卡、网络卡、硬盘等等)中的传输接口。
于一些实施例中,信号传输装置100可经由通道100A耦接至外部装置100B。信号传输装置100可与外部装置100B建立连线以相互交换数据。如图1A所示,信号传输装置100包含收发器电路系统120与控制电路系统140。,且外部装置100B包含收发器电路系统120B与控制电路系统140B。
在建立连线时,收发器电路系统120接收自外部装置100B传输的装置数据D1B。控制电路系统140根据信号传输装置100的装置数据D1、预定通讯协定的至少一要求以及装置数据D1B计算出收发器电路系统120的至少一系统参数(如为后述的分接头系数Cia),以与外部装置100B建立连线。如此,可确保收发器电路系统120于后续的操作中能够正确地与外部装置100B交换信号。
装置数据D1载有收发器电路系统120的一或多个系统参数(例如为后述的系数Cia、FSa)的数值,且装置数据D1B载有收发器电路系统120B的一或多个系统参数(例如为后述的系数Cib、FSb)的数值。于一些实施例中,信号传输装置100还包含一储存电路(未绘示),以储存装置数据D1。于各个实施例中,储存电路可由暂存器、记忆体等等电路实现,但本案并不以此为限。同样地,收发器电路系统120B亦可执行类似的操作。
于一些实施例中,装置数据D1与装置数据D1B关联于预定通讯协定的相关要求。于一些实施例中,预定通讯协定可为各种用于传输数据的相关协定,例如为快捷外设互联标准(PCI-E)、外部序列先进技术附件(SATA)等等。上述通讯协定的类型仅为示例,各种类型的通讯协定皆为本案所涵盖的范围。
如图1A所示,收发器电路系统120包含发射器电路122以及接收器电路124。发射器电路122用以经由通道100A传输信号(例如为装置数据D1)至外部装置100B。接收器电路124用以经由通道100A接收来自外部装置100B的信号(例如为装置数据D1B)。控制电路系统140用以基于装置数据D1与装置数据D1B调整发射器电路122与/或接收器电路124的内部电路(例如为后图1B的电路150)的至少一系统参数(例如为滤波器的参数、放大器的增益等等)。
类似于信号传输装置100的设置方式,收发器电路系统120B包含发射器电路122B与接收器电路124B。上述外部装置100B的各电路的设置方式与相关操作类似于信号传输装置100,故于此不再重复赘述。
参照图1B,图1B为根据本案的一些实施例所绘示的如图1A中的发射器电路122与/或接收器电路124中的内部电路150的示意图。举例而言,为了补偿通道100A的高频衰减,收发器电路系统120中可设置预加重(pre-emphasis)电路或去加重(de-emphasis)电路。在建立连线中,收发器电路系统120可依据装置数据D1、D1B以及预定通讯协定的至少一要求,而调整其内部电路的各个参数,以确保双方可正确交换信号。
为了易于理解,图1B以预定通讯协定为PCI-E以及去加重电路为例说明,但本案并不以此为限。于一些实施例中,内部电路150可设置于发射器电路122与/或接收器电路124中的至少一者。于此例中,内部电路150操作为设置于发射器电路122中的去加重电路。为了补偿通道100A的衰减,内部电路150可用以降低收发器电路系统120经由通道100A所接收到的信号中的低频成分。
如图1B所示,在预定通讯协定为PCI-E的例子中,内部电路150可以由具有3个分接头(tap)的有限脉冲响应(finite impulse response,FIR)滤波器实现,其中后述的多个系数C-1a、C0a与C1a为FIR滤波器中的多个分接头系数。内部电路150包含多个延迟器151A与151B、多个乘法器151C~151E以及加法器151F。延迟电路151A对次一时序的信号VINn+1延迟一单位周期以产生信号VINn,且延迟电路151B对信号VINn延迟该单位周期以产生前一时序的信号VINn-1。乘法器151C相乘分接头系数C-1a与信号VINn+1,乘法器151D相乘分接头系数C0a与信号VINn,且乘法器151E相乘分接头系数C1a与信号VINn-1。加法器151F耦接至多个乘法器151C~151E的输出,以加总多个乘法器151C~151E的运算结果以输出为数据信号VOUT。于一些实施例中,数据信号VOUT为收发器电路系统120B中的基频电路所实际处理的信号,但本案并不以此为限。
根据当前PCI-E的要求,上述分接头系数C-1a、C0a与C1a满足下列式(1),其中C-1a与C1a为负数,且FSa为一预定系数:
同理,若外部装置100B欲透过PCI-E协定连线至信号传输装置100,其收发器电路系统120B中的内部电路亦有相同电路设置,且其分接头系数Cib满足下式(2),其中C-1b与C1b为负数,且FSb为一预定系数:
其中,上述各个系数Cia、FSa、Cib以及FSb的数值将随着不同厂商或不同应用而有所不同。于一些实施例中,预定系数FSa与FSb的数值与欲处理的信号摆幅(swing)相关。于一些实施例中,分接头系数Cia与预定系数FSa的数值可载于装置数据D1。分接头系数Cib与预定系数FSb的数值可载于装置数据D1B。
为符合PCI-E协定的要求,欲进行连线的信号传输装置100与外部装置100B的相关系数Cia、FSa、Cib以及FSb更进一步满足下式(3):
由上式(3)可进一步推得分接头系数Cia符合下式(4):
因此,控制电路系统140可执行式(4)的运算,以基于装置数据D1中的预定系数FSa的数值以及装置数据D1B中的分接头系数Cib与预定系数FSb的数值计算出分接头系数Cia。
在一些相关技术中,为了能够与各个厂商所制造的收发器电路系统进行通讯,信号传输装置中须先设置有对应不同厂商所设定的相关系统参数的多张查找表。如此,在建立连线时,信号传输装置可根据欲连线装置的数据而自对应的查找表查询相关系数的数值,以调整收发器电路系统的电路设定。然而,在这些技术中,需要耗费相当大的记忆体空间来储存各个厂商的设定,将造成电路成本以及操作功率不必要的浪费。
相较于上述技术,控制电路系统140可在仅储存本身电路的参数(即装置数据D1)下,基于装置数据D1、欲连线的装置(即外部装置100B)的装置数据D1B以及预定通讯协定的要求执行移位、加法(与/或减法)等等简单运算,以经由式(4)计算出收发器电路系统120的相关系统参数。如此,所需要的记忆体空间可有效地降低,电路成本可明显降低,并同时可相容于不同厂商所制造的收发器电路系统。
参照图2A,图2A为根据本案的一些实施例所绘示的如图1A中的控制电路系统140的示意图。为易于理解,图2A中与图1A~图1B相类似的元件将指定为相同标号。
如图2A所示,控制电路系统140包含多个处理电路141~143。处理电路141用以根据分接头系数C-1b与预定系数FSb决定分接头系数C-1a。处理电路142用以根据分接头系数C1b与预定系数FSb决定分接头系数C1a。处理电路143用以根据分接头系数C-1a与C1a决定分接头系数C0a。例如,处理电路141与142可根据前述的式(4)决定分接头系数C-1a与C1a。在决定分接头系数C-1a与C1a后,处理电路143可执行下式(5)的运算以决定分接头系数C0a:
C0a=FSa-|C-1a|-|C1a|…(5)。
于一些实施例中,处理电路141与处理电路142具有相同电路设置方式,其相关描述将搭配后述图2B的实施例进行说明。于一些实施例中,如图2A所示,处理电路143可由运算电路(例如:加法器或减法器)实现,以执行上述式(5)的运算。
参照图2B,图2B为根据本案的一些实施例所绘示的如图2A中的处理电路141(或处理电路142)的示意图。为易于理解,图2A中与图2B相类似的元件将指定为相同标号。
如图2B所示,处理电路141包含N个比较器201-1~201-N(于此例中,N设置为10)、多个加法器202-1~202-8与多个乘法器203-1~203-5。于一些实施例中,N的数值为大于等于1的正整数。N的数值相关于预定通讯协定的要求。在图2B的预定通讯协定为PCI-E的例子中,N可设置为10。上述关于预定系数FSa以及N的数值用于示例,本案并不以此为限。
乘法器203-1与203-2用于分接头系数C-1b与多个预定数值分别相乘,其中前述多个预定数值的总和相等于预定系数FSa的数值。于PCI-E的例子中,预定系数FSa或FSb的数值可为32或40,但并不以为限。若以预定系数FSa的数值为40为例,乘法器203-1相乘系数C-1b与预定数值8,以产生信号S1(即8×C-1b)。乘法器203-2相乘分接头系数C-1b与预定数值32,以产生信号S2(即32×C-1b)。加法器202-1相加信号S1与信号S2以产生运算信号S3(即40×C-1b)。等效而言,运算信号S3等于式(4)中的乘法运算(C-1b×FSa)的结果。若预定系数FSa的数值为32而非40时,乘法器203-1可被关闭以输出数值为32×C-1b的运算信号S3。
在其他的一些实施例中,乘法器203-1与203-2以及加法器202-1可用单一的倍数可调的乘法器(未绘示)取代,以直接提供相同于预定系数FSa的数值的倍数来调整分接头系数C-1b以产生运算信号S3。上述式(4)中的乘法运算的实现方式用于示例,但本案并不以此为限。各种可实现式(4)中的乘法运算的电路设置方式皆为本案所涵盖的范围。
于一些实施例中,如图2B所示,N个比较器201-1~201-10以及多个加法器202-2~202-8与多个乘法器203-3~203-5用以执行复数次的减法运算,以等效地执行式(4)中的除法运算(即1/FSb)。此处的相关操作与详细电路设置方式将于后述段落说明。
具体而言,多个乘法器203-3~203-5将预定系数FSb分别与多个预定数值2、4与8相乘,以分别产生多个运算信号S4(即2×FSb)、S5(即4×FSb)以及S6(即8×FSb)。于一些实施例中,多个乘法器203-1~203-5每一者可由运算电路或放大器实现。
或者,于一些实施例中,多个乘法器203-1~203-5每一者可由移位电路实现,且多个乘法器203-1~203-5的多个乘数(即多个预定数值)皆为2的倍数(例如为前述的2、4、8、32等等)。在由移位电路实现的实施例中,多个乘法器203-1~203-5每一者的乘法运算可通过执行一或多次的移位(bit shift)操作来等效地执行。以运算信号S4为例说明,乘法器203-1可对预定系数FSb左移1位,以产生运算信号S4(即2×FSb)。换言之,乘法器203-3可通过左移1位的操作来提供数值为2的被乘数与乘法运算。依此类推,乘法器203-4可对预定系数FSb左移2位以输出运算信号S5(即4×FSb)。如此,通过简单的移位操作来执行原有的乘法运算,可进一步降低处理电路141的电路复杂度与电路成本。
加法器202-2相加预定系数FSb与运算信号S4以产生运算信号S7(即3×FSb)。加法器202-3相加预定系数FSb与信号S5以产生运算信号S8(即5×FSb)。加法器202-4相加信号S2与信号S5以产生运算信号S9(即6×FSb)。加法器202-5相减运算信号S6与预定系数FSb以产生运算信号S10(即7×FSb)。加法器202-6相加预定系数FSb与信号S6以产生运算信号S11(即9×FSb)。加法器202-7相加信号S4与信号S6以产生运算信号S12(即10×FSb)。
多个比较器201-1~201-10分别比较运算信号S3与预定系数FSb、多个运算信号S4、S7、S5、S8、S9、S10、S6、S11以及S12,以分别输出多个比较信号SC1~SC10。例如,以第1个比较器201-1为例,当预定系数FSb小于或等于信号S3时,比较器201-1输出逻辑“1”的比较信号SC1;反之,则输出逻辑“0”的比较信号SC1。其余比较器201-2~201-10的操作可依此类推,故不再重复赘述。加法器202-8用以相加多个比较信号SC1~SC10以产生分接头系数C-1a。据此,关于分接头系数C-1a的运算(即式(4))已完成。
举例而言,假设运算信号S3为6倍的预定系数FSb。在此条件下,多个比较信号SC1~SC6将为逻辑“1”,且多个比较信号SC7~SC10为逻辑“0”。如此,加法器202-8可输出具有数值6的分接头系数C-1a。相较于直接执行除法运算,于此例中,处理电路141改以多次减法运算与比较运算来等效地执行式(4)中的除法运算。如此,通过较简单运算方式(即减法运算与比较运算)来取代原有的除法运算,可有效地降低处理电路141的电路复杂度与电路成本。
如先前所述,处理电路141与处理电路142可具有相同电路设置方式。例如,如图2B所示,当乘法器203-1与乘法器203-2接收分接头系数C1b时,加法器202-8可产生分接头系数C1a。在分接头系数C-1a与C1a被决定后,图2A中的处理电路143可执行前述式(5)的运算以决定分接头系数C0a。据此,通过图2A与图2B的电路设置方式,控制电路系统140可在建立连线时基于欲连线的装置(即外部装置100B)的装置数据D1B(包含系数Cib、预定系数FSb等信息)、本身的装置数据D1(包含预定系数FSa等信息)与预定通讯协定计算出接收器电路系统120的至少一系统参数(例如为系数Cia),以确保信号传输装置100可正确地经由通道100A与外部装置100B交换数据。
于一些实施例中,外部装置100B中的接收器电路系统120B亦可执行上述操作以调整其内部电路参数,借以确保可正确地经由通道100A与信号传输装置100交换数据。
上述各实施例仅以预定通讯协定为PCI-E仅用于示例。于不同应用中,随着预定通讯协定的类型不同,系统参数的类型与数量亦会改变。因此,本案并不以上述各实施例为限。
图3为根据本案的一些实施例所绘示的一种连线方法300的流程图。为易于理解,连线方法300将参照前述各附图进行描述。
于操作S310,接收器电路124经由通道100A接收来自外部装置100B的装置数据D1B。
例如,如前述图1A所示,在建立连线时,信号传输装置100可接收来自外部装置100B的装置数据D1B,其中装置数据D1B包含外部装置100B中内部电路(例如为收发器电路系统120B)的至少一系统参数(例如包含分接头系数Cib与预定系数FSb)等信息。
于操作S320,控制电路系统140依据装置数据D1、D1B以及预定通讯协定的至少一要求,以计算出收发器电路系统120的至少一系统参数。
举例而言,如前述图1B至图2B所示,在预定通讯协定为PCI-E的例子中,通过处理电路141~143,控制电路系统140可根据装置数据D1(包含预定系数FSa等信息)与装置数据D1B(例如包含分接头系数Cib与预定系数FSb)执行前述式(4)与式(5)的相关运算,以决定内部电路150的系统参数(即分接头系数Cia)。
通过操作S320,可在不设置多个查找表下根据欲连线的装置的装置数据执行简单的运算(例如包含移位运算、加/减法运算等等),以调整收发器电路系统中相关电路设定中的参数。如此,可明显降低所需要的电路成本,并同时可适用于各种类型的连线伙伴(linkpartner)的连线设定。
上述连线方法300多个步骤仅为示例,并非限定需依照此示例中的顺序执行。在不违背本揭示内容的各实施例的操作方式与范围下,在连线方法300下的各种操作当可适当地增加、替换、省略或以不同顺序执行。
综上所述,本案所提供的信号传输装置与其连线方法可基于欲连线的装置的装置数据以及通讯协定的要求执行简单运算,以调整其内部电路的设定来确保可正确接收欲连线的装置的信号。如此,可省去设置多个查找表的记忆体的成本,并同时适用于各个厂商的相关设定。
虽然本案已以实施方式揭露如上,然其并非限定本案,任何熟悉此技艺者,在不脱离本案的精神和范围内,当可作各种的更动与润饰,因此本案的保护范围当视所附的权利要求书所界定的范围为准。
Claims (20)
1.一种信号传输装置,其特征在于,包含:
一收发器电路系统,用以经由一通道接收来自一外部装置的一第一装置数据;以及
一控制电路系统,用以基于该第一装置数据、关联于该收发器电路系统的一第二装置数据以及一预定通讯协定的至少一要求计算出该收发器电路系统的至少一系统参数,以与该外部装置建立连线。
2.根据权利要求1所述的信号传输装置,其特征在于,该控制电路系统用以根据该第一装置数据以及该第二装置数据执行多个移位运算、加法运算与比较运算以计算出该至少一系统参数。
3.根据权利要求1所述的信号传输装置,其特征在于,该收发器电路系统包含一有限脉冲响应滤波器,且该至少一系统参数包含关联于该有限脉冲响应滤波器的多个分接头(tap)系数。
4.根据权利要求3所述的信号传输装置,其特征在于,该控制电路系统包含:
一第一处理电路,用以根据该第一装置数据中的一第一系数与一第一预定系数计算出所述多个分接头系数中的一第一分接头系数;
一第二处理电路,用以根据该第一装置数据中的一第二系数与该第一预定系数计算出所述多个分接头系数中的一第二分接头系数;以及
一第三处理电路,用以相减该第二装置数据中的一第二预定系数、该第一分接头系数与该第二分接头系数,以计算出所述多个分接头系数中的一第三分接头系数。
5.根据权利要求4所述的信号传输装置,其特征在于,该第一处理电路包含:
多个第一乘法器,用以相乘该第一预定系数与多个第一预定数值,以产生多个第一运算信号;
多个第一加法器,用以根据该第一预定系数与所述多个第一运算信号产生多个第二运算信号;
多个比较器,用以分别比较一第三运算信号与所述多个第二运算信号,以产生多个比较信号;以及
一第二加法器,用以相加所述多个比较信号以计算出该第一分接头系数。
6.根据权利要求5所述的信号传输装置,其特征在于,该第一处理电路还包含:
一第二乘法器,用以相乘该第一系数与一第二预定数值以产生一第一信号;
一第三乘法器,用以相乘该第一系数与一第三预定数值以产生一第二信号,其中该第二预定数值与该第三预定数值的总和相同于该第二预定系数;以及
一第三加法器,用以相加该第一信号与该第二信号,以产生该第三运算信号。
7.根据权利要求5所述的信号传输装置,其特征在于,所述多个第一预定数值、该第二预定数值与该第三预定数值每一者为2的倍数。
8.根据权利要求7所述的信号传输装置,其特征在于,所述多个第一乘法器、该第二乘法器与该第三乘法器每一者用以执行一移位运算。
9.根据权利要求4所述的信号传输装置,其特征在于,该第一处理电路与该第二处理电路具有相同电路设置方式。
10.根据权利要求1至9中任一项所述的信号传输装置,其特征在于,该预定通讯协定为快捷外设互联标准。
11.一种连线方法,其特征在于,包含:
经由一通道接收来自一外部装置的一第一装置数据;以及
基于该第一装置数据、关联于一收发器电路系统的一第二装置数据以及一预定通讯协定的至少一要求计算出该收发器电路系统的至少一系统参数,以与该外部装置建立连线。
12.根据权利要求11所述的连线方法,其特征在于,计算出该至少一系统参数包含:
根据该第一装置数据以及该第二装置数据执行多个移位运算、加法运算与比较运算以计算出该至少一系统参数。
13.根据权利要求11所述的连线方法,其特征在于,该收发器电路系统包含一有限脉冲响应滤波器,且该至少一系统参数包含关联于该有限脉冲响应滤波器的多个分接头(tap)系数。
14.根据权利要求13所述的连线方法,其特征在于,计算出该至少一系统参数包含:
根据该第一装置数据中的一第一系数与一第一预定系数计算出所述多个分接头系数中的一第一分接头系数;
根据该第一装置数据中的一第二系数与该第一预定系数计算出所述多个分接头系数中的一第二分接头系数;以及
相减该第二装置数据中的一第二预定系数、该第一分接头系数与该第二分接头系数,以计算出所述多个分接头系数中的一第三分接头系数。
15.根据权利要求14所述的连线方法,其特征在于,计算出该第一分接头系数包含:
相乘该第一预定系数与多个第一预定数值,以产生多个第一运算信号;
根据该第一预定系数与所述多个第一运算信号产生多个第二运算信号;
分别比较一第三运算信号与所述多个第二运算信号,以产生多个比较信号;以及
相加所述多个比较信号以计算出该第一分接头系数。
16.根据权利要求15所述的连线方法,其特征在于,还包含:
相乘该第一系数与一第二预定数值以产生一第一信号;
相乘该第一系数与一第三预定数值以产生一第二信号,其中该第二预定数值与该第三预定数值的总和相同于该第二预定系数;以及
相加该第一信号与该第二信号,以产生该第三运算信号。
17.根据权利要求15所述的连线方法,其特征在于,所述多个第一预定数值、该第二预定数值与该第三预定数值每一者为2的倍数。
18.根据权利要求17所述的连线方法,其特征在于,所述多个第一运算信号、该第一信号或该第二信号为透过一移位运算产生。
19.根据权利要求14所述的连线方法,其特征在于,计算出该至少一系统参数包含:
在不设置查找表下计算出该至少一系统参数。
20.根据权利要求11至19中任一项所述的连线方法,其特征在于,该预定通讯协定为快捷外设互联标准。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810978796.6A CN110868232B (zh) | 2018-08-27 | 2018-08-27 | 信号传输装置与其连线方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810978796.6A CN110868232B (zh) | 2018-08-27 | 2018-08-27 | 信号传输装置与其连线方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN110868232A true CN110868232A (zh) | 2020-03-06 |
CN110868232B CN110868232B (zh) | 2022-03-08 |
Family
ID=69650926
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201810978796.6A Active CN110868232B (zh) | 2018-08-27 | 2018-08-27 | 信号传输装置与其连线方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN110868232B (zh) |
Citations (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000036776A (ja) * | 1998-03-30 | 2000-02-02 | Texas Instr Inc <Ti> | ディジタル加入者線通信システム用のアナログ受信等化器 |
TW496093B (en) * | 1999-07-07 | 2002-07-21 | Koninkl Philips Electronics Nv | Digital video-processing unit |
CN1395779A (zh) * | 2000-06-15 | 2003-02-05 | 三菱电机株式会社 | 自适应预编码 |
WO2005015811A1 (en) * | 2003-08-08 | 2005-02-17 | Clipsal Integrated Systems Pty Ltd | Radio network communication system and protocol |
CN1604577A (zh) * | 2003-09-30 | 2005-04-06 | 因芬尼昂技术股份公司 | 具适应性数字预失真的发射装置、具该发射装置的收发器及操作该发射装置的方法 |
CN101053213A (zh) * | 2004-11-04 | 2007-10-10 | 松下电器产业株式会社 | 多接口通信装置、终端以及路径切换方法 |
CN101640907A (zh) * | 2008-07-31 | 2010-02-03 | 佳能株式会社 | 通信设备及其控制方法 |
CN101662325A (zh) * | 2008-08-29 | 2010-03-03 | 富士通株式会社 | 光学接收机及其电力供应控制方法、数字信号处理电路 |
CN103248452A (zh) * | 2012-02-10 | 2013-08-14 | 宇龙计算机通信科技(深圳)有限公司 | 数据发送装置、数据接收装置、终端和数据传输方法 |
US20130208817A1 (en) * | 2012-02-15 | 2013-08-15 | Robert C. Elliott | Design of experiments transmitter training systems and method |
US8532586B2 (en) * | 2001-12-06 | 2013-09-10 | Intellectual Ventures Holding 73 Llc | High data rate transmitter and receiver |
CN104020682A (zh) * | 2013-02-28 | 2014-09-03 | 卡特彼勒公司 | 机器通信系统及通信单元 |
CN106341772A (zh) * | 2015-07-07 | 2017-01-18 | 索尼公司 | 无线通信设备和无线通信方法 |
CN107070824A (zh) * | 2016-02-10 | 2017-08-18 | 恩智浦美国有限公司 | 通信接收器均衡器 |
CN107241160A (zh) * | 2016-03-28 | 2017-10-10 | 华为技术有限公司 | 确定参数的方法和装置 |
CN107454462A (zh) * | 2017-09-05 | 2017-12-08 | 龙迅半导体(合肥)股份有限公司 | 一种数据传输方法、装置及系统 |
CN107592130A (zh) * | 2016-07-08 | 2018-01-16 | 恩智浦有限公司 | 负载相关的接收器配置 |
CN108307516A (zh) * | 2016-09-30 | 2018-07-20 | 华为技术有限公司 | 数据传输方法及相关设备 |
-
2018
- 2018-08-27 CN CN201810978796.6A patent/CN110868232B/zh active Active
Patent Citations (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000036776A (ja) * | 1998-03-30 | 2000-02-02 | Texas Instr Inc <Ti> | ディジタル加入者線通信システム用のアナログ受信等化器 |
TW496093B (en) * | 1999-07-07 | 2002-07-21 | Koninkl Philips Electronics Nv | Digital video-processing unit |
CN1395779A (zh) * | 2000-06-15 | 2003-02-05 | 三菱电机株式会社 | 自适应预编码 |
US8532586B2 (en) * | 2001-12-06 | 2013-09-10 | Intellectual Ventures Holding 73 Llc | High data rate transmitter and receiver |
WO2005015811A1 (en) * | 2003-08-08 | 2005-02-17 | Clipsal Integrated Systems Pty Ltd | Radio network communication system and protocol |
CN1604577A (zh) * | 2003-09-30 | 2005-04-06 | 因芬尼昂技术股份公司 | 具适应性数字预失真的发射装置、具该发射装置的收发器及操作该发射装置的方法 |
CN101053213A (zh) * | 2004-11-04 | 2007-10-10 | 松下电器产业株式会社 | 多接口通信装置、终端以及路径切换方法 |
CN101640907A (zh) * | 2008-07-31 | 2010-02-03 | 佳能株式会社 | 通信设备及其控制方法 |
CN101662325A (zh) * | 2008-08-29 | 2010-03-03 | 富士通株式会社 | 光学接收机及其电力供应控制方法、数字信号处理电路 |
CN103248452A (zh) * | 2012-02-10 | 2013-08-14 | 宇龙计算机通信科技(深圳)有限公司 | 数据发送装置、数据接收装置、终端和数据传输方法 |
US20130208817A1 (en) * | 2012-02-15 | 2013-08-15 | Robert C. Elliott | Design of experiments transmitter training systems and method |
CN104020682A (zh) * | 2013-02-28 | 2014-09-03 | 卡特彼勒公司 | 机器通信系统及通信单元 |
CN106341772A (zh) * | 2015-07-07 | 2017-01-18 | 索尼公司 | 无线通信设备和无线通信方法 |
CN107070824A (zh) * | 2016-02-10 | 2017-08-18 | 恩智浦美国有限公司 | 通信接收器均衡器 |
CN107241160A (zh) * | 2016-03-28 | 2017-10-10 | 华为技术有限公司 | 确定参数的方法和装置 |
CN107592130A (zh) * | 2016-07-08 | 2018-01-16 | 恩智浦有限公司 | 负载相关的接收器配置 |
CN108307516A (zh) * | 2016-09-30 | 2018-07-20 | 华为技术有限公司 | 数据传输方法及相关设备 |
CN107454462A (zh) * | 2017-09-05 | 2017-12-08 | 龙迅半导体(合肥)股份有限公司 | 一种数据传输方法、装置及系统 |
Also Published As
Publication number | Publication date |
---|---|
CN110868232B (zh) | 2022-03-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11665710B2 (en) | Wireless devices and systems including examples of configuration modes for baseband units and remote radio heads | |
CN107580758B (zh) | 用于在支持全双工方案的通信系统中消除自干扰信号的装置和方法 | |
US8891607B2 (en) | Feed forward equalizer tap weight adaptation based on channel estimation | |
US8767811B2 (en) | Back channel adaptation using channel pulse response | |
US10728061B2 (en) | Electronic devices including equalizers operating based on coefficients adjusted in training operations | |
CN110222833B (zh) | 一种用于神经网络的数据处理电路 | |
CN1996975A (zh) | 一种信号测量设备、系统及方法 | |
EP2638673B1 (en) | Adjustable finite impulse response transmitter | |
WO2017016507A1 (en) | Reducing crest factors | |
US9722590B1 (en) | Skew adjustment circuit, semiconductor device, and skew calibration method | |
CN110868232B (zh) | 信号传输装置与其连线方法 | |
US10298420B1 (en) | System and method to enhance feed-forward equalization in a high-speed serial interface | |
WO2022016864A1 (zh) | 一种时钟控制方法、装置、设备及存储介质 | |
TWI678076B (zh) | 訊號傳輸裝置與其連線方法 | |
CN110581711B (zh) | 均衡器和包括均衡器的发送器 | |
CN109754829B (zh) | 用于输出后加强信号的电子电路 | |
US11973623B2 (en) | Latch circuit and equalizer including the same | |
US10644907B1 (en) | System and method of variable equalization for crosstalk minimization | |
CN102457251B (zh) | 一种实现通用数字滤波器的方法及装置 | |
Shaik et al. | A block floating point treatment to finite precision realization of the adaptive decision feedback equalizer | |
CN109845146B (zh) | 接收异步时钟的多发射机数据的方法和接收机 | |
JP6631531B2 (ja) | 送信装置、送信方法、および通信システム | |
CN118244841B (zh) | 一种服务器时钟架构及其配置方法、设备、产品及介质 | |
US20150063505A1 (en) | Apparatus and method for compensating for channel loss in an electronic device | |
Fu et al. | A 3.75 Gb/s CML output driver with configurable pre-emphasis in 65nm CMOS technology |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |