CN110867481A - 像素排列结构、显示面板及显示装置 - Google Patents

像素排列结构、显示面板及显示装置 Download PDF

Info

Publication number
CN110867481A
CN110867481A CN201911299738.1A CN201911299738A CN110867481A CN 110867481 A CN110867481 A CN 110867481A CN 201911299738 A CN201911299738 A CN 201911299738A CN 110867481 A CN110867481 A CN 110867481A
Authority
CN
China
Prior art keywords
pixel
sub
pixels
arrangement structure
structure according
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201911299738.1A
Other languages
English (en)
Other versions
CN110867481B (zh
Inventor
卢真真
王永志
彭涛
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan Tianma Microelectronics Co Ltd
Original Assignee
Wuhan Tianma Microelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan Tianma Microelectronics Co Ltd filed Critical Wuhan Tianma Microelectronics Co Ltd
Priority to CN201911299738.1A priority Critical patent/CN110867481B/zh
Publication of CN110867481A publication Critical patent/CN110867481A/zh
Application granted granted Critical
Publication of CN110867481B publication Critical patent/CN110867481B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • H10K59/353Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels characterised by the geometrical arrangement of the RGB subpixels

Abstract

本申请实施例提供了一种像素排列结构、显示面板及显示装置,像素排列结构包括:多个沿列方向排列的第一像素行、第二像素行、第三像素行和第四像素行组成的重复单元;第一像素行包括交替排列的第一子像素和第二子像素;第二像素行包括多个第三子像素;第三像素行包括交替排列的第四子像素和第五子像素;第四像素行包括多个第六子像素;第一子像素和第四子像素位于同一列,第二子像素和第五子像素位于同一列;第三子像素和第六子像素位于同一列;第一子像素、第二子像素、第四子像素和第五子像素为缺角矩形;第三子像素和第六子像素为形状相同的凸角形,凸角形包括分别朝向相邻的第一子像素、第二子像素、第四子像素和第五子像素的四个凸角。

Description

像素排列结构、显示面板及显示装置
【技术领域】
本申请涉及显示技术领域,尤其涉及一种像素排列结构、显示面板及显示装置。
【背景技术】
显示技术近年来发展迅速,出现了多种类型的显示面板,有机发光显示面板因其具有轻薄、自发光、节省功耗、可以制作柔性显示装置等特点,受到了消费者的青睐。在制作有机发光显示面板的工艺制程中,需要使用掩膜版蒸镀子像素的发光材料层。
请参考图1,图1是现有技术提供的一种像素排列结构的示意图。具体而言,现有技术提供的像素排列结构中,像素00包括三种子像素01、02、03,三种子像素成三角形排列结构,且密集排布。现有技术提供的像素排列结构中,三种子像素之间距离较小,各子像素之间距离较小,每个子像素bridge较短。在制作现有技术提供的像素排列结构时,蒸镀发光材料层后易导致相邻子像素之间的发光材料混色,导致显示面板出现偏色现象。除此之外,为了保证开口率,各子像素之间密集排列,只能选择在其中一种子像素周边打孔以实现电路驱动,导致过孔损失,降低了显示面板的开口率。
【申请内容】
有鉴于此,本申请提供了一种像素排列结构、显示面板及显示装置,以解决背景技术中提出的技术问题。
一方面,本申请实施例提供了一种像素排列结构,包括沿第一方向排列的多个重复单元;重复单元包括沿第一方向排列的第一像素行、第二像素行、第三像素行和第四像素行;第一像素行包括沿第二方向交替排列的第一子像素和第二子像素;第二像素行包括多个沿第二方向排列的第三子像素;第三像素行包括沿第二方向交替排列的第四子像素和第五子像素;第四像素行包括多个沿第二方向排列的第六子像素;第一子像素和第五子像素的颜色相同,第二子像素和第四子像素的颜色相同,第三子像素和第六子像素的颜色相同;第一子像素、第二子像素和第三子像素的颜色互不相同;第一子像素和第四子像素沿第一方向交替排列形成第一像素列,第二子像素和第五子像素沿第一方向交替排列形成第二像素列;第三子像素和第六子像素沿第一方向交替排列形成第三像素列;任意相邻的两个第一像素列和第二像素列之间设置有一个第三像素列;其中,第一子像素、第二子像素、第四子像素和第五子像素为缺角矩形;第三子像素和第六子像素的形状相同,均为凸角形,凸角形包括四个凸角,四个凸角分别朝向与该子像素相邻的第一子像素、第二子像素、第四子像素和第五子像素;第一方向与第二方向垂直。
另一方面,本申请实施例提供了一种显示面板,该显示面板包括本申请提供的像素排列结构。
又一方面,本申请实施例提供了一种显示装置,该显示装置包括本申请提供的显示面板。
本申请实施例提供的像素排列结构、显示面板和显示装置,至少具有如下的有益效果:
像素排列结构中,三种颜色的子像素采用了本申请实施例所提供的特殊的交错排布方式。对于任一第三子像素或者第六子像素而言,与其相邻的四个子像素均为缺角矩形,缺角矩形的缺角部分可以为凸角形的第三子像素或者第六子像素避让空间,在提升子像素间距的同时,尽量的增加各子像素的面积。
其一,可以增加各子像素的面积,从而有利于增加显示面板的开口率。
其二,对于各子像素,可以相应的将其对应的掩膜版上的图形面积增加,有利于降低制作的工艺难度。
其三,由于各子像素的面积增加,相同显示亮度需求下,较小的驱动电流即可满足显示需求,大大的提高了子像素的器件寿命。
其四,提升了各子像素的间距,可以避免相邻子像素的发光材料的混色,从而改善显示面板的偏色现象。
其五,提升了各子像素的间距,可以为驱动电路的打孔提供了足够的空间,提高驱动电路有效性,同时避免了过孔损失。
【附图说明】
为了更清楚地说明本申请实施例的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它的附图。
图1是现有技术提供的一种像素排列结构的示意图;
图2是本申请实施例所提供的一种像素排列结构的示意图;
图3是本申请实施例所提供的另一种像素排列结构的示意图;
图4是本申请实施例所提供的又一种像素排列结构的示意图;
图5是本申请实施例所提供的又一种像素排列结构的示意图;
图6是本申请实施例所提供的又一种像素排列结构的示意图;
图7是本申请实施例所提供的又一种像素排列结构的示意图;
图8是本申请实施例所提供的又一种像素排列结构的示意图;
图9是本申请实施例所提供的一种显示面板的示意图;
图10是本申请实施例所提供的一种显示装置的示意图。
【具体实施方式】
为了更好的理解本申请的技术方案,下面结合附图对本申请实施例进行详细描述。
应当明确,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其它实施例,都属于本申请保护的范围。
在本申请实施例中使用的术语是仅仅出于描述特定实施例的目的,而非旨在限制本申请。在本申请实施例和所附权利要求书中所使用的单数形式的“一种”、“所述”和“该”也旨在包括多数形式,除非上下文清楚地表示其他含义。
应当理解,本文中使用的术语“和/或”仅仅是一种描述关联对象的关联关系,表示可以存在三种关系,例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B这三种情况。另外,本文中字符“/”,一般表示前后关联对象是一种“或”的关系。
本说明书的描述中,需要理解的是,本申请权利要求及实施例所描述的“基本上”、“近似”、“大约”、“约”、“大致”“大体上”等词语,是指在合理的工艺操作范围内或者公差范围内,可以大体上认同的,而不是一个精确值。
应当理解,尽管在本申请实施例中可能采用术语第一、第二、第三等来描述显示区,但这些显示区不应限于这些术语。这些术语仅用来将显示区彼此区分开。例如,在不脱离本申请实施例范围的情况下,第一像素行也可以被称为第二像素行,类似地,第二像素行也可以被称为第一像素行。
请参考图2,图2是本申请实施例所提供的一种像素排列结构的示意图。本实施例提供的一种像素排列结构包括:
沿第一方向Y排列的多个重复单元L;
重复单元L包括沿第一方向Y排列的第一像素行L1、第二像素行L2、第三像素行L3和第四像素行L4;
第一像素行L1包括沿第二方向X交替排列的第一子像素P1和第二子像素P2;
第二像素行L2包括多个沿第二方向X排列的第三子像素P3;
第三像素行L3包括沿第二方向X交替排列的第四子像素P4和第五子像素P5;
第四像素行L4包括多个沿第二方向X排列的第六子像素P6;
第一子像素P1和第五子像素P5的颜色相同,第二子像素P2和第四子像素P4的颜色相同,第三子像素P3和第六子像素P6的颜色相同;第一子像素P1、第二子像素P2和第三子像素P3的颜色互不相同;
第一子像素P1和第四子像素P4沿第一方向Y交替排列形成第一像素列C1,第二子像素P2和第五子像素P5沿第一方向Y交替排列形成第二像素列C2;第三子像素P3和第六子像素P6沿第一方向Y交替排列形成第三像素列C3;任意相邻的两个第一像素列C1和第二像素列C2之间设置有一个第三像素列C3;
其中,第一子像素P1、第二子像素P2、第四子像素P4和第五子像素P5为缺角矩形;第三子像素P3和第六子像素P6的形状相同,均为凸角形,凸角形包括四个凸角,四个凸角分别朝向与该子像素相邻的第一子像素P1、第二子像素P2、第四子像素P4和第五子像素P5;
第一方向Y与第二方向X垂直。
需要说明的是,本实施例提供的像素排列结构中,重复单元L由第一像素行L1、第二像素行L2、第三像素行L3和第四像素行L4沿第一方向Y按序排列组成,第一像素行L1、第二像素行L2、第三像素行L3和第四像素行L4均沿着第二方向X延伸,整体呈条状。图2所示意的像素排列结构中,仅以重复单元L的数量为三个为例进行示意,但本实施例对于重复单元L的数量不做具体限制。
可选的,第一子像素P1与第五子像素P5的颜色相同,第二子像素P2与第四子像素P4的颜色相同,第三子像素P3与第六子像素P6的颜色相同。第一子像素P1、第二子像素P2和第三子像素P3的颜色互不相同。可选的,第一子像素P1为蓝色、第二子像素P2为红色、第三子像素P3为绿色,但本实施例对此不作具体限制。
需要说明的是,沿第一方向Y排列的重复单元L之间的间距可以根据实际需求进行设置,本实施例对此不作具体限制。沿第一方向Y排列的第一像素行L1、第二像素行L2、第三像素行L3和第四像素行L4之间的间距可以根据实际需求进行设置,本实施例对此不作具体限制。
本实施例提供中,第一子像素P1、第二子像素P2、第四子像素P4和第五子像素P5为缺角矩形,其中,缺角矩形可以理解为,矩形的四个顶角缺失所形成的特殊形状。需要说明的是,本实施例中,各同一个缺角矩形中,四个缺角的形状、大小可以相同,也可以不同,并且第一子像素P1、第二子像素P2、第四子像素P4和第五子像素P5的形状、大小可以相同,也可以不同,本实施例对此均不作具体限制。
本实施例中,第三子像素P3和第六子像素P6的是形状相同的凸角形,该凸角形包括四个凸角,其中凸角是指图形中向外突出的部分。图2中,仅以凸角为折线形为例进行说明。需要说明的是,凸角形中,四个凸角的形状、大小可以相同,也可以不同。图2中所示意的凸角形中,四个凸角两两相同,仅做示例性的说明,不应造成对于本实施例的具体限制。
本实施例中,对于任一子像素(除了像素排列结构边缘部分的个别子像素外),其均可以被四个像素共用。本实施例在此仅以第五子像素P5A为例进行说明,对于第五子像素P5A而言,其被第一像素P10、第二像素P20、第三像素P30、第四像素P40共用,位于这四个像素的交汇点,相当于把四个像素中颜色相同的子像素合并到一起、组成了一个大的第五子像素P5A。因此,相对于现有技术,增加了第五子像素P5A的面积,从而有利于增加显示面板的开口率。在制作过程中,可以将第五子像素P5A对应的掩膜版上的图形面积增加,有利于降低制作的工艺难度。同理,对于第一子像素P1、第二子像素P2、第三子像素P3、第四子像素P4和第六子像素P6而言,均可以增加其面积,相应的将其对应的掩膜版上的图形面积增加,有利于降低制作的工艺难度。本实施例提供的像素排列结构,有利于增加显示面板的开口率。除此之外,由于各子像素的面积增加,相同显示亮度需求下,较小的驱动电流即可满足显示需求,大大的提高了子像素的器件寿命。
本实施例提供的像素排列结构中,三种颜色的子像素采用了本实施例所提供的特殊的交错排布方式。对于任一第三子像素P3或者第六子像素P6而言,与其相邻的四个子像素均为缺角矩形,缺角矩形的缺角部分可以为凸角形避让空间,在提升子像素间距的同时,尽量的增加各子像素的面积。相对于现有技术,可以避免相邻子像素的发光材料的混色,从而改善显示面板的偏色现象。并且可以为驱动电路的打孔提供了足够的空间,提高驱动电路有效性,同时避免了过孔损失。
需要说明的是,图2所示的实施例中,仅以凸角形的四个凸角均为折线形为例进行说明。在一些可选的实施例中,请参考图3,图3是本申请实施例所提供的又一种像素排列结构的示意图,四个凸角中的至少一个为弧线形。例如,四个凸角中的一个为弧线形,或者二个为弧线形,或者三个为弧线形。图3中,仅以凸角形的四个凸角均为弧线形为例进行说明。可以理解的是,弧线形状有利于增加子像素的面积,从而进一步的增加第三子像素P3和第六子像素P6的面积,从而有利于进一步提升显示面板的开口率。
在一些可选的实施例中,请参考图4,图4是本申请实施例所提供的又一种像素排列结构的示意图。本实施例中,缺角矩形的缺角为内凹的弧线形,有利于进一步的为凸角形的第三子像素P3和第六子像素P6避让空间,从而进一步增加缺角矩形的子像素和凸角形的子像素之间的间距,可以进一步避免相邻子像素的发光材料的混色,从而改善显示面板的偏色现象。并且可以为驱动电路的打孔提供了足够的空间,提高驱动电路有效性,同时避免了过孔损失。
在一些可选的实施例中,请参考图5,图5是本申请实施例所提供的又一种像素排列结构的示意图。本实施例中,和同一第三子像素P3或者第六子像素P6相邻的第一子像素P1、第二子像素P2、第四子像素P4和第五子像素P5分别位于虚拟矩形的四个顶角,第三子像素P3或者第六子像素P6位于虚拟矩形的中心。需要说明的是,虚拟矩形不是实际存在于像素排列结构中的实体结构,而是为了清楚简要的说明本实施例所提供的像素排列结构,所添加的辅助图形。
由于各子像素实际的面积很小,如果将各子像素抽象成为一个“点”,则和同一第三子像素P3或者第六子像素P6相邻的第一子像素P1、第二子像素P2、第四子像素P4和第五子像素P5这四个“点”的连线构成一个虚拟矩形,该第三子像素P3或者第六子像素P6位于虚拟矩形的中心。可选的,该虚拟矩形为正方形。
请继续参考图5,在一些可选的实施例中,第三子像素P3或者第六子像素P6的四个凸角分别朝向与该子像素相邻的第一子像素P1的一个缺角、第二子像素P2的一个缺角、第四子像素P4的一个缺角和第五子像素P5的一个缺角。本实施例中,凸角形的凸角和缺角矩形的缺角适应性的互相配合设置,对于同一个第三子像素P3或者第六子像素P6而言,其四个凸角均朝向不同的、且与其相邻的四个缺角矩形的子像素的缺角设置,从而充分的使缺角矩形为凸角形避让空间,进一步增加各子像素的间距,可以进一步避免相邻子像素的发光材料的混色,从而改善显示面板的偏色现象。并且可以为驱动电路的打孔提供了足够的空间,提高驱动电路有效性,同时避免了过孔损失。
在一些可选的实施例中,请参考图6,图6是本申请实施例所提供的又一种像素排列结构的示意图。本实施例中,同一虚拟矩形中,第一子像素P1和第五子像素P5的连线为第一虚拟对角线DL1,第二子像素P2和第四子像素P4的连线为第二虚拟对角线DL2。第三子像素P3沿第一虚拟对角线DL1延伸方向的长度为D1,第三子像素P3沿第二虚拟对角线DL2延伸方向的长度为D2,D1≠D2。
图6中,仅以D1>D2为例进行说明。在本发明其他可选的实施例中,可以设置D2>D1。下面,本实施例在此仅以D1>D2为例对于技术效果进行说明,由于第三子像素P3沿第二虚拟对角线DL2延伸方向的长度较短一些,则第三子像素P3和第二子像素P2、第四子像素P4的之间的距离更大一些,因此,有利于增加第三子像素P3和第二子像素P2的间距、增加第三子像素P3和第四子像素P4的间距,从而有利于进一步的提供足够的空间用于排布驱动电路。
在一些可选的实施例中,请参考图7,图7是本申请实施例所提供的又一种像素排列结构的示意图。本实施例中,第三子像素P3和第六子像素P6相对于第一方向Y所倾斜的方向均相同,从而有利于提升像素排列结构的均一性。
在一些可选的实施例中,请参考图8,图8是本申请实施例所提供的又一种像素排列结构的示意图。本实施例中,第一子像素P1和第二子像素P2的面积不同;第四子像素P4和第五子像素P5的面积不同。第一子像素P1和第二子像素P2的颜色不同,相应的发光亮度可能不同。例如第一子像素P1所对应的发光材料的发光亮度更强,因此可以设置第一子像素P1的面积设置的小一些,小于第二子像素P2的面积,从而可以平衡各子像素的亮度差异。同理,第四子像素P4和第五子像素P5的面积不同,有利于平衡第四子像素P4和第五子像素P5的亮度差异。在一些可选的实施例中,第一子像素P1和第五子像素P5的面积相同;第二子像素P2和第四子像素P4的面积相同。可选的,第三子像素P3和第六子像素P6的面积相同。本实施例中,将颜色相同的子像素的面积设置的相同,有利于像素排列结构的均一性。
在一些可选的实施例中,第一子像素P1和第二子像素P2的面积均大于第三子像素P3;第四子像素P4和第五子像素P5的面积均大于第六子像素P6。本实施例中,可以使用发光亮度较大的发光材料制作第三子像素P3和第六子像素P6,相应的将二者的面积设置的小一些。可选的,第三子像素P3和第六子像素P6为绿色;第一子像素P1为红色、第二子像素P2为蓝色,第四子像素P4为蓝色、第五子像素P5为红色。现有技术所提供的发光材料中,绿色发光材料的亮度最高,可以用于制作面积较小的第三子像素P3和第六子像素P6。
本申请实施例还提供了一种显示面板,包括本申请上述任一实施例提供的像素排列结构。例如,请参考图9,本实施例所示的显示面板包括显示区AA和周边的非显示区NA,其中,显示区AA中包括本申请上述任一实施例提供的像素排列结构。
需要说明的是,图9对于显示面板的形状仅做示例性的说明,不应造成对于本申请的限制。
可选的,本申请实施例提供的显示面板为有机发光显示面板。本申请实施例提供的显示面板可以为柔性的,也可以为刚性的,本申请对此不作具体限制。
本申请实施例还提供了一种显示装置,包括本申请上述任一实施例提供的显示面板。请参考图10,该显示装置包括上述任一实施例提供的显示面板。其中,显示面板的具体结构已经在上述实施例中进行了详细说明,此处不再赘述。当然,图10所示的显示装置仅仅以手机为例示意说明,该显示装置可以是例如平板计算机、笔记本电脑、电纸书或电视机等任何具有显示功能的电子设备。
本申请上述各实施例提供的像素排列结构、显示面板和显示装置,至少具有如下的有益效果:
像素排列结构中,三种颜色的子像素采用了本申请实施例所提供的特殊的交错排布方式。对于任一第三子像素或者第六子像素而言,与其相邻的四个子像素均为缺角矩形,缺角矩形的缺角部分可以为凸角形的第三子像素或者第六子像素避让空间,在提升子像素间距的同时,尽量的增加各子像素的面积。
其一,可以增加各子像素的面积,从而有利于增加显示面板的开口率。
其二,对于各子像素,可以相应的将其对应的掩膜版上的图形面积增加,有利于降低制作的工艺难度。
其三,由于各子像素的面积增加,相同显示亮度需求下,较小的驱动电流即可满足显示需求,大大的提高了子像素的器件寿命。
其四,提升了各子像素的间距,可以避免相邻子像素的发光材料的混色,从而改善显示面板的偏色现象。
其五,提升了各子像素的间距,可以为驱动电路的打孔提供了足够的空间,提高驱动电路有效性,同时避免了过孔损失
以上所述仅为本申请的较佳实施例而已,并不用以限制本申请,凡在本申请的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本申请保护的范围之内。

Claims (16)

1.一种像素排列结构,其特征在于,包括:
沿第一方向排列的多个重复单元;
所述重复单元包括沿所述第一方向排列的第一像素行、第二像素行、第三像素行和第四像素行;
所述第一像素行包括沿第二方向交替排列的第一子像素和第二子像素;
所述第二像素行包括多个沿所述第二方向排列的第三子像素;
所述第三像素行包括沿所述第二方向交替排列的第四子像素和第五子像素;
所述第四像素行包括多个沿所述第二方向排列的第六子像素;
所述第一子像素和所述第五子像素的颜色相同,所述第二子像素和所述第四子像素的颜色相同,所述第三子像素和所述第六子像素的颜色相同;所述第一子像素、所述第二子像素和所述第三子像素的颜色互不相同;
所述第一子像素和所述第四子像素沿所述第一方向交替排列形成第一像素列,所述第二子像素和所述第五子像素沿所述第一方向交替排列形成第二像素列;所述第三子像素和所述第六子像素沿所述第一方向交替排列形成第三像素列;任意相邻的两个所述第一像素列和所述第二像素列之间设置有一个所述第三像素列;
其中,所述第一子像素、所述第二子像素、所述第四子像素和所述第五子像素为缺角矩形;所述第三子像素和所述第六子像素的形状相同,均为凸角形,所述凸角形包括四个凸角,所述四个凸角分别朝向与该子像素相邻的所述第一子像素、所述第二子像素、所述第四子像素和所述第五子像素;
所述第一方向与所述第二方向垂直。
2.根据权利要求1所述的像素排列结构,其特征在于:
所述四个凸角中的至少一个为弧线形。
3.根据权利要求1所述的像素排列结构,其特征在于:
所述缺角矩形的缺角为内凹的弧线形。
4.根据权利要求1所述的像素排列结构,其特征在于:
和同一所述第三子像素或者所述第六子像素相邻的所述第一子像素、所述第二子像素、所述第四子像素和所述第五子像素分别位于虚拟矩形的四个顶角,所述第三子像素或者所述第六子像素位于所述虚拟矩形的中心。
5.根据权利要求1所述的像素排列结构,其特征在于:
所述四个凸角分别朝向与该子像素相邻的所述第一子像素的一个缺角、所述第二子像素的一个缺角、所述第四子像素的一个缺角和所述第五子像素的一个缺角。
6.根据权利要求4所述的像素排列结构,其特征在于:
同一所述虚拟矩形中,所述第一子像素和所述第五子像素的连线为第一虚拟对角线,所述第二子像素和所述第四子像素的连线为第二虚拟对角线;
所述第三子像素沿所述第一虚拟对角线延伸方向的长度为D1,所述第三子像素沿所述第二虚拟对角线延伸方向的长度为D2,D1≠D2。
7.根据权利要求6所述的像素排列结构,其特征在于:
所述第三子像素和所述第六子像素相对于所述第一方向所倾斜的方向均相同。
8.根据权利要求4所述的像素排列结构,其特征在于:
所述虚拟矩形为正方形。
9.根据权利要求1所述的像素排列结构,其特征在于:
所述第一子像素和所述第二子像素的面积不同;
所述第四子像素和所述第五子像素的面积不同。
10.根据权利要求1所述的像素排列结构,其特征在于:
所述第一子像素和所述第五子像素的面积相同;
所述第二子像素和所述第四子像素的面积相同。
11.根据权利要求1所述的像素排列结构,其特征在于:
所述第三子像素和所述第六子像素的面积相同。
12.根据权利要求1所述的像素排列结构,其特征在于:
所述第一子像素和所述第二子像素的面积均大于所述第三子像素;
所述第四子像素和所述第五子像素的面积均大于所述第六子像素。
13.根据权利要求1所述的像素排列结构,其特征在于:
所述第三子像素和所述第六子像素为绿色;
所述第一子像素为红色、所述第二子像素为蓝色,所述第四子像素为蓝色、所述第五子像素为红色。
14.一种显示面板,包括显示区,其特征在于,所述显示区包括根据权利要求1-13任一项所述的像素排列结构。
15.根据权利要求14所述的显示面板,其特征在于:
所述显示面板为有机发光显示面板。
16.一种显示装置,其特征在于,所述显示装置包括根据权利要求14所述的显示面板。
CN201911299738.1A 2019-12-17 2019-12-17 像素排列结构、显示面板及显示装置 Active CN110867481B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201911299738.1A CN110867481B (zh) 2019-12-17 2019-12-17 像素排列结构、显示面板及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201911299738.1A CN110867481B (zh) 2019-12-17 2019-12-17 像素排列结构、显示面板及显示装置

Publications (2)

Publication Number Publication Date
CN110867481A true CN110867481A (zh) 2020-03-06
CN110867481B CN110867481B (zh) 2022-12-06

Family

ID=69659017

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911299738.1A Active CN110867481B (zh) 2019-12-17 2019-12-17 像素排列结构、显示面板及显示装置

Country Status (1)

Country Link
CN (1) CN110867481B (zh)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112992994A (zh) * 2021-02-07 2021-06-18 京东方科技集团股份有限公司 显示面板和显示装置
CN113299698A (zh) * 2021-05-07 2021-08-24 湖北长江新型显示产业创新中心有限公司 柔性显示面板及显示装置
WO2022110173A1 (zh) * 2020-11-30 2022-06-02 京东方科技集团股份有限公司 显示基板、显示装置及高精度金属掩模板
WO2022166277A1 (zh) * 2021-02-02 2022-08-11 京东方科技集团股份有限公司 像素阵列和显示装置
WO2023000881A1 (zh) * 2021-07-21 2023-01-26 Oppo广东移动通信有限公司 子像素结构、像素排布结构、掩膜版、显示面板及设备
WO2023236344A1 (zh) * 2022-06-06 2023-12-14 上海和辉光电股份有限公司 像素阵列、显示面板和金属掩膜板

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108364983A (zh) * 2018-02-01 2018-08-03 武汉华星光电半导体显示技术有限公司 像素排列结构
CN109935617A (zh) * 2018-11-30 2019-06-25 京东方科技集团股份有限公司 像素排列结构、显示基板以及掩模板组
CN109994507A (zh) * 2018-01-02 2019-07-09 京东方科技集团股份有限公司 一种像素排布结构及相关装置
CN109994504A (zh) * 2018-01-02 2019-07-09 京东方科技集团股份有限公司 一种像素排布结构及相关装置
CN109994508A (zh) * 2018-01-02 2019-07-09 京东方科技集团股份有限公司 一种像素排布结构及相关装置
WO2019153841A1 (en) * 2018-02-09 2019-08-15 Boe Technology Group Co., Ltd. Pixel layout structure, metal mask, and display apparatus
CN110137206A (zh) * 2018-02-09 2019-08-16 京东方科技集团股份有限公司 一种像素排布结构及相关装置

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109994507A (zh) * 2018-01-02 2019-07-09 京东方科技集团股份有限公司 一种像素排布结构及相关装置
CN109994504A (zh) * 2018-01-02 2019-07-09 京东方科技集团股份有限公司 一种像素排布结构及相关装置
CN109994508A (zh) * 2018-01-02 2019-07-09 京东方科技集团股份有限公司 一种像素排布结构及相关装置
CN108364983A (zh) * 2018-02-01 2018-08-03 武汉华星光电半导体显示技术有限公司 像素排列结构
WO2019153841A1 (en) * 2018-02-09 2019-08-15 Boe Technology Group Co., Ltd. Pixel layout structure, metal mask, and display apparatus
CN110137206A (zh) * 2018-02-09 2019-08-16 京东方科技集团股份有限公司 一种像素排布结构及相关装置
CN109935617A (zh) * 2018-11-30 2019-06-25 京东方科技集团股份有限公司 像素排列结构、显示基板以及掩模板组

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2022110173A1 (zh) * 2020-11-30 2022-06-02 京东方科技集团股份有限公司 显示基板、显示装置及高精度金属掩模板
WO2022166277A1 (zh) * 2021-02-02 2022-08-11 京东方科技集团股份有限公司 像素阵列和显示装置
CN112992994A (zh) * 2021-02-07 2021-06-18 京东方科技集团股份有限公司 显示面板和显示装置
CN112992994B (zh) * 2021-02-07 2024-03-15 京东方科技集团股份有限公司 显示面板和显示装置
CN113299698A (zh) * 2021-05-07 2021-08-24 湖北长江新型显示产业创新中心有限公司 柔性显示面板及显示装置
CN113299698B (zh) * 2021-05-07 2023-08-11 湖北长江新型显示产业创新中心有限公司 柔性显示面板及显示装置
WO2023000881A1 (zh) * 2021-07-21 2023-01-26 Oppo广东移动通信有限公司 子像素结构、像素排布结构、掩膜版、显示面板及设备
WO2023236344A1 (zh) * 2022-06-06 2023-12-14 上海和辉光电股份有限公司 像素阵列、显示面板和金属掩膜板

Also Published As

Publication number Publication date
CN110867481B (zh) 2022-12-06

Similar Documents

Publication Publication Date Title
CN110867481B (zh) 像素排列结构、显示面板及显示装置
EP3751611B1 (en) Pixel arrangement structure, display substrate, display device and mask plate group
CN215933610U (zh) 显示基板以及显示装置
EP3346497A1 (en) Pixel structure and oled display panel
KR20200096989A (ko) 픽셀 배열 구조물, 유기 전계발광 디스플레이 패널, 디스플레이 디바이스, 및 마스크 어셈블리
EP3929902B1 (en) Pixel arrangement structure and display substrate
CN114994973A (zh) 显示基板和显示装置
CN210073853U (zh) 像素排布结构、显示面板及显示装置
CN113097277B (zh) 显示面板和显示装置
CN113471271B (zh) 一种显示面板和显示装置
CN112968040A (zh) 像素阵列、显示装置及高精度金属掩膜板
CN114361232A (zh) 显示面板、掩膜组件和显示设备
CN111863889A (zh) 像素排列结构、显示面板以及显示装置
CN113078191B (zh) 一种显示面板及显示装置
CN110634909A (zh) 一种显示基板、显示面板及显示装置
CN113314578A (zh) 像素结构、显示基板和显示装置
CN115117134A (zh) 显示面板及显示装置
US11195882B2 (en) Pixel arrangement structure, display substrate and display device
CN114068609A (zh) Led单元、led源基板、显示面板和显示装置
CN114188376A (zh) 像素结构以及显示面板
CN109686263B (zh) 一种像素结构、显示面板及显示装置
WO2019148678A1 (zh) 有机发光二极管像素排列结构及显示面板
CN112885875B (zh) 像素排布结构、电子设备及高精度金属掩模板
CN113097273B (zh) 一种显示面板和显示装置
KR20230157288A (ko) 어레이 기판 및 디스플레이 장치

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant