CN110806964B - 一种硬盘点灯的方法、设备以及存储介质 - Google Patents
一种硬盘点灯的方法、设备以及存储介质 Download PDFInfo
- Publication number
- CN110806964B CN110806964B CN201911050026.6A CN201911050026A CN110806964B CN 110806964 B CN110806964 B CN 110806964B CN 201911050026 A CN201911050026 A CN 201911050026A CN 110806964 B CN110806964 B CN 110806964B
- Authority
- CN
- China
- Prior art keywords
- cpus
- hard disk
- level
- vpp
- paths
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims abstract description 29
- 238000004590 computer program Methods 0.000 claims description 14
- 230000004044 response Effects 0.000 claims description 6
- 238000012545 processing Methods 0.000 abstract description 5
- 238000012725 vapour phase polymerization Methods 0.000 description 44
- 101150105729 SLC45A3 gene Proteins 0.000 description 8
- 102100037253 Solute carrier family 45 member 3 Human genes 0.000 description 8
- 230000006870 function Effects 0.000 description 7
- 238000010586 diagram Methods 0.000 description 4
- 238000012423 maintenance Methods 0.000 description 4
- 230000003287 optical effect Effects 0.000 description 4
- 230000005540 biological transmission Effects 0.000 description 2
- 238000013461 design Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 239000000835 fiber Substances 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 230000001360 synchronised effect Effects 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 230000014509 gene expression Effects 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/30—Monitoring
- G06F11/32—Monitoring with visual or acoustical indication of the functioning of the machine
- G06F11/324—Display of status information
- G06F11/325—Display of status information by lamps or LED's
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Quality & Reliability (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Debugging And Monitoring (AREA)
Abstract
本发明公开了一种硬盘点灯的方法,包括步骤:接收若干路CPU发送的电平信号;根据所述电平信号确定所述若干路CPU的硬盘配置信息;根据所述硬盘配置信息解析所述若干路CPU发送的VPP信号;根据解析后的所述VPP信号对硬盘进行点灯。本发明还公开了一种计算机设备以及可读存储介质。本发明公开的方法通过CPU直接向CPLD发送的低电平信号,无需使用拨码开关,同时也无需针对不同配置进行拨码开关处理,可自动实现多路CPU的硬盘点灯,并且操作和维护简单。
Description
技术领域
本发明涉及服务器领域,具体涉及一种硬盘点灯的方法、设备以及存储介质。
背景技术
随着大数据时代的到来,各种网络数据呈爆炸性增长,这也对服务器存储系统的数据传输和处理能力提出了较高的要求。为了应对这一趋势,NVME作为一种高速率、低延迟的存储协议应运而生,并得到越来越广泛的应用。在4路服务器系统中需要支持8个NVME硬盘,这8个硬盘可根据配置不同而挂接在不同的CPU下。如图1所示,NVME硬盘的点灯信息来源于CPU的VPP,CPU通过VPP接收CPLD发来的NVME的在位信息,并将NVME的Locate/Error送至CPLD,由CPLD模拟9555进行NVME硬盘的点灯。NMVE硬盘的PCIE高速信号通过slimline线缆从CPU传输过来,VPP信号通过单独的连接器从对应的CPU传输至CPLD进行解析。由于存在不同的配置,VPP信号可能会来自不同的CPU组合,如何根据配置不同,将对应CPU的VPP信号进行解析去驱动该CPU下挂接的NVME硬盘成为关键。
现有技术中,如图2所示,主板将每个CPU的VPP信号通过单独的连接器接至硬盘背板的CPLD,另外增加两个拨码开关接至CPLD的两个GPIO(GPIO0和GPIO1)来定义不同的配置。在特定的配置下,需要拨动开关到对应位置,来告知CPLD当前是什么配置,然后CPLD根据此配置选择对应的VPP信息源进行解析来为硬盘点灯。当开关拨至上拉电阻时,连接的GPIO输入为高电平,当开关拨至地时,连接的GPIO输入为低电平,例如当MOD_SEL_[1:0]=00时,表示当前的配置为8个NVME硬盘都挂接在CPU0下,点灯信息都由CPU0的VPP解析而来,其他配置类似。
但是虽然可以通过拨码开关实现不同配置下的NVME硬盘点灯功能,但也存在操作和维护不方便的问题。不同的配置需要将开关拨至对应的位置,由于NVME机箱内部线缆较多操作空间有限,拨码操作比较困难;另外也容易出现拨码位置错误的情况。该方法对于前期的组装或是后期的维护工作都是不易实现的。
发明内容
有鉴于此,为了克服上述问题的至少一个方面,本发明实施例的提出一种硬盘点灯的方法,包括步骤:
接收若干路CPU发送的电平信号;
根据所述电平信号确定所述若干路CPU的硬盘配置信息;
根据所述硬盘配置信息解析所述若干路CPU发送的VPP信号;
根据解析后的所述VPP信号对硬盘进行点灯。
在一些实施例中,接收若干路CPU发送的电平信号,进一步包括:
根据若干路CPU发送的低电平信号以及其他未发送电平信号的CPU对应的高电平信号确定电平信号组合。
在一些实施例中,根据所述电平信号确定所述若干路CPU的硬盘配置信息,进一步包括:
获取配置文件;
判断所述配置文件中的若干个自定义电平组合是否包括所述电平信号组合;
响应于所述若干个自定义电平组合包括所述电平信号组合,从所述配置文件中获取与所述电平信号组合对应的所述若干路CPU的硬盘配置数量。
在一些实施例中,根据所述硬盘配置信息解析相应的CPU发送的VPP信号,进一步包括:
获取所述若干路CPU发送的VPP信号;
根据所述若干路CPU对应的硬盘配置数量解析所述VPP信号。
在一些实施例中,还包括:
响应于所述若干个自定义电平组合不包括所述电平信号组合,提示告警。
基于同一发明构思,根据本发明的另一个方面,本发明的实施例还提供了一种计算机设备,包括:
至少一个处理器;以及
存储器,所述存储器存储有可在所述处理器上运行的计算机程序,其特征在于,所述处理器执行所述程序时执行以下步骤:
接收若干路CPU发送的电平信号;
根据所述电平信号确定所述若干路CPU的硬盘配置信息;
根据所述硬盘配置信息解析所述若干路CPU发送的VPP信号;
根据解析后的所述VPP信号对硬盘进行点灯。
在一些实施例中,接收若干路CPU发送的电平信号,进一步包括:
根据若干路CPU发送的低电平信号以及其他未发送电平信号的CPU对应的高电平信号确定电平信号组合。
在一些实施例中,根据所述电平信号确定所述若干路CPU的硬盘配置信息,进一步包括:
获取配置文件;
判断所述配置文件中的若干个自定义电平组合是否包括所述电平信号组合;
响应于所述若干个自定义电平组合包括所述电平信号组合,从所述配置文件中获取与所述电平信号组合对应的所述若干路CPU的硬盘配置数量。
在一些实施例中,根据所述硬盘配置信息解析相应的CPU发送的VPP信号,进一步包括:
获取所述若干路CPU发送的VPP信号;
根据所述若干路CPU对应的硬盘配置数量解析所述VPP信号。
基于同一发明构思,根据本发明的另一个方面,本发明的实施例还提供了一种计算机可读存储介质,所述计算机可读存储介质存储有计算机程序,所述计算机程序被处理器执行时执行如上所述的任一种硬盘点灯的方法的步骤。
本发明具有以下有益技术效果之一:本发明公开的方法通过CPU直接向CPLD发送的低电平信号,无需使用拨码开关,同时也无需针对不同配置进行拨码开关处理,可自动实现硬盘点灯,并且操作和维护简单。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的实施例。
图1为本发明的实施例提供的现有技术中的CPLD的连接结构示意图;
图2为本发明的实施例提供的现有技术中的主板和背板的连接结构示意图;
图3为本发明的实施例提供的一种硬盘点灯的方法的流程示意图;
图4为本发明的实施例提供的主板和背板的连接结构示意图;
图5为本发明的实施例提供的计算机设备的结构示意图;
图6为本发明的实施例提供的计算机可读存储介质的结构示意图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚明白,以下结合具体实施例,并参照附图,对本发明实施例进一步详细说明。
需要说明的是,本发明实施例中所有使用“第一”和“第二”的表述均是为了区分两个相同名称非相同的实体或者非相同的参量,可见“第一”“第二”仅为了表述的方便,不应理解为对本发明实施例的限定,后续实施例对此不再一一说明。
根据本发明的一个方面,本发明的实施例提出一种硬盘点灯的方法,如图3所示,其可以包括步骤:S1,接收若干路CPU发送的电平信号;S2,根据所述电平信号确定所述若干路CPU的硬盘配置信息;S3,根据所述硬盘配置信息解析所述若干路CPU发送的VPP信号;S4,根据解析后的所述VPP信号对硬盘进行点灯。
本发明公开的方法通过CPU直接向CPLD发送的低电平信号,无需使用拨码开关,同时也无需针对不同配置进行拨码开关处理,可自动实现多路CPU的硬盘点灯,并且操作和维护简单。
在一些实施例中,接收若干路CPU发送的电平信号,进一步包括:
根据若干路CPU发送的低电平信号以及其他未发送电平信号的CPU对应的高电平信号确定电平信号组合。
具体的,如图4所示,可以利用CPU0的VPP信号连接器(CON)的其中一个pin脚来表示在位信息(PRST),该PIN脚接至硬盘背板(HDD_BP)的连接器(CON),然后背板的连接器在连接到CPLD的GPIO上。PRST管脚在主板端(MB)做接地处理,在硬盘背板端做上拉处理。当VPP线缆不连接时,硬盘背板端PRST0信号通过电阻上拉至高电平,当VPP线缆接入时,PRST0信号通过cable在主板端接地为低电平。也即,当VPP线缆连接时,挂载有硬盘的CPU端即可向CPLD发送一个低电平信号,而未挂载硬盘的CPU并不向CPLD发送低电平信号,因此CPLD任检测到的是高电平信号。
需要说明的是,当CPU未挂载硬盘,VPP线缆是不与背板连接的,CPLD检测到PRST一直为高电平信号,只有VPP线缆与背板连接后,才会被主板端拉低,进而检测到的PRST信号为低电平信号,同时也说明该GPIO对应的CPU挂载了硬盘,需要对接收到的VPP信号进行解析。
在一些实施例中,根据所述电平信号确定所述若干路CPU的硬盘配置信息,进一步包括:
获取配置文件;
判断所述配置文件中的若干个自定义电平组合是否包括所述电平信号组合;
响应于所述若干个自定义电平组合包括所述电平信号组合,从所述配置文件中获取与所述电平信号组合对应的所述若干路CPU的硬盘配置数量。
具体的,CPLD中会预先写入不同的电平组合对应的硬盘配置信息,当检测到实际的不同电平组合,可以在配置信息文件中查看是否有对应的组合,如果有对应的组合即可获得若干路CPU挂载的硬盘的数量。即可以预先规定好CPU实际挂载的数量需和记载到配置文件中的数量相同。
在一些实施例中,根据所述硬盘配置信息解析相应的CPU发送的VPP信号,进一步包括:
获取所述若干路CPU发送的VPP信号;
根据所述若干路CPU对应的硬盘配置数量解析所述VPP信号。
在一些实施例中,还包括:
响应于所述若干个自定义电平组合不包括所述电平信号组合,提示告警。
例如,当有CPU0-CPU3四个CPU,8个NVME盘时,当8个NVME盘都来自CPU0时,只有CPU0的VPP线缆会接入至硬盘背板,对应的PRST0信号会接地为0;另外3个CPU的VPP不接,在位信号PRST拉高为1;CPLD侦测到电平信号组合为“1110”,即可判断当前配置8个NVME全部来自CPU0,因此将CPU0的VPP信号进行解析来为8个硬盘点灯。当8个NVME盘来自CPU0和CPU1时,CPU0和CPU1的VPP线缆会接入至硬盘背板,对应的PRST0和PRST1信号会接地为0;另外2个CPU的VPP不接,在位信号PRST拉高为1;CPLD侦测到电平信号组合为“1100”,即可判断当前配置8个NVME来自CPU0和CPU1,因此将CPU0和CPU1的VPP信号进行解析各为4个硬盘进行点灯。当8个NVME盘来自4个CPU时,4个CPU的VPP线缆都会接入至硬盘背板,对应的PRST信号会接地为0;CPLD侦测到电平信号组合为“0000”,即可判断当前配置8个NVME来自4个CPU,因此将4个CPU的VPP信号进行解析各为2个硬盘进行点灯。
需要说明的是,只有在根据配置文件中自定义的配置信息得到硬盘的数量后,才能正确的解析相应的VPP信号,也即PRST信号的高低决定了CPLD获取哪一路的CPU发送的VPP信号,而配置信息决定了CPLD怎么解析VPP信号。若检测到的电平组合没有记载在配置文件中,则CPLD无法正确的解析VPP信号,此时则进行告警提示。
当然,自定义配置文件中的不同电平组合以及每种电平组合对应的每一路CPU的硬盘数量可以根据实际需求进行设定。
本发明公开的方法只要当VPP线缆连接背板后,即可实现向CPLD发送低电平信号,使得CPLD无需通过拨码开关确定CPU的实际配置,同时也无需针对不同配置进行拨码开关处理,可自动实现硬盘点灯,并且操作和维护简单。
基于同一发明构思,根据本发明的另一个方面,如图5所示,本发明的实施例还提供了一种计算机设备501,包括:
至少一个处理器520;以及
存储器510,存储器510存储有可在处理器上运行的计算机程序511,处理器520执行程序时执行如上的任一种硬盘点灯的方法的步骤。
基于同一发明构思,根据本发明的另一个方面,如图6所示,本发明的实施例还提供了一种计算机可读存储介质601,计算机可读存储介质601存储有计算机程序指令610,计算机程序指令610被处理器执行时执行如上的任一种硬盘点灯的方法的步骤。
最后需要说明的是,本领域普通技术人员可以理解实现上述实施例方法中的全部或部分流程,可以通过计算机程序来指令相关硬件来完成,的程序可存储于一计算机可读取存储介质中,该程序在执行时,可包括如上述各方法的实施例的流程。其中,的存储介质可为磁碟、光盘、只读存储记忆体(ROM)或随机存储记忆体(RAM)等。上述计算机程序的实施例,可以达到与之对应的前述任意方法实施例相同或者相类似的效果。
此外,典型地,本发明实施例公开的装置、设备等可为各种电子终端设备,例如手机、个人数字助理(PDA)、平板电脑(PAD)、智能电视等,也可以是大型终端设备,如服务器等,因此本发明实施例公开的保护范围不应限定为某种特定类型的装置、设备。本发明实施例公开的客户端可以是以电子硬件、计算机软件或两者的组合形式应用于上述任意一种电子终端设备中。
此外,根据本发明实施例公开的方法还可以被实现为由CPU执行的计算机程序,该计算机程序可以存储在计算机可读存储介质中。在该计算机程序被CPU执行时,执行本发明实施例公开的方法中限定的上述功能。
此外,上述方法步骤以及系统单元也可以利用控制器以及用于存储使得控制器实现上述步骤或单元功能的计算机程序的计算机可读存储介质实现。
此外,应该明白的是,本文的计算机可读存储介质(例如,存储器)可以是易失性存储器或非易失性存储器,或者可以包括易失性存储器和非易失性存储器两者。作为例子而非限制性的,非易失性存储器可以包括只读存储器(ROM)、可编程ROM(PROM)、电可编程ROM(EPROM)、电可擦写可编程ROM(EEPROM)或快闪存储器。易失性存储器可以包括随机存取存储器(RAM),该RAM可以充当外部高速缓存存储器。作为例子而非限制性的,RAM可以以多种形式获得,比如同步RAM(DRAM)、动态RAM(DRAM)、同步DRAM(SDRAM)、双数据速率SDRAM(DDRSDRAM)、增强SDRAM(ESDRAM)、同步链路DRAM(SLDRAM)、以及直接Rambus RAM(DRRAM)。所公开的方面的存储设备意在包括但不限于这些和其它合适类型的存储器。
本领域技术人员还将明白的是,结合这里的公开所描述的各种示例性逻辑块、模块、电路和算法步骤可以被实现为电子硬件、计算机软件或两者的组合。为了清楚地说明硬件和软件的这种可互换性,已经就各种示意性组件、方块、模块、电路和步骤的功能对其进行了一般性的描述。这种功能是被实现为软件还是被实现为硬件取决于具体应用以及施加给整个系统的设计约束。本领域技术人员可以针对每种具体应用以各种方式来实现的功能,但是这种实现决定不应被解释为导致脱离本发明实施例公开的范围。
结合这里的公开所描述的各种示例性逻辑块、模块和电路可以利用被设计成用于执行这里功能的下列部件来实现或执行:通用处理器、数字信号处理器(DSP)、专用集成电路(ASIC)、现场可编程门阵列(FPGA)或其它可编程逻辑器件、分立门或晶体管逻辑、分立的硬件组件或者这些部件的任何组合。通用处理器可以是微处理器,但是可替换地,处理器可以是任何传统处理器、控制器、微控制器或状态机。处理器也可以被实现为计算设备的组合,例如,DSP和微处理器的组合、多个微处理器、一个或多个微处理器结合DSP和/或任何其它这种配置。
结合这里的公开所描述的方法或算法的步骤可以直接包含在硬件中、由处理器执行的软件模块中或这两者的组合中。软件模块可以驻留在RAM存储器、快闪存储器、ROM存储器、EPROM存储器、EEPROM存储器、寄存器、硬盘、可移动盘、CD-ROM、或本领域已知的任何其它形式的存储介质中。示例性的存储介质被耦合到处理器,使得处理器能够从该存储介质中读取信息或向该存储介质写入信息。在一个替换方案中,存储介质可以与处理器集成在一起。处理器和存储介质可以驻留在ASIC中。ASIC可以驻留在用户终端中。在一个替换方案中,处理器和存储介质可以作为分立组件驻留在用户终端中。
在一个或多个示例性设计中,功能可以在硬件、软件、固件或其任意组合中实现。如果在软件中实现,则可以将功能作为一个或多个指令或代码存储在计算机可读介质上或通过计算机可读介质来传送。计算机可读介质包括计算机存储介质和通信介质,该通信介质包括有助于将计算机程序从一个位置传送到另一个位置的任何介质。存储介质可以是能够被通用或专用计算机访问的任何可用介质。作为例子而非限制性的,该计算机可读介质可以包括RAM、ROM、EEPROM、CD-ROM或其它光盘存储设备、磁盘存储设备或其它磁性存储设备,或者是可以用于携带或存储形式为指令或数据结构的所需程序代码并且能够被通用或专用计算机或者通用或专用处理器访问的任何其它介质。此外,任何连接都可以适当地称为计算机可读介质。例如,如果使用同轴线缆、光纤线缆、双绞线、数字用户线路(DSL)或诸如红外线、无线电和微波的无线技术来从网站、服务器或其它远程源发送软件,则上述同轴线缆、光纤线缆、双绞线、DSL或诸如红外线、无线电和微波的无线技术均包括在介质的定义。如这里所使用的,磁盘和光盘包括压缩盘(CD)、激光盘、光盘、数字多功能盘(DVD)、软盘、蓝光盘,其中磁盘通常磁性地再现数据,而光盘利用激光光学地再现数据。上述内容的组合也应当包括在计算机可读介质的范围内。
以上是本发明公开的示例性实施例,但是应当注意,在不背离权利要求限定的本发明实施例公开的范围的前提下,可以进行多种改变和修改。根据这里描述的公开实施例的方法权利要求的功能、步骤和/或动作不需以任何特定顺序执行。此外,尽管本发明实施例公开的元素可以以个体形式描述或要求,但除非明确限制为单数,也可以理解为多个。
应当理解的是,在本文中使用的,除非上下文清楚地支持例外情况,单数形式“一个”旨在也包括复数形式。还应当理解的是,在本文中使用的“和/或”是指包括一个或者一个以上相关联地列出的项目的任意和所有可能组合。
上述本发明实施例公开实施例序号仅仅为了描述,不代表实施例的优劣。
本领域普通技术人员可以理解实现上述实施例的全部或部分步骤可以通过硬件来完成,也可以通过程序来指令相关的硬件完成,的程序可以存储于一种计算机可读存储介质中,上述提到的存储介质可以是只读存储器,磁盘或光盘等。
所属领域的普通技术人员应当理解:以上任何实施例的讨论仅为示例性的,并非旨在暗示本发明实施例公开的范围(包括权利要求)被限于这些例子;在本发明实施例的思路下,以上实施例或者不同实施例中的技术特征之间也可以进行组合,并存在如上的本发明实施例的不同方面的许多其它变化,为了简明它们没有在细节中提供。因此,凡在本发明实施例的精神和原则之内,所做的任何省略、修改、等同替换、改进等,均应包含在本发明实施例的保护范围之内。
Claims (8)
1.一种硬盘点灯的方法,包括在CPLD执行以下步骤:
接收若干路CPU发送的电平信号;
根据所述电平信号确定所述若干路CPU的硬盘配置信息;
根据所述硬盘配置信息解析所述若干路CPU发送的VPP信号,其中,所述VPP信号的连接器的PIN脚连接至硬盘背板的连接器;
根据解析后的所述VPP信号对硬盘进行点灯;
其中,接收若干路CPU发送的电平信号进一步包括:
根据若干路CPU发送的低电平信号以及其他未发送电平信号的CPU对应的高电平信号确定电平信号组合,其中,响应于所述PIN脚连接至所述硬盘背板的连接器,所述CPU发送所述低电平信号;响应于所述PIN脚未连接至所述硬盘背板的连接器,所述CPU未发送所述电平信号。
2.如权利要求1所述的方法,其特征在于,根据所述电平信号确定所述若干路CPU的硬盘配置信息,进一步包括:
获取配置文件;
判断所述配置文件中的若干个自定义电平组合是否包括所述电平信号组合;
响应于所述若干个自定义电平组合包括所述电平信号组合,从所述配置文件中获取与所述电平信号组合对应的所述若干路CPU的硬盘配置数量。
3.如权利要求1所述的方法,其特征在于,根据所述硬盘配置信息解析相应的CPU发送的VPP信号,进一步包括:
获取所述若干路CPU发送的VPP信号;
根据所述若干路CPU对应的硬盘配置数量解析所述VPP信号。
4.如权利要求2所述的方法,其特征在于,还包括:
响应于所述若干个自定义电平组合不包括所述电平信号组合,提示告警。
5.一种计算机设备,包括:
至少一个处理器;以及
存储器,所述存储器存储有可在所述处理器上运行的计算机程序,其特征在于,所述处理器执行所述程序时执行以下步骤:
接收若干路CPU发送的电平信号;
根据所述电平信号确定所述若干路CPU的硬盘配置信息;
根据所述硬盘配置信息解析所述若干路CPU发送的VPP信号,其中,所述VPP信号的连接器的PIN脚连接至硬盘背板的连接器;
根据解析后的所述VPP信号对硬盘进行点灯;
其中,接收若干路CPU发送的电平信号进一步包括:
根据若干路CPU发送的低电平信号以及其他未发送电平信号的CPU对应的高电平信号确定电平信号组合,其中,响应于所述PIN脚连接至所述硬盘背板的连接器,所述CPU发送所述低电平信号;响应于所述PIN脚未连接至所述硬盘背板的连接器,所述CPU未发送所述电平信号。
6.如权利要求5所述的计算机设备,其特征在于,根据所述电平信号确定所述若干路CPU的硬盘配置信息,进一步包括:
获取配置文件;
判断所述配置文件中的若干个自定义电平组合是否包括所述电平信号组合;
响应于所述若干个自定义电平组合包括所述电平信号组合,从所述配置文件中获取与所述电平信号组合对应的所述若干路CPU的硬盘配置数量。
7.如权利要求5所述的计算机设备,其特征在于,根据所述硬盘配置信息解析相应的CPU发送的VPP信号,进一步包括:
获取所述若干路CPU发送的VPP信号;
根据所述若干路CPU对应的硬盘配置数量解析所述VPP信号。
8.一种计算机可读存储介质,所述计算机可读存储介质存储有计算机程序,其特征在于,所述计算机程序被处理器执行时执行权利要求1-4任意一项所述的方法的步骤。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201911050026.6A CN110806964B (zh) | 2019-10-31 | 2019-10-31 | 一种硬盘点灯的方法、设备以及存储介质 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201911050026.6A CN110806964B (zh) | 2019-10-31 | 2019-10-31 | 一种硬盘点灯的方法、设备以及存储介质 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN110806964A CN110806964A (zh) | 2020-02-18 |
CN110806964B true CN110806964B (zh) | 2023-01-06 |
Family
ID=69489722
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201911050026.6A Active CN110806964B (zh) | 2019-10-31 | 2019-10-31 | 一种硬盘点灯的方法、设备以及存储介质 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN110806964B (zh) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113190084B (zh) * | 2021-03-25 | 2023-08-08 | 山东英信计算机技术有限公司 | 一种支持多种位宽硬盘的硬盘背板连接方法及装置 |
CN113110978B (zh) * | 2021-04-07 | 2023-02-28 | 山东英信计算机技术有限公司 | 一种硬盘背板灯控制装置及方法 |
CN113204474B (zh) | 2021-04-25 | 2023-02-28 | 山东英信计算机技术有限公司 | 一种基于amd平台的点灯方法、装置、设备及可读介质 |
CN113204475B (zh) * | 2021-05-08 | 2023-01-24 | 山东英信计算机技术有限公司 | 一种服务器背板硬盘点灯装置、方法及服务器 |
CN113869108B (zh) * | 2021-08-20 | 2024-01-23 | 苏州浪潮智能科技有限公司 | 一种识别硬盘背板连接的设备的方法及相关装置 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107729220A (zh) * | 2017-09-27 | 2018-02-23 | 郑州云海信息技术有限公司 | 一种实现多NVMe硬盘背板点灯的设计方法 |
CN108959031A (zh) * | 2018-06-29 | 2018-12-07 | 郑州云海信息技术有限公司 | 一种nvme背板点灯控制方法、系统、介质及设备 |
CN109753442A (zh) * | 2019-01-10 | 2019-05-14 | 郑州云海信息技术有限公司 | 一种解决服务器背板bmc点灯vpp地址冲突的方法和系统 |
-
2019
- 2019-10-31 CN CN201911050026.6A patent/CN110806964B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107729220A (zh) * | 2017-09-27 | 2018-02-23 | 郑州云海信息技术有限公司 | 一种实现多NVMe硬盘背板点灯的设计方法 |
CN108959031A (zh) * | 2018-06-29 | 2018-12-07 | 郑州云海信息技术有限公司 | 一种nvme背板点灯控制方法、系统、介质及设备 |
CN109753442A (zh) * | 2019-01-10 | 2019-05-14 | 郑州云海信息技术有限公司 | 一种解决服务器背板bmc点灯vpp地址冲突的方法和系统 |
Also Published As
Publication number | Publication date |
---|---|
CN110806964A (zh) | 2020-02-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN110806964B (zh) | 一种硬盘点灯的方法、设备以及存储介质 | |
CN110058821B (zh) | 一种查询服务器存储信息的方法及装置 | |
US7694029B2 (en) | Detecting miscabling in a storage area network | |
CN110825679A (zh) | 一种背板信息的获取方法、设备以及存储介质 | |
US20230014098A1 (en) | Method and system for accelerating reading of information of field replace unit, device, and medium | |
CN111176701A (zh) | 一种基于外部存储卡的固件升级方法和装置 | |
CN110502462B (zh) | 一种ocp转接卡和服务器 | |
CN108829619A (zh) | 一种硬盘id连续拓扑结构及硬盘id定位方法 | |
CN110781356A (zh) | 一种基于管理平台的硬件查询方法、设备以及存储介质 | |
CN111309553B (zh) | 一种监控存储Jbod的方法、系统、设备及介质 | |
CN111708664A (zh) | 一种客户端的日志管理方法、设备以及介质 | |
CN111209606A (zh) | 一种预警raid卡后硬盘变动的方法、装置和设备 | |
CN110688128A (zh) | 一种提高超融合存储可靠性的部署方法和装置 | |
CN113076270A (zh) | 一种io接口的协议配置装置、方法及相关组件 | |
CN112860327A (zh) | 一种cpu端口切换方法、装置、设备及可读介质 | |
CN111193818A (zh) | 一种获取ip地址的方法、系统、设备及介质 | |
KR20150139546A (ko) | 탈착가능형 저장 디바이스 아이덴티티 및 구성 정보 | |
CN111309264A (zh) | 一种使目录配额兼容快照的方法、系统、设备及介质 | |
CN110659035A (zh) | 一种基于bmc批量挂载镜像的方法和装置 | |
CN111045989A (zh) | 一种查询cpld版本信息的方法、设备及介质 | |
CN116126613A (zh) | 一种PCIe设备的位置检测方法、装置、电子设备及存储介质 | |
CN116088648A (zh) | 一种服务器机柜、电路控制方法及计算节点 | |
CN110781042B (zh) | 一种基于bmc检测ubm背板的方法、设备及介质 | |
CN111124771B (zh) | 一种定位故障的方法、设备及介质 | |
CN111290476A (zh) | 一种兼容单时钟源和多时钟源服务器的时钟拓扑和时钟板 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |